文档库 最新最全的文档下载
当前位置:文档库 › (整理)集成电路IC知识

(整理)集成电路IC知识

(整理)集成电路IC知识
(整理)集成电路IC知识

集成电路IC常识

中国半导体器件型号命名方法

第一部分:用数字表示半导体器件有效电极数目。

第二部分:用汉语拼音字母表示半导体器件的材料和极性

第三部分:用汉语拼音字母表示半导体器件的内型。

第四部分:用数字表示序号

第五部分:用汉语拼音字母表示规格号

日本半导体分立器件型号命名方法

第一部分:用数字表示器件有效电极数目或类型。

第二部分:日本电子工业协会JEIA注册标志。

第三部分:用字母表示器件使用材料极性和类型。

第四部分:用数字表示在日本电子工业协会JEIA登记的顺序号。

第五部分:用字母表示同一型号的改进型产品标志。

集成电路(IC)型号命名方法/规则/标准

原部标规定的命名方法X XXXXX 电路类型电路系列和电路规格符号电路封装T:TTL;品种序号码(拼音字母)A:陶瓷扁平; H:HTTL;(三位数字) B :塑料扁平; E:ECL; C:陶瓷双列直插; I:I-L; D:塑料双列直插; P:PMOS; Y:金属圆壳; N:NMOS; F:金属菱形; F:线性放大器; W:集成稳压器; J:接口电路。

原国标规定的命名方法CXXXXX中国制造器件类型器件系列和工作温度范围器件封装符号 T:TTL;品种代号C:(0-70)℃;W:陶瓷扁平; H:HTTL;(器件序号)E :(-40~85)℃;B:塑料扁平; E:ECL; R:(-55~85)℃;F:全密封扁平; C:CMOS; M:(-55~125)℃;D:陶瓷双列直插; F:线性放大器; P:塑料双列直插; D:音响、电视电路; J:黑瓷双理直插; W:稳压器; K:金属菱形; J:接口电路; T:金属圆壳; B:非线性电路; M:存储器; U:微机电路;其中,TTL中标准系列为CT1000系列;H 系列为CT2000系列;S系列为CT3000系列;LS系列为CT4000系列;

原部标规定的命名方法CX XXXX中国国标产品器件类型用阿拉伯数字和工作温度范围封装 T:TTL电路;字母表示器件系C:(0~70)℃F:多层陶瓷扁平; H:HTTL电路;列品种G:(-25~70)℃B:塑料扁平; E:ECL电路;其中TTL分为:L:(-25~85)℃H:黑瓷扁平; C:CMOS电路;54/74XXX;E:(-40~85)℃D:多层陶瓷双列直插; M:存储器;54/74HXXX;R:(-55~85)℃J:黑瓷双列直插; U:微型机电路;54/74LXXX;M:(-55~125)℃P:塑料双列直插; F:线性放大器;54/74SXXX; S:塑料单列直插; W:稳压器;54/74LSXXX; T:金属圆壳; D:音响、电视电路;54/74ASXXX; K:金属菱形; B:非线性电路;54/74ALSXXX; C:陶瓷芯片载体; J:接口电路;54/FXXX。 E:塑料芯

片载体; AD:A/D转换器;CMOS分为: G:网格针栅阵列; DA:D/A转换器;4000系列;本手册中采用了: SC:通信专用电路;54/74HCXXX; SOIC:小引线封装(泛指); SS:敏感电路;54/74HCTXXX; PCC:塑料芯片载体封装; SW:钟表电路; LCC:陶瓷芯片载体封装; SJ:机电仪电路; W:陶瓷扁平。 SF:复印机电路;

一。如何鉴别IC原装、散新

在研发或学习过程中,经常需要买少量的片子,代理的质量虽然好,但是数量太少一般不愿意搭理你,除非有现货并且你上门自取,如果订期货则不一定能达到最小起订量,而且交货期可能长得你无法接受,申请样片同样不是件容易的事,这时你只能到电子市场找货,市场上的货鱼目混杂,要学会甄别好坏

1,拆机片

这些芯片是从电路板上拆下来后再归类,管脚明显有焊锡焊过的痕迹,亮闪闪,管脚间距明显不等,表面印刷文字和图案的大小,字体,深浅有差别,生产批号一般不相同,背面的产地标识比较杂

2,打磨片

这些芯片很像全新片,表面印刷文字和图案的大小,字体,深浅基本无明显差异,批号也相同,但仔细观察芯片表面你会发现有许多微小的平行划痕,背面的产地标识也不相同,管脚一般不会是亮闪闪的,而是亚光的,有氧化的痕迹,管脚间距比较一致。一般来讲打磨片主要是全新片时间放得太长了,或是批号比较杂,为了好卖而打磨后印成统一的比较新的生产批号.

3,散新片

这些芯片表面印刷文字和图案的大小,字体,深浅有差别,生产批号一般不相同,背面的产地标识比较杂,但管脚没有使用过的痕迹,倒是有氧化的痕迹,一般来讲这种芯片是贸易商把从各种途径收集起来的没有使用过的芯片装在一个管子里卖

4,全新片

这些芯片表面印刷文字和图案的大小,字体,深浅,生产批号,背面的产地标识非常一致,管脚非常整齐,亚光的表面的中间会有一道亮恨,装芯片的管字非常新,很透明,不发黄\u001E

在前三种芯片中,1的可靠性最差,3的可靠性其次,2的可靠性较好.另外可以编程的期间尽量买全新片,1,2,3类对可编程的器件来将故障率都非常高

IC品牌

电容、二三极管、IC品牌:YAGEO国巨、NEC、AVX、Nichicon 尼吉康、COMCHIP 典崎、PANJIT强茂、NS美国国家半导体、IR国际整流器、TOSHIBA东芝、HT

合泰、Winbond华邦、ON安森美、ATMEL爱特梅尔、Freescale飞思卡尔、ST

意法、TI德州、ROHM罗姆、HITACHI日立、SAMSUNG三星、FAIRCHILD仙童、瑞侃(Raychem)、泰科(TYCO)、力特Littelfuse保险丝等系列产品。

[ BB、 ]

件封装

封装,就是指把硅片上的电路管脚,用导线接引到外部接头处,以便与其它器件连接.封装形式是指安装半导体集成电路芯片用的外壳。它不仅起着安装、固定、密封、保护芯片及增强电热性能等方面的作用,而且还通过芯片上的接点用导线连接到封装外壳的引脚上,这些引脚又通过印刷电路板上的导线与其他器件相连接,从而实现内部芯片与外部电路的连接。因为芯片必须与外界隔

离,以防止空气中的杂质对芯片电路的腐蚀而造成电气性能下降。另一方面,封装后的芯片也更便于安装和运输。由于封装技术的好坏还直接影响到芯片自身性能的发挥和与之连接的PCB(印制电路板)的设计和制造,因此它是至关重要的。

衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。封装时主要考虑的因素:

1、芯片面积与封装面积之比为提高封装效率,尽量接近1:1;

2、引脚要尽量短以减少延迟,引脚间的距离尽量远,以保证互不干扰,提高性能;

3、基于散热的要求,封装越薄越好。

封装主要分为DIP双列直插和SMD贴片封装两种。从结构方面,封装经历了最早期的晶体管TO(如TO-89、TO92)封装发展到了双列直插封装,随后由PHILIP公司开发出了SOP小外型封装,以后逐渐派生出SOJ(J型引脚小外形封装)、TSOP(薄小外形封装)、VSOP(甚小外形封装)、 SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电路)等。从材料介质方面,包括金属、陶瓷、塑料、塑料,目前很多高强度工作条件需求的电路如军工和宇航级别仍有大量的金属封装。

封装大致经过了如下发展进程:

结构方面:TO->DIP->PLCC->QFP->BGA ->CSP;

材料方面:金属、陶瓷->陶瓷、塑料->塑料;

引脚形状:长引线直插->短引线或无引线贴装->球状凸点;

装配方式:通孔插装->表面组装->直接安装

具体的封装形式

1、 SOP/SOIC封装

SOP是英文Small Outline Package的缩写,即小外形封装。SOP封装技术由1968~1969年菲利浦公司开发成功,以后逐渐派生出SOJ(J型引脚小外形封装)、TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电路)等。

2、 DIP封装

DIP是英文 Double In-line

Package的缩写,即双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。

3、 PLCC封装

PLCC是英文Plastic Leaded Chip Carrier的缩写,即塑封J引线芯片封装。PLCC封装方式,外形呈正方形,32脚封装,四周都有管脚,外形尺寸比DIP 封装小得多。PLCC封装适合用SMT表面安装技术在PCB上安装布线,具有外形尺寸小、可靠性高的优点。

4、 TQFP封装

TQFP是英文thin quad flat package的缩写,即薄塑封四角扁平封装。四边扁平封装(TQFP)工艺能有效利用空间,从而降低对印刷电路板空间大小的要求。由于缩小了高度和体积,这种封装工艺非常适合对空间要求较高的应用,如PCMCIA 卡和网络器件。几乎所有ALTERA的CPLD/FPGA都有 TQFP 封装。

5、 PQFP封装

PQFP是英文Plastic Quad Flat Package的缩写,即塑封四角扁平封装。PQFP封装的芯片引脚之间距离很小,管脚很细,一般大规模或超大规模集成电路采用这种封装形式,其引脚数一般都在100以上。

6、 TSOP封装

TSOP是英文Thin Small Outline Package的缩写,即薄型小尺寸封装。TSOP 内存封装技术的一个典型特征就是在封装芯片的周围做出引脚,TSOP适合用SMT 技术(表面安装技术)在PCB(印制电路板)上安装布线。TSOP封装外形尺寸时,寄生参数(电流大幅度变化时,引起输出电压扰动)减小,适合高频应用,操作比较方便,可靠性也比较高。

7、 BGA封装

BGA是英文Ball Grid Array Package的缩写,即球栅阵列封装。20世纪90年代随着技术的进步,芯片集成度不断提高,I/O引脚数急剧增加,功耗也随之增大,对集成电路封装的要求也更加严格。为了满足发展的需要,BGA封装开始被应用于生产。

采用BGA技术封装的内存,可以使内存在体积不变的情况下内存容量提高两到三倍,BGA与TSOP相比,具有更小的体积,更好的散热性能和电性能。BGA 封装技术使每平方英寸的存储量有了很大提升,采用BGA封装技术的内存产品在相同容量下,体积只有TSOP封装的三分之一;另外,与传统TSOP封装方式相比,BGA封装方式有更加快速和有效的散热途径。

BGA封装的I/O端子以圆形或柱状焊点按阵列形式分布在封装下面,BGA技术的优点是I/O引脚数虽然增加了,但引脚间距并没有减小反而增加了,从而提高了组装成品率;虽然它的功耗增加,但BGA能用可控塌陷芯片法焊接,从而可以改善它的电热性能;厚度和重量都较以前的封装技术有所减少;寄生参数减小,信号传输延迟小,使用频率大大提高;组装可用共面焊接,可靠性高。

说到BGA封装就不能不提Kingmax公司的专利TinyBGA技术,TinyBGA英文全称为Tiny Ball Grid

Array(小型球栅阵列封装),属于是BGA封装技术的一个分支。是Kingmax 公司于1998年8月开发成功的,其芯片面积与封装面积之比不小于 1:1.14,可以使内存在体积不变的情况下内存容量提高2~3倍,与TSOP封装产品相比,其具有更小的体积、更好的散热性能和电性能。

采用TinyBGA封装技术的内存产品在相同容量情况下体积只有TSOP封装的1/3。TSOP封装内存的引脚是由芯片四周引出的,而TinyBGA则是由芯片中心方向引出。这种方式有效地缩短了信号的传导距离,信号传输线的长度仅是传统的TSOP技术的1/4,因此信号的衰减也随之减少。这样不仅大幅提升了芯片的抗干扰、抗噪性能,而且提高了电性能。采用TinyBGA封装芯片可抗高达300MHz 的外频,而采用传统TSOP封装技术最高只可抗150MHz的外频。

TinyBGA封装的内存其厚度也更薄(封装高度小于0.8mm),从金属基板到散热体的有效散热路径仅有0.36mm。因此,TinyBGA内存拥有更高的热传导效率,非常适用于长时间运行的系统,稳定性极佳。

QFP是Quad Flat Package的缩写,是“小型方块平面封装”的意思。QFP 封装在早期的显卡上使用的比较频繁,但少有速度在4ns以上的QFP封装显存,因为工艺和性能的问题,目前已经逐渐被TSOP-II和BGA所取代。QFP封装在颗粒四周都带有针脚,识别起来相当明显。

-------------------------

QFP(quad flat package)

四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP 是最普及的多引脚LSI 封装。不仅用于微处理器,门陈列等数字逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。0.65mm 中心距规格中最多引脚数为304。

japon将引脚中心距小于0.65mm 的QFP 称为QFP(FP)。但现在japon电子机械工业会对QFP 的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为 QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和

TQFP(1.0mm 厚)三种。

另外,有的LSI 厂家把引脚中心距为0.5mm 的QFP 专门称为收缩型QFP 或SQFP、VQFP。但有的厂家把引脚中心距为0.65mm 及0.4mm 的QFP 也称为SQFP,至使名称稍有一些混乱。 QFP 的缺点是,当引脚中心距小于0.65mm 时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP 品种。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂保护环覆盖引脚前端的

GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP(见TPQFP)。在逻辑LSI 方面,不少开发品和高可靠品都封装在多层陶瓷QFP 里。引脚中心距最小为 0.4mm、引脚数最多为348 的产品也已问世。此外,也有用玻璃密封的陶瓷QFP(见Gerqa d)。

什么是IC?

泛指所有的电子元器件集成电路又称为IC,是在硅板上集合多种电子元器件实现某种特定功能的电路模块。它是电子设备中最重要的部分,承担着运算和存储的功能。集成电路的应用范围覆盖了军工、民用的几乎所有的电子设备。

IC=Integrated Circuit “集成电路”的意思。

IC卡,有多个称呼,中文的有智能卡、存储卡、智慧卡等等,英文的就不多说了,呵呵

IC卡内一般有一个VLSI(超大规模集成电路),根据卡中的集成电路,可以把IC卡分为存储器卡、逻辑加密卡和CPU卡。

存储器卡里面是EEPROM,逻辑加密卡里面的集成电路多个加密逻辑;CPU卡中有CPU、EEPROM、RAM和固化在ROM里的卡片操作系统COS。严格意义上讲,只有CPU卡才是真正意义上常说的智能卡/IC卡。

IC按功能可分为:数字IC、模拟IC、微波IC及其他IC,其中,数字IC是近年来应用最广、发展最快的IC品种。数字IC就是传递、加工、处理数字信号的IC,可分为通用数字IC和专用数字IC。

通用IC:是指那些用户多、使用领域广泛、标准型的电路,如存储器(DRAM)、微处理器(MPU)及微控制器(MCU)等,反映了数字IC的现状和水平。

专用IC(ASIC):是指为特定的用户、某种专门或特别的用途而设计的电路。

目前,集成电路产品有以下几种设计、生产、销售模式。

1.IC制造商(IDM)自行设计,由自己的生产线加工、封装,测试后的成品芯片自行销售。

2.IC设计公司(Fabless)与标准工艺加工线(Foundry)相结合的方式。设计公司将所设计芯片最终的物理版图交给Foundry加工制造,同样,封装测试也委托专业厂家完成,最后的成品芯片作为IC设计公司的产品而自行销售。打个比方,Fabless相当于作者和出版商,而 Foundry相当于印刷厂,起到产业"龙头"作用的应该是前者。

任何东西存在就有它存在的理由,不能笼统的说那个没用,以上资料来自网上对你有帮助的话给我加精吧谢谢了!

1、BGA(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360 引脚BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方。而且BGA 不用担心QFP 那样的引脚变形问题。该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI 厂家正在开发500 引脚的BGA。 BGA 的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国Motorola 公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC 和GPAC)。

2、BQFP(quad flat PACkage with bumper) 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见QFP)。

3、PGA(butt joint pin grid array) 表面贴装型PGA 的别称(见表面贴装型PGA)。

4、C-(ceramic) 表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。

5、Cerdip 用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中心距2.54mm,引脚数从8 到42。在日本,此封装表示为DIP-G(G 即玻璃密封的意思)。

6、Cerquad 表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1.5~2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm 等多种规格。引脚数从32 到368。

7、CLCC(ceramic leaded Chip carrier) 带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。此封装也称为QFJ、QFJ-G(见QFJ)。

8、COB(Chip on board) 板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽

然COB 是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和倒片焊技术。

9、DFP(dual flat PACkage) 双侧引脚扁平封装。是SOP 的别称(见SOP)。以前曾有此称法,现在已基本上不用。

10、DIC(dual in-line ceramic PACkage) 陶瓷DIP(含玻璃密封)的别称(见DIP).

11、DIL(dual in-line) DIP 的别称(见DIP)。欧洲半导体厂家多用此名称。

12、DIP(dual in-line PACkage) 双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。 DIP 是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6 到64。封装宽度通常为15.2mm。有的把宽度为7.52mm和10.16mm 的封装分别称为skinny DIP 和slim DIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP 也称为Cerdip(见cerdip)。

13、DSO(dual small out-lint) 双侧引脚小外形封装。SOP 的别称(见SOP)。部分半导体厂家采用此名称。

14、DICP(dual tape carrier PACkage) 双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。另外,0.5mm 厚的存储器LSI 簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机械工业)会标准规定,将DICP 命名为DTP。

15、DIP(dual tape carrier PACkage) 同上。日本电子机械工业会标准对DTCP 的命名(见DTCP)。

16、FP(flat PACkage) 扁平封装。表面贴装型封装之一。QFP 或SOP(见QFP 和SOP)的别称。部分半导体厂家采用此名称。

17、flip-Chip 倒焊芯片。裸芯片封装技术之一,在LSI 芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积最小、最薄的一种。但如果基板的热膨胀系数与LSI 芯片不同,就会在接合处产生反应,从而影响连接的可靠性。因此必须用树脂来加固LSI 芯片,并使用热膨胀系数基本相同的基板材料。

18、FQFP(fine pitch quad flat PACkage) 小引脚中心距QFP。通常指引脚中心距小于0.65mm 的QFP(见QFP)。部分导导体厂家采用此名称。

19、CPAC(globe top pad array carrier) 美国Motorola 公司对BGA 的别称(见BGA)。

20、CQFP(quad fiat PACkage with guard ring) 带保护环的四侧引脚扁平封装。塑料QFP 之一,引脚用树脂保护环掩蔽,以防止弯曲变形。在把LSI 组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L 形状)。这种封装在美国Motorola 公司已批量生产。引脚中心距0.5mm,引脚数最多为208 左右。

21、H-(with heat sink) 表示带散热器的标记。例如,HSOP 表示带散热器的SOP。

22、pin grid array(surface mount type) 表面贴装型PGA。通常PGA

为插装型封装,引脚长约3.4mm。表面贴装型PGA 在封装的底面有陈列状的引脚,其长度从1.5mm 到2.0mm。贴装采用与印刷基板碰焊的方法,因而也称为碰焊PGA。因为引脚中心距只有1.27mm,比插装型PGA 小一半,所以封装本体可制作得不怎么大,而引脚数比插装型多(250~528),是大规模逻辑LSI 用的封装。封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数。以多层陶瓷基材制作封装已经实用化。

23、JLCC(J-leaded Chip carrier) J 形引脚芯片载体。指带窗口CLCC 和带窗口的陶瓷QFJ 的别称(见CLCC 和QFJ)。部分半导体厂家采用的名称。

24、LCC(Leadless Chip carrier) 无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是高速和高频IC 用封装,也称为陶瓷QFN 或QFN-C(见QFN)。

25、LGA(land grid array) 触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现已实用的有227 触点(1.27mm 中心距)和447 触点(2.54mm 中心距)的陶瓷LGA,应用于高速逻辑LSI 电路。 LGA 与QFP 相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻抗小,对于高速LSI 是很适用的。但由于插座制作复杂,成本高,现在基本上不怎么使用。预计今后对其需求会有所增加。

26、LOC(lead on Chip) 芯片上引线封装。LSI 封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm 左右宽度。

27、LQFP(low profile quad flat PACkage) 薄型QFP。指封装本体厚度为1.4mm 的QFP,是日本电子机械工业会根据制定的新QFP外形规格所用的名称。

28、L-QUAD 陶瓷QFP 之一。封装基板用氮化铝,基导热率比氧化铝高7~8 倍,具有较好的散热性。封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI 开发的一种封装,在自然空冷条件下可容许W3的功率。现已开发出了208 引脚(0.5mm 中心距)和160 引脚(0.65mm中心距)的LSI 逻辑用封装,并于1993 年10 月开始投入批量生产。

29、MCM(multi-Chip module) 多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可分为MCM-L,MCM-C 和MCM-D 三大类。 MCM-L 是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低。MCM-C 是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使用多层陶瓷基板的厚膜混合IC 类似。两者无明显差别。布线密度高于MCM-L。MCM-D 是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al 作为基板的组件。布线密谋在三种组件中是最高的,但成本也高。

30、MFP(mini flat PACkage) 小形扁平封装。塑料SOP 或SSOP 的别称(见SOP 和SSOP)。部分半导体厂家采用的名称。

31、MQFP(metric quad flat PACkage) 按照JEDEC(美国联合电子设备委员会)标准对QFP 进行的一种分类。指引脚中心距为0.65mm、本体厚度为3.8mm~2.0mm 的标准QFP(见QFP)。

32、MQUAD(metal quad) 美国Olin 公司开发的一种QFP 封装。基板与封盖均采用铝材,用粘合剂密封。在自然空冷条件下可容许2.5W~2.8W 的功

率。日本新光电气工业公司于1993 年获得特许开始生产。

33、MSP(mini square PACkage) QFI 的别称(见QFI),在开发初期多称为MSP。QFI 是日本电子机械工业会规定的名称。

34、OPMAC(over molded pad array carrier) 模压树脂密封凸点陈列载体。美国Motorola 公司对模压树脂密封BGA 采用的名称(见BGA)。

35、P-(plastic) 表示塑料封装的记号。如PDIP 表示塑料DIP。

36、PAC(pad array carrier) 凸点陈列载体,BGA 的别称(见BGA)。

37、PCLP(printed circuit board leadless PACkage) 印刷电路板无引线封装。日本富士通公司对塑料QFN(塑料LCC)采用的名称(见QFN)。引脚中心距有0.55mm 和0.4mm 两种规格。目前正处于开发阶段。

38、PFPF(plastic flat PACkage) 塑料扁平封装。塑料QFP 的别称(见QFP)。部分LSI 厂家采用的名称。

39、PGA(pin grid array) 陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都采用多层陶瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于高速大规模逻辑LSI 电路。成本较高。引脚中心距通常为2.54mm,引脚数从64 到447 左右。了为降低成本,封装基材可用玻璃环氧树脂印刷基板代替。也有64~256 引脚的塑料PGA。另外,还有一种引脚中心距为1.27mm 的短引脚表面贴装型PGA(碰焊PGA)。(见表面贴装型PGA)。

40、piggy back 驮载封装。指配有插座的陶瓷封装,形关与DIP、QFP、QFN 相似。在开发带有微机的设备时用于评价程序确认操作。例如,将EPROM 插入插座进行调试。这种封装基本上都是定制品,市场上不怎么流通。

41、PLCC(plastic leaded Chip carrier) 带引线的塑料芯片载体。表面贴装型封装之一。引脚从封装的四个侧面引出,呈丁字形,是塑料制品。美国德克萨斯仪器公司首先在64k 位DRAM 和256kDRAM 中采用,现在已经普及用于逻辑LSI、DLD(或程逻辑器件)等电路。引脚中心距1.27mm,引脚数从18 到84。J 形引脚不易变形,比QFP 容易操作,但焊接后的外观检查较为困难。PLCC 与LCC(也称QFN)相似。以前,两者的区别仅在于前者用塑料,后者用陶瓷。但现在已经出现用陶瓷制作的J 形引脚封装和用塑料制作的无引脚封装(标记为塑料LCC、PCLP、P-LCC 等),已经无法分辨。为此,日本电子机械工业会于1988 年决定,把从四侧引出J 形引脚的封装称为QFJ,把在四侧带有电极凸点的封装称为QFN(见QFJ 和QFN)。

42、P-LCC(plastic teadless Chip carrier)(plastic leaded chip currier) 有时候是塑料QFJ 的别称,有时候是QFN(塑料LCC)的别称(见QFJ 和QFN)。部分 LSI 厂家用PLCC 表示带引线封装,用P-LCC 表示无引线封装,以示区别。

43、QFH(quad flat high PACkage) 四侧引脚厚体扁平封装。塑料QFP 的一种,为了防止封装本体断裂,QFP 本体制作得较厚(见QFP)。部分半导体厂家采用的名称。

44、QFI(quad flat I-leaded PACkgac) 四侧I 形引脚扁平封装。表面贴装型封装之一。引脚从封装四个侧面引出,向下呈I 字。也称为MSP(见MSP)。贴装与印刷基板进行碰焊连接。由于引脚无突出部分,贴装占有面积小于QFP。日立制作所为视频模拟IC 开发并使用了这种封装。此外,日本的Motorola 公司的PLL IC也采用了此种封装。引脚中心距1.27mm,引脚数从18 于68。

45、QFJ(quad flat J-leaded PACkage) 四侧J 形引脚扁平封装。表面贴装封装之一。引脚从封装四个侧面引出,向下呈J 字形。是日本电子机械工业会规定的名称。引脚中心距1.27mm。材料有塑料和陶瓷两种。塑料QFJ 多数情况称为PLCC(见PLCC),用于微机、门陈列、DRAM、ASSP、OTP 等电路。引脚数从18 至84。陶瓷QFJ 也称为CLCC、JLCC(见CLCC)。带窗口的封装用于紫外线擦除型EPROM 以及带有EPROM 的微机芯片电路。引脚数从32 至84。

46、QFN(quad flat non-leaded PACkage) 四侧无引脚扁平封装。表面贴装型封装之一。现在多称为LCC。QFN 是日本电子机械工业会规定的名称。封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP 小,高度比QFP低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电极触点难于作到QFP 的引脚那样多,一般从14 到100 左右。材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN。电极触点中心距1.27mm。塑料QFN 是以玻璃环氧树脂印刷基板基材的一种低成本封装。电极触点中心距除1.27mm 外,还有0.65mm 和0.5mm 两种。这种封装也称为塑料LCC、PCLC、P-LCC 等。

47、QFP(quad flat PACkage) 四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP 是最普及的多引脚LSI 封装。不仅用于微处理器,门陈列等数字逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。0.65mm 中心距规格中最多引脚数为304。日本将引脚中心距小于0.65mm 的QFP 称为QFP(FP)。但现在日本电子机械工业会对QFP的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三种。另外,有的LSI 厂家把引脚中心距为0.5mm 的QFP 专门称为收缩型QFP 或SQFP、VQFP。但有的厂家把引脚中心距为0.65mm 及0.4mm 的QFP 也称为SQFP,至使名称稍有一些混乱。 QFP 的缺点是,当引脚中心距小于0.65mm 时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP 品种。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂保护环覆盖引脚前端的GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP(见TPQFP)。在逻辑LSI 方面,不少开发品和高可靠品都封装在多层陶瓷QFP 里。引脚中心距最小为0.4mm、引脚数最多为348 的产品也已问世。此外,也有用玻璃密封的陶瓷QFP(见Gerqad)。

48、QFP(FP)(QFP fine pitch) 小中心距QFP。日本电子机械工业会标准所规定的名称。指引脚中心距为0.55mm、0.4mm、0.3mm 等小于0.65mm 的QFP(见QFP)。

49、QIC(quad in-line ceramic PACkage) 陶瓷QFP 的别称。部分半导体厂家采用的名称(见QFP、Cerquad)。

50、QIP(quad in-line plastic PACkage) 塑料QFP 的别称。部分半导体厂家采用的名称(见QFP)。

51、QTCP(quad tape carrier PACkage) 四侧引脚带载封装。TCP 封装之一,在绝缘带上形成引脚并从封装四个侧面引出。是利用TAB 技术的薄型封装(见TAB、TCP)。

52、QTP(quad tape carrier PACkage) 四侧引脚带载封装。日本电子机械工业会于1993 年4 月对QTCP 所制定的外形规格所用的名称(见TCP)。

53、QUIL(quad in-line) QUIP 的别称(见QUIP)。

54、QUIP(quad in-line PACkage) 四列引脚直插式封装。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚中心距1.27mm,当插入印刷基板时,插入中心距就变成2.5mm。因此可用于标准印刷线路板。是比标准DIP 更小的一种封装。日本电气公司在台式计算机和家电产品等的微机芯片中采用了些种封装。材料有陶瓷和塑料两种。引脚数64。

55、SDIP (shrink dual in-line PACkage) 收缩型DIP。插装型封装之一,形状与DIP 相同,但引脚中心距(1.778mm)小于DIP(2.54mm),因而得此称呼。引脚数从14 到90。也有称为SH-DIP 的。材料有陶瓷和塑料两种。

56、SH-DIP(shrink dual in-line PACkage) 同SDIP。部分半导体厂家采用的名称。

57、SIL(single in-line) SIP 的别称(见SIP)。欧洲半导体厂家多采用SIL 这个名称。

58、SIMM(single in-line memory module) 单列存贮器组件。只在印刷基板的一个侧面附近配有电极的存贮器组件。通常指插入插座的组件。标准SIMM 有中心距为2.54mm 的30 电极和中心距为1.27mm 的72 电极两种规格。在印刷基板的单面或双面装有用SOJ 封装的1 兆位及4 兆位DRAM 的SIMM 已经在个人计算机、工作站等设备中获得广泛应用。至少有30~40%的DRAM 都装配在SIMM 里。

59、SIP(single in-line PACkage) 单列直插式封装。引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时封装呈侧立状。引脚中心距通常为2.54mm,引脚数从2 至23,多数为定制产品。封装的形状各异。也有的把形状与ZIP 相同的封装称为SIP。

60、SK-DIP(skinny dual in-line PACkage) DIP 的一种。指宽度为7.62mm、引脚中心距为2.54mm 的窄体DIP。通常统称为DIP(见DIP)。

61、SL-DIP(slim dual in-line PACkage) DIP 的一种。指宽度为10.16mm,引脚中心距为2.54mm 的窄体DIP。通常统称为DIP。

62、SMD(surface mount devices) 表面贴装器件。偶而,有的半导体厂家把SOP 归为SMD(见SOP)。

63、SO(small out-line) SOP 的别称。世界上很多半导体厂家都采用此别称。(见SOP)。

64、SOI(small out-line I-leaded PACkage) I 形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I 字形,中心距1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引脚数26。

65、SOIC(small out-line integrated circuit) SOP 的别称(见SOP)。国外有许多半导体厂家采用此名称。

66、SOJ(Small Out-Line J-Leaded PACkage) J 形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J 字形,故此得名。通常为塑料制品,多数用于DRAM 和SRAM 等存储器LSI 电路,但绝大部分是DRAM。用SOJ封装的DRAM 器件很多都装配在SIMM 上。引脚中心距1.27mm,引脚数从20 至40(见SIMM)。

67、SQL(Small Out-Line L-leaded PACkage) 按照JEDEC(美国联合电子设备工程委员会)标准对SOP 所采用的名称(见SOP)。

68、SONF(Small Out-Line Non-Fin) 无散热片的SOP。与通常的SOP 相同。为了在功率IC 封装中表示无散热片的区别,有意增添了NF(non-fin)标记。部分半导体厂家采用的名称(见SOP)。

69、SOF(small Out-Line PACkage) 小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有塑料和陶瓷两种。另外也叫SOL 和DFP。 SOP 除了用于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。在输入输出端子不超过10~40 的领域,SOP 是普及最广的表面贴装封装。引脚中心距1.27mm,引脚数从8~44。另外,引脚中心距小于1.27mm 的SOP 也称为SSOP;装配高度不到1.27mm 的SOP 也称为TSOP(见SSOP、TSOP)。还有一种带有散热片的SOP。

70、SOW (Small Outline PACkage(Wide-Jype)) 宽体SOP。部分半导体厂家采用的名称。

集成电路IC设计完整流程详解及各个阶段工具简介

IC设计完整流程及工具 IC的设计过程可分为两个部分,分别为:前端设计(也称逻辑设计)和后端设计(也称物理设计),这两个部分并没有统一严格的界限,凡涉及到与工艺有关的设计可称为后端设计。 前端设计的主要流程: 1、规格制定 芯片规格,也就像功能列表一样,是客户向芯片设计公司(称为Fabless,无晶圆设计公司)提出的设计要求,包括芯片需要达到的具体功能和性能方面的要求。 2、详细设计 Fabless根据客户提出的规格要求,拿出设计解决方案和具体实现架构,划分模块功能。 3、HDL编码 使用硬件描述语言(VHDL,Verilog HDL,业界公司一般都是使用后者)将模块功能以代码来描述实现,也就是将实际的硬件电路功能通过HDL语言描述出来,形成RTL(寄存器传输级)代码。 4、仿真验证 仿真验证就是检验编码设计的正确性,检验的标准就是第一步制定的规格。看设计是否精确地满足了规格中的所有要求。规格是设计正确与否的黄金标准,一切违反,不符合规格要求的,就需要重新修改设计和编码。设计和仿真验证是反复迭代的过程,直到验证结果显示完全符合规格标准。仿真验证工具Mentor公司的Modelsim,Synopsys的VCS,还有Cadence的NC-Verilog均可以对RTL级的代码进行设计验证,该部分个人一般使用第一个-Modelsim。该部分称为前仿真,接下来逻辑部分综合之后再一次进行的仿真可称为后仿真。 5、逻辑综合――Design Compiler 仿真验证通过,进行逻辑综合。逻辑综合的结果就是把设计实现的HDL代码翻译成门级网表netlist。综合需要设定约束条件,就是你希望综合出来的电路在面积,时序等目标参数上达到的标准。逻辑综合需要基于特定的综合库,不同的库中,门电路基

(整理)集成电路IC知识

集成电路IC常识 中国半导体器件型号命名方法 第一部分:用数字表示半导体器件有效电极数目。 第二部分:用汉语拼音字母表示半导体器件的材料和极性 第三部分:用汉语拼音字母表示半导体器件的内型。 第四部分:用数字表示序号 第五部分:用汉语拼音字母表示规格号 日本半导体分立器件型号命名方法 第一部分:用数字表示器件有效电极数目或类型。 第二部分:日本电子工业协会JEIA注册标志。 第三部分:用字母表示器件使用材料极性和类型。 第四部分:用数字表示在日本电子工业协会JEIA登记的顺序号。 第五部分:用字母表示同一型号的改进型产品标志。 集成电路(IC)型号命名方法/规则/标准 原部标规定的命名方法X XXXXX 电路类型电路系列和电路规格符号电路封装T:TTL;品种序号码(拼音字母)A:陶瓷扁平; H:HTTL;(三位数字) B :塑料扁平; E:ECL; C:陶瓷双列直插; I:I-L; D:塑料双列直插; P:PMOS; Y:金属圆壳; N:NMOS; F:金属菱形; F:线性放大器; W:集成稳压器; J:接口电路。 原国标规定的命名方法CXXXXX中国制造器件类型器件系列和工作温度范围器件封装符号 T:TTL;品种代号C:(0-70)℃;W:陶瓷扁平; H:HTTL;(器件序号)E :(-40~85)℃;B:塑料扁平; E:ECL; R:(-55~85)℃;F:全密封扁平; C:CMOS; M:(-55~125)℃;D:陶瓷双列直插; F:线性放大器; P:塑料双列直插; D:音响、电视电路; J:黑瓷双理直插; W:稳压器; K:金属菱形; J:接口电路; T:金属圆壳; B:非线性电路; M:存储器; U:微机电路;其中,TTL中标准系列为CT1000系列;H 系列为CT2000系列;S系列为CT3000系列;LS系列为CT4000系列; 原部标规定的命名方法CX XXXX中国国标产品器件类型用阿拉伯数字和工作温度范围封装 T:TTL电路;字母表示器件系C:(0~70)℃F:多层陶瓷扁平; H:HTTL电路;列品种G:(-25~70)℃B:塑料扁平; E:ECL电路;其中TTL分为:L:(-25~85)℃H:黑瓷扁平; C:CMOS电路;54/74XXX;E:(-40~85)℃D:多层陶瓷双列直插; M:存储器;54/74HXXX;R:(-55~85)℃J:黑瓷双列直插; U:微型机电路;54/74LXXX;M:(-55~125)℃P:塑料双列直插; F:线性放大器;54/74SXXX; S:塑料单列直插; W:稳压器;54/74LSXXX; T:金属圆壳; D:音响、电视电路;54/74ASXXX; K:金属菱形; B:非线性电路;54/74ALSXXX; C:陶瓷芯片载体; J:接口电路;54/FXXX。 E:塑料芯

集成电路ic封装种类、代号、含义

【引用】集成电路IC封装的种类、代号和含义 2011-03-24 15:10:32| 分类:维修电工| 标签:|字号大中小订阅 本文引用自厚德载道我心飞翔《集成电路IC封装的种类、代号和含义》 IC封装的种类,代号和含 1、BGA(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360 引脚BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方。而且BGA 不用担心QFP 那样的引脚变形问题。该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI 厂家正在开发500 引脚的BGA。BGA 的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国Motorola 公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC 和GPAC)。 2、BQFP(quad flat PACkage with bumper) 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见QFP)。 3、PGA(butt joint pin grid array) 表面贴装型PGA 的别称(见表面贴装型PGA)。 4、C-(ceramic) 表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。 5、Cerdip 用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中心距2.54mm,引脚数从8 到42。在日本,此封装表示为DIP-G(G 即玻璃密封的意思)。 6、Cerquad 表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1.5~2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm 等 多种规格。引脚数从32 到368。 7、CLCC(ceramic leaded Chip carrier) 带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。 此封装也称为QFJ、QFJ-G(见QFJ)。 8、COB(Chip on board) 板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB 是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和倒片焊技术。9、DFP(dual flat PACkage) 双侧引脚扁平封装。是SOP 的别称(见SOP)。以前曾有此称法,现在已基本 上不用。 10、DIC(dual in-line ceramic PACkage) 陶瓷DIP(含玻璃密封)的别称(见DIP). 11、DIL(dual in-line) DIP 的别称(见DIP)。欧洲半导体厂家多用此名称。 12、DIP(dual in-line PACkage) 双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。DIP 是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6 到64。封装宽度通常为15.2mm。有的把宽度为7.52mm和10.16mm 的封装分别称为skinny DIP 和slim DIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP 也称为Cerdip(见cerdip)。 13、DSO(dual small out-lint) 双侧引脚小外形封装。SOP 的别称(见SOP)。部分半导体厂家采用此名称。

【集成电路(IC)】电子专业术语英汉对照加注解

【集成电路(IC)】电子专业术语英汉对照加注解 电子专业英语术语 ★rchitecture(结构):可编程集成电路系列的通用逻辑结构。 ★ASIC(Application Specific Integrated Circuit-专用集成电路):适合于某一单一用途的集成电路产品。 ★ATE(Automatic Test EQUIPment-自动测试设备):能够自动测试组装电路板和用于莱迪思ISP 器件编程的设备。 ★BGA(Ball Grid Array-球栅阵列):以球型引脚焊接工艺为特征的一类集成电路封装。可以提高可加工性,减小尺寸和厚度,改善了噪声特性,提高了功耗管理特性。 ★Boolean Equation(逻辑方程):基于逻辑代数的文本设计输入方法。 ★Boundary Scan Test(边界扫描测试):板级测试的趋势。为实现先进的技术所需要的多管脚器件提供了较低的测试和制造成本。 ★Cell-Based PLD(基于单元的可编程逻辑器件):混合型可编程逻辑器件结构,将标准的复杂的可编程逻辑器件(CPLD)和特殊功能的模块组合到一块芯片上。 ★CMOS(Complementary Metal Oxide Semiconductor-互补金属氧化物半导体):先进的集成电路★加工工艺技术,具有高集成、低成本、低能耗和高性能等特征。CMOS 是现在高密度可编程逻辑器件(PLD)的理想工艺技术。 ★CPLD(Complex Programmable Logic Device-复杂可编程逻辑器件):高密度的可编程逻辑器件,包含通过一个中央全局布线区连接的宏单元。这种结构提供高速度和可预测的性能。是实现高速逻辑的理想结构。理想的可编程技术是E2CMOS?。 ★Density (密度):表示集成在一个芯片上的逻辑数量,单位是门(gate)。密度越高,门越多,也意味着越复杂。 ★Design Simulation(设计仿真):明确一个设计是否与要求的功能和时序相一致的过程。★E2CMOS?(Electrically Erasable CMOS-电子可擦除互补金属氧化物半导体):莱迪思专用工艺。基于其具有继承性、可重复编程和可测试性等特点,因此是一种可编程逻辑器件(PLD)的理想工艺技术。 ★EBR(Embedded BLOCk RAM-嵌入模块RAM):在ORCA 现场可编程门阵列(FPGA)中的RAM 单元,可配置成RAM、只读存储器(ROM)、先入先出(FIFO)、内容地址存储器(CAM)等。 ★EDA(Electronic Design Automation-电子设计自动化):即通常所谓的电子线路辅助设计软件。 ★EPIC (Editor for Programmable Integrated Circuit-可编程集成电路编辑器):一种包含在★ORCA Foundry 中的低级别的图型编辑器,可用于ORCA 设计中比特级的编辑。★Explore Tool(探索工具):莱迪思的新创造,包括ispDS+HDL 综合优化逻辑适配器。探索工具为用户提供了一个简单的图形化界面进行编译器的综合控制。设计者只需要简单地点击鼠标,就可以管理编译器的设置,执行一个设计中的类似于多批处理的编译。 ★Fmax:信号的最高频率。芯片在每秒内产生逻辑功能的最多次数。 ★FAE(Field Application Engineer-现场应用工程师):在现场为客户提供技术支持的工程师。 ★Fabless:能够设计,销售,通过与硅片制造商联合以转包的方式实现硅片加工的一类半导体公司。

IC的种类及用途

IC的种类及用途 在电子行业,集成电路的应用非常广泛,每年都有许许多多通用或专用的集成电路被研发与生产出来,本文将对集成电路的知识作一全面的阐述。 一、集成电路的种类 集成电路的种类很多,按其功能不同可分为模拟集成电路和数字集成电路两大类。前者用来产生、放大和处理各种模拟电信号;后者则用来产生、放大和处理各种数字电信号。所谓模拟信号,是指幅度随时间连续变化的信号。例如,人对着话筒讲话,话筒输出的音频电信号就是模拟信号,收音机、收录机、音响设备及电视机中接收、放大的音频信号、电视信号,也是模拟信号。所谓数字信号,是指在时间上和幅度上离散取值的信号,例如,电报电码信号,按一下电键,产生一个电信号,而产生的电信号是不连续的。这种不连续的电信号,一般叫做电脉冲或脉冲信号,计算机中运行的信号是脉冲信号,但这些脉冲信号均代表着确切的数字,因而又叫做数字信号。在电子技术中,通常又把模拟信号以外的非连续变化的信号,统称为数字信号。目前,在家电维修中或一般性电子制作中,所遇到的主要是模拟信号;那么,接触最多的将是模拟集成电路。 集成电路按其制作工艺不同,可分为半导体集成电路、膜集成电路和混合集成电路三类。半导体集成电路是采用半导体工艺技术,在硅基片上制作包括电阻、电容、三极管、二极管等元器件并具有某种电路功能的集成电路;膜集成电路是在玻璃或陶瓷片等绝缘物体上,以“膜”的形式制作电阻、电容等无源器件。无源元件的数值范围可以作得很宽,精度可以作得很高。但目前的技术水平尚无法用“膜”的形式制作晶体二极管、三极管等有源器件,因而使膜集成电路的应用范围受到很大的限制。在实际应用中,多半是在无源膜电路上外加半导体集成电路或分立元件的二极管、三极管等有源器件,使之构成一个整体,这便是混合集成电路。根据膜的厚薄不同,膜集成电路又分为厚膜集成电路(膜厚为1μm~10μm)和薄膜集成电路(膜厚为1μm以下)两种。在家电维修和一般性电子制作过程中遇到的主要是半导体集成电路、厚膜电路及少量的混合集成电路。 按集成度高低不同,可分为小规模、中规模、大规模及超大规模集成电路四类。对模拟集成电路,由于工艺要求较高、电路又较复杂,所以一般认为集成50个以下元器件为小规模集成电路,集成50-100个元器件为中规模集成电路,集成100个以上的元器件为大规模集成电路;对数字集成电路,一般认为集成1~10等效门/片或10~100个元件/片为小规模集成电路,集成10~100个等效门/片或100~1000元件/片为中规模集成电路,集成100~10,000个等效门/片或1000~100,000个元件/片为大规模集成电路,集成10,000以上个等效门/片或100,000以上个元件/片为超大规模集成电路。

IC集成电路型号大全及40系列芯片功能大全

CD4000 双3输入端或非门单非门 CD4001 四2输入端或非门 CD4002 双4输入端或非门 CD4006 18位串入/串出移位寄存器 CD4007 双互补对加反相器 CD4008 4位超前进位全加器 CD4009 六反相缓冲/变换器 CD4010 六同相缓冲/变换器 CD4011 四2输入端与非门 CD4012 双4输入端与非门 CD4013 双主-从D型触发器 CD4014 8位串入/并入-串出移位寄存器 CD4015 双4位串入/并出移位寄存器 CD4016 四传输门 CD4017 十进制计数/分配器 CD4018 可预制1/N计数器 CD4019 四与或选择器 CD4020 14级串行二进制计数/分频器 CD4021 08位串入/并入-串出移位寄存器CD4022 八进制计数/分配器 CD4023 三3输入端与非门 CD4024 7级二进制串行计数/分频器 CD4025 三3输入端或非门 CD4026 十进制计数/7段译码器 CD4027 双J-K触发器 CD4028 BCD码十进制译码器 CD4029 可预置可逆计数器 CD4030 四异或门 CD4031 64位串入/串出移位存储器 CD4032 三串行加法器 CD4033 十进制计数/7段译码器 CD4034 8位通用总线寄存器 CD4035 4位并入/串入-并出/串出移位寄存CD4038 三串行加法器 CD4040 12级二进制串行计数/分频器 CD4041 四同相/反相缓冲器 CD4042 四锁存D型触发器 CD4043 三态R-S锁存触发器("1"触发) CD4044 四三态R-S锁存触发器("0"触发) CD4046 锁相环 CD4047 无稳态/单稳态多谐振荡器 CD4048 四输入端可扩展多功能门 CD4049 六反相缓冲/变换器

集成电路(IC)EMC测试

集成电路的EMC测试北京世纪汇泽科技有限公司

前言 世界范围内电子产品正在以无线、便携、多功能与专业化得趋势快速发展,纯粹的模拟电子系统越来越难以进入人们的视线,取而代之的集成电路在数字电子产品与电子系统中扮演了“超级明星”的角色,而这个主角被接纳的程度也在随着集成电路产业的发展不断加深,从1965年Gordon Moore提出摩尔定律至今,集成电 路一直保持着每18-24个月集成度翻番、价格减半的发展趋势,这为集成电路的大范围、多层次应用奠定了基础。尤其在消费类产品领域,这种发展趋势尤为明显,各种数码类产品的普及就是很好的说明。 同时,这种快速发展也造成了电子系统电磁兼容性问题的日益突出,更高的集成度和使用密度,是片内和片外耦合的发生几率大大提高。在电子产品和电子系统中,通常集成电路是最根本的骚扰信号源,它把直流供电转换成高频的电流、电压,造成了无意发射和耦合。而当其输入或供电受到干扰时,误动作的可能性将大大增加,甚至造成硬件损坏。 这种情况下,如何衡量集成电路电磁兼容性的问题日渐凸显起来。这种衡量方法,或者称作新的测试标准和测试方法,将作用于集成电路的设计、生产、质量控制、采购乃至应用调试等诸多方面,成为整个集成电路相关产业的关注焦点。

标准产生的背景 早在1965年美国军方已就核爆电磁场对导弹发射中心设备的影响做出了分析研究,并开发了专门的SPECTRE软件,用于模拟核辐射对电气电子元件的作用。在随后的二十多年中,各种仿真模型、测试方法和统计结果不断涌现,在集成电路电磁兼容领域积累了大量的理论基础和可供分析比较的实测数据。 其中主要测试方法包括: ?北美的汽车工程协会(SAE)建议的使用TEM小室测量集成电路的辐射发射 ?SAE提出的磁场探头和电场探头表面扫描测量集成电路的辐射发射 ?荷兰某公司建议的使用工作台法拉第笼(WBFC)进行集成电路传导发射测量 ?德国标准化组织VDE建议的使用1?电阻进行地回路传导电流测量 ?日本的研究人员建议的使用磁场探头进行传导发射测量 ?Lubineau和Fiori等人对抗扰度测试方法和试验结果的研究等等 1997年10月,国际电工委员会(IEC)第47A技术分委会下属第九工作组(WG9)成立,专门负责对各种已建议的测试方法进行分析,最终出版了针对EMI 和EMS的工具箱式的测试方法集合——IEC61967系列和IEC62132系列标准,标准IEC62215也已出版,与IEC62132互补,更加全面地考虑到了集成电路遭受电磁干扰时的情形。

集成电路IC辨别知识

总结为五点:一看、二断、三剖、四测、五照。 一、看(Look) 1、看表面的丝印(烙印)型号是否与所定器件型号一致。 主要包括品牌标志、前缀、器件功能序号、后缀、特殊标示 品牌标志:大部分器件品牌标志,少部分没有的。(举例略) 前缀:代表半导体厂商。(举例略) 器件功能序号:描述同系列器件的功能特性。通用器件的诸多厂家,其器件功能序号相当部分相同,但也有不同的。 举例:8870 LM317 IMP813 MAX813 MAX232 SPX232 后缀:描述器件的工作电压、温度范围、封装类型、速度等 工作电压(输出电压):正常工作电压的范围。DS1230AB-100、DS1230Y-100 AM29F040 AM29DL040 LT1117-5. /3.3 LM1117-5/3. 温度范围:级别为:商业级:0℃-70℃ 工业级:-40℃-85℃ 汽车级:-40℃-125℃ 军工级:–55℃-125℃/150℃ 封装类型: DIP(PDIP、CDIP)、PLCC、QFP、TQFP、SOP、SSOP、TSSOP、 TO-92、TO-220、TO-263、TO-223、TO-23、CLCC 速度:描述数据存取的快慢 IS62C256-50/70/90 XC95144 AT89C51-12/16/20/24 特殊标示:如表门槛电压IMP706 生产批号:“0451”、出厂编号、批次等 以上,准确的信息需参照其PDF资料,方能更准确。 2、看器件丝印(烙印)整齐程度、表面的光泽情况、管脚氧化程度。 丝印(烙印),质量的好坏与丝印材料、丝印机器的精度有关。原厂器件的丝印质量很好,但也有部分比较差的。如国半01+的部分器件。 表面的光泽:从不同角度(垂直正视、斜视、平视)看器件表面是否均匀平滑、有无划伤痕迹。也可借助高倍放大镜看。 决大多数器件管脚镀了一层氧化膜,但也有器件未明显镀氧化膜,如TI公司的74系列DIP封装的逻辑器件。 3、看器件背面的标记,这些标记一般是凸起的字样。 有些器件背面标记―C‖、―D‖等,代表生产的批次。 有些器件背面标记、,―Malaysia‖、―Taiwan‖、― Thailand ‖、―Mexico‖、―Korea‖、―China‖,代表封装所在地,要搞清封装工厂所在地。 二、断(Judge) 1、器件性能的类别判断器件的出现质量的可能性。 (1) 逻辑电路:74系列、54系列的特性、分类、基本原理及应用。 (2)、微处理器:8/16/32位单片机(MCU)和数字信号处理器(DSP) 51系列、AVR高速系列、INTEL196系列、PIC系列、MSP430超低功耗等诸多单片机;TMS320全系列、ADSP系列、MC系列等DSP。 基本的构造及功能、分类与区别、硬件的基本设计、软件(汇编语言和C51语言)的初步设计思路及实践、开发工具的使用及程序的调试过程。 (3)、微处理器的扩展及外围电路的应用: 1)存储器(FLASH、EEPROM、SRAM、NVRAM)的区别及基本应用。 2)接口电路(RS-232、RS-485/422、USB、CAN、MODEM、1394口、 ISDN)的功能及基本设计。 3)显示(LCD、LED、LCM、VFD、EL)及驱动器的区别、原理及基本设计。 (4)、PSD及可编程逻辑电路: PSD的构造、基本原理及应用,FPGA和CPLD的构造、基本原理及初步设计(硬件 设计、VHDL语言的基本设计)。 (5)、数字转换器 ADC、DAC的特性、应用领域、初步的设计;多媒体产品—音频、视频的部分应用电路简介。

集成电路IC设计完整流程详解及各个阶段工具简介

I C设计完整流程及工具 IC的设计过程可分为两个部分,分别为:前端设计(也称逻辑设计)和后端设计(也称物理设计),这两个部分并没有统一严格的界限,凡涉及到与工艺有关的设计可称为后端设计。 前端设计的主要流程: 1、规格制定 芯片规格,也就像功能列表一样,是客户向芯片设计公司(称为Fabless,无晶圆设计公司)提出的设计要求,包括芯片需要达到的具体功能和性能方面的要求。 2、详细设计 Fabless根据客户提出的规格要求,拿出设计解决方案和具体实现架构,划分模块功能。 3、HDL编码 使用硬件描述语言(VHDL,Verilog HDL,业界公司一般都是使用后者)将模块功能以代码来描述实现,也就是将实际的硬件电路功能通过HDL语言描述出来,形成RTL (寄存器传输级)代码。 4、仿真验证 仿真验证就是检验编码设计的正确性,检验的标准就是第一步制定的规格。看设计是否精确地满足了规格中的所有要求。规格是设计正确与否的黄金标准,一切违反,不符合规格要求的,就需要重新修改设计和编码。设计和仿真验证是反复迭代的过程,直到验证结果显示完全符合规格标准。仿真验证工具Mentor公司的Modelsim,Synopsys 的VCS,还有Cadence的NC-Verilog均可以对RTL级的代码进行设计验证,该部分个人一般使用第一个-Modelsim。该部分称为前仿真,接下来逻辑部分综合之后再一次进行的仿真可称为后仿真。 5、逻辑综合――Design Compiler 仿真验证通过,进行逻辑综合。逻辑综合的结果就是把设计实现的HDL代码翻译成门级网表netlist。综合需要设定约束条件,就是你希望综合出来的电路在面积,时序等目标参数上达到的标准。逻辑综合需要基于特定的综合库,不同的库中,门电路基本标准单元(standard cell)的面积,时序参数是不一样的。所以,选用的综合库不一样,综合出来的电路在时序,面积上是有差异的。一般来说,综合完成后需要再次做仿真验证(这

4073集成电路IC

1/7 September 2001s MEDIUM SPEED OPERATION :t PD = 60ns (TYP .) at V DD = 10V s QUIESCENT CURRENT SPECIFIED UP TO 20V s 5V, 10V AND 15V PARAMETRIC RATINGS s INPUT LEAKAGE CURRENT I I = 100nA (MAX) AT V DD = 18V T A = 25°C s 100% TESTED FOR QUIESCENT CURRENT s MEETS ALL REQUIREMENTS OF JEDEC JESD13B " STANDARD SPECIFICATIONS FOR DESCRIPTION OF B SERIES CMOS DEVICES" DESCRIPTION The HCF4073B is a monolithic integrated circuit fabricated in Metal Oxide Semiconductor technology available in DIP and SOP packages. The HCF4073B TRIPLE 3 INPUT AND GATE provides the system designer with direct implementation of the AND function and supplement the existing family of CMOS gates. HCF4073B TRIPLE 3 INPUT AND GATE ORDER CODES PACKAGE TUBE T & R DIP HCF4073BEY SOP HCF4073BM1 HCF4073M013TR

集成电路IC

集成电路IC-原装,散新和翻新的区别是什么,散新货是如何看的?集成电路IC-原装,散新和翻新的区别 1 、原装货:原厂生产出来的,分进口原装和国产原装。 2 、散新货:散新这个词,主要用在IC芯片的方面,意思主要有: 一、这个货不是原厂生产出来的,可能是其他厂家生产的,但是打着原厂牌子,也就是假货,供应商称之为散新、或原装货来蒙人! 二、原厂生产的,但是是一些不合格的料。原厂就会降价,通过其他渠道处理掉。销售商进过来之后,称之为散新! 三、原厂生产的,使用过了,经过打磨,镀锡,把脚擦凉一系列处理之后,外观看起来不错,拿出来出售,也叫做散新,但实际上是翻新的! 3 、翻新货:指产品从原厂生产出来以后,经过使用,有了一定的磨损,性能各方面跟原厂刚生产出来的时候有差距,经过特殊的加工,是它的外表或者性能恢复到接近原厂刚生产出来的状态,叫做翻新! 4、旧货拆机件:原厂生产出来的,已经使用过的,从电路板上拆下来的。没有经过洗角处理的。 一般购买芯片如果有上个三五十片的量,最好找代理公司或其分销商而不要去一般"统货"柜台拿货,一般什么都做的(所谓统货)

柜台上的现货基本上是翻新货或旧货,而且他们看人报价,行家或熟人他们大多不敢太过分,但普通人他们还是能蒙就蒙、能骗则骗了,这确实已是比较普遍的现象(国人的道德崩溃是全面的),大家要多留神。就算在这样的柜台上拿货一定要讲清楚,有坏得给换,且记得"货比三家"。另外,成交价格应比正货价低很多才行,否则还是找正规代理。要知道不少加工好的旧芯片进货价只是新片市场价的10%-20%左右! 旧货拆机有两法: (1)、热风法,此法是正规的做法,用于较干净、整齐的板特别是较有价值的SMD板 (2)、"油炸"法,这确实是真的,用调制的高沸点矿物油来"炸",极旧或很乱的垃圾板通常用此法。 在此要跟大家讲明白:旧片分离和重制过程中产生的废料若不妥善处理会严重污染环境(含大量难降解的 有毒化合物和重金属),而"妥善处理"的费用又会高于全部回收所得,所以发达国家的某些公司宁愿花钱并出运费将电子垃圾"送"给中国和南亚的一些国家也不愿自行处理,这里面是有"说道"的。新旧芯片间的差价远远无法挽回环境污染的损失,这一点大家一定要心里有数! 芯片销售的正规代理一般在写字楼办公,华强、赛格等电子市场中也有很多经销新货的,多数在大厅周围的独立房间中,也有少数柜台,大家购买芯片时应注意识别。

集成电路英文缩写

集成电路英文缩写 IC Integrated Circuit 缩写,集成电路 ICDS IC Design Service 缩写,芯片设计服务 IP Intellectual Property 缩写, 知识产权,在芯片设计中指对某种设计技术的专利SoC System on Chip缩写, 指单芯片系统设计,是当今混合信号IC设计的趋势 ASIC Application Special Integrated Circuit缩写, 指专用集成电路 VLSI Very Large Scal Integrated circuit 缩写, 指超大规模集成电路 DSP Digital Signal Processing 缩写, 指数字信号处理 RF Radiation Frequency 缩写, 指发射频率,简称射频 FPGA Field Programmable Gate Array缩写, 指现场可编程门阵列 CPLD Complex Programmable Logic Device, 即复杂可编程器件。 FE Front End 缩写, 前端,通常指IC设计中的前道逻辑设计阶段,并不是规范化用法BE Back End 缩写, 后端,通常指IC设计中的后道布局布线(Layout)阶段,并不是规范化用法 MPW Multiple Project Wafer缩写, 多项目晶圆投片,指在同一种工艺的不同芯片放在同一块晶圆(Wafer)上流片,是小公司节省成本的有效手段

Electronic Design Automation缩写,电子设计自动化,现在IC设计中用EDA 软件工具实现布线,布局 VHDL VHSIC(Very High Speed IC) Hardware Descrīption Language 缩写, 硬件描述语言,用于实现电路逻辑设计的专用计算机语言 RTL Register Transformation Level 缩写, 寄存器传输级 Netlist 门级网表,一般是RTL Code经过综合工具综合而生成的网表文件 Foundry 指芯片制造加工厂的代工业务,负责将设计完成的芯片生产出来 DFT Design For Test 缩写, 为了增强芯片的可测性而采用的一种设计方法 STA Static Timing Analysis缩写, 即静态时序分析 CAD Computer Aided Design缩写, 即计算机辅助设计 NRE Non Recuuring Engineering缩写,不反复出现的工程成本 BIST Build in system test, 即内建测试系统 ASSP Application-specific standard product 缩写,一种有着广泛应用范围的ASIC芯片RISC Reduced Instruction System Computer缩写 LVS Layout versus Schematic 缩写,是在IC Design经过Layout后检查其版图与门级电路是否一致

4063集成电路IC

1/9 September 2001s QUIESCENT CURRENT SPECIFIED UP TO 20V s STANDARD B-SERIES OUTPUT DRIVE s EXPANSION TO 8-16....4 N BITS BY CASCADING UNIT s MEDIUM SPEED OPERATION : COMPARES TWO 4-BIT WORDS IN 250ns (Typ.) at 10V s 5V, 10V AND 15V PARAMETRIC RATINGS s INPUT LEAKAGE CURRENT I I = 100nA (MAX) AT V DD = 18V T A = 25°C s 100% TESTED FOR QUIESCENT CURRENT s MEETS ALL REQUIREMENTS OF JEDEC JESD13B " STANDARD SPECIFICATIONS FOR DESCRIPTION OF B SERIES CMOS DEVICES" DESCRIPTION The HCF4063B is a monolithic integrated circuit fabricated in Metal Oxide Semiconductor technology available in DIP and SOP packages. The HCF4063B is a low power 4-bit magnitude comparator designed for use in computer and logic applications that require the comparison of two 4-bit words. This logic circuit determines whether one 4-bit word (Binary or BCD) is "less than", "equal to" or "greater than" a second 4 bit word. The HCF4063B has eight comparing inputs (A3, B3 through A0, B0), three outputs (AB) and three cascading inputs (AB)that permit system s designers to expand the comparator function to 8, 12, 16...4N bits. When a single HCF4063B is used the cascading inputs are connected as follows : (AB) = low. For words longer than 4 bits, HCF4063B device may be cascaded by connecting the outputs of the less-significant comparator to the corresponding cascading inputs of the more significant comparator. Cascading inputs (AB) on the least significant comparator are connected to a low, a high, and a low level,respectively. HCF4063B 4-BIT MAGNITUDE COMPARATOR ORDER CODES PACKAGE TUBE T & R DIP HCF4063BEY SOP HCF4063BM1 HCF4063M013TR

IC集成电路型号大全

03VFG9 发射压控振荡集成电路 1021AC 发射压控振荡集成电路 1097C 升压集成电路 140N 电源取样比较放大集成电路 14DN363 伺服控制集成电路 15105 充电控制集成电路 15551 管理卡升压集成电路 1710 视频信号处理集成电路 1N706 混响延时集成电路 20810-F6096 存储集成电路 2252B 微处理集成电路 2274 延迟集成电路 24C01ACEA 存储集成电路 24C026 存储集成电路 24C04 存储集成电路 24C64 码片集成电路 24LC16B 存储集成电路 24LC65 电可改写编程只读存储集成电路 27C1000PC-12 存储集成电路 27C2000QC-90 存储集成电路 27C20T 存储集成电路 27C512 电可改写编程只读存储集成电路 2800 红外遥控信号接收集成电路 28BV64 码片集成电路 28F004 版本集成电路 31085 射频电源集成电路 32D54 电源、音频信号处理集成电路17 32D75 电源、音频信号处理集成电路 32D92 电源中频放大集成电路 4066B 电子开关切换集成电路 4094 移位寄存串入、并出集成电路 424260SDJ 存储集成电路 4260 动态随机存储集成电路 4270351/91B9905 中频放大集成电路 4370341/90M9919 中频处理集成电路 4464 存储集成电路 4558 双运算放大集成电路 4580D 双运算放大集成电路 47C1638AN-U337 微处理集成电路 47C1638AU-353 微处理集成电路 47C432GP 微处理集成电路 47C433AN-3888 微处理集成电路

集成电路IC设计工程师简历

集成电路I C设计工程 师简历 Coca-cola standardization office【ZZ5AB-ZZSYT-ZZ2C-ZZ682T-ZZT18】

xxx专业个人简历 姓名:***性别:男 出生日期:1977-10-13籍贯:深圳市目前城市:深圳市工作年限:八年以上目前年薪:XX万人民币联系电话: E-mail (邮件&MSN) 请换成自己的真实信箱! 应聘方向 求职行 业: 电子技术/半导体/集成电路 应聘职 位: 集成电路IC设计/应用工程师 求职地 点:上海市,北京市,深圳市 薪资要 求: /月

工作经历 2003/02—现在***公司 所属行业:电子技术/半导体/集成电路 设计部集成电路IC设计/应用工程师 主要职责: 1.模拟电路设计,包括运算放大器的设计、开关电容电 路、时钟侦测、启动电路、锁相环、band gap等参与 ADC、DAC参数设计运用MATLAB,以及用mat lab验证 hospice仿真产生的数据。 2.用synopsys-dc综合电路,用formality形式验证,时 序分析等用Apollo进行布局布线,并且与模拟版图工 程师指导和交流。 2001/02— **电子 2003/02 所属行业:电子技术/半导体/集成电路

设计部集成电路IC设计/应用工程师 主要职责: 从事486cpu的设计。通过verilogXL、NCverilog、 hspice、star_sim仿真、分析验证电路,写verilog建立 模型,写测试代码,测试验证芯片。学习数字综合工具 synopsys_dc。 2000/07— **顺电子 2001/02 所属行业:电子技术/半导体/集成电路 设计部集成电路IC设计/应用工程师 主要职责: 期间2个月在IC工厂实习,之后学习画版图,仿真电路, 写Verilog。参与一个音乐芯片设计。 教育培训 1996/09— **大学微电子学本科 2000/07

4518集成电路IC

1/11 October 2002s MEDIUM SPEED OPERATION :6MHz (Typ.) at 10V s POSITIVE -OR NEGATIVE- EDGE TRIGGERING s SYNCHRONOUS INTERNAL CARRY PROPAGATION s QUIESCENT CURRENT SPECIF. UP TO 20V s 5V, 10V AND 15V PARAMETRIC RATINGS s INPUT LEAKAGE CURRENT I I = 100nA (MAX) AT V DD = 18V T A = 25°C s 100% TESTED FOR QUIESCENT CURRENT s MEETS ALL REQUIREMENTS OF JEDEC JESD13B "STANDARD SPECIFICATIONS FOR DESCRIPTION OF B SERIES CMOS DEVICES" DESCRIPTION HCF4518B is a monolithic integrated circuit fabricated in Metal Oxide Semiconductor technology available in DIP and SOP packages. HCF4518B Dual BCD Up Counter consists of two identical, internal 4 stage counters. The counter stages are D-type Flip-Flops having interchangeable Clock and Enable lines for incrementing on either the positive-going or negative going transitions. For single-unit operations the Enable input is maintained High and the counter advances on each positive going transition of the Clock. The counters are cleared by high levels on their Reset lines. The counter can be cascaded in the ripple mode by connecting Q4 to the enable input of the subsequent counter while the clock input of the latter is held low. HCF4518B DUAL BCD UP COUNTER PIN CONNECTION ORDER CODES PACKAGE TUBE T & R DIP HCF4518BEY SOP HCF4518BM1 HCF4518M013TR

相关文档
相关文档 最新文档