文档库 最新最全的文档下载
当前位置:文档库 › CD4000 双3输入端或非门 单非门

CD4000 双3输入端或非门 单非门

CD4000 双3输入端或非门 单非门
CD4000 双3输入端或非门 单非门

CD4000 双3输入端或非门单非门

CD4001 四2输入端或非门

CD4002 双4输入端或非门

CD4006 18位串入/串出移位寄存器

CD4007 双互补对加反相器

CD4008 4位超前进位全加器

CD4009 六反相缓冲/变换器

CD4010 六同相缓冲/变换器

CD4011 四2输入端与非门

CD4012 双4输入端与非门

CD4013 双主-从D型触发器

CD4014 8位串入/并入-串出移位寄存器

CD4015 双4位串入/并出移位寄存器

CD4016 四传输门

CD4017 十进制计数/分配器

CD4018 可预制1/N计数器

CD4019 四与或选择器

CD4020 14级串行二进制计数/分频器

CD4021 08位串入/并入-串出移位寄存器CD4022 八进制计数/分配器

CD4023 三3输入端与非门

CD4024 7级二进制串行计数/分频器

CD4025 三3输入端或非门

CD4026 十进制计数/7段译码器

CD4027 双J-K触发器

CD4028 BCD码十进制译码器

CD4029 可预置可逆计数器

CD4030 四异或门

CD4031 64位串入/串出移位存储器

CD4032 三串行加法器

CD4033 十进制计数/7段译码器

CD4034 8位通用总线寄存器

CD4035 4位并入/串入-并出/串出移位寄存CD4038 三串行加法器

CD4040 12级二进制串行计数/分频器

CD4041 四同相/反相缓冲器

CD4042 四锁存D型触发器

CD4043 三态R-S锁存触发器("1"触发) CD4044 四三态R-S锁存触发器("0"触发) CD4046 锁相环

CD4047 无稳态/单稳态多谐振荡器

CD4048 四输入端可扩展多功能门

CD4049 六反相缓冲/变换器

CD4050 六同相缓冲/变换器

CD4051 八选一模拟开关

CD4052 双4选1模拟开关

CD4053 三组二路模拟开关

CD4054 液晶显示驱动器

CD4055 BCD-7段译码/液晶驱动器

CD4056 液晶显示驱动器

CD4059 “N”分频计数器 NSC/TI

CD4060 14级二进制串行计数/分频器

CD4063 四位数字比较器

CD4066 四传输门

CD4067 16选1模拟开关

CD4068 八输入端与非门/与门

CD4069 六反相器

CD4070 四异或门

CD4071 四2输入端或门

CD4072 双4输入端或门

CD4073 三3输入端与门

CD4075 三3输入端或门

CD4076 四D寄存器

CD4077 四2输入端异或非门

CD4078 8输入端或非门/或门

CD4081 四2输入端与门

CD4082 双4输入端与门

CD4085 双2路2输入端与或非门

CD4086 四2输入端可扩展与或非门

CD4089 二进制比例乘法器

CD4093 四2输入端施密特触发器

CD4095 三输入端J-K触发器

CD4096 三输入端J-K触发器

CD4097 双路八选一模拟开关

CD4098 双单稳态触发器

CD4099 8位可寻址锁存器

CD40100 32位左/右移位寄存器

CD40101 9位奇偶较验器

CD40102 8位可预置同步BCD减法计数器

CD40103 8位可预置同步二进制减法计数器CD40104 4位双向移位寄存器

CD40105 先入先出FI-FD寄存器

CD40106 六施密特触发器

CD40107 双2输入端与非缓冲/驱动器

CD40108 4字×4位多通道寄存器

CD40109 四低-高电平位移器

CD40110 十进制加/减,计数,锁存,译码驱动CD40147 10-4线编码器

CD40160 可预置BCD加计数器

CD40161 可预置4位二进制加计数器

CD40162 BCD加法计数器

CD40163 4位二进制同步计数器

CD40174 六锁存D型触发器

CD40175 四D型触发器

CD40181 4位算术逻辑单元/函数发生器

CD40182 超前位发生器

CD40192 可预置BCD加/减计数器(双时钟) CD40193 可预置4位二进制加/减计数器

CD40194 4位并入/串入-并出/串出移位寄存CD40195 4位并入/串入-并出/串出移位寄存CD40208 4×4多端口寄存器

CD4501 4输入端双与门及2输入端或非门CD4502 可选通三态输出六反相/缓冲器

CD4503 六同相三态缓冲器

CD4504 六电压转换器

CD4506 双二组2输入可扩展或非门

CD4508 双4位锁存D型触发器

CD4510 可预置BCD码加/减计数器

CD4511 BCD锁存,7段译码,驱动器

CD4512 八路数据选择器

CD4513 BCD锁存,7段译码,驱动器(消隐) CD4514 4位锁存,4线-16线译码器

CD4515 4位锁存,4线-16线译码器

CD4516 可预置4位二进制加/减计数器

CD4517 双64位静态移位寄存器

CD4518 双BCD同步加计数器

CD4519 四位与或选择器

CD4520 双4位二进制同步加计数器

CD4521 24级分频器

CD4522 可预置BCD同步1/N计数器

CD4526 可预置4位二进制同步1/N计数器CD4527 BCD比例乘法器

CD4528 双单稳态触发器

CD4529 双四路/单八路模拟开关

CD4530 双5输入端优势逻辑门

CD4531 12位奇偶校验器

CD4532 8位优先编码器

CD4536 可编程定时器

CD4538 精密双单稳

CD4539 双四路数据选择器

CD4541 可编程序振荡/计时器

CD4543 BCD七段锁存译码,驱动器

CD4544 BCD七段锁存译码,驱动器

CD4547 BCD七段译码/大电流驱动器

CD4549 函数近似寄存器

CD4551 四2通道模拟开关

CD4553 三位BCD计数器

CD4555 双二进制四选一译码器/分离器

CD4556 双二进制四选一译码器/分离器

CD4558 BCD八段译码器

CD4560 "N"BCD加法器

CD4561 "9"求补器

CD4573 四可编程运算放大器

CD4574 四可编程电压比较器

CD4575 双可编程运放/比较器

CD4583 双施密特触发器

CD4584 六施密特触发器

CD4585 4位数值比较器

CD4599 8位可寻址锁存器

CD22100 4×4×1交叉点开关

稳压器

固定输出(正电压)稳压器

78xx 系列 3端稳压器 5V 到 24V1A

78Lxx 系列 3端稳压器 5V 到 24V 0.1A

78Mxx 系列 3端稳压器 5V 到 24V 0.5A

78Sxx 系列 3端稳压器 5V 到 24V 2A

固定输出(负电压)稳压器

79xx 系列 3端负电压稳压器 -5V 到 -24V 1A [110kb] 79Lxx 系列 3端负电压稳压器 -5V 到 -24V 0.1A [95kb] 可调输出 - 常用稳压器

LM117 1.2V... 37V 1.5A 正电压可调稳压器 [100kb]

LM217 1.2V... 37V 1.5A 正电压可调稳压器 [100kb]

LM317 1.2V... 37V 1.5A 正电压可调稳压器 [100kb]

LM137 -1.2V...-37V 1.5A 负电压可调稳压器 [246kb] LM237 -1.2V...-37V 1.5A 负电压可调稳压器 [246kb] LM337 -1.2V...-37V 1.5A 负电压可调稳压器 [246kb] LM138 1.2V --32V 5-安培可调

LM338 1.2V -- 32V 5-安培可调

LM723 高精度可调 [136kb]

L200 2 A / 2.85 to 36 V.可调 [166KB]

TTL 逻辑电路 [LS - HC 或 HCT 系列]

74LS00 Quad 2-Input 与非门 [60kb]

74LS04 Hex 反相器

74LS08 Quad 2 input 与门

74LS10 Triple 3-Input 与非门 [47kb]

74LS13 SCHMITT TRIGGERS 双门/HEX 反相器 [46kb]

74LS14 SCHMITT TRIGGERS 双门/HEX 反相器 [46kb]

74LS27 TRIPLE 3-INPUT NOR 门 [37kb]

74LS30 8-Input 与非门 [46kb]

74LS32 Quad 2 input OR

74LS42 ONE-OF-TEN DECODER [58kb]

74LS45 BCD to Decimal Decoders/Drivers [45kb]

74LS47 BCD to 7 seg decoder/driver

74LS90 Decade 与门 Binary 记数器

74LS92 Divide by 12 记数器

74LS93

Binary 记数器

74LS121

Monostable multivibrator [305kb]

74LS154

4-Line to 16-Line Decoder/Demultiplexer [53kb]

74LS192

BCD up / down 记数器 [492kb]

74LS193

4 bit binary up / down 记数器 [492kb]

74HC237

3-to-8 line decoder/demultiplexer with address latches [69kb]

74LS374

3-STATE Octal D-Type Transparent Latches 与门 Edge-Triggered Flip-Flops [180kb]

74LS390

双 DECADE 记数器双 4-STAGE BINARY 记数器 [72kb]

CMOS 逻辑电路

4001 Quad 2-input NOR 门

4002 双 4-input NOR 门

4007 双 Complementary Pair 与门反相器

4011 Quad 2-Input NOR Buffered

4013 双 D-Type Flip-Flop

4016 Quad Analog Switch/Quad Multiplexer [127kb]

4017 Decade 记数器/Divider

4022 Divide-by-8 记数器/Divider with 8 Decoded Outputs [95kb]

4023 Triple 3-input 与非门

4025 Triple 3-input NOR 门

4026 DEC. COUN./DIVIDER WITH DECODED 7-SEG. DISPLAY OUTPUTS

4028 BCD to Decimal Decoder [216kb]

4029 Binary/Decade Up/Down 记数器 [165kb]

4040 12-Stage Ripple-Carry Binary

4046 Phase-Locked Loop [185kb]

4051 Single 8-Channel Analog

4052 Differential 4-Channel Analog

4053 Triple 2-Channel Multipl/Demul

4054 显示驱动

4055 显示驱动

4056 显示驱动

4060 14-Stage Ripple-Carry Binary C

4066 Quad Bilateral Switch

4067 Cmos Analog Multiplexer / Demultiplexer [266kb]

4068 8-input 与非门

4069 Hex 反相器

4071 Quad 2-input OR 门

4072 双 4-input OR 门

4075 Triple 3-input OR 门

4081 Quad 2-Input 与门门

4082 双 4-input 与门门

4093 Quad 2-Input Schm.Trigger

4511 BCD-to-7-Segment Latch Decade Driver

4518 双 BCD 记数器 [67kb]

4583 双 Schmitt Trigger [225kb]

4584 Hex Schmitt trigger [91kb]

晶体管

小功率管

2N930 NPN LOW POWER 硅晶体管 [53kb]

2N1613 NPN - 音频 output ,Video, Driver [NTE128][28KB]

2N2222A NPN General Purpose Amplifier [161KB]

2N3439 NPN 硅 PLANAR EPITAXIAL HIGH VOLTAGE 晶体管 [54kb]

2N3440 NPN 硅 PLANAR EPITAXIAL HIGH VOLTAGE 晶体管 [54kb]

2N3904 NPN

2N3906 PNP

2N5401 PNP 晶体管 [68kb]

2N5415 PNP 硅晶体管 [67kb]

2N5416 PNP 硅晶体管 [67kb]

2N5550 NPN 硅晶体管 [69kb]

2N5551 NPN 硅晶体管 [69kb]

2N6515 High Voltage-General Porpose amplifier [NTE] [23kb]

2N4921 NPN-中功率管[107kb]

2N4922 NPN-中功率管 [107kb]

2N4923 NPN-中功率管[107kb]

AF125 Germanium PNP 晶体管 RF朓F Amp, FM Mixer OSC [NTE160][22kb] BC107 NPN-低噪声 (Comp.to BC177) [101KB]

BC108 NPN-低噪声 (Comp.to BC178) [101KB]

BC109 NPN-低噪声 (Comp.to BC179) [101KB]

BC148 NPN - 音频放大,开关 [NTE123AP][23KB]

BC177 PNP-低噪声 (Comp.to BC107) [101KB]

BC178 PNP-低噪声 (Comp.to BC108) [101KB]

BC179 PNP-低噪声 (Comp.to BC109) [101KB]

BC182 NPN -音频放大、开关 (Compl to BC212-BC214)

BC183 NPN -音频放大、开关 (Compl to BC212-BC214)

BC184 NPN -音频放大、开关 (Compl to BC212-BC214)

BC212 PNP -音频放大、开关 (Compl to BC182-BC184) [108KB]

BC214 PNP -音频放大、开关 (Compl to BC182-BC184) [108KB]

BC327 小信号晶体管 (PNP) [Compl to BC337-BC338]

BC301 NPN 硅 planar epitaxial 晶体管 [Comp. to BC303] [73kb] BC302 NPN 硅 planar epitaxial 晶体管 [Comp. to BC304] [73kb] BC303 PNP 硅 planar epitaxial 晶体管 [Comp. to BC301] [80kb]

BC304 PNP 硅 planar epitaxial 晶体管 [Comp. to BC302] [80kb] BC328 小信号晶体管 (PNP) [Compl to BC337-BC338]

BC337 小信号晶体管 (NPN) [Compl to BC327-BC328]

BC338 小信号晶体管 (NPN) [Compl to BC327-BC328]

BC414 NPN-音频-开关 (Comp.to BC416)[NTE123AP][25KB]

BC416 PNP-音频-开关 (Comp.to BC414)[NTE159][26KB]

BC461 PNP High Voltage Amplifier & Driver [NTE189][23kb]

BC516 PNP -达林顿管, 大电流 (Comp.to BC517)

BC517 NPN -达林顿管, 大电流 (Comp.to BC516)

BC546 NPN-音频-开关 (Comp.to BC556) [57KB]

BC547 NPN-音频-开关 (Comp.to BC557) [57KB]

BC548 NPN-音频-开关 (Comp.to BC558) [57KB]

BC549 NPN-音频-开关 (Comp.to BC559) [57KB]

BC550 NPN-音频-开关 (Comp.to BC560) [57KB]

BC556 PNP-音频-开关 (Comp.to BC546) [55KB]

BC557 PNP-音频-开关 (Comp.to BC547) [55KB]

BC558 PNP-音频-开关 (Comp.to BC548) [55KB]

BC559 PNP-音频-开关 (Comp.to BC549) [55KB]

BC560 PNP-音频-开关 (Comp.to BC550) [55KB]

BC635 NPN 中功率晶体管 [Compl to BC636]

BC636 PNP 中功率晶体管 [Comp.to BC635 ]

BC637 NPN 中功率晶体管 [Compl to BC638]

BC638 PNP 中功率晶体管 [Comp.to BC637 ]

BC639 NPN 中功率晶体管 [Compl to BC640]

BC640 PNP 中功率晶体管 [Comp.to BC639 ]

BCY70 PNP 晶体管

BCY71 PNP 晶体管

BCY78 PNP 开关晶体管

BCY79 PNP 开关晶体管

BCY87 Matched 双 NPN 晶体管 in a TO-71- SOT31 metal package.

BCY88 Matched 双 NPN 晶体管 in a TO-71- SOT31 metal package. BCY89 Matched 双 NPN 晶体管 in a TO-71- SOT31 metal package. MPSL01 NPN-高电压、放大

MPSL51 PNP

MPSA06 NPN-高电压、放大 [NTE] [23kb]

MPSA42 NPN-硅晶体管高电压、放大 [882KB]

MPSA43 NPN-硅晶体管高电压、放大 (Comp.to MPSA93) [295KB]

MPSA56 PNP-音频 amplifier. switch [NTE] [25kb]

MPSA92 PNP-硅晶体管高电压、放大 (Comp.to MPSA43) [73KB]

MPSA93 PNP-硅晶体管高电压、放大 (Comp.to MPSA43) [73KB]

中、大功率管

2N3055 NPN- 功率放大. (Comp. to MJE2955)

2N6283 达林顿管, NPN-功率放大.(Comp. to 2N6286) [80K]

2N6284 达林顿管, NPN-功率放大.(Comp. to 2N6287) [80K]

2N6286 达林顿管, NPN-功率放大.(Comp. to 2N6283) [80K]

2N6287 达林顿管, PNP-功率放大.(Comp. to 2N6284) [80K]

BD135 NPN- 音频功率放大,开关 (Comp.to BD136) [39KB]

BD136 PNP- 音频功率放大,开关 (Comp.to BD135) [105KB]

BD137 NPN- 音频功率放大,开关 (Comp.to BD138) [39KB]

BD138 PNP- 音频功率放大,开关 (Comp.to BD137) [105KB]

BD139 NPN- 音频功率放大,开关 (Comp.to BD140) [39KB]

BD140 PNP- 音频功率放大,开关 (Comp.to BD139) [105KB]

BD162 NPN 音频功率放大,开关晶体管 [NTE152][22kb]

BD203 PNP- 音频功率放大,开关 (Comp.to BD204)[NTE182][23KB]

BD204 PNP- 音频功率放大,开关 (Comp.to BD203)[NTE183][23KB]

BD241C NPN-3 AMPERE POWER 晶体管 80, 100 VOLTS 40 WATTS (Comp.to BD242C) [109kb]

BD242C PNP-3 AMPERE POWER 晶体管 80, 100 VOLTS 40 WATTS (Comp.to BD241C) [109kb]

BD243 NPN Epitaxial 硅晶体管 [39kb]

BD249 NPN 硅 POWER 晶体管 [94KB]

BD250 PNP 硅 POWER 晶体管 [94KB]

BD375 NPN Epitaxial 硅晶体管 (Comp.to BD376) [43KB]

BD376 PNP Epitaxial 硅晶体管 (Comp.to BD375) [43KB]

BD377 NPN Epitaxial 硅晶体管 (Comp.to BD378) [43KB]

BD378 PNP Epitaxial 硅晶体管 (Comp.to BD377) [43KB]

BD379 NPN Epitaxial 硅晶体管 (Comp.to BD380) [43KB]

BD380 PNP Epitaxial 硅晶体管 (Comp.to BD379) [43KB]

BD543 NPN 硅 POWER 晶体管 [85KB]

BD529 NPN- 高电压放大、驱动(Comp. to BD530)[NTE188][23KB]

BD530 PNP- 高电压放大、驱动 (Comp. to BD529)[NTE189][23KB]

BD533 NPN 硅 POWER 晶体管 (Comp.to BD534) [45KB]

BD534 PNP 硅 POWER 晶体管 (Comp.to BD533) [45KB]

BD535 NPN 硅 POWER 晶体管 (Comp.to BD536) [45KB]

BD536 PNP 硅 POWER 晶体管 (Comp.to BD535) [45KB]

BD537 NPN 硅 POWER 晶体管 (Comp.to BD538) [45KB]

BD538 PNP 硅 POWER 晶体管 (Comp.to BD537) [45KB]

BD677 达林顿管, NPN-功率放大.(Comp. to BD678) [42KB]

BD678 达林顿管, PNP-功率放大.(Comp. to BD677) [42KB]

BD679 达林顿管, NPN-功率放大.(Comp. to BD680) [42KB]

BD680 达林顿管, PNP-功率放大.(Comp. to BD679) [42KB]

BD681 达林顿管, NPN-功率放大.(Comp. to BD682) [42KB]

BD682 达林顿管, PNP-功率放大.(Comp. to BD681) [42KB]

BD591 NPN 音频功率输出、中功率、开关[NTE196] [25KB]

BD592 PNP 音频功率输出、中功率、开关[NTE197] [25KB]

BDX53C NPN-硅 POWER DARLINGTON 晶体管 (Comp. to BDX54C) [81KB]

BDX54C PNP-硅 POWER DARLINGTON 晶体管 (Comp. to BDX53C) [81KB] BDW51 NPN 硅 power 晶体管 [NTE60] [25KB]

BU208A 高电压、快速开关 NPN 功率晶体管 [84KB]

BU508A 高电压、快速开关 NPN 功率晶体管 [84KB]

MJ802 NPN-晶体管大功率音频 Amplifier (Comp. to MJ4502)[NTE][24kb] MJ2955 PNP- 功率放大. (Comp. to 2N3055)

MJ4502 PNP-晶体管大功率音频放大 (Comp. to MJ802)[NTE][24kb]

MJ15003 NPN- 功率放大. (Comp. to MJ15004) [120KB]

MJ15004 PNP- 功率放大. (Comp. to MJ15003) [120KB]

MJE340 NPN-中功率晶体管 (Comp. to MJE350) [67KB]

MJE350 PNP-中功率晶体管 (Comp. to MJE340) [70KB]

MJE15028 NPN POWER 晶体管 (Comp. to MJE15029) [218KB]

MJE15029 PNP POWER 晶体管 (Comp. to MJE15028) [218KB]

MJE15030 NPN POWER 晶体管 (Comp. to MJE15031) [218KB]

MJE15031 PNP POWER 晶体管 (Comp. to MJE15030) [218KB]

PMD16K100 达林顿管, NPN-功率放大.(Comp. to PMD17K100)[NTE251][27KB] PMD17K100 达林顿管, PNP-功率放大.(Comp. to PMD16K100)[NTE252][27KB] TIP31 NPN Epitaxial 硅晶体管 (Comp. to TIP32) [38KB]

TIP32 PNP Epitaxial 硅晶体管 (Comp. to TIP31) [38KB]

TIP122 NPN EPITAXIAL DARLINGTON 晶体管 [62KB]

TIP140 NPN 达林顿[复合]功率晶体管(Comp. toTIP145)[218KB]

TIP141 NPN 达林顿[复合]功率晶体管(Comp. toTIP146)[218KB]

TIP142 NPN 达林顿[复合]功率晶体管(Comp. toTIP147)[218KB]

TIP145 PNP 达林顿[复合]功率晶体管 (Comp. to TIP140)[218KB]

TIP146 PNP 达林顿[复合]功率晶体管 (Comp. to TIP141)[218KB]

TIP147 PNP 达林顿[复合]功率晶体管 (Comp. to TIP142)[218KB]

TIP2955 PNP- 功率放大. (Comp. to TIP3055)

TIP3055 NPN- 功率放大. (Comp. to TIP2955)

Fet 晶体管

2N5248 N-Ch, JFet, VHF Amplifier/Mixer [NTE][25KB]

2N5457 N-Ch, JFet, 放大器、开关[NTE][21KB]

2N5460 P-Ch, JFet, A.F. 放大器[NTE][22KB]

BS170 N-Ch, 小信号 MOSFET 500 mAmps, 60 Volts [52kb]

BF245C N-Channel JFET 硅晶体管 AF放大器 [97KB]

BF256B N朇hannel JFET 硅晶体管 AF放大器 [NTE133] [20KB]

J210 N-通道场效应晶体管

J211 N-通道场效应晶体管

J212 N-通道场效应晶体管

Fet 功率管

2SK1530 N-通道 MOSFET 电源晶体管 [222KB]

2SJ201 P-通道 MOSFET 电源晶体管 [242KB]

IRF540 N朇hannel Hexfet Power 晶体管 [100kb]

IRF9540 P朇hannel Hexfet Power 晶体管 [140kb]

集成电路(模拟)

AD711 高精度、底价格、高速 BiFET 运放

CA3130 15MHz, BiMOS 运放 with MOSFET Input/CMOS Output [506kb]

LH0032 Ultra Fast FET-输入单运放 [277KB]

LF351 Wide B与门width JFET 输入单运放

LF411 Low Offset, Low Drift JFET 输入单运放

LM108 高精度、单运放 [288KB]

LM208 高精度、单运放 [288KB]

LM308 高精度、单运放 [288KB]

LM833 双音频运放, 低噪音 [445KB]

LM358 双运放 [126kb]

LM359 双, 高速, Programmable, Current Mode (Norton) Amplifier[415KB] LM324 QUADRUPLE 运放 [105kb]

LM391 音频 Power Driver [237kb]

LM393 双 Differential Comparator

NE5532 双音频运放, 低噪音 [67KB]

NE5534 Single 音频运放, 低噪音 [110KB]

OP27 低噪音、高精度、高速运放

OP37 低噪音、高精度、高速运放

TL071 Single JFET-输入运放 , 低噪音 [267KB]

TL072 双 JFET-输入运放 , 低噪音 [267KB]

TL074 Quad JFET-输入运放 , 低噪音 [267KB]

TL081 Single JFET-输入运放 [369KB]

TL082 双 JFET-输入运放 [369KB]

TL084 Quad JFET-输入运放 [369KB]

TLC271 LinCMOS..PROGRAMMABLE LOW-POWER 运放 [1.16MB]

TLC272 LinCMOS.... PRECISION 双运放 [560KB]

TLC274 LinCMOS.... PRECISION QUAD 运放 [683KB]

MN3004 512 STAGE 低噪音 BBD [562kb]

IC's 功率放大 [模拟]

L165 3A POWER 运放 (20W) [106KB]

LM388 1.5W 音频功率放大 [177kb]

LM1875 20W 音频功率放大 [483kb]

TDA1516BQ 24 W BTL or 2 x 12 w 立体声汽车用功率放大器 [77KB]

TDA1519C 22 W BTL or 2 X 11 W 立体声功率放大 [122KB]

TDA1563Q 2 x 25 W high efficiency car radio 功率放大 [279KB]

TDA2002 单声道、功率放大 8W [NTE1232][26KB]

TDA2005 双功率放大 20W

TDA2004 10 10W STEREO 立体声汽车用功率放大器[165KB]

TDA2030

Single 功率放大 14W [190KB]

STK4036 II 模块电路, AF PO, 双电源 50W [69KB]

STK4036 XI 模块电路, AF PO, 双电源 50W [116KB]

STK4038 II AF 功率放大 60 W

STK4040 II AF 功率放大 70 W [95KB]

STK4040 XI AF 功率放大 70 W [126KB]

STK4042 II AF 功率放大 80 W [50KB]

STK4042 XI AF 功率放大 80 W [332KB]

STK4044 II 模块电路, AF 功率放大、单声道 100W [67KB]

STK4044 II 模块电路, AF 功率放大、单声道 100W [192KB]

STK4046 XI 模块电路, AF 功率放大、单声道 120W [79KB]

STK4048 XI 模块电路, AF 功率放大、单声道 150W [201KB]

STK4050 V 模块电路, AF 功率放大、单声道 200W [51KB]

显示驱动

LM3914 10-Step Dot/Bar显示驱动器, Linear scale [366KB]

LM3915 10-Step Dot/Bar显示驱动器, Logarithmic scale [602KB]

LM3916 10-Step Dot/Bar显示驱动器 [509KB]

UAA180 LED driver Light or light spot display operation for max. 12 emitting

diodes [88KB]

CA3161E BCD to Seven Segment Decoder/Driver [68KB]

CA3162E A/D Converter for 3-Digit Display [522KB]

ICL7136 3 1/2 Digit LCD, Low Power Display, A/D Converter [406kb]

PLL 立体声解码

LM1800 PLL Stereo Decoder [NTE743][25KB]

CA3090P Stereo Multiplex Decoder (Comp.to NTE789 From NTE)[33KB] MC1310P FM Stereo Demodulator (Comp. to NTE801 From NTE)[20KB]

定时-时钟电路

555 时钟[111kb]

556 双 555 [96kb]

MN3101 时钟/ 驱动[562kb]

XR2206 Monolithic Function Generator [192KB]

光电耦合

4N25 6-PIN 光电晶体管 OPTOCOUPLERS [156KB]

4N26

4N27

4N28

4N35 6-PIN 光电晶体管 OPTOCOUPLERS [152KB]

4N36

4N37

H11A1 OPTICALLY COUPLED ISOLATORS

H11A2

H11A3

SCR - TRIAC

BTY79-800R 硅 Controlled Rectifier 25A[NTE5531][19KB]

C106D 硅 Controlled Rectifier 4A [52KB]

时钟

MM5314N Clock Alarm chip from National Semiconductor Html

二极管

1N4000 系列 1 Amp. 硅 Rectifier Diodes (1A) [39kb]

1N4148 Small-Signal Diode (100mA) [169kb]

1N5408 General Purpose Plastic Rectifier (3A) [54kb]

IN5236B 7.6V 0.5W Zener Voltage Regulator Diode [84kb]

1N5240B 10V 0.5W Zener Voltage Regulator Diode [84kb]

1N5252B 24V 0.5W Zener Voltage Regulator Diode [84kb]

电子管

300B Power 真空三极管 intended for use in class A, AB or B 音频amplifiers.

[52KB]

5U4G TUBE Rectifier [335KB]

6SN7 双真空三极管 [65KB]

6BX7 GT 双真空三极管 [335 kb]

6DJ8 小信号双真空三极管 intended for line-level amp. or driver similar to

ECC88 [180KB]

6N1P 小信号双真空三极管 intended for line-level amp. or driver similar to

ECC88 [180KB]

6922 小信号双真空三极管 intended for line-level amp. or driver similar to

ECC88 [637 kB ]

12AT7 A.F. 双真空三极管 similar to ECC81 [356KB]

12AU7 A.F. 双真空三极管 similar to ECC82 [434KB]

12AX7 A.F. 双真空三极管 similar to ECC83 [292 kB]

E80CC 双真空三极管 for A.F DC amplifiers [279 Kb]

ECC81 A.F. 双真空三极管 similar to 12AT7 [97KB]

ECC82 A.F. 双真空三极管 similar to 12AU7 [94KB]

ECC83 A.F. 双真空三极管 similar to 12AX7 [92KB]

ECC88 小信号双真空三极管 similar to 6922, 691P, 6DJ8 [180KB]

EL34 High Power penthode [504KB]

EL84 High Power A.F output Pentode [392 kb]

Z2C TUBE Rectifier [52Kb]

KT88 Power Tetrode for output stage of AF amplifier [435 kb

输入与非门电路版图设计

成绩评定表

课程设计任务书

目录 1 绪论 (1) 1.1设计背景 (1) 1.2设计目标 (1) 2 四输入与非门电路 (2) 2.1电路原理图 (2) 2.2四输入与非门电路仿真观察波形 (2) 2.3四输入与非门电路的版图绘制 (3) 2.4四输入与非门版图电路仿真观察波形 (4) 2.5LVS检查匹配 (5) 总结 (7) 参考文献 (8) 附录一:电路原理图网表 (9) 附录二:版图网表 (10)

1 绪论 1.1 设计背景 tanner是用来IC版图绘制软件,许多EDA系统软件的电路模拟部分是应用Spice程序来完成的,而tanner软件是一款学习阶段应用的版图绘制软件,对于初学者是一个上手快,操作简单的EDA软件。 Tanner集成电路设计软件是由Tanner Research 公司开发的基于Windows 平台的用于集成电路设计的工具软件。该软件功能十分强大,易学易用,包括S-Edit,T-Spice,W-Edit,L-Edit与LVS,从电路设计、分析模拟到电路布局一应俱全。其中的L-Edit版图编辑器在国内应用广泛,具有很高知名度。 L-Edit Pro是Tanner EDA软件公司所出品的一个IC设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从IC设计到输出,以及最后的加工服务,完全可以媲美百万美元级的IC设计软件。L-Edit Pro包含IC设计编辑器(Layout Editor)、自动布线系统(Standard Cell Place & Route)、线上设计规则检查器(DRC)、组件特性提取器(Device Extractor)、设计布局与电路netlist的比较器(LVS)、CMOS Library、Marco Library,这些模块组成了一个完整的IC设计与验证解决方案。L-Edit Pro丰富完善的功能为每个IC设计者和生产商提供了快速、易用、精确的设计系统。 1.2设计目标 1.用tanner软件中的原理图编辑器S-Edit编辑四输入与非门电路原理图。 2.用tanner软件中的W-Edit对四输入与非门电路进行仿真,并观察波形。 3.用tanner软件中的L-Edit绘制四输入与非门版图,并进行DRC验证。 4.用W-Edit对四输入与非门的版图电路进行仿真并观察波形。 5.用tanner软件中的layout-Edit对四输入与非门进行LVS检验观察原理图与版图的匹配程度。

集成电路课程设计(CMOS二输入及门)

) 课程设计任务书 学生姓名:王伟专业班级:电子1001班 指导教师:刘金根工作单位:信息工程学院题目: 基于CMOS的二输入与门电路 初始条件: 计算机、Cadence软件、L-Edit软件 要求完成的主要任务:(包括课程设计工作量及其技术要求,以及说明书撰写等具体要求) & 1、课程设计工作量:2周 2、技术要求: (1)学习Cadence IC软件和L-Edit软件。 (2)设计一个基于CMOS的二输入的与门电路。 (3)利用Cadence和L-Edit软件对该电路进行系统设计、电路设计和版图设计,并进行相应的设计、模拟和仿真工作。 3、查阅至少5篇参考文献。按《武汉理工大学课程设计工作规范》要求撰写设计报告书。全文用A4纸打印,图纸应符合绘图规范。 时间安排: 布置课程设计任务、选题;讲解课程设计具体实施计划与课程设计报告格式的要求;课程设计答疑事项。 | 学习Cadence IC和L-Edit软件,查阅相关资料,复习所设计内容的基本理论知识。 对二输入与门电路进行设计仿真工作,完成课设报告的撰写。 提交课程设计报告,进行答辩。 指导教师签名:年月日系主任(或责任教师)签名:年月日

目录 # 摘要 (2) 绪论…....………………………………………….………………….. ..3 一、设计要求 (4) 二、设计原理 (4) 三、设计思路 (4) 3.1、非门电路 (4) 3.2、二输入与非门电路 (6) 、二输入与门电路 (8) } 四、二输入与门电路设计 (9) 4.1、原理图设计 (9) 4.2、仿真分析 (10) 4.3、生成网络表 (13) 五、版图设计........................ (20) 、PMOS管版图设计 (20) 、NMOS管版图设计 (22) 、与门版图设计 (23)

与非门

教学要求: 熟练掌握最简单的与、或、非门电路;掌握TTL 门电路、CMOS 门电路特点和逻辑功能(输入输出关系);掌握TTL 门电路、CMOS 门电路的电气特性;理解TTL 门电路、CMOS 门电路在应用上的区别。了解特殊的门电路,如OC 门,三态门,CMOS 传输门。 教学重点: TTL 门电路的外部特性,逻辑功能、电气特性。CMOS 门电路的外部特性,逻辑功能、电气特性。 2. 1 概述 门电路——用以实现各种基本逻辑关系的电子电路 正逻辑——用1 表示高电平、用0 表示低电平 负逻辑——用0 表示高电平、用1 表示低电子的情况。 2.2 分立元件门电路 2.2.1 二极管的开关特性 图2.2.1二极管静态开关电路及其等效电路 (a)电路图(b) 输入高电平时的等效电路(c)输入低电平时的等效电路

二、动态开关特性在高速开关电路中,需要了解二极管导通与截止间的快速转换过程。 图2.2.2二极管动态开关特性 (a)电路图(b)输入脉冲电压波形(c)实际电流波形 当输入电压U I 由正值U F 跃变为负值U R 的瞬间,V D 并不能立刻截止,而是在外加反向电压UR 作用下,产生了很大的反向电流I R ,这时i D =I R ≈- U R /R ,经一段时间 t rr后二极管V D 才进人截止状态,如图3. 2. 3 (c) 所示。通常将t rr称作反向恢 复时间。产生t rr 的主要原因是由于二极管在正向导通时,P 区的多数载流子空穴大 量流入N 区,N 区的多数载流子电子大量流入P 区,在P 区和N 区中分别存储了 大量的电子和空穴,统称为存储电荷。当U I 由U F跃变为负值U R 时,上述存储 电荷不会立刻消失,在反向电压的作用下形成了较大的反向电流I R ,随着存储电荷 的不断消散,反向电流也随之减少,最终二极管V D 转为截止。当二极管V D 由截 止转为导通时,在P 区和N 区中积累电荷所需的时间远比t rr 小得多,故可以忽略。 2. 2. 2 三极管的开关特性 一、静态开关特性及开关等效电路

三输入与门集成电路设计

院 课程设计 三输入与门设计 学生姓名: 学院: 专业班级: 专业课程:集成电路设计基础指导教师: 年月日

目录 一、概述 (2) 二、设计要求 (3) 三、设计原理 (3) 四、设计思路 (4) 4.1非门电路 (4) 4.2三输入与非门电路 (4) 五、三输入与门电路设计 (6) 5.1原理图设计 (6) 5.2仿真分析 (6) 六、版图设计 (8) 6.1 PMOS管版图设计 (8) 6.2 NMOS管版图设计 (10) 6.3与门版图设计 (11) 七、LVS比对 (15) 八、心得体会 (16) 参考文献 (17)

一、概述 随着微电子技术的快速发展,人们生活水平不断提高,使得科学技术已融入到社会生活中每一个方面。而对于现代信息产业和信息社会的基础来讲,集成电路是改造和提升传统产业的核心技术。随着全球信息化、网络化和知识经济浪潮的到来,集成电路产业的地位越来越重要,它已成为事关国民经济、国防建设、人民生活和信息安全的基础性、战略性产业。 集成电路有两种。一种是模拟集成电路。另一种是数字集成电路。从制造工艺上可以将目前使用的数字集成电路分为双极型、单极型和混合型三种。而在数字集成电路中应用最广泛的就是CMOS集成电路,CMOS集成电路出现于20世纪60年代后期,随着其制造工艺的不断进步,CMOS电路逐渐成为当前集成电路的主流产品。本文便是讨论的CMOS与门电路的设计仿真及版图等的设计。 版图(Layout)是集成电路设计者将设计并模拟优化后的电路转化成的一系列几何图形,包含了集成电路尺寸大小、各层拓扑定义等有关器件的所有物理信息。集成电路制造厂家根据版图来制造掩膜。版图的设计有特定的规则,这些规则是集成电路制造厂家根据自己的工艺特点而制定的。不同的工艺,有不同的设计规则。设计者只有得到了厂家提供的规则以后,才能开始设计。版图在设计的过程中要进行定期的检查,避免错误的积累而导致难以修改。很多集成电路的设计软件都有设计版图的功能,L-Edit软件的的版图设计软件帮助设计者在图形方式下绘制版图。 对于复杂的版图设计,一般把版图设计分成若干个子步骤进行:(1)划分为了将处理问题的规模缩小,通常把整个电路划分成若干个模块。

电路四输入与非门设计

课程设计任务书 学生姓名:专业班级:电子1003班 指导教师:封小钰工作单位:信息工程学院 题目: CMOS四输入与非门电路设计 初始条件: 计算机、ORCAD软件、L-EDIT软件 要求完成的主要任务:(包括课程设计工作量及其技术要求,以及说明书撰写等具体要求) 1、课程设计工作量:2周 2、技术要求: (1)学习ORCAD软件、L-EDIT软件。 (2)设计一个CMOS四输入与非门电路。 (3)利用ORCAD软件、L-EDIT软件对该电路进行系统设计、电路设计和版图设计,并进行相应的设计、模拟和仿真工作。 3、查阅至少5篇参考文献。按《武汉理工大学课程设计工作规范》要求撰写设计报告书。全文用A4纸打印,图纸应符合绘图规范。 时间安排: 2013.11.22布置课程设计任务、选题;讲解课程设计具体实施计划与课程设计报告格式的要求;课程设计答疑事项。 2013.11.25-11.27学习ORCAD软件、L-EDIT软件,查阅相关资料,复习所设计内容的基本理论知识。 2013.11.28-12.5对CMOS四输入与非门电路进行设计仿真工作,完成课设报告的撰写。 2013.12.6 提交课程设计报告,进行答辩。 指导教师签名:年月日 系主任(或责任教师)签名:年月日

摘要........................................................................ I Abstract ................................................................... II 1 绪论 (1) 2 设计内容及要求 (2) 2.1 设计的目的及主要任务 (2) 2.2 设计思想 (2) 3软件介绍 (3) 3.1 OrCAD简介 (3) 3.2 L-Edit简介 (4) 4 COMS四输入与非门电路介绍 (5) 4.1 COMS四输入与非门电路组成 (5) 4.2 四输入与非门电路真值表 (6) 5 Cadence中四输入与非门电路的设计 (7) 5.1 四输入与非门电路原理图的绘制 (7) 5.2 四输入与非门电路的仿真 (8) 6 L-EDIT中四输入与非门电路版图的设计 (10) 6.1 版图设计的基本知识 (10) 6.2 基本MOS单元的绘制 (11) 6.3 COMS四输入与非门的版图设计 (13) 7课程设计总结 (14) 参考文献 (15)

三输入或门版图设计的

1绪论 1.1 设计背景 随着集成电路技术的日益进步,使得计算机辅助设计(CAD)技术已成为电路设计师不可缺少的有力工具[1]。国内外电子线路CAD软件的相继推出与版本更新,使CAD技术的应用渗透到电子线路与系统设计的各个领域,如芯片版图的绘制、电路的绘图、模拟电路仿真、逻辑电路仿真、优化设计、印刷电路板的布线等。CAD技术的发展使得电子线路设计的速度、质量和精度得以保证。在众多的CAD工具软件中,Spice程序是精度最高、最受欢迎的软件工具,tanner是用来IC版图绘制软件,许多EDA系统软件的电路模拟部分是应用Spice程序来完成的,而tanner软件是一款学习阶段应用的版图绘制软件,对于初学者是一个上手快,操作简单的EDA软件。 Tanner集成电路设计软件是由Tanner Research 公司开发的基于Windows平台的用于集成电路设计的工具软件。该软件功能十分强大,易学易用,包括S-Edit,T-Spice,W-Edit,L-Edit与LVS,从电路设计、分析模拟到电路布局一应俱全。其中的L-Edit版图编辑器在国内应用广泛,具有很高知名度。 L-Edit Pro是Tanner EDA软件公司所出品的一个IC设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从IC设计到输出,以及最后的加工服务,完全可以媲美百万美元级的IC设计软件。L-Edit Pro包含IC设计编辑器(Layout Editor)、自动布线系统(Standard Cell Place & Route)、线上设计规则检查器(DRC)、组件特性提取器(Device Extractor)、设计布局与电路netlist的比较器(LVS)、CMOS Library、Marco Library,这些模块组成了一个完整的IC设计与验证解决方案[2]。L-Edit Pro丰富完善的功能为每个IC设计者和生产商提供了快速、易用、精确的设计系统。 虽然SPICE开发至今已超过20年,然而其重要性并未随着制程的进步而降低。就国内的设计环境而言,商用的SPICE模拟软件主要有Hspice、Pspice、SBTspice、SmartSpice与Tspice等。 HSpice是Spice程序应用在PC上的程序,它的主要算法与Spice相同。

cad设计二输入讲解

《集成电路CAD》课程设计报告》 ——两输入或非门的设计 班级: 学号: 姓名: 指导教师:

一、设计要求 (1)绘制电路图 a、明确电路结构; b、明确电路中器件的类型、数目; c、明确电路中端口的数目以及所联接的信号类型; d、确定MOS的宽长比,确定MOS管的尺寸,沟长采用所用工艺规定的最 小条宽的整数倍。 (2)根据电路结构绘制版图 在正确的电路结构基础上,绘制版图: a、要求版图中电路的元件数目、类型以及尺寸与所画电路结构保持一致; b、要求元件之间连接正确,并与所确定电路结构保持一致; c、要求版图中电路的端口数目、位置与所确定电路保持一致; (3)DRC验证 绘制版图后要进行DRC验证: a、采用DRC规则文件对绘制版图进行DRC校验; b、根据校验提示语句修改版图直至正确为止,提交正确的DRC校验结果。 (4)撰写课程设计报告 按以下要求书写: a、报告严格按照以下提供模板格式书写; b、报告内容要含有原电路电路图以及所绘制版图的截图; c、报告内容要含有DRC校验结果(相关截图以及文件)。 二、设计目的 1、熟悉candence软件,并掌握其各种工具的使用方法。 2、用cadence设计一个三输入或非门,并画出仿真电路、版图、并验证其特性。 三、设计的具体实现 1.电路概述 二输入或非门有两个输入端A和B以及一个输出端Q,当A端或B端为高电平时输出为低电平,当两个输入都为低电平输出才为高,表达式如下所示: = Y+ A B

或非门的电路符号和真值表如图1所示: 图2 由于此次是用CMOS管构建的二输入或非门,而CMOS管的基本门电路有非门、与非门、或非门等,所以直接用CMOS管搭建出二输或非门电路。原理图如图二所示。 2.cadence简介: Cadence公司的电子设计自动化(Electronic Design Automation)产品涵盖了电子设计的整个流程,包括系统级设计,功能验证,IC综合及布局布线,模拟、混合信号及射频IC设计,全定制集成电路设计,IC物理验证,PCB设计和硬件仿真建模等。本次设计是基于cadence工具的三输入或非门的电路和版图设计。

Lab 2 二与非门电路原理图设计

Lab 2 二与非门电路原理图设计 1.实验目的 1.1了解Schematic设计环境 1.2掌握二与非门电路原理图输入方法 1.3掌握逻辑符号创建方法 2.实验原理 2.1Schematic设计环境 启动Schematic Editor后,在命令解释窗口CIW中,打开任意库与单元中的Schematic视图,浏览Schematic Editing窗口如图2.1所示,顶部为菜单栏(Menu),左侧为图标栏(Icon Bar),具体介绍如下: 图2.1 Schematic Editing窗口 菜单栏 菜单栏中可选菜单有Tool、Design、Window、Edit、Add、Check、Sheet、Options等项。其中常用菜单有: Tool菜单提供设计工具以及辅助命令。比如,lab4、lab5所使用的仿真工具ADE,就在Tool下拉菜单中。 Window菜单中的各选项有调整窗口的辅助功能。比如,Zoom选项对窗口放大(Zoom in)与缩小(Zoom out),fit选项将窗口调整为居中,redraw选项为刷新。 Edit菜单实现具体的编辑功能,主要有取消操作(Undo)、重复操作(Redo)、拉伸(Stretch)、拷贝(copy)、移动(Move)、删除(Delete)、旋转(Rotate)、属性(Properties)、选择(Select)、查找(Search)等子菜单,在以下实验中将大量应用。 Add菜单用于添加编辑所需要的各种素材,比如元件(Instance)或输入输出端点(pin)等。 图标栏 图标栏内的所有命令都可以在菜单栏实现,图标栏提供使用频率较高的一些

三输入与非门版图

三输入与非门的版图 1、版图 2、Spice网表文件 * Circuit Extracted by Tanner Research's L-Edit Version 13.00 / Extract Version 13.00 ; * TDB File: G:\bantu\NAND3.1.tdb * Cell: Cell0 Version 1.36 * Extract Definition File: C:\Users\tbmei\Documents\Tanner EDA\Tanner Tools v13.0\L-Edit and LVS\SPR\Lights\Layout\lights.ext * Extract Date and Time: 06/09/2014 - 18:17 .include "G:\bantu\ml5_20.md" * Warning: Layers with Unassigned FRINGE Capacitance. * * * NODE NAME ALIASES * 1 = vdd (0 , 60) * 2 = Gnd (0 , 0) * 3 = OUT (14 , 20) * 4 = C (40 , 31) * 5 = B (27 , 31)

* 6 = A (2 , 38) M1 OUT C1 vdd vdd PMOS L=3u W=20u AD=96p PD=52u AS=100p PS=30u $ (37 46 40 66) M2 vdd B OUT vdd PMOS L=3u W=20u AD=100p PD=30u AS=110p PS=31u $ (24 46 27 66) M3 OUT A vdd vdd PMOS L=3u W=20u AD=110p PD=31u AS=108p PS=54u $ (10 46 13 66) M4 OUT C1 9 8 NMOS L=3u W=20u AD=120p PD=56u AS=100p PS=30u $ (37 0 40 20) M5 9 B 7 8 NMOS L=3u W=20u AD=100p PD=30u AS=110p PS=31u $ (24 0 27 20) M6 7 A Gnd 8 NMOS L=3u W=20u AD=110p PD=31u AS=172p PS=60u $ (10 0 13 20) .include "G:\bantu\ml5_20.md" .tran 600n 600n start=0 VDDD vdd Gnd 3 VAin A Gnd pwl (0ns 0V 100ns 0V 105ns 3V 200ns 3V 205ns 0V 300ns 0V 305ns 3V 400ns 3V 405ns 0V 500ns 0V 505ns 3V 600ns 3V) VBin B Gnd pwl (0ns 0V 100ns 0V 105ns 0V 200ns 0V 205ns 3V 300ns 3V 305ns 3V 400ns 3V 405ns 0V 500ns 0V 505ns 3V 600ns 3V) VCin C1 Gnd pwl (0ns 0V 100ns 0V 105ns 0V 200ns 0V 205ns 0V 300ns 0V 305ns 0V 400ns 0V 405ns 3V 500ns 3V 505ns 3V 600ns 3V) .print tran v(A,Gnd) .print tran v(B,Gnd) .print tran v(C1,Gnd) .print tran v(OUT,Gnd) * Pins of element D2 are shorted: * D2 vdd vdd D_lateral $ (3 58 7 66) * Total Nodes: 9 * Total Elements: 8 * Total Number of Shorted Elements not written to the SPICE file: 0 * Output Generation Elapsed Time: 0.000 sec * Total Extract Elapsed Time: 0.687 sec .END 3、仿真波形图

数字电子技术基础第三版第二章答案

第二章逻辑门电路 第一节重点与难点 一、重点: 1.TTL与非门外特性 (1)电压传输特性及输入噪声容限:由电压传输特性曲线可以得出与非门的输出信号随输入信号的变化情况,同时还可以得出反映与非门抗干扰能力的参数U on、U off、U NH和U NL。开门电平U ON是保证输出电平为最高低电平时输入高电平的最小值。关门电平U OFF是保证输出电平为最小高电平时,所允许的输入低电平的最大值。 (2)输入特性:描述与非门对信号源的负载效应。根据输入端电平的高低,与非门呈现出不同的负载效应,当输入端为低电平U IL时,与非门对信号源是灌电流负载,输入低电平电流I IL通常为1~。当输入端为高电平U IH时,与非门对信号源呈现拉电流负载,输入高电平电流I IH通常小于50μA。 (3)输入负载特性:实际应用中,往往遇到在与非门输入端与地或信号源之间接入电阻的情况,电阻的取值不同,将影响相应输入端的电平取值。当R≤关门电阻R OFF时,相应的输入端相当于输入低电平;当R≥?开门电阻R ON时,相应的输入端相当于输入高电平。 2.其它类型的TTL门电路 (1)集电极开路与非门(OC门) 多个TTL与非门输出端不能直接并联使用,实现线与功能。而集电极开路与非门(OC 门)输出端可以直接相连,实现线与的功能,它与普通的TTL与非门的差别在于用外接电阻代替复合管。 (2)三态门TSL 三态门即保持推拉式输出级的优点,又能实现线与功能。它的输出除了具有一般与非门的两种状态外,还具有高输出阻抗的第三个状态,称为高阻态,又称禁止态。处于何种状态由使能端控制。 3.CMOS逻辑门电路 CMOS反相器和CMOS传输门是CMOS逻辑门电路的最基本单元电路,由此可以构成各种CMOS逻辑电路。当CMOS反相器处于稳态时,无论输出高电平还是低电平,两管中总有一管导通,一管截止,电源仅向反相器提供nA级电流,功耗非常小。CMOS器件门限电平U TH近似等于1/2U DD,可获得最大限度的输入端噪声容限U NH和U NL=1/2U DD。 二、难点: 1.根据TTL与非门特性,正确分析和设计电路; 2.ECL门电路的逻辑功能分析; 3.CMOS电路的分析与设计; 4.正确使用逻辑门。 三、考核题型与考核重点 1.概念 题型为填空、判断和选择。

CD4023 CMOS 三3输入与非门

TL F 5956CD4023BM CD4023BC Buffered Triple 3-Input NAND Gate CD4025BM CD4025BC Buffered Triple 3-Input NOR Gate February 1988 CD4023BM CD4023BC Buffered Triple 3-Input NAND Gate CD4025BM CD4025BC Buffered Triple 3-Input NOR Gate General Description These triple gates are monolithic complementary MOS (CMOS)integrated circuits constructed with N-and P-chan-nel enhancement mode transistors They have equal source and sink current capabilities and conform to standard B se-ries output drive The devices also have buffered outputs which improve transfer characteristics by providing very high gain All inputs are protected against static discharge with diodes to V DD and V SS Features Y Wide supply voltage range 3 0V to 15V Y High noise immunity 0 45V DD (typ )Y Low power TTL fan out of 2driving 74L compatibility or 1driving 74LS Y 5V–10V–15V parametric ratings Y Symmetrical output characteristics Y Maximum input leakage 1m A at 15V over full temperature range Connection Diagrams CD4023BM CD4023BC Dual-In-Line Package TL F 5956–1Top View CD4025BM CD4025BC Dual-In-Line Package TL F 5956–2 Top View Order Number CD4023B or CD4025B C 1995National Semiconductor Corporation RRD-B30M105 Printed in U S A

三输入多数表决器版图设计

集成电路版图设计 课程设计报告 课题名称:三输入多数表决器 姓名: XXXX 学号: 21111111 班级:电子科学与技术班

1.概述 集成电路是一种微型电子器件或部件。它是采用一定的工艺,把一个电路中所需的晶体管等有源器件和电阻、电容等无源器件及布线互连在一起,制作在一小块半导体晶片上,封装在一个管壳内,执行特定电路或系统功能的微型结构;这样,整个电路的体积大大缩小,且引出线和接点的数目也可控制、大为减少,从而使电子元件向着微小型化、低功耗和高可靠性方面迈进一大步。目前,集成电路经历了小规模集成、中规模集成、大规模集成和超大规模集成。单个芯片上已经可以制作包含臣大数量晶体管的、完整的数字系统。 在整个集成电路设计过程中,版图设计是其中重要的一环。它是把每个原件的电路表示转换成集合表示,同时,元件间连接的线也被转换成几何连线图形。对于复杂的版图设计,一般把版图设计划分成若干个子版图进行设计,对每个子版图进行合理的规划和布图,子版图之间进行优化连线、合理布局,使其大小和功能都符合要求。 版图设计有特定的规则,这些规则是集成电路制造厂家根据自己的工艺特点而制定的。不同的工艺,有不同的设计规则。设计者只有得到了厂家提供的规则以后,才能开始设计。在版图设计过程中,要进行定期的检查,避免错误的积累而导致难以修改。 2.设计要求 1) .设计一个三输入的多数表决器的版图。

2).分析三输入多数表决器的功能及逻辑关系。 3).用与非门的形式构建该表决器的电路图。 4).利用EDA工具PDT画出其相应版图。 5).利用几何设计规则文件进行在线DRC验证并修改版图。3.电路分析 根据三输入多数表决器的功能要求设计如果同意则输入1不同意输入0三输入表决器功能为有两个或者两个以上人同意则,则输出1,否者输出0,其真值表如下: 化简真值表得逻辑表达式表示并化简为: Out=A BC + A B C + AB C +ABC =AB+BC+AC = AB BC AC 这样可以用到三个两输入与非门和一个四输入与非门,达到逻辑功能和晶体管数量最小化的效果,节约了版图资源,减小了复杂程度。其逻辑电路图很容易得出如下:

实验二--组合逻辑电路的设计与测试

实验二组合逻辑电路的设计与测试 一、实验目的 1、掌握组合逻辑电路的分析与设计方法。 2、加深对基本门电路使用的理解。 二、实验原理 1、组合电路是最常用的逻辑电路,可以用一些常用的门电路来组合完成具有其他 功能的门电路。例如,根据与门的逻辑表达式Z= AB =得知,可以用两 个非门和一个或非门组合成一个与门,还可以组合成更复杂的逻辑关系。 2、分析组合逻辑电路的一般步骤是: 1)由逻辑图写出各输出端的逻辑表达式; 2)化简和变换各逻辑表达式; 3)列出真值表; 4) 根据真值表和逻辑表达式对逻辑电路进行分析,最后确定其功能。 3、设计组合逻辑电路的一般步骤与上面相反,是: 1)根据任务的要求,列出真值表; 2)用卡诺图或代数化简法求出最简的逻辑表达式; 3)根据表达式,画出逻辑电路图,用标准器件构成电路; 4)最后,用实验来验证设计的正确性。 4、组合逻辑电路的设计举例 1)用“与非门”设计一个表决电路。当四个输入端中有三个或四个“1”时, 输出端才为“1”。 设计步骤: 根据题意,列出真值表如表2-1所示,再添入卡诺图表2-2中。 表2-1 表决电路的真值表 表2-2 表决电路的卡诺图 然后,由卡诺图得出逻辑表达式,并演化成“与非”的形式: ABD CDA BCD ABC Z+ + + = B A+

? = ? ABC? ACD BCD ABC 最后,画出用“与非门”构成的逻辑电路如图2-1所示: 图2-1 表决电路原理图 输入端接至逻辑开关(拨位开关)输出插口,输出端接逻辑电平显示端口,自拟真值表,逐次改变输入变量,验证逻辑功能。 三、实验设备与器材 1.数字逻辑电路实验箱。 2.数字逻辑电路实验箱扩展板。 3.数字万用表。 4.芯片74LS00、74LS02、74LS04、74LS10、74LS20。 四、实验内容实验步骤 1、完成组合逻辑电路的设计中的两个例子。 2、设计一个四人无弃权表决电路(多数赞成则提议通过),要求用四2输入与非门 来实现。 3、用与非门74LS00和异或门74LS86设计一可逆的4位码变换器。 要求: 1)当控制信号C=1时,它将8421码转换成为格雷码;当控制信号C=0时,它 将格雷码转换成为8421码; 2)写出设计步骤,列出码变换关系真值表并画出逻辑电路图; 3)安装电路并测试逻辑电路的功能。 五、实验预习要求 1、复习各种基本门电路的使用方法。 2、实验前,画好实验用的电路图和表格。 3、自己参考有关资料画出实验内容2、3、4中的原理图,找出实验将要使用的芯 片,以备实验时用。 六、实验报告要求 1、将实验结果填入自制的表格中,验证设计是否正确。 2、总结组合逻辑电路的分析与设计方法。

与非门版图设计

目录 1绪论 (2) 1.1 设计背景 (2) 1.2设计目标 (2) 2与门电路设计 (3) 2.1电路原理 (3) 2.2电路结构 (3) 2.3与门电路仿真波形 (4) 2.4与门电路的版图绘制及DRC验证 (5) 2.5与门电路版图仿真 (6) 2.6 LVS检查匹配 (6) 总结 (8) 参考文献 (9) 附录一版图网表: (10) 附录二电路图网表 (12)

1绪论 1.1 设计背景 Tanner集成电路设计软件是由Tanner Research 公司开发的基于Windows 平台的用于集成电路设计的工具软件。该软件功能十分强大,易学易用,包括S-Edit,T-Spice,W-Edit,L-Edit与LVS,从电路设计、分析模拟到电路布局一应俱全。其中的L-Edit版图编辑器在国内应用广泛,具有很高知名度。 L-Edit Pro是Tanner EDA软件公司所出品的一个IC设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从IC设计到输出,以及最后的加工服务,完全可以媲美百万美元级的IC设计软件。L-Edit Pro包含IC设计编辑器(Layout Editor)、自动布线系统(Standard Cell Place & Route)、线上设计规则检查器(DRC)、组件特性提取器(Device Extractor)、设计布局与电路netlist的比较器(LVS)、CMOS Library、Marco Library,这些模块组成了一个完整的IC设计与验证解决方案。L-Edit Pro丰富完善的功能为每个IC设计者和生产商提供了快速、易用、精确的设计系统。 1.2设计目标 1.用MOS场效应管实现二输入与门电路。 2.用tanner软件中的原理图编辑器S-Edit编辑反相器电路原理图。 3.用tanner软件中的W-Edit对反相器电路进行仿真,并观察波形。 4.用tanner软件中的L-Edit绘制反相器版图,并进行DRC验证。 5.用W-Edit对反相器的版图电路进行仿真并观察波形。 6.用tanner软件中的layout-Edit对反相器进行LVS检验观察原理图与版图的 匹配程度。

二或门电路的设计

二或门电路的设计 一.实验目的 1.熟悉Schematic,Virtuoso设计环境,掌握或门电路原理图输入方法。 2.熟悉仿真参数设置,掌握仿真步骤 3.掌握画版图步骤,了解版图设计规则 4.掌握版图的验证。 二.实验内容 2.1原理图设计 ①建立库文件 在CIW窗口中建立or库文件与or视图,打开电路原理图设计窗口。 ②添加元件 在gpdk180中选择3个pmos和3个nmos,在analoglib库中选择vcc和gnd各一个,按图1添加所需文件。 ③连线:按图1完成连线。

图1 二或门电路原理图 ④添加输入pin为A,B;输出pin为Y。 ⑤检查 检查电路结构与连线如图1所示,使用Check and Save图标进行差错修改并保存。 2.2二输入或门仿真 仿真电路如图1所示。对输入信号进行设值。 A输入信号设值如图2所示: 图2 Setup Analog Stimuli窗口 B输入信号设值如图3所示:

图3 Setup Analog Stimuli窗口电源电压设置如图4所示:

图4 Setup Analog Stimuli窗口对二输入或门进行瞬态分析,仿真设值窗口如图5所示:

图5 Choosing Analyses窗口 输出显示信号在原理图中选择A、B、Y三端。如图6所示: 图6 Analog Design Environment 窗口运行仿真,仿真曲线如图7所示:

图7 或门tran仿真曲线 2.3或门版图设计 启动版图设计环境Virtuoso layout Editor,完成or版图设计。 ①创建视图 在CIW窗口中建立Design库的or视图,打开Virtuoso layout Editor设计窗口。 ②添加元件 选择并添加3个pmos和3个nmos的单元版图。 ③布局布线 参考电路结构的特点,直接调用设计好的单元版图,按照MOS管版图设计规则,考虑所有布线所需要的几何尺寸以及所在的版层,可以选择先画出或非门版图,再画反相器版图,然后再将两者相连从而完成布线。 ④按照电路图1进行连线检查,连线无误后保存。

二输入与非门、或非门版图设计

课程名称Course 集成电路设计技术 项目名称 Item 二输入与非门、或非门版图设 计 与非门电路的版图: .spc文件(瞬时分析): * Circuit Extracted by Tanner Research's L-Edit / Extract ; * TDB File: E:\cmos\yufeimen, Cell: Cell0 * Extract Definition File: C:\Program Files\Tanner EDA\L-Edit\spr\ * Extract Date and Time: 05/25/2011 - 10:03 .include H:\ VPower VDD GND 5 va A GND PULSE (0 5 0 5n 5n 100n 200n) vb B GND PULSE (0 5 0 5n 5n 50n 100n) .tran 1n 400n .print tran v(A) v(B) v(F) * WARNING: Layers with Unassigned AREA Capacitance. * * *

*

* *

* WARNING: Layers with Unassigned FRINGE Capacitance. * * * * *

* *

* * WARNING: Layers with Zero Resistance. * * * * * NODE NAME ALIASES * 1 = VDD (34,37) * 2 = A , * 3 = B , * 4 = F , * 6 = GND (25,-22) M1 VDD B F VDD PMOS L=2u W=9u AD=99p PD=58u AS=54p PS=30u * M1 DRAIN GATE SOURCE BULK M2 F A VDD VDD PMOS L=2u W=9u AD=54p PD=30u AS=99p PS=58u * M2 DRAIN GATE SOURCE BULK M3 F B 5 GND NMOS L=2u W= AD= PD=30u AS=57p PS=31u * M3 DRAIN GATE SOURCE BULK -18 M4 5 A GND GND NMOS L=2u W= AD=57p PD=31u AS= PS=30u * M4 DRAIN GATE SOURCE BULK -18 * Total Nodes: 6 * Total Elements: 4 * Extract Elapsed Time: 0 seconds .END 与非门电路仿真波形图(瞬时分析):

实验一 二输入端与非门的设计EPM7128-bdf_百度文库.

实验一二输入端与非门的设计 利用EDA-V+板,使用Quartus II 9.0软件,完成实验内容。 二输入端与非门有2个输入端,1个输出端。在 EPM7128SLC84-15芯片内实现功能,选择合适的引脚。1. 实验目的 掌握Quartus II 9.0软件的使用; 学会实验箱EDA-V+资源的使用。 2. 实验原理 2二输入端与非门有2个输入端:A、B;1个输出端Y。其真值表如表1所示。 表1 4选1二输入端与非门真值表 地址输入输出 A B Y 0 0 1 0 11 10 1 110 3. 实验步骤

(1 建立工程项目: 确定具有合法的密码文件后,安装进入如下提示: 图1 点击NEXT进入建立工程对话窗口: 图2

或者,从主菜单选取File→New Project Wizard,同样出现图 2。来创建工程。 图3 从主下拉菜单主选择路径新建工程项目 出现对话框如图4所示。 图4 新建工程

更改工程保存的路径为D:\EDA_test\2nand,工程名称为2nand,文件名称为2nand,点击Next,提示是否创建“D:\EDA_test\2nand”? 选择“是”,出现: 在上图中的File name对话框内输入2nand.bdf,

然后,点击右侧的Add。 图3 添加文件到工程中 接着点击Next,在下图中选择所使用的器件。在 Family“系列”下拉窗口中选择MAX7000S,在Available devices 下选择EPM7128SLC84-15具体器件。

图4 选择器件 在图4中,点击Next进入图5。 图5 选择第三方工具 在图5中取默认值,直接点击Next进入图6。

二输入与非门、或非门版图设计

* * *

* *

* WARNING: Layers with Unassigned FRINGE Capacitance. * * * * *

* *

* * WARNING: Layers with Zero Resistance. * * * * * NODE NAME ALIASES * 1 = VDD (34,37) * 2 = A (29.5,6.5) * 3 = B (55.5,6.5) * 4 = F (42.5,6.5) * 6 = GND (25,-22) M1 VDD B F VDD PMOS L=2u W=9u AD=99p PD=58u AS=54p PS=30u * M1 DRAIN GATE SOURCE BULK (47.5 14.5 49.5 23.5) M2 F A VDD VDD PMOS L=2u W=9u AD=54p PD=30u AS=99p PS=58u * M2 DRAIN GATE SOURCE BULK (39.5 14.5 41.5 23.5) M3 F B 5 GND NMOS L=2u W=9.5u AD=52.25p PD=30u AS=57p PS=31u * M3 DRAIN GATE SOURCE BULK (47.5 -18 49.5 -8.5) M4 5 A GND GND NMOS L=2u W=9.5u AD=57p PD=31u AS=52.25p PS=30u * M4 DRAIN GATE SOURCE BULK (39.5 -18 41.5 -8.5) * Total Nodes: 6 * Total Elements: 4 * Extract Elapsed Time: 0 seconds .END 与非门电路仿真波形图(瞬时分析):

相关文档
相关文档 最新文档