文档库 最新最全的文档下载
当前位置:文档库 › 芯片级电磁兼容性的设计

芯片级电磁兼容性的设计

芯片级电磁兼容性的设计
芯片级电磁兼容性的设计

芯片级电磁兼容性的设计

日期:2005年10月29日人气:0 查看:[大字体中字体小字体]

芯片级电磁兼容性的设计

殷和国,杨银堂,付俊兴,李雯

(西安电子科技大学微电子研究所陕西西安710071)

摘要:介绍了电磁兼容性的基本概念、原理及其在集成电路设计中的重要性,对电磁兼容性设计的基本方法作了介绍,其中着重论述了芯片级电磁兼容性的设计方法。最后给出了芯片级电磁兼容性研究中存在的问题及未来的研究重点。

关键词:集成电路;电磁兼容;设计方法;芯片

随着现代科学技术的发展,电子、电气设备及系统获得了越来越广泛的应用。然而运行中的电子、电气设备大多伴随着电磁能量的转换,对通信系统、控制系统和计算机系统为主干的电子系统(尤其在集成电路方面)产生了巨大的副面影响。这主要是因为集成电路极易受射频影响并可能会以有害的方式影响检波信号,通常会导致原设计的功能失效,并且可能会危及安全。另外,在集成电路设计中要求具有低的电磁能量辐射及高的敏感度。因此,提高集成电路的电磁兼容性已成为当今的研究重点之一。

本文介绍了一些电磁兼容性设计的基本方法,重点分析了芯片级电磁兼容性的设计方法及其应用,并讨论了芯片级电磁兼容性研究中存在的问题及未来的研究重点。

1 分析和解决电磁兼容性的一般方法

随着科学技术的发展,系统越来越复杂,使用的频谱越来越宽,根据电磁兼容性学科中多年的研究可知,分析和解决设备、子系统或系统间的电磁兼容性问题一般有3种方法,他们分别为问题解决法(ProblemSolving Approach)[1]、规范法(SpecificationApproach)[1]和系统法(Systems Approach)[1]。

1.1 问题解决法

问题解决法主要指在建立系统前并不专门考虑电磁兼容性问题,待系统建成后再设法解决

在调试过程中出现的电磁兼容性问题的方法。系统内或系统间存在的干扰问题有三要素,即干扰源、接受器和干扰的传播路径。因此用问题解决法解决系统内或系统间的电磁兼容性问题时,首先必须正确地确定干扰源。为了做到这一点,从事电磁兼容性方面工作的工程师要比较全面地熟悉各种干扰源的特性。在确定干扰源后再确定干扰的耦合路径是辐射耦合模式还是传导耦合模式,最终决定消除干扰的方法。

1.2 规范法

为了满足电磁兼容性的要求,各国政府和工业部门尤其是军方都制订了很多强制执行的标准和规范,例如美国军用标准MIL-STD-461.所谓规范法是指在采购系统的设备和设计建立子系统时必须满足已制订的规范。规范法预期达到的效果就是:如果组成系统的每个部件都满足规范要求,则系统的电磁兼容性就能保证。

1.3 系统法

系统法集中了电磁兼容性方面的研究成果,从系统的设计阶段的最初就用分析程序来预测[2]在系统中将要遇到的那些电磁干扰问题,以便在系统设计过程中作为基本问题来解决。目前有下列几种已广泛使用的大规模电磁干扰分析程序:

系统和电磁兼容性分析程序(SEMCAP);系统和电磁兼容性分析程序;

干扰预测程序IPP-1;

系统内部分析程序IAP;

共场地分析模型程序COSAM等。

对于EMC系统设计的3种方法而言,问题解决法即先建立系统,在系统出现EMC问题时,利用EMI抑制技术解决EMC问题,这种方法很冒险,有可能会出现大量的返工。规范法则是要求每个分系统预先符合所要求的EMC规范或标准。如产品需要销售到美国,就要求每个分系统满足美国FCCPart15或Part18相应的标准,利用这些标准进行计算、设计分系统来保证最终产品的EMC性能。规范法比问题解决法更合理,但他的不足之处是他可能引入过储备的设计。系统法集中了EMC方面的成就,他根据EMC的要求给出最佳的工程设计、试验过程中对EMC进行分析预测,合理分配EMC指标,保证系统EMC的设计要求。随着电子设备工艺的飞速发展,集成电路的集成度几乎每年都翻一番,EMC问题已由系统级上升至芯片级。因此,对芯片级电磁兼容性的设计研究就显得尤为重要了。

2 芯片级电磁兼容

由于芯片级电磁兼容的描述是一个相对较新的学科,尽管对于电子系统及子系统已经有了说明详细的标准和辐射参考标准,但对于在这些系统中应用到的集成电路来说却是一个空白[3]。尤其是近年来集成电路的制造工艺在不断提高,已从超深亚微米进入到纳米阶段,加工芯片的特征尺寸进一步减小。于是,越来越多的功能,甚至是一个完整的系统都能够被集成到单个芯片之中。这就使得芯片级电磁兼容显得尤为突出。因此,制定一套公认的芯片级电磁兼容测量程序将会填补这一空白。

2.1 芯片级电磁兼容的描述

附属于国际电工委员会(IEC)的主要负责集成电路方面研究的机构正致力于研究集成电路电磁兼容性描述的2项标准。在不久的将来,就能根据IEC61967标准来描述集成电路的电磁辐射,根据IEC62132[4]标准来描述集成电路的抗扰度。尽管这2项标准中所描述的测量方法并不能够完全取代系统级的电磁兼容测量方法,但设计工程师将具备鉴别主要辐射源及在应用程序中哪一部分具有最低敏感度的能力。

目前“IEC61967标准:用于测量集成电路电磁辐射频率150k~1GHz”包括以下6个部分:通用条件和定义;

辐射测量方法--横向电磁波室法;

辐射测量方法--表面扫描法;

传导辐射测量方法1Ω/150Ω直接耦合法;

传导辐射测量方法WFC (Workbench Faraday Cage)方法;

传导辐射测量方法--探磁针法。

而第2项标准“IEC62132标准:用于测量集成电路电磁抗扰度”目前暂时包括以下5部分:通用条件和定义;

辐射抗扰度测量方法--横向电磁波室法;

传导抗扰度测量方法--大量电流注入法(BCI);

传导抗扰度测量方法--直接激励注入法(DPI);

传导抗扰度测量方法--WFC(Workbench Faraday Cage)方法。

以上2项标准中所描述的测量方法可以被用作集成电路辐射和抗扰度规范说明的基础。当然,这些方法既有他们的优势,同时也存在局限性。因此,电子设备的设计者以及半导体生产商应谨慎地选择最符合其自身需求的测量方法。虽然能够用这些测量方法来描述芯片级[5]集成电路的电磁兼容性,但不可能在系统级与芯片级测量方法之间进行直接比较。即使集成电路已

经可以满足芯片级电磁兼容的需要,生产商仍需在整个系统中实现电磁兼容的测量。

通常,典型的电磁兼容测量方法,如过滤或屏蔽技术对于实现电子设备的电磁兼容性要求是必不可少的。至于在哪一部分实现电磁兼容性测量法(如在集成电路内或在印刷电路板上[6]),则取决于成本及可行性方面(如可用空间等)的考虑。

解决电磁兼容性问题的最有效的方法是查明并且减少实际的干扰源。其中一个最重要的解决芯片级电磁兼容的方法就是“表面扫描法(IEC61967-3)”。采用这种方法,能够使集成电路表面电磁场的实际磁场和电场形象化,同时,还能准确、容易地定位集成电路电磁辐射的干扰源。下面就对其进行介绍。

2.1.1 表面扫描法

IEC61967标准中的这一部分描述了评估集成电路表面的近电场和近磁场元件的一种方法。这种方法适用的频率范围为10M~3GHz。为了测量这些场的分布状态,可以使电场探针或磁场探针机械地移过集成电路的表面(探针可以平行或垂直于集成电路表面)。测量数据可以通过计算机[7]进行处理,并且,在一定的扫描频率下的场强能够用有色图谱形象地表示出来。运用这种方法所能达到的效果与机械探针配置系统的精度及所用探针的尺寸密切相关。这一方法给我们提供了一个有用的工具[8],运用他可以准确地定位小片上集成电路封装内电磁辐射量过大的区域。

2.1.2 电场和磁场探针

进行电场测量时,IEC61967-6标准中对具有部分屏蔽的微型电场探针的构造设计进行了规定。而对于磁场测量,这一标准则建议使用单向微型磁场探针。这2种探针都可用0.02英寸的半导体同轴电缆来制作。最典型有效的磁场探针的孔径大约是200μm。图1为用同轴电缆制作的电场和磁场探针。

图2是一个磁场探针的实际外观。除了同轴电缆本身的屏蔽之外,为了改进探针的屏蔽效

果,还需运用其他的屏蔽措施。

2.2 实际应用

如图3所示,可以由一个微型位置调节器控制探针沿3个垂直方向线性移动进行表面扫描。为了扫描集成电路表面的矩形区域并用计算机处理所得到的测量数据,目前已经开发出了一种应用程序[9],可以使探针在集成电路表面之上沿正交面方向移动。这一程序能够给出所测电场或磁场的二维曲线。为了进一步处理测量数据,可以将其保存为ASCII文件。

探针也可以分别放置在小片或集成电路封装之上的任何位置。这就使得直接测量小片的特定部位的电磁辐射成为可能,如测量高速运算放大器。

图4给出了集成电路封装表面磁场扫描的示意图。从图中可以明显地看出具有较高的磁场强度元件的区域。由于高短路电流与高动态转换电流结合,故具有较高磁场辐射的管脚通常是集成电路的电源供应管脚和负载输出管脚。正是由于整个集成电路的电磁辐射主要集中在这些管脚上,所以电磁兼容性测量就应该从这里着手。

图5是用三维图形示出扫描区域磁场强度的测量结果。具有较高磁场强度的区域用红色突出出来,而具有较低磁场强度的区域用蓝色表示。对具有较高磁场强度区域有一定的了解之后,设计者就能够重新设计自己的电路以减少全局的电磁辐射。同时,版图工程师也可得到关键的提示,指导如何布置元件以降低辐射。

3 结语

对于微电子行业来说,芯片级电磁兼容性的描述已经成为一个非常重要的主题。实际上,如果不对集成电路电磁辐射及抗扰度方面进行深入的研究,就很难满足电子设备电磁兼容性方面的需要。随着工作频率及芯片复杂度的不断增长,具有低电磁辐射和高抗扰度的集成电路设计将越来越演变成具有挑战性的课题。将来,半导体生产商都将使用新标准(IEC61967和

IEC62132)中所描述的不同的测量方法,来描述其集成电路的电磁辐射和抗扰度[10]。而其中的“表面扫描法(IEC61967-3)”可以被用来查明造成整个电磁辐射的主要干扰源。

因此,今后的研究重点应致力于芯片级电磁兼容性设计和优化,必须着重研究以下几个问

题:一是更好地了解地面反射,进而了解普通模式电流是如何影响电磁辐射的,改进对辐射的控制;二是改进用于仿真的封装模型[11],改进芯片级电磁兼容的处理工具;三是减少信号完整性问题,提高防射频干扰的模拟模块和输入/输出模块的敏感度;四是减少封装产生的寄生参数,更好地控制输出信号的升降次数(适度的回转率)。

参考文献

[1]IEC61967 1 circuits Measurement of electromagnetic emissions,150 kHz to1 GHz-Part 1:General conditions and

definitions.47A/632/FDIS.2001.

[2]IEC61967-2. Integrated circuits-Measurement of electromagnetic emissions,150 kHz to 1 GHz-Part2: Mesurement of radiated emissions TEM-cell method(150kHz to 8 GHz)[J].47A /619/NP,NewWork Item Proposal,Date ofproposal:Jul.2001.

[3]IEC61967 3.Integrated circuits Measurementof electromagnetic emissions,150 kHz to1 GHz-Part 3 of radiatedemissions,surface scan method(10 kHz to 3 GHz)[J].47A /620/NP,NewWork Item Proposal,Date of proposal:Jul.2001.

[4]IEC61967-4.Integrated circuits Measurementof electromagnetic emissions,150 kHz to1 GHz-Part 4:Measurement of conductedemissions-1/150 direct coupling method.47A /636/FDIS,FinalDraft InternationalStandard,Distributed on 2002.

[5]Tzong Lin Wu,etal.Anovelsystematic approach for equivalent model extraction ofembedded high-speed interconnects in timedomain[J].IEEETrans.on ElectromagneticCompatibility,2003,45(3).

[6]Martin P.Robinson,et al.A simple model of EMI-Induced timing jitter in digital circuits its statistical distribution and its effect oncircuit performance[J].IEEE Trans.on Electromagnetic Compatibility,2003,45(3).

[7]Charles F.Bunting.Shielding effectiveness ina two-dimensional reverberation chamberusing finite-element techniques[J].IEEETrans.on Electromagnetic Compatibility,2003,45(3).

[8]KimitoshiMurano.Anewimmunity test method[J].IEEE Trans.on Electromagnetic

Compatibility,2002,44(1).

[9]Xiaoning Ye et al. High-performance inter-PCB connectors:analysis of EMIcharacteristics[J].IEEETans.on Electromagnetic Compatibility,2002,44(1).[10]Christos Christopoulos,James LDrewniak.Foreword advanced EMCnumericalmodeling [J].IEEE Tans.on Electromagnetic Compatibility,2003,45(2).

[11]Wout Joseph,Luc Martens.The influence of the measurement probe on the evaluation of electromagnetic fields[J].IEEETans.on Electromagnetic Compatibility,2003,45(2).

电磁兼容性(EMC)仿真

设计早期对电磁兼容性(EMC)问题的考虑 随着产品复杂性和密集度的提高以及设计周期的不断缩短,在设计周期的后期解决电磁兼容性(EMC)问题变得越来越不切合实际。在较高的频率下,你通常用来计算EMC的经验法则不再适用,而且你还可能容易误用这些经验法则。结果,70%~90%的新设计都没有通过第一次EMC测试,从而使后期重设计成本很高,如果制造商延误产品发货日期,损失的销售费用就更大。为了以低得多的成本确定并解决问题,设计师应该考虑在设计过程中及早采用协作式的、基于概念分析的EMC仿真。 较高的时钟速率会加大满足电磁兼容性需求的难度。在千兆赫兹领域,机壳谐振次数增加会增强电磁辐射,使得孔径和缝隙都成了问题;专用集成电路(ASIC)散热片也会加大电磁辐射。此外,管理机构正在制定规章来保证越来越高的频率下的顺应性。再则,当工程师打算把辐射器设计到系统中时,对集成无线功能(如Wi-Fi、蓝牙、WiMax、UWB)这一趋势提出了进一步的挑战。 传统的电磁兼容设计方法 正常情况下,电气硬件设计人员和机械设计人员在考虑电磁兼容问题时各自为政,彼此之间根本不沟通或很少沟通。他们在设计期间经常使用经验法则,希望这些法则足以满足其设计的器件要求。在设计达到较高频率从而在测试中导致失败时,这些电磁兼容设计规则有不少变得陈旧过时。 在设计阶段之后,设计师制造原型并对其进行电磁兼容性测试。当设计中考虑电磁兼容性太晚时,这一过程往往会出现种种EMC问题。

对设计进行昂贵的修复通常是唯一可行的选择。当设计从系统概念设计转入具体设计再到验证阶段时,设计修改常常会增加一个数量级以上。所以,对设计作出一次修改,在概念设计阶段只耗费100美元,到了测试阶段可能要耗费几十万美元以上,更不用提对面市时间的负面影响了。 电磁兼容仿真的挑战 为了在实验室中一次通过电磁兼容性测试并保证在预算内按时交货,把电磁兼容设计作为产品生产周期不可分割的一部分是非常必要的。设计师可借助麦克斯韦(Maxwell)方程的3D解法就能达到这一目的。麦克斯韦方程是对电磁相互作用的简明数学表达。但是,电磁兼容仿真是计算电磁学的其它领域中并不常见的难题。 典型的EMC问题与机壳有关,而机壳对EMC影响要比对EMC性能十分重要的插槽、孔和缆线等要大。精确建模要求模型包含大大小小的细节。这一要求导致很大的纵横比(最大特征尺寸与最小特征尺寸之比),从而又要求用精细栅格来解析最精细的细节。压缩模型技术可使您在仿真中包含大大小小的结构,而无需过多的仿真次数。 另一个难题是你必须在一个很宽的频率范围内完成EMC的特性化。在每一采样频率下计算电磁场所需的时间可能是令人望而却步的。诸如传输线方法(TLM)等的时域方法可在时域内采用宽带激励来计算电磁场,从而能在一个仿真过程中得出整个频段的数据。空间被划分为在正交传输线交点处建模的单元。电压脉冲是在每一单元被发射和散射。你可以每隔一定的时间,根据传输线上的电压和电流计算出电场和磁场。

芯片级电磁兼容性的设计

芯片级电磁兼容性的设计 日期:2005年10月29日人气:0 查看:[大字体中字体小字体] 芯片级电磁兼容性的设计 殷和国,杨银堂,付俊兴,李雯 (西安电子科技大学微电子研究所陕西西安710071) 摘要:介绍了电磁兼容性的基本概念、原理及其在集成电路设计中的重要性,对电磁兼容性设计的基本方法作了介绍,其中着重论述了芯片级电磁兼容性的设计方法。最后给出了芯片级电磁兼容性研究中存在的问题及未来的研究重点。 关键词:集成电路;电磁兼容;设计方法;芯片 随着现代科学技术的发展,电子、电气设备及系统获得了越来越广泛的应用。然而运行中的电子、电气设备大多伴随着电磁能量的转换,对通信系统、控制系统和计算机系统为主干的电子系统(尤其在集成电路方面)产生了巨大的副面影响。这主要是因为集成电路极易受射频影响并可能会以有害的方式影响检波信号,通常会导致原设计的功能失效,并且可能会危及安全。另外,在集成电路设计中要求具有低的电磁能量辐射及高的敏感度。因此,提高集成电路的电磁兼容性已成为当今的研究重点之一。 本文介绍了一些电磁兼容性设计的基本方法,重点分析了芯片级电磁兼容性的设计方法及其应用,并讨论了芯片级电磁兼容性研究中存在的问题及未来的研究重点。 1 分析和解决电磁兼容性的一般方法 随着科学技术的发展,系统越来越复杂,使用的频谱越来越宽,根据电磁兼容性学科中多年的研究可知,分析和解决设备、子系统或系统间的电磁兼容性问题一般有3种方法,他们分别为问题解决法(ProblemSolving Approach)[1]、规范法(SpecificationApproach)[1]和系统法(Systems Approach)[1]。 1.1 问题解决法 问题解决法主要指在建立系统前并不专门考虑电磁兼容性问题,待系统建成后再设法解决

PCB电磁兼容性设计报告样本

PCB电磁兼容性设计报告 学科专业: 测控技术与仪器 本科生: 张亚新 学号: 1002445 班号: 232121 指导教师: 宋恒力

中国地质大学( 武汉) 自动化学院 10月24号

PCB电磁兼容性设计 摘要: 随着信息化社会的发展, 电子设备已被广泛应用于各个领域。各种电了产品趋向于小型化、智能化, 电子元器件也趋向于体积更小、速度更高、集成度更大, 这也导致了她们在其周围空间产生的电磁场点评的不断增加。由此带来的电磁兼容问题也日益严重。因此, 电磁兼容问题也就成为一个电工系统能否正常工作的关键。同样, 随着电子技术的飞速发展, 印刷电路板( PCB) 的密度越来越高, 其设计的好坏对电路的干扰及抗干扰能力影响很大。因此, 对PCB进行电磁兼容性(EMC)设计是非常重要的, 保证PCB的电磁兼容性是整个系统设计的关键。本文就EMC的历史发展及其在未来电子信息时代中的应用进行分析, 介绍电磁干扰的产生机理和 原因, 并提出了相应抗干扰设计的措施。 关键词: 信息化; 电磁兼容( EMC) ; 电磁兼容性; PCB;

一: 引言 .......................................................................... 错误!未定义书签。二: 电磁干扰与电磁兼容概述. (4) 1、早期历史概述 (5) 2、EMC 技术是随着干扰问题的日趋严重而发展的 (6) 3、电磁干扰对电子计算机等系统设施的危害 (6) 4、EMC在军事领域的发展状况 (7) 三: 电磁兼容学科的发展历史 (5) 四: 中国EMC技术的发展状况 (8) 五: 抗干扰措施与电磁兼容性研究 (8) 1、电路板设计的一般规则 (9) 2、电路板及电路抗干扰措施 (9) 六: 电磁兼容学科发展趋势 (10) 七: 小结 (12) 参考文献 (13) 一、引言 电磁干扰是现代电路工业面正确一个主要问题, 为了克服干扰, 电路设计者不得不赶走干扰源, 或者是设法保护电路不受到干扰源的干扰, 其目的都是为了让电路按照预期的目标开工作——

emc结构设计

[导读]电磁屏蔽是利用金属板、网、盖、罩、盒等屏蔽体阻止或减小电磁能量传播所采取的一种结构措施 期刊文章分类查询,尽在期刊图书馆 李永梅(东南大学成贤学院江苏南京210088)【摘要】EMC设计是电子设备设计中的重要环节。本文依据EMC的基本原理,综合考虑了屏蔽材料、屏蔽方式、缝隙和孔的处理等诸多因素,结合机械加工的手段和工艺,对机箱EMC的结构设计方法进行分析和探讨。【关键词】机箱;电磁屏蔽;结构设计1.引言随着科学技术的迅速发展,现代各种电子、电气、信息设备的数量和种类越来越多,性能越来越先进,其使用场合和数量密度也越来越高。这就使得电子设备工作时常受到各种电磁干扰,包括自身干扰和来自其它设备的干扰,同时也对其它设备产生干扰[1]。在这种情况下,要保证设备在各种复杂的电磁环境中正常工作,则在结构设计阶段就必须认真考虑电磁兼容性设计。如果忽视了这一问题,到新产品使用时,干扰问题就会暴露出来。因此及早地解决电磁干扰问题是电子设备机箱结构设计时必须考虑的重要环节。 2.理论基础电子设备结构中常见的电磁干扰方式主要有传导干扰和辐射干扰两种,因此电磁兼容(EMC)设计的主要方法有屏蔽、滤波、接地等。 2.1屏蔽电磁屏蔽是利用金属板、网、盖、罩、盒等屏蔽体阻止或减小电磁能量传播所采取的一种结构措施。常用的方法有静电屏蔽,磁屏蔽和电磁屏蔽。电子设备结构设计人员在着手电磁兼容性设计时,必须根据产品所提出的抗

干扰要求进行有针对性的电磁屏蔽设计。屏蔽通常有静电屏蔽、磁屏蔽和电磁屏蔽三种。 2.2滤波电路中的干扰信号常常通过电源线、信号线、控制线等进入电路造成干扰,所以对公用电源线及通过干扰环境的导线一般均要设置滤波电路。 2.3接地接地问题在电磁兼容性设计中也是一个极其重要的问题,正确的接地方法可以减少或避免电路间的互相干扰。根据不同的电路可用不同的接地方法。通常组合单元电路接地有串联一点接地、并联一点接地和多点接地三种方式。整机接地方式也是保障产品电磁兼容性的主要措施之一。由于其功能不同,故电路差别甚大,接地状况也不大相同。一般常用的方法是:将模拟电路、数字电路、机壳分开,各自独立接地,避免相互间的干扰,最后三地合一接入大地,这种方式较好地抑制了电磁噪声,减少了数字信号和模拟信号之间的干扰。 3.机箱EMC 的结构设计一电子设备中的机箱,机箱有电源线、信号线、控制线等的穿入及穿出以及散热用的通风孔、调节用的调节孔、显示窗等,同时机箱也是由多个零件组合而成,各部分的连接处难免有泄漏。如何抑制电磁能从上述因素中泄漏,就成了电磁兼容性的关键。在这里仅介绍几种结构设计中比较简单可行的方法: 3.1缝隙的屏蔽 缝隙指的是连接后要拆卸的,如机箱上下盖、前后面板和箱体的连接缝,这类连接通常用螺钉来紧固。这类情形增加屏蔽效能的途径有如下:(1)增加缝隙深度,也就是增加箱体及盖板的配合宽度。(2)在结合处加入导电衬垫或者提高结合面的加工精度,即减少缝隙长度。一般比较经济的办法是在接合面安装导电衬垫。这样既可以

电磁兼容性原理与设计

第一章电磁兼容性原理与设计 1.电磁兼容性的基本概念 电磁兼容性是一个新概念,它是抗干扰概念的扩展和延伸。从最初的设法防止射频频段内的电磁噪声、电磁干扰,发展到防止和对抗各种电磁干扰。进一步在认识上产生了质的飞跃,把主动采取措施抑制电磁干扰贯穿于设备或系统的设计、生产和使用的整个过程中。这样才能保证电子、电气设备和系统实现电磁兼容性。 1. 1电磁兼容性的概念 A、电磁噪声与电磁干扰 电磁噪声是指不带任何信息,即与任何信号都无关的一种电磁现象。 在射频频段内的电磁噪声,称为无线电噪声。 由机电或其他人为装置产生的电磁现象,称为人为噪声。 来源于自然现象的电磁噪声,称为自然噪声。 电磁干扰则是指任何能中断、阻碍,降低或限制通信电子设备有效性能的电磁能量。 由大气无线电噪声引起的,称为天线干扰。 由银河系的电磁辐射引起的,称为宇宙干扰。 由输电线、电网以及各种电子和电气设备工作时引起的,称为工业干扰。 B、电磁兼容 电磁兼容性是指电子、电气设备或系统在预期的电磁环境中,按设计要求正常工作的能力。它是电子、电气设备或系统的一种重要的技术性能。其包括两方面的含义: ①设备或系统应具有抵抗给定电磁干扰的能力,并且有一定的安全余量。 ②设备或系统不产生超过规定限度的电磁干扰。 从电磁兼容性的观点出发,电子设备或系统可分为兼容、不兼容和临界状态三种状态:IM=Pi-Ps(dB) 式中:IM -------电磁干扰余量 Pi-------干扰电平 Ps-------敏感度门限电平 当Pi>Ps即干扰电平高于敏感度门限电平时,IM>0, 表示有潜在干扰,设备或系统处于不兼容状态 当Pi

华为电磁兼容性结构设计规范_第三版

华为技术有限公司企业技术规范 DKBA0.400.0022 REV.3.0 电磁兼容性结构设计规范 2003-11-30发布2003-11-30实施 华为技术有限公司

内部公开 前言 本规范于1999年12月25日首次发布。 本规范于2001年7月30日第一次修订。 本规范于2003年10月30日第二次修订。 本规范起草单位:华为技术有限公司结构造型设计部 本规范授予解释单位:华为技术有限公司结构造型设计部本 华为机密,未经许可不得扩散 第1页,共1页

内部公开 目录 1 范围 ... ....................................................................................................................................................... ..4 2 引用标准 ... . (4) 3 术语 ... ....................................................................................................................................................... ..4 4 电磁兼容基本概念... (5) 4.1 电磁兼容定义 ... .............................................................................................................................. ..5 4.2 电磁兼容三要素 ... ........................................................................................................................... .5 4.3 通讯产品电磁兼容一般要求 ... ..................................................................................................... ..6 5 电磁屏蔽基本理论... (7) 5.1 屏蔽效能 ... ....................................................................................................................................... .7 5.2 屏蔽体的缺陷 ... .............................................................................................................................. ..7 5.2.1缝隙屏蔽 ... (7) 5.2.2开孔屏蔽 ... (8) 5.2.3电缆穿透 ... . (10) 6 屏蔽设计 ... .. (12) 6.1 结构屏蔽效能 ... .......................................................................................................................... (12) 6.2 屏蔽方案与成本 ... ....................................................................................................................... ..12 6.3 缝隙屏蔽设计 ... .......................................................................................................................... (13) 6.3.1紧固点连接缝隙 ... . (13) A. 减小缝隙的最大尺寸 ... ........................................................................................................................... .. 13 B. 增加缝隙深度 ... ........................................................................................................................................ .. 14 C. 紧固点间距 ... ........................................................................................................................................... (15) 6.3.2安装屏蔽材料 ... ....................................................................................................................... ..17 6.3.3屏蔽材料的选用 ... . (18) A. 常用屏蔽材料................................................................... .. 18 B. 常用屏蔽材料性能参数 ... ........................................................................................................................ . 24 6.4 开孔屏蔽设计 ... .......................................................................................................................... (25) 6.4.1通风孔屏蔽 ... .......................................................................................................................... (25) 6.4.2局部开孔屏蔽 ... ....................................................................................................................... ..26 6.5 塑胶件屏蔽 ... . (27) 6.6 单板局部屏蔽 ... .......................................................................................................................... (28) 6.6.1盒体式屏蔽盒 ... ....................................................................................................................... ..28

电磁兼容EMC设计指南

EDP电磁兼容设计平台专注EMC解决方案,规范EMC设计流程; 打造智能化的EMC设计平台。 1、企业面临的EMC设计应用现状 ?投入成本高,解决问题周期长;为解决产品EMC问题,不断进行测试验证, 反复的进行改版设计。 ?企业设计人员EMC知识储备不全面;解决EMC问题往往靠设计人员过去的 工作经验。 ?EMC设计流程不规范,EMC设计没有参透于电子产品开发过程各个阶段(总 体方案阶段、设计阶段、开发阶段、测试阶段、认证阶段等)。 ?公司技术文献和多年积累的产品开发经验不能良好的共享、消化,没有一个 系统将公司无形的技术经验转化为有形的产品开发技术要求。 2、企业面临的EMC问题 ?激烈的产品竞争要求企业开发的产品有更高的品质。 ?快速的市场变化要求企业有更高的产品开发效率。 ?高规格的EMC认证和EMC设计技术要求企业有更高的产品开发能力。 ?规范化的企业文化要求有更高效的产品开发流程。 3、EDP电磁兼容设计平台优势 ?赛盛技术多位专家10多年的经验融合荟萃; ?赛盛技术多项产品电磁兼容设计专利技术; ?智能化标准化项目管理设计平台 ?几十种典型接口电磁兼容解决方案; ?上百种PCB层叠电磁兼容设计方案; ?完整的电磁兼容布线设计规则; ?完整的结构屏蔽电磁兼容设计方案; ?多行业电缆与连接器电磁兼容解决方案; ?多行业、近百个产品实际电磁兼容设计验证与经验总结;

4、EMC设计平台介绍 利用计算机技术,整合人工智能、数据库、互联网等开发手段,对于现有的电磁兼容技术资源(包括各种设计规则,解决方案等)以及企业产品研发积累的技术检验等进行全面的管理和应用,实现现阶段对于企业电磁兼容的研发流程规范化和研发工程师电磁兼容设计的技术支持和辅助开发;未来电磁兼容专家系统一提供智能化技术支持(包括产品开发电磁兼容风险评估功能,自动检查和纠正电磁兼容设计功能、产品设计系统仿真和功能电路仿真等)为主要目标和发展方向。 电磁兼容设计平台:主要包括PCB设计、原理图设计、结构设计、电缆设计等四部分组成;系统依据用户设计要求和EMC设计要素,智能化输出相应的产品PCB设计方案、产品原理图设计方案、产品结构设计方案、产品电缆设计方案,然后用户依据产品信息保存方案(方案为标准技术设计模板,内容依据设计内容自动生成格式化的文件)。 使用电磁兼容设计(EDP)软件,会让我们很轻松的完成这些复杂困难的工作,用户输入产品产品设计的相关要素,软件就能够智能化输出产品EMC设计方案。 不管企业之前是否有电磁兼容设计经验?是否有电磁兼容设计规范?是否有电磁兼容标准化设计流程?是否有电磁兼容技术专家?企业在应用EDP软件后,EDP软件能够快速帮助企业解决以下方面问题: 1、快速提升企业产品电磁兼容性能:系统一旦使用上就能够快速地指导企业产品进行电磁兼容有效的设计工作,迅速提升企业产品的电磁兼容性能; 2、能够解决企业多型号产品同时开发,技术专家资源不够使用的情况:智能化的软件可以同时多款多个型号产品,不用设计阶段并行进行开发;能够在很短的时间内给出相应的设计方案,结合产品设计要求指导设计人员进行设计,不耽误产品由于专家资源不足而造成正常设计进度延误; 3、提高产品研发人员EMC技术设计水平:由于有规范化、标准化的方案输出,设计人员在进行新产品开发的时候,能够参考、学习标准化的技术方案;提升自身EMC设计知识水平,减少后期类似设计问题; EDP软件在手,EMC设计得心应手!

PCB的电磁兼容性设计

PCB的电磁兼容性设计 印制电路板(PCB)是电子产品中电路元件和器件的支撑件.它提供电路元件和器件之间的电气连接。随着电于技术的飞速发展,PGB的密度越来越高。PCB设计的好坏对抗干扰能力影响很大.因此,在进行PCB设计时.必须遵守PCB设计的一般原则,并应符合抗干扰设计的要求。要使电子电路获得最佳性能,元器件的布且及导线的布设是很重要的。为了设计质量好、造价低的PCB.应遵循以下一般原则: 布局 首先,要考虑PCB尺寸大小。PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰。在确定PCB尺寸后.再确定特殊元件的位置。最后,根据电路的功能单元,对电路的全部元器件进行布局。尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。某些元器件或导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。带高电压的元器件应尽量布置在调试时手不易触及的地方。重量超过15g的元器件、应当用支架加以固定,然后焊接。那些又大又重、发热量多的元器件,不宜装在印制板上,而应装在整机的机箱底板上,且应考虑散热问题。热敏元件应远离发热元件。 对于电位器、可调电感线圈、可变电容器、微动开关等可调元件的布局应考虑整机的结构要求。若是机内调节,应放在印制板上方便于调节的地方;若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。应留出印制板定位孔及固定支架所占用的位置。根据电路的功能单元.对电路的全部元器件进行布局时,要符合以下原则: 按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。 以每个功能电路的核心元件为中心,围绕它来进行布局。元器件应均匀、整齐、紧凑地排列在PCB上.尽量减少和缩短各元器件之间的引线和连接。在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件平行排列。这样,不但美观.而且装焊容易.易于批量生产。位于电路板边缘的元器件,离电路板边缘一般不小于2mm。电路板的最佳形状为矩形。长宽比为3:2成4:3。电路板面尺寸大于200x150mm时.应考虑电路板所受的机械强度。 布线 布线的原则如下: 输入输出端用的导线应尽量避免相邻平行。最好加线间地线,以免发生反馈藕合。印制摄导线的最小宽度主要由导线与绝缘基扳间的粘附强度和流过它们的电流值决定。当铜箔厚度为 0.05mm、宽度为1 ~ 15mm 时.通过2A的电流,温度不会高于3℃,因此.导线宽度为 1.5mm可满足要求。对于集成电路,尤其是数字电路,通常选0.02~0.3mm导线宽度。当然,只要允许,还是尽可能用宽线.尤其是电源线和地线。导线的最小间距主要由最坏情况下的线间绝缘电阻和击穿电压决定。对于集成电路,尤其是数字电路,只要工艺允许,可使间距小至5~8mm。印制导线拐弯处一般取圆弧形,而直角或夹角在高频电路中会影响电气性能。此外,尽量避免使用大面积铜箔,否则.长时间受热时,易发生胀和脱落现?。必须用大面积铜箔时,最好用栅格状.这样有利于排除铜箔与基板间粘合剂受热产生的挥发性气体。印刷线路板的布线要注意以下问题:专用零伏线,电源线的走线宽度≥1mm;电源线和地线尽可能靠近,整块印刷板上的电源与地要呈“井”字形分布,以便使分布线电流达到均衡;要为模拟电路专门提供一根零伏线;为减少线间串扰,必要时可增加印刷线条间距离,在意;

结构方面的EMC设计

讲师:李文博2016.06.20

1. 简单介绍EMC的概念 2. EMC设计内容 3. EMC问题的来源 4. EMC测试项目 5. EMC方法:屏蔽 6. EMC方法:接地 7. 常用EMC物料(结构)

电磁兼容(Electromagnetic Compatibility , EMC)主要包含两方面的内容:电磁干扰(Electromagnetic interference , EMI) 电磁敏感度(Electromagnetic susceptibility , EMS) 电磁兼容设计基本目的: A 产品内部的电路互相不产生干扰,达到预期的功能。 B 产品产生的电磁干扰强度低于特定的极限值。 C 产品对外界的电磁干扰有一定的抵抗能力。

电磁兼容设计可分为: 信号设计、线路设计、屏蔽、接地与搭接、滤波、合理布局其中与结构关系较大的有: 屏蔽、接地与搭接、合理布局 注意:并不代表其他措施与结构设计完全无关,结构设计亦需配合完成其他措施比如滤波。

所有电器和电子设备工作时都会有间歇或连续性电压电流变化,有时变化速率还相当快,这样会导致在不同频率内或一个频带间产生电磁能量,而相应的电路则会将这种能量发射到周围的环境中。 EMI 有两条途径离开或进入一个电路:辐射和传导。 信号辐射是通过外壳的缝、槽、开孔或其他缺口泄漏出去;而信号传导则通过耦合到电源、信号和控制线上离开外壳,在开放的空间中自由辐射,从而产生干扰。

辐射发射测试 电源线传导发射测试 控制与信号线传导发射测试 低频传导发射测试 瞬态传导发射测试辐射抗扰度测试大电流注入测试发射器射频抗扰度测试低频磁场抗扰度测试电源线瞬态传导抗扰度测试 信号线瞬态传导抗扰度测试 静电放电测试 电磁发射(EMI )的检验项目有 电磁抗扰度(EMS )的检验项目有:

汽车电子接口CAN的电磁兼容设计方案

汽车电子接口CAN的电磁兼容设计方案 Controller Area Network简称为CAN,多用于汽车以及工业控制,用于数据的传输控制。在应用的过程中通讯电缆容易耦合外部的干扰对信号传输造成一定的影响,单板内部的干扰也可能通过电缆形成对外辐射。 本方案从EMC原理上,通过接口的原理图、PCB、结构及电缆方面进行相关的抑制干扰和抗敏感度设计,从设计层次解决EMC问题。 一、原理图设计方案 二、PCB设计方案 1. CAN接口分地设计

方案特点: (1)为了抑制内部单板高频噪声通过接口向外传导辐射,也为了增强单板对外部干扰的抗扰能力。在CAN接口处增加防护和滤波隔离器件,并以隔离器件位置大小为界,划分出接口地; (2)隔离带中可以选择性的增加电容作为两者地之间的连接,电容取值建议为1000pF;信号线串联共模电感滤波,且共模电感要求置于隔离带内;为了防止外部强干扰通过端口耦合进内部PCB,引起内部器件性能下降,在靠近端口处信号线上增加防护器件TVS管,具体布局如图示。 方案分析: (1)当接口与单板存在相容性较差或不相容的电路时,需要在接口与单板之间进行“分地”处理,即根据不同的端口电压、电平信号和传输速率来分别设置地线。“分地”,可以防止不相容电路的回流信号的叠加,防止公共地线阻抗耦合; (2) CAN接口信号传输速率较高,内部PCB板高频噪声很容易由公共地线通过接口向外传导辐射,因此将公共地分割且通过电容相接,可以阻断共模干扰的传播路径。 2 CAN接口电路布局

方案特点: (1)防护器件及滤波器件要靠近接口位置处摆放且要求摆放紧凑整齐,信号线上的防护器件TVS管与滤波电容要下接至接口地;按照信号流向摆放器件,走线时要尽量避免走线曲折的情况; (2)共模电感及跨接电容要置于隔离带中。 方案分析: (1)接口及接口滤波防护电路周边不能走线且不能放置高速或敏感的器件; (2)隔离带下面投影层要做掏空处理,禁止走线。 三、结构和线缆设计方案 EDP软件介绍 电磁兼容设计平台(EDP),依据最专业的EMC专家方案知识库,快速输出符合产品设计要求的指导性的EMC解决方案。 主要功能模块:

IC芯片的电磁兼容性设计方案

IC芯片的电磁兼容性设计方案 2011-12-19 22:48:43| 分类:EMC/EMI | 标签:|字号大中小订阅 IC芯片的电磁兼容性设计方案 论述了芯片级电磁兼容性的设计方法。最后给出了芯片级电磁兼容性研究中存在的问题及未来的研究重点 1、分析和解决电磁兼容性的一般方法 随着科学技术的发展,系统越来越复杂,使用的频谱越来越宽,根据电磁兼容性学科中多年的研究可知,分析和解决设备、子系统或系统间的电磁兼容性问题一般有3种方法,他们分别为问题解决法(ProlemSolvingApproach)、规范法(SpecificationApproach)和系统法(SystemsApproach)。 1.1问题解决法 问题解决法主要指在建立系统前并不专门考虑电磁兼容性问题,待系统建成后再设法解决在调试过程中出现的电磁兼容性问题的方法。系统内或系统间存在的干扰问题有三要素,即干扰源、接受器和干扰的传播路径。因此用问题解决法解决系统内或系统间的电磁兼容性问题时,首先必须正确地确定干扰源。为了做到这一点,从事电磁兼容性方面工作的工程师要比较全面地熟悉各种干扰源的特性。在确定干扰源后再确定干扰的耦合路径是辐射耦合模式还是传导耦合模式,最终决定消除干扰的方法。 1.2规范法 为了满足电磁兼容性的要求,各国政府和工业部门尤其是军方都制订了很多强制执行的标准和规范,例如美国军用标准MIL-STD-461.所谓规范法是指在采购系统的设备和设计建立子系统时必须满足已制订的规范。规范法预期达到的效果就是:如果组成系统的每个部件都满足规范要求,则系统的电磁兼容性就能保证。 1.3系统法 系统法集中了电磁兼容性方面的研究成果,从系统的设计阶段的最初就用分析程序来预测在系统中将要遇到的那些电磁干扰问题,以便在系统设计过程中作为基本问题来解决。目前有下列几种已广泛使用的大规模电磁干扰分析程序: 系统和电磁兼容性分析程序(SEMCAP);系统和电磁兼容性分析程序; 干扰预测程序IPP-1; 系统内部分析程序IAP; 共场地分析模型程序COSAM等。 对于EMC系统设计的3种方法而言,问题解决法即先建立系统,在系统出现EMC问题时,利用EMI抑制技术解决EMC问题,这种方法很冒险,有可能会出现大量的返工。规范法则是要求每个分系

EMC结构电磁兼容设计规范

结构件电磁兼容设计规范

目 次 117.3.2 示例 (11) 7.3.1 编码描述规定 (10) 7.3 屏蔽材料的编码描述 (10) 7.2.3 示例 (10) 7.2.2 标注说明 (10) 7.2.1 绘图和标注规定 (10) 7.2 屏蔽材料的绘图和标注 (9) 7.1 屏蔽材料命名规则 (9) 7. 屏蔽材料 (8) 6.5.2 滤波器的安装 (8) 6.5.1 线缆的屏蔽措施 (8) 6.5 线缆的屏蔽 (7) 6.4.3 其他孔洞的屏蔽 (6) 6.4.2 通风孔的屏蔽 (6) 6.4.1 孔洞屏蔽效能影响因素 (6) 6.4 孔洞的屏蔽 (5) 6.3 缝隙的屏蔽 (4) 6.2 屏蔽方案的选择 (4) 6.1 屏蔽设计的基本原则 (4) 6. 结构件屏蔽设计指引 (3) 5.4 成本控制 (3) 5.3 屏蔽效能等级的确定 (2) 5.2 屏蔽效能测试标准 (2) 5.1 屏蔽效能等级的划分 (2) 5. 结构件屏蔽效能等级 (2) 4. 结构件电磁兼容设计程序要求 (1) 3. 术语 (1) 2. 引用标准 (1) 1. 范围.................................................................

129. 标识 (12) 8.3 地线的屏蔽 (12) 8.2 防静电设计 (11) 8.1 接地线 (11) 8. 接地 (11) 7.4 屏蔽材料选用原则...................................................

结构件电磁兼容设计规范 1. 范围 本规范规定了结构件电磁兼容设计(主要是屏蔽和接地)的设计指标、设计原则和具体设计方法。 本规范适应于结构设计人员进行结构件的电磁兼容设计,目的是规范机电协调中电磁兼容方面的内容,指导结构设计人员正确地选择方案和进行详细设计。 2. 引用标准 下列标准包含的条文,通过在本标准中引用而构成本标准的条文。在标准出版时,所示版本均为有效。所有标准都会被修订,使用本标准的各方应探讨使用下列标准最新版本的可能性。 GJB 1046 《舰船搭接、接地、屏蔽、滤波及电缆的电磁兼容性要求和方法》 GJB 1210 《接地、搭接和屏蔽设计的实施》 GJB/z 25 《电子设备和设施的接地搭接和屏蔽设计指南》 MIL-HDBK-419 《电子设备和设施的接地搭接和屏蔽》 IEC 61587-3 (草案)《第三部分:IEC 60917-...和IEC 60297-...系列机箱、机柜和插箱屏蔽性能试验》 《结构件分类描述优化方案及图号缩写规则》 3. 术语 本规范中的专业术语符合IEC50-161《电磁兼容性术语》的规定。

电磁兼容EMC设计及测试技巧

电磁兼容EMC设计及测试技巧 摘要:针对当前严峻的电磁环境,分析了电磁干扰的来源,通过产品开发流程的分解,融入电磁兼容设计,从原理图设计、PCB设计、元器件选型、系统布线、系统接地等方面逐步分析,总结概括电磁兼容设计要点,最后,介绍了电磁兼容测试的相关内容。 当前,日益恶化的电磁环境,使我们逐渐关注设备的工作环境,日益关注电磁环境对电子设备的影响,从设计开始,融入电磁兼容设计,使电子设备更可靠的工作。 电磁兼容设计主要包含浪涌(冲击)抗扰度、振铃波浪涌抗扰度、电快速瞬变脉冲群抗扰度、电压暂降、短时中断和电压变化抗扰度、工频电源谐波抗扰度、静电抗扰度、射频电磁场辐射抗扰度、工频磁场抗扰度、脉冲磁场抗扰度、传导骚扰、辐射骚扰、射频场感应的传导抗扰度等相关设计。 电磁干扰的主要形式 电磁干扰主要是通过传导和辐射方式进入系统,影响系统工作,其他的方式还有共阻抗耦合和感应耦合。 传导:传导耦合即通过导电媒质将一个电网络上的骚扰耦合到另一个电网络上,属频率较低的部分(低于 30MHz)。在我们的产品中传导耦合的途径通常包括电源线、信号线、互连线、接地导体等。 辐射:通过空间将一个电网络上的骚扰耦合到另一个电网络上,属频率较高的部分(高于30MHz)。辐射的途径通过空间传递,在我们电路中引入和产生的辐射干扰主要是各种导线形成的天线效应。 共阻抗耦合:当两个以上不同电路的电流流过公共阻抗时出现的相互干扰。在电源线和接地导体上传导的骚扰电流,多以这种方式引入到敏感电路。 感应耦合:通过互感原理,将在一条回路里传输的电信号,感应到另一条回路对其造成干扰。分为电感应和磁感应两种。 对这几种途径产生的干扰我们应采用的相应对策:传导采取滤波(如我们设计中每个IC的片头电容就是起滤波作用),辐射干扰采用减少天线效应(如信号贴近地线走)、屏蔽和接地等措施,就能够大大提高产品的抵抗电磁干扰的能力,也可以有效的降低对外界的电磁干扰。 电磁兼容设计 对于一个新项目的研发设计过程,电磁兼容设计需要贯穿整个过程,在设计中考虑到电磁兼容方面的设计,才不致于返工,避免重复研发,可以缩短整个产品的上市时间,提高企业的效益。 一个项目从研发到投向市场需要经过需求分析、项目立项、项目概要设计、项目详细设计、样品试制、功能测试、电磁兼容测试、项目投产、投向市场等几个阶段。 在需求分析阶段,要进行产品市场分析、现场调研,挖掘对项目有用信息,整合项目发展前景,详细整理项目产品工作环境,实地考察安装位置,是否对安装有所限制空间,工作环境是否特殊,是否有腐蚀、潮湿、高温等,周围设备的工作情况,是否有恶劣的电磁环境,是否受限与其他设备,产品的研制成功能否大大提高生产效率,或者能否给人们的生活或工作环境带来很大的方便,操作使用方式能否容易被人们所

车载设备的电磁兼容设计方案

车载设备的电磁兼容设计方案 随着科学技术的不断发展,电子设备的数量及应用逐渐增多,结果必将造成电磁干扰越来越严重。 在日趋恶劣的电磁环境中,如若不采取恰当的电磁屏蔽措施,会导致设备之间的电磁干扰日益严重,电子设备的性能下降,甚者会危及到信息的安全。为了保证电子设备在复杂的电磁环境中既不干扰其他设备,而又不受其他设备干扰的影响而能正常工作,这就要求在设备研制的初期阶段必须从结构、技术等方面进行严格的电磁兼容设计。 1 电磁兼容设计的基本要求 电磁兼容性是电子设备的主要性能之一,在进行设备功能设计的同时,还应进行电磁兼容设计。 电磁兼容设计的目的是使所设计的设备在复杂电磁环境中实现电磁兼容,因此在进行电磁兼容设计时应满足以下要求: 首先明确设备所满足的电磁兼容指标,然后确定设备的敏感器件、干扰源及干扰途径,有针对性地采取措施,最后通过试验了解设备是否达到了电磁兼容指标要求。 2 电磁兼容设计所采取的方法 对于通信车而言,通常其所装载的设备量很多,包括配电设备、通信设备及终端设备等,各设备间很容易形成电磁干扰,进而影响通信质量,因此设备在进行电磁兼容设计时要从3 要素( 干扰源、耦合途径和敏感设备) 出发,采取各种有效手段,抑制干扰源,消除或减弱干

扰耦合,增加敏感设备的抗干扰能力。 以某车载电子设备为例,由数字电流表、数字电压表、转换开关、断路器、控制保护单元、互感器、接触器等单元及元器件组成,其中数字电流表、数字电压表、转换开关、断路器布置于前面板上,控制保护单元、互感器、接触器等单元及元器件放在机箱内部。此设备要满足GJB151A- 97 有关的电磁兼容指标要求,在结构设计等方面采取的主要措施有: 仪表窗口的屏蔽; 机箱缝隙的屏蔽; 各单元合理布局及其屏蔽; 电缆敷设以及电源线滤波等。 2.1 仪表窗口的屏蔽 仪表窗口对设备来说是比较大的泄漏口,必须采取有效的措施将其屏蔽,为此采用加装丝网屏蔽玻璃的方法对数字电流表、数字电压表进行外部屏蔽。丝网屏蔽玻璃是由一种低阻抗的金属丝网通过特殊工艺夹在两层玻璃之间制成,丝网筛孔的密度决定其主要的屏蔽效能。如图1 所示,由于玻璃周边预留了10~ 20 mm 金属丝网毛边,通过螺装金属外框将它紧紧压在机箱上,从而获得连续的导电表面,以达到减少电磁泄露的目的。

2021年电磁兼容与结构设计

xxxx大学硕士生课程论文 欧阳光明(2021.03.07) 电磁兼容与结构设计 电磁兼容概述 (2014—2015学年上学期) 姓名: 学号: 所在单位: 专业:

摘要 随着用电设备的增加,空间电磁能量逐年增加,人类生存环境具有浓厚的电磁环境内涵。在这种复杂的电磁环境中,如何减少相互间的电磁干扰,使各种设备正常运转,是一个亟待解决的问题;另外,恶略的电磁环境还会对人类及生态产生不良影响。电磁兼容正是为解决这类问题而迅速发展起来的学科。可以说电磁兼容是人类社会文明发展产生的无法避免的“副产品”。 电磁兼容一般指电气及电子设备在共同的电磁环境中能执行各自功能的共存状态,即要求在同一电磁环境中的上述各种设备都能正常工作,又互不干扰,达到兼容状态。电磁兼容技术是一门迅速发展的交叉学科,其理论基础涉及数学、电磁场理论、电路基础、信号分析等学科与技术,其应用范围几乎涉及到所有用电领域。 关键字:电磁兼容、电磁发射、传导耦合、辐射耦合、静电放电 1 引言 信息技术已经成为这个时代的主题,而信息时代的最突出特征,就是将电磁作为记录和传递信息的主要载体,人们对于电磁的利用无处不在。电磁日益渗入到金融、通信、电力、广播电视等事关国家安全的各个重要领域和社会生活的各个角落,电磁已经成为了信息时代中将经济、军事等各方面各部门联成一体的纽带,它与每个人工作和生活息息相关。电磁空间对国家利益的实现具有越来越深刻的影响,经济社会发展、军队建设和作战对电磁空间的依赖程度日益提高[1]。 当前人类的生存环境已具有浓厚的电磁环境内涵。一方面,电力网络、用电设备及系统产生的电磁骚扰越来越严重,设备所处电磁环境越来越复杂;另一方面,先进的电子设备的抗干扰能力越来越弱,同时电气及电子系统也越来越复杂。在这种复杂的电磁环境中,如何减少相互间的电磁干扰,使各种设备正常运行,是一个亟待解决的问题。另外,恶略的电磁环境还会对人类及生态产生不良影响。对于生产厂家而言,只有出场设备具有一定的电磁兼容性并且适应目前这一复杂的电磁环境,才能使自己的产品更具有竞争力。而对于国家安全而言,构筑电磁空间安全防御体系,已成为各国和军队建设的重要内容,随着社会信息化

相关文档
相关文档 最新文档