文档库 最新最全的文档下载
当前位置:文档库 › PADS经常会遇到的问题技巧

PADS经常会遇到的问题技巧

PADS经常会遇到的问题技巧
PADS经常会遇到的问题技巧

走线很细,不是设定值

有时将预拉线布好线后,所布的线变成了一根很细的线而不是我们所设定的线宽,但是查

看它的属性也还是一样的最小线宽显示值的设定大于route线宽。

tools--options--global--minimum display width或者使用R X 这个快捷命令,X表示需要设定的值走线宽度无法修改,提示wrong width value

关于线宽的rules设置有误

setup – design rules –default—clearance—trace width 修改最小值默认值和最大值

布线的时候不能自动按照安全间距避开走线

没有打开规则在线检查DRO 关闭在线规则检查DRP 打开在线规则检查

PADS 如何import Orcad 的netlist

Orcad中的tools->create netlist,other的formatters选取padpcb.dll,再将其后缀名.net

改为.asc即可。

PADS 中如何开方槽?

4.0 以上版本的可在编辑pad中选择slot parameters 中slotte来进行设置,但只能是椭圆

形的孔;也可在机械层直接标示。

在PADS 中如何将其它文件中相同部分复制到新的文件中

可用以下部骤:

第一,在副图选择要粘贴的目标,按右键选择make reuse ,弹出一个菜单随变给个名字,ok 键即可。生成一个备用文件。

第二,在按右键选择reset origin (产生选择目标的坐标)将鼠标移到该坐标上可以坐标值

(在窗口的右下角处)。

第三,调出主图,将板子的格点改为―1‖mil。按make like reuse 键,打开第一步生成的文

件后,用―S‖命令敲入第二步生成的坐标。按左键确定。在贴完后,在按鼠标右键点击break origin。弹出一个窗口按―OK‖即可。

如何在PADS中加入汉字或公司logo

将公司logo或汉字用bmp to pcb将。bmp档转换为protel的。pcb格式,再在protel中import,export *.dxf文檔,在PADS中import即可。

hatch和flood 有何区别,hatch 何用?如何应用

hatch是刷新铜箔,flood是重铺铜箔。一般地第一次铺铜或file修改后要flood,而后用hatch。

铺铜(灌水)时如何自动删除碎铜

1)tools--options-Thermals中,选中Remove Isolated copper;

或2) 菜单Edit—Find---菜单下Find By--Isolated pour—OK

如何修改PADS 铺铜(灌水)的铜箔与其它组件及走线的间距

如果是全局型的,可以直接在setup -design rules 里面设置即可,如果是某些网络的,

那么选中需要修改的网络然后选右键菜单里面的show rules进入然后修改即可,但修改以

后需要重新flood,而且最好做一次drc检查。

PADS中铺铜时怎样加一些via 孔

可将过孔作为一part,再在ECO下添加part;

也可以直接从地走线,右键end(end with via)。

也可以选中网络,点击鼠标右键,选择add via即可

自动泪滴怎么产生?

需对以下两进行设置:

1) tools->options->routing->generate teardrops->ok

2) options->Teardrops->Display Teardrop->ok

手工布线时怎么加测试点?

1) 连线时,点鼠标右键在end via mode 中选择end test point

2) 选中一个网络,然后在该网络上选一个合适的过孔修改其属性为测试点,或者添加一焊盘作为测试点。

PADS 怎么自动加ICT

一般地,密度比较高的板都不加ICT。而如果要加ICT,可在原理图里面设置test piont,调入网表;也可以手工加。十为什么走线不是规则的?

设置setup/preferences/design/,选diagonl;将routing 里面的pad entry项去掉。

当完成PCB 的LAYOUT,如何检查PCB 和原理图的一致

在tools->compare netlist,在original design to compare与new design with change中分别选取所要比较的文件,将output option下的Generate Differences Report选中,其它选项以自己实际情况来选取,最后run即可。

在PowerPCB 中gerber out 时多出一个贯孔,而job file 中却没有,这是怎么回事

这应为PowerPCB的数据库太乱了,可能是修改的次数太多造成的。解决方法可

export *.asc文件,再重新import

一次。

如何直接在PADS下生成组件清单

通过File-Report-Parts List1/2。

如何将一个器件的某个引脚的由一条网络改为另一条网络?

打开eco,用delete connettion删除原来的连接,不要删除网络噢。再用add a connetion 添加一个连接。

如何对已layout 好的板子进行修改?

为确保原理图与PCB 一致,先在原理图中进行修改,然后导出netlist,再在PCB 中导入,但要注意,如果要删除某些网络或零件,则需手动删除。

CAM Gerber 文件时(SOLDER MASK BOTTOM)出现

“maxi mum number of apertures exceeded”的提示,无法输出文件?

选中你想要输出gerber的层,进入edit document对话杠,再选device setup (前提要在photo状态下),在photo plotter setup对话框的下方有一个aperture count项,在其后输入数字,然后regenerate即可。

PADS gerber out 时*.rep,*.pho,*.drl,*.lst 各表示什么意思

*.pho GERBER数据文件

*.rep D 码文件(线,焊盘的尺寸,必不可少的)

*.drl 钻孔文件*.lst 各种钻孔的坐标

以上文件都是制板商所需要的。

PADS如何能象PROTEL99 那样一次性更改所有相同的或所有的REF 或TXT文字的大小?还有,怎么更改一个VIA 的大小而不影响其它VIA 的大小?

可以通过鼠标右键选择―Document‖,然后就可以选中所需要的ref 或文字了。如果要更改一个Via的大小,需要新建一种类型的Via。

PADS如何打印出来?

可以在菜单File-Cam……中进行,建立一个新的CAM Document后,然后Edit,Output Device选择Print,运行RUN即可。一般先进行打印预览(Preview Selections),看是否超出一页的范围,然后决定是否缩小或放大。

请问PADS如何设置才能在走线打孔的时候信号线自动用小孔,电源线用大孔?

先在PAD STACKS中将你要用的VIA式样定制好,然后到Desing Ruels中先定义Default Routing Rules使用小的VIA,再到Net Ruels 选中电源的Net,在Routing中定义成大的VIA。如不行,可以敲入―VA‖,将VIA Mode设成Automatic,它就会按规则来了。要想PADS中放置单个焊盘,是否就要在组件库中做一个单焊盘的组件?

不一定,如果单个焊盘有网络连接,则可以改成放过孔,毕竟放组件不利于DRC。放过孔的方法:选中某一网络(NET),单击右键,选ADD VIA即可,可以连续放多个。最好打开在线DRC。

PowerPCB 在铺铜时画铺铜区时,如要在TOP 和BOTTOM均要铺GND 的铜,是

否需要在TOP 和BOTTOM 分层画铺铜区后,再分层进行灌铜?

在灌铜时,各层均需要分别画铜皮框,如果一样的外形,就可以Copy。画完后现在Tools 下的Pour Manager 中的Flood all 即可。

GND 的过孔或者器件的插脚铺铜时只有单面GND 连通所铺的铜你可以到tools-options-Thermals选项中,将―Routed Pad Thermals‖选项打勾

请问怎样设置过孔?

那你就新建一个VIA类型SETUP->PAD STACKS->在PAD STACK TYPE 中选VIA-

>ADD VIA……然后Setup--->Design --->Rules---> Default---> Routing 中,把新建的VIA 添加到SELECT VIA!

如何在PADS中象在PROTER 中一样,将一组器件相对位置不变的一起旋转?

操作之前,敲入"DRI(忽略DRC)"或―DRO(关闭DRC)‖,然后必须先将需要选转的器件和线等选中,然后定义为一个Group,然后就可以点击右键进行Group的旋转操作了。(鼠标点击处为旋转的基准点!)

在PADS里有几个图标,其提示分别为plane area,plane area cut off ,

auto plane separate ,他们有什么功能啊?另外我见到有的PCB 里,用

plane area cut off 画个圆,PCB 生产时就是一个孔?

这是在内层作分割时用的几个命令,第一个为在内层指定分割的区域,第二个为在区域里挖除块,第三个是有几

个区域你先全定义为一个然后再从这一个上去分。

在PADS中是否有对各层分别进行线宽的设置吗?

可以的!

design->default设置缺省值。

design->conditional rule setup生成新的条件规则:按照你的说明,应该选

source rule object:all

against rule object:layer/bottom

点击create,生成新的规则。按要求修改,OK!

在PADS 布线时,违背了规则中定义的走线方向的走线往往会出现一个菱形的小框以作提醒,但我发现在一块板子的设计过程中难免会出现这样的情况,请问此情况对设计以及以后的制板有什么影响吗?

出现的小菱形说明,布线没有定位在网格点上。这是很正常的情况,对设计以及以后的制板没有任何影响。此功能可以在tools - options - routing 中取消show tacks 选项,小菱形就不会出现了!

4 层板,如果有几个电源和地,是否中间层要定义成split/mixed?

我们一般都不使用CAM Plane设置,均设置为信号层,这样在以后的电源分割时可以随意分割,较方便!

PADS 的25 层有何用处?

POWERPCB的25 层存储为电源、地的信息。如果做多层板,设置为CAM PLANE就需要25 层的内容。设置焊盘时25 层要比其它层大20MIL,如果为定位孔,要再大些。

在PADS的Dynamic Route 状态下,有时新的走线会影响走完的线。而且有时走线并不随鼠标变化,总是走出一些弯弯曲曲的线。

我觉得这个问题可以说是问题也可说不是,因为PADS中有几种布线方式,除了Dynamic Route还有一般的走线和总线布线和草图布线,这几种布线方式应该结合来用,才能达到好的效果,有时候Dynamic Route走的线很难看,这时候我通常采用一般的走线方式,一般能达到好的效果;有时候一般走线方式走的很难看或很难走通,又应该用DynamicRoute,结合几种走线方式才能使得板子走线美观!

在布线过程中,如果打开DRP,有些芯片的管脚引不出线来,但是鼠线是确实存在的。如果关掉DRO,这个管脚就能引线出来了,是为什么?哪有设置?

设计规则中的设置值太大了(如Pad到trace、trace到trace等安全间距设置等),或者默认走线的线宽值设置的太大了,而芯片管脚的间距又小。都有可能造成上述问题。

用PADS铺铜时发现一个问题,就是如果在一个copperpour 的outline 里面再画一个copperpour 的outline,里面的copperpour 在做foolding 时就不会被铺铜。

这是正常的情况。两个copper pour如果是不同的网络,不能相互包含。

在这种情况下,只能通过画几个互相不包含的铜皮框来解决。

为什么PADS中铺铜有时是整块,有时是网状,应该在哪里设置?

当你使用灌铜的线宽大于或等于线间距时,就为实铜;当灌铜的线宽小于线间距时,就为网格铜。线宽在铜皮框的属性中就可看到,线间距在options中设置。一般默认线间距为10,此时若想灌为实铜,选择线宽>=10mil即可。

PADS 里NC Drill 和Drill drawing 层有什么区别?

NC Drill 是一些钻孔数据,提供给钻孔机使用。

Drill Drawing 是一个钻孔图表,可以直接由Gerber来看钻孔大小,钻孔数,位置。PADS 中走线怎样自动添加弧形转角?

在走线过程中点击右键,选择―Add Arc‖即可。

PADS的内层如何将花孔改为实孔?

修改相应的铜皮框的属性,在Preferences中将―Flood Over Via‖选项勾上即可!

在PADS 中,pin number and pin name(alphanumberic)有什么区别

pin number:只能是数字1、2、3 ……

pin name(alphanumberic):可以是整数,也可以是字符。原理图中好多组件管脚是以字符命名的(如BGA器件的管脚),

那么你在做pcb的组件库时就给组件字符名。这时你就要去定义pin name为字符。

做组件时,如何将组件的管脚号由数字(如1,2,3)改为字母(如b,c,e)?

file/library/parts/edit/general/,在options里的Alphanumeric。。。。。。打钩,选Alphanumeric pin项,在name处填上相应的字母。注意name要与number对应。

有没有办法让文件中的丝印字符(Ref)排列整齐?

没有,只能自已动手排啦!

定义了几种过孔,将菜单SETUP/ DESIGN RULES/ DEFAULT/ ROUTING/ VIA 也已经进行了设置,可是为什么选择via type 时其它的都看不到,只有standardvia 呢

应该设置默认项。SETUP--> DISIGN RULES-->Default-->ROUTING-->把要用的过孔加到selected区。

PADS中怎样在铜箔上加via 呢?

1、把via当作组件,并给过孔添加到gnd 或电源的connection。

2、从地或电源引出,用右键end via mode的end via 添加过孔。

PADS 图中内层GND 的铜箔避开Via时,为什么Gnd 的信号的Via 也会避开Preferences->thermals->pad shape下在round,square,rectangle,oval都选择

flood over。

在PADS中如何针对层设置不同的线宽。

设置步骤如下:

首先是按通常方法设置缺省值,可设置为10mil(即顶层希望的线宽)。set up-----

design rules----conditional rule setup 。

若希望底层的所有线宽均为12mil,则source rule object选择all,

against rule object选择layer bottom。点击creat,matrix,出现线宽线距设置对话框,可作相应设置。铺铜后,发现pad孔与铺铜断开,不知是哪儿设置不对?Preferences->thermals->routed pad thermals打钩。

怎样使用PADS 中本身自带的特性阻抗计算功能?

1、在setup/layer definition中把需要定义为地或电源层相应层定义为CAM PLANE。

2、并在layer thinkness中输入你的层迭的结构,比如各层的厚度、板材的介电常数等。

通过以上的设置,选定某一根网络并按CTRL+Q,就可以看到该网络相关的特性阻抗、延

时等。

用PADS自动布板(BlazeRounter)时,能否设置倒角(135度)选项?BlazeRounter是先走直角,然后通过优化成倒角,所以倒角的大小是可以设置的。

1)Tools ——BlazerRouter ——Routing Strategy—— Setup;

2)在Miters的选项中相应的项打勾。

可以将现有pcb 文件中的器件存入自己的器件库中吗?

可以。打开pcb文件,选择想保存的器件,点击鼠标右键,在弹出的菜单中选中

save to library,在弹出的对话框中

选择想要存入的库,ok!

在PADS中如何快速绕线?

第一步:在setup/preferences面板的design下的miters中设置为arc,且ratio为3.5。

第二步:布直角的线。

第三步:选中该线,右击鼠标,选中add miters命令即可很快画出绕线。

在PADS 中如何快速删除已经定义的地或电源铜皮框?

第一步:将要删除的铜皮框移出板外。

第二步:对移出板外的铜皮框重新进行灌水。

第三步:将铜皮框的网络重新定义为none,然后删除。

对于大型的pcb板几分钟就可以删除了,如果不用以上方法可以需要几个小时。友情提示:如果用PowerPCB4.01,那么删除铜皮的速度是比较快的

PADS,将外框*.dxf 的文件导入,之后文件很容易出现数据库错误,怎么办?

好的处理办法是:把*.dxf文件导入一个新的pcb文件中,然后从这个pcb文件中copy所

需的text、line到设计的

pcb文件中,这样不会破坏设计的pcb文件的数据。

PADS可以自动对齐器件吗?

对齐元器件可以先选中多个器件,然后点击右键,选择Align...功能可以进行各个方向的对齐;选择Create Array可以设置组件排列间距参数,然后进行排列。

执行过creat array的几个器件,将会成为一个联合体,下次想单独移动某一器件时,需要

先从右键菜单中选择break

union。

PADS里除了自动标注尺寸外还有没有别的测距方法?

可以用快捷键Q,也可以使用ctrl+PageDown。

PADS 中怎样给器件增加标识?

选择该器件,按右键选择Query/Modify,左下方选择"Labels",选择"NEW" ,增加,即可。另一种简单方法:选择器件后,直接按右键选择Add NEW Labels,进行相应操作就可以了。PADS 组件库中组件外形应该在丝印层还是在all layers

组件外形最好定于all layers ,这样不会出问题。

在PAD里如何打方孔?

PowerPCB只可以定义圆孔或长椭圆孔。

如果孔边不需要焊盘,可用board outline and cut out 命令画出即可;

若是想要带焊盘的方孔,可以用2D LINE在钻孔层画一个你所需要的方孔,在两个布件层

放置想要的贴片焊盘即可。

若在旁边附上说明文字,就更加清楚了。

对含有特殊形式内孔的焊盘,可也参照上述方法制作。

PADS里NC Drill 和Drill drawing 层有什么区别?

NC Drill 是一些钻孔数据,提供给钻孔机使用。Drill Drawing 是一个钻孔图表,可以直接由Gerber来看钻孔大小,钻孔数,位置。

PADS Logic 中有copy 功能吗

1)先将选中的原理图部分做―Make Group‖,然后再将其―Copy to File‖。然后在需要粘贴

的新页中,选择―Add Item-Paste From File‖即可。以上操作均使用右键菜单。

2)PowerLogic每次只能打开一个文件,但是可以打开好几个PowerLogic程序,这样你可

以打开以前地设计,选择要拷贝地部分,然后使用右键菜单make group以下,再使用Ctrl +C复制,在新的设计中Ctrl+V一把,搞定!!!

PowerPCB中也有效的。

3)PowerLogic要拷贝相同地部分,也可以在整个窗口画面左下方,最左边第一个功能键,把他按下去,然后你使用鼠标所拖曳选择的部份,就会自动成为group,这样就可以拷贝了。

PADS Logic 怎样自动重新Annotation?

PowerLogic中不能自动标注,而PowerPCB可以进行自动标注,产生eco文件后,在PowerLogic中进行反标注!

ansys错误汇总大全-史上最全

ANSYS分析出现问题 NSYS error message 错误信息汇总 2011-10-19 12:57:12| 分类:ANSYS | 标签:ansys 错误error |举报|字号订阅以前很多的心得全丢了,现在把新遇到的error message及解决方法逐一添加如下: 1\ Too many expressions. 表达式太长,ansys要求一个表达式不要超过6个分段,比如以下不对 A22=y1*z2-y1*z3-y2*z1+y2*z3+y3*z1-y3*z2 有7个段 改为 A22=y1*z2-y1*z3-y2*z1+y2*z3+y3*z1 A22=A22-y3*z2 就行了 2\ No *DO trips needed, enter *ENDDO . 循环执行次数为0,说明下标的变化范围越界,就是形如下面的循环 *do,i,0,-1 .....

..... *enddo 3\ *** NOTE *** CP = 227.688 TIME= 12:30:54 One or more elements have become highly distorted. Excessive distortion of elements is usually a symptom indicating the need for corrective action elsewhere. Try incrementing the load more slowly (increase the number of substeps or decrease the time step size). You may need to improve your mesh to obtain elements with better aspect ratios. Also consider the behavior of materials, contact pairs, and/or constraint equations. If this message appears in the first iteration of first substep, be sure to perform element shape checking. 为什么上面的错误信息用深色底纹标出呢?原因很简单,上面的错误出现在非线性计算中意味着致命错误,说明计算无法收敛,遇到这个错误是非常头疼的,下面重点讨论这个问题的由来和解决办法。 1、错误信息的内容。这段英文的意思是:一个或多个单元出现严重扭曲。单元的过度扭曲通常意味着需要一些改进措施,比如:减缓载荷的施加速度(增加子步数或者减少时间步长),改进网格质量,同时考虑材料、接触和/或约束方程。

PADS应用技巧

PADS新手的一点心得和技巧偶是PADS的新手,原来一直用protel。花了四天时间第一次用PADS2005画了一块大板子,开始确实有很多感觉不方便不熟悉的地方。现在算是入门了,也总结了一些经验和技巧。希望对PADS的新手能有所帮助。 1.布局时飞线(鼠线,connection)的处理。Layout的缺省设置并不是让飞线最短化。一开始布元件时,飞线实在是密如蛛网,晕头转向。Tools\length minimization (CRTL+M) 也没有用,硬着头皮在缺省设置下完成了元件布局。几欲faint。后来才发现其实没有设置好。正确或者说方便的设置应该是让飞线最短并且在移动中始终最短。 Setup\design rules\default rules\routing\ topology type\minimize 这样在按CTRL+M,很多飞线就消失了,也就最短了 另外,很多飞线其实是地线。可以把地线的飞线先hide起来。并把地线的net设置成比较特殊的颜色。这样就布局就方便多了。 View\nets\ 选在左边net list 选GND net,加到右边view list。在右边选GND,下面view unroute details 选none,在左边颜色中选一个颜色。 这样地线的飞线就hide起来了,并且是同一种颜色。当然这里要小心信号地和power地要分开先。 这样的设置布局起来就方便多了。早知道就好,ft。

2.改全部元件的字体属性。和protel一样,这个是可以一次全部改成相同的属性的。 单击鼠标右键,选select components, 再单击右键,选select all (CTRL+A)。再单击右键,选query/modify (CTRL+Q),part outline width 输入想要的宽度,下面选label,选Ref. Des. Press the big button under it. 弹出新窗口,input the value you want at size and width. Press OK. Then the size, width , even the part outline width are same. 有点麻烦。呵呵。 3.加过孔。开始我也以为PADS不能随便加via,必须要画trace,然后加了还一段在top另一段在bottom,很让人ft,因为这via实在是太常用了。对GND的via要能经常的加随意的加才好。其实这也可以。 单击老鼠右键,check “select net”, select the net you want to add via, usually, GND net, the GND is high light. Then right click mouse again, select “add via”, then you can add vias which are connected to GND net. Freely and put them wherever you want. Remember, if the GND net is hide and set to a special color, no connection for these vias, but they are same color as other pads and trace in GND net. 4. 覆铜。覆铜应该是PADS的一大优点。快了很多。对于焊盘可以选择铜是盖过去(flood over)还是用对角(orthogonal, diagonal)连 接。对某一个形状的焊盘只能一种设置。如果有几个圆形焊盘希望铜铺过去,而几个相同的圆形焊盘想用梅花连接。那可以这 样。覆铜时preference\thermals\, select the pad and shape, check “orthogonal”or “diagonal”, then all these shape pads are orthogonal or diagonal connection to the copper. And then, put a copper (铜皮)to the pads you want the copper flood over,and assign the same net to the copper. Then these pads are flooded over by the copper. 2:今天上传三个持续跟新的文章,把自己学习中遇到的问题和解决的技巧贴上来,给自己和大家共勉吧!

Plaxis中常见问题集锦

1 问:Geo FEM,Plaxis,Z-Soil软件比较?2008/6/5 9:34:48 答:三者针对某个算例计算结果相差不大,误差在可接受围之。 就易用性来说,Plaxis好于Z-Soil好于GEO。Plaxis大家都用得很多了,Z-Soil的建模可以在前处理模块中用CAD元素绘制,或者通过dxf文件导入;GEO4只能输入剖面线的坐标,比较烦琐。Plaxis和Z-soil基本可以解决岩土工程所有问题,但GEO4由于建模功能的限制,只能解决隧道、边坡等相关问题;Plaxis和Z-Soil可以进行渗流分析(非饱和)包括流固偶合分析。 总的来说,Plaxis和Z-Soil是专业的岩土工程有限元程序;GEO FEM是GEO4里面的一个工具包,而GEO4类似于国的理正一样,是遵循Eurocode的设计软件。 2 问:在plaxis中,用折减系数作出它的几个滑裂面,如何查看滑裂面的角度、圆心、半径等 这些滑裂面的相关参数呢? 2008/6/5 9:36:26 答:使用强度折减法,不用假定slip surface,故不会有这些数据。 3 问:Plaxis怎么模拟路堤分步填筑?在实际施工中,填筑不是一次加载的,可能先填一半, 过个月再填一半,而且这一半也不是一次填完,要在几天完成,请问怎么在Plaxis中模拟,怎么 设置可以反应填筑速率,请高手指教? 2008/6/5 9:47:25 答:手册里有相关例子,你可以参考一下lesson 5。 堆载速率可以通过设置堆载这个stage的时间间隔来设置。如果只有基本模块,可以设置mstage 的数值。mstage=1.0,说明100%施加上去了,mstage=0.1,说明只有10%的荷载。由于Plaxis 不能设置load function,比较麻烦。当然,你可以将一层土细分成几个stage完成,也可以实现。 4 问:Plaxis 3D 用这个软件分析基坑时,基坑是钢格栅喷混凝土支护,支护用板来模拟,EI 和EA中的I和A分别指哪个面的惯性矩和面积,以及单位后面的/m应该是哪个长度? 2008/6/5 9:49:13 答:应该是:A=沿着洞轴方向L×厚度d E是弹性模量I是惯性矩 5 问:在网上看到有人怀疑Plaxis 3D Foundation和3D Tunnel的真三维性,有人说它们不是 真正的三维计算,有谁知道是怎么回事吗? 2008/6/5 9:59:42 答:Plaxis 3D Tunnel计算核是三维的。但是目前只支持平面拉伸建模,建附加模型还存在困难。 3D Tunnel的确不能生成复杂的斜交隧道。 3D Foundation是专门解决基础问题的三维有限元计算软件。其解决基础问题要比FLAC3D要专 业,特别是考虑了一些工程实际,但开放性不如FLAC3d。近期3D Foundation将在此方面有重 大改进,新版本前处理借用GID作为前处理工具。Plaxis 系列优点长处是其理论,尤其是hs和 hs-small模型。 6 问:最近在算一个基坑,很好的地质条件,桩、撑刚度都取得很大,居然算出来水平位移始终 都有70mm左右,但用同济启明星算水土分算,并且参数都没有取最大值,算的结果只有17mm 左右。规要求水平位移不超过30mm,要是用Plaxis是很难算出小于规值的结果的,事实上,也 不至于有那么大的位移的? 2008/6/5 10:05:32 答:主要问题是现在很多地质报告都不提供三轴的试验参数:例如E50模量,Eur模量,Es模量, 有效强度指标等;土体的本构参数比较特殊,要做特殊的试验,因此一般的项目参数方面的确有 问题。不过,即便是只有Es模量和直剪固快指标,通过换算和引入K0、孔隙比、Cc,Cs等其 他参数,也是可以得到其他需要的参数,不过这需要比较扎实的本构模型方面的知识和岩土工程 经验,知道不同的本构适合模拟什么土层,知道本构的优点和局限性,这对使用者的要求的确比 较高。 7 问:隧道已经组成一个类组,所以一定要对其进行材料定义。如果不定义得话,就不能对其 进行网格划分,这要怎么解决呢? 2008/6/5 10:08:42 答:你是不是只想模拟基坑开挖对既有隧道结构的影响,而省略掉前面隧道开挖过程的模拟。 这样的话,结果恐怕很难正确,而且会碰到你所说的问题。因为隧道在基坑开挖前,有一定的受 力状况,这需要模拟隧道开挖过程才能得到其受力状况,基坑开挖的影响也是在其这个受力状况 上产生的。你现在的目的是让基坑开挖前,隧道结构的力和弯矩都为零了,所以结果很难正确。

PADS使用技巧

PADS使用技巧 POWERPCB常用快捷键和一些技巧,同时适合PADS系列 1、移动元件时可按TAB键翻转。 2、加任何形状的孔(包括方形元件脚):可在24层用二维线画。 3、加裸铜(即阻焊,在加大导通电流和增加焊接附着力时经常用到)用铺铜功能在28层加。 4、把当前PCB板用到的元件封装存入自已的库:圈住所有元件按右键选SA VE TO LIB...,再选所需的库即可.(把别人的库占为已有算是不费吹灰之力) 5、在POWERPCB把二维线图形存入库:先用二维线功能画好所需的图形(可加上文字)把它们全部圈住按右键选SA VE TO LIB...,再选所需的库即可.(方便日后调用) 在POWERPCB 中,将两块板合并成一块板的方法:1.打开要复制的线路板文件,打开ECO模式 2.全选(可用单击鼠标右键选择SELECT ALL) 3.复制 4.打开复制到的线路板文件,打开ECO模式 5.粘帖 6、移动到合适位置 7、OK!POWERPCB常用快捷键PowerPCB 为用户提供了一套快捷命令。快捷命令主要用于那些在设计过程需频繁更改设定的操作,如改变线宽、布线层、改变设计Grid 等都可以通过快捷命令来实现。快捷命令命令的操作方法如下:从键盘上输入命令字符串,按照格式输入数值,然后再输入回车键即可。如改变当前层时,只要从键盘上输入快捷命令L、然后输入新的布线层(如数字2)最后再再输入回车键即可完成,非常方便。全局设置命令命令字符命令含义及用途 C 补充格式,在内层负片设计时用来显示Plane 层的焊盘及Thermal。使用方法是,从键盘上输入C 显示,再次输入C 可去除显示。 D 打开/关闭当前层显示,使用方法是,从键盘上输入D 来切换。建议设计时用D 将Display Current Layer Last=ON的状态下。. DO 贯通孔外形显示切换。ON时孔径高亮显示,焊盘则以底色调显示。 使用方法是,从键盘上输入DO来切换。 E 布线终止方式切换,可在下列3种方式间切换。End No Via 布线时Ctrl+点击时配线以无VIA 方式终止End Via 布线时Ctrl+点击时配线以VIA 方式终止End Test Point 布线时Ctrl+点击时配线以测试PIN 的VIA 方式终止使用方法是,从键盘上输入E 来切换。I 数据库完整性测试,设计过程中发现系统异常时,可试着敲此键。L 改变当前层到新的n 层 可为数字或是名字,如(L 2) or (L top)。N 用来让NET 高亮显示,为要显示的信号名。可以堆栈方式逐个显示信号,如N GND 会高亮显示整个GND。N-会逐个去除信号N 将会去除所有的高亮信号O 选择用外形线来显示焊盘与配线。PO 自动敷铜外形线on/off 切换。Q 快速测量命令。可以快速.测量dx,dy 和d 。注意精确测量时将状态框中的Snaps to the design grid 取消。QL 快速测量配线长度。可对线段、网络、配线对进行测量。测量方式如下:首先选择线段、网络或者配线对,然后输入QL 就会得到相关长度报告。R 改变显示线宽到, 如, R 50。RV 在输出再使用文件Reuse 时,用于切换参数设定。有关详细信息请参见"To Make a Like Reuse in Object Mode" SPD 显示split/mixed planes 层数据,该命令控制split/mixed planes 参数对话框中的一个参数。SPI 显示plane 层的thermal 。该命令控制split/mixed planes 参数对话框中的一个参数。SPO 显示split/mixed planes 层的外形线。该命令控制split/mixed planes 参数对话框中的一个参数。T 透明显示切换。在复杂板子设计时很有用。Text 文字外形线显示切换。W 改变线宽到 ,如W 5 。 Grid 命令G {} Grid 全局设定,第二个参数为可选项。可同时改变设计与VIA Grid。如G25 或者G25 25。GD {} 屏幕上的显示Grid 设定。第二个参数

PADS学习方法

1. pads学习方法交流有很多初学者由于学习方法不对,导致学习慢学习吃力,原因就是方 法不对和没有坚持不断地学习直到学会为止。以下是个人的学习pads的经验,仅供大家参考。 希望对初学者有帮助。首先要了解用pads画原理图和pcb的流程,有很多人不了解流程, 不知道从何开始学习,流程大慨为:画封装,画原理 图符号,建元件,建元件库,画原理图,导入生成pcb,画外形边框,布局,布线,设 计检验,生成gerber. 2. 3. 了解了流程后就要开始看资料或者看视频讲解一步一步的按照流程中需要掌握的学 习,把流程走一遍。找一块完整的简单项目从头到尾地按照流程画一块完整的pcb。在画的 过程中,你会碰到很多问题,这时需要不断的问或 者查资料看教程来解决在画的过程中碰到的问题,直到项目画完。 4. 5. 6. 7. 8. 总结在画的过程中慢的地方,找到最快的操作方法和技巧,学会总结一些快捷键。经 常练习,给自己规定一个时间在时间内完成,提高自己的速度和熟练程度。学习一些布线规 则和一些生产工艺,以确保画出来的pcb无论是性能还是工艺最好。建立积累自己的元件库, 为后续画其他的pcb板做准备,可以避免再去重新做元件而浪费时间。介绍一个学习pads 的网址给大家,里面有很多好的学习资料,尤其是一些视频讲解资料和pads的技巧,和大家 分享, 希望对大家有帮助。下载方法,点击电信下载后进入另外一个页面,再点击下载,下载 的为exe文件,再在电脑上运行安装此文件就会自动将资料下载到电脑上。篇二:pads学习学会orcad和pads layout软件的基本使用步骤,orcad(找元件,定参数,添加库,生 成链接文件,放大缩小、删除等基本操作等等),pads layout( 导入链接文件、设置各种规 则,布局、布线、检查等等) 利用上面学到的完整的画一个简单的电路图。先把整个流程过一遍。 pads logic,是设计电子电路图,原理图的工具,pads layout是设计pcb,pcb布局, 布局,到gerber file,pads router是自动布线工具,附助pcb layout布线的工具。建议 用orcad画原理图,pads layout 进行pcb布局,布线 当你将一个元件叠放在另一个元件上时,出现元件后退现象,说明两个元件在同一层, 是报警的意思!要改变其中一个元件的层属性。 ctrl+click 同时选择 u1 和 c1。:click是点击的意思。 1:为了移动原点,选择设置/设置原点(setup/set origin),在工作空间的某处按一下 鼠标,这点将作为新的原点。 2:ctrl+enter:打开options 3:循环选择(cycle pick) 当你在一个工作区域按鼠标时,而目标处有多个目标切密度很高,选择一个目标也许要 试许多次。为了减少尝试选择的次数,你可以接受第一个选择,然后循环将哪个位置处所有 的目标依此被选中。 1. 将光标放在u1 的脚28 上,然后选择它。 2. 重复按键盘上的tab 键,在管理脚28 处的各种可选目标将循环出现。当你希望的 目标出现后停止选择。 4:cae封装(cae decal),在pads 库中的一个逻辑符号,或称为cae封装(cae decal). 5: ctrl+e:移动(先选中)

ansys常见问题

Concatenate areas是专为(map)映射网格划分作准备的,因映射网格划分对体上面的个数有要求,通过Concatenate areas可以减少面的个数,即将两个或多个面变成一个面,Concatenate areas操作仅用于网格划分,Concatenate areas操作产生的面也不能进行任何操作,如布尔运算。 映射网格的要求: 对面:1、此面必须由3或4条线围成。 2、在对边上必须有相等的单元划分数。 3、如果此面由3条线围成,则三条边上的单元划分数必须是偶数。 对体:1、它必须是砖形(六面体),楔形体(五面体)或四面体。 2、在对面和侧边上所定义的单元划分数必须相等。 3、如果体是棱柱形或四面体形,在三角形面上的单元划分数必须是偶数,相对棱边上划分的单元数必须相等地。 如果spacing ratio输入的是正值,就是这条线的最后尺寸比最先尺寸。如果为负值,就是这条线的中间尺寸比两端尺寸。 举个例子啊,一条线被划分为10段,spacing ratio=5,也就是划分后,这条线的第一段长度比最后一段长度等于5:sapcing ratio=-5,即划分后,这条线中间那段的长度比两端线段长度等于5,线段长度向两端逐渐减小。 但划分时应注意线的走向,即线两端关键点的标号。spacing ratio 可能是5,也肯能是1/5哦. ansys用function editor定义温度-时间函数T=2.3+18.6sin(0.000717t-0.7536),为什么invalid equation啊

分享到: ansys如何施加变化的温度荷载? 第一先编写函数 1)apply>fuctions>define 读取编写的函数文件并命名函数名 2)apply>fuctions>read file 加载的时候使用existing 3)apply>thermal >temperatuer>on nodes 选择apply temp on nodes 点击existing table

PADS功能使用技巧V0.5

PADS功能使用技巧V0.5 一、如何走蛇形线? 蛇形线是布线过程中常用的一种走线方式,其主要目的是为了调节延时满足系统时序设计要求,但是设计者应该有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用,因此一块PCB上的蛇形线越多并不意味着越“高级”。实际设计中,为了保证信号有足够的保持时间,或减小同组信号之间的时间偏移,往往不得不故意进行绕线,例如DDR*(DDR1/DDR2/DDR3)中的DQS与DQ信号组要求要严格等长以降低PCB skew,这时就要用到蛇形线。 (1)设置蛇形线的参数。蛇形线的参数主要有线长、同组线线长的差值、平行线段距离(Gap)及平行线段长度。Router中打开项目浏览器(Project Explorer),展开Net Objects 树形列表下的Net项,选择需要等长的网络(此处是DDR_DQ[15..0]以及DDR_DQS[1..0]),右击选择Copy,如下图所示。 (2)点击Nets组上的Matched Length Nets Groups,右击后选择Paste将上述网络粘贴到该项内,如下图所示。

(3)此时在Matched Length Net Groups组内出现一个默认名为MLNetGroup1的网络组,展开就可以看到,拷贝的网络在这里出现,如下图所示。

(4)点击MLNetGroup1网络组,右击后选择Properties,弹出如下图所示的对话框。 其中Tolerance即网络组内最长与最短走线的之间的差值,PADS默认不对走线长度加以限制,若需要,可勾选Restrict length进行相应的设置,此两者的值可根据经验或仿真结果进行设置。 (5)点击工具栏上图标或按热键Ctrl+Enter,选中Options对话框中的Routing页表 项,其中红色框中的参数即针对蛇形线,这里我们把平行线段距离(Gap)设置为3,点击OK,即可完成蛇形线的设置。

ANSYS 常见错误

1、把体用面分割的时候出现的错误提示: Boolean operation failed. try adjusting the tolerance value on the BTOL commmand to some fraction of the minimum keypoint distance. Model Size (current problem)1.183933e+000,BTOL setting 1.00000e-005,minmum KP T distance 4.308365e-006 先在要分割的地方设置一个工作平面,用布尔运算“divided --volume by working plane”进行分割的时候,出现上述错误,主要原因可能是设置的公差太小, 当时试了几次都么有成功,最后干脆把体重新建立了一个,又画了一个很大的面,终于成功了。 2、一个常见的代表性错误! 原来我的虚拟内存设置为“无分页文件”,现在改为“系统管理”,就不在出现计算内存不够的情况了。 Error! Element type 1 is Solid95,which can not be used with the AMES command, meshi ng of area 2 aborted. 刚开始学习的人经常出这种错误,这是因为不同单元类型对应不同的划分网格操作。 上面的错误是说单元类型为Solid95(实体类型),不能用AMES命令划分面网格。 3、Meshing of volume 5 has been aborted because of a lack of memory. Closed d own other processes and/or choose a larger element size, then try the VMESH co mmand again. Minimum additional memory required=853MB(by kitty_zoe ) 说你的内存空间不够,可能因为你的计算单元太多,增加mesh尺寸,减少数量或者增加最小内存设定(ansys10中在customization preferences菜单存储栏可以修改) 你划分的网格太细了,内存不足。建议将模型划分为几个部分,分部分进行划分,可以减少内存使用,试一下! 4、The input volumes do not meet the conditions required for the VGLU operation . No new entities were created . The VOVLAP operation is a possible alternative VGLU 是将两个或多个体粘到一块,体之间的交集应该是面,帮助里的说法,This operati on is only valid if the intersections of the input volumes are areas along the bound aries of those volumes。你粘结glue的体可能有重叠,所以后面提示了一个VOVLAP命令,该命令是将两个或多个体的重叠部分拿出来作为结果 VMESH划分时,精度不同,单元数量差别太大了,如果是自由网格划分,那么尝试几个S MRT等级看看。还有就是单元形状不同,产生的网格质量也差别很大,我前几天才重新划了一次网格,印象很深。shape,0,3d和shape,1,3d就是划分体时控制单元形状的

ansys常见错误

ansys分析出现问题 NO.0052 some contact elements overlap with the other contact element which can cause over constraint. 这是由于在同一实体上,即有绑定接触(MPC)的定义,又有刚性区或远场载荷(MPC)的定义,操作中注意在定义刚性区或远场载荷时避免选择不必要的DOF自由度,以消除过约束 NO.0053 Shape testing revealed that 450 of the 1500 new or modified elements violate shape warning limits. 是什么原因造成的呢? 单元网格质量不够好 尽量,用规则化网格,或者再较为细密一点 NO.0054 在用Area Fillet对两空间曲面进行倒角时出现以下错误:Area 6 offset could not fully converge to offset distance 10. Maximum error between the two surfaces is 1% of offset distance.请问这是什么错误?怎么解决?其中一个是圆柱接管表面,一个是碟形封头表面。 ansys的布尔操作能力比较弱。 如果一定要在ansys里面做的话,那么你试试看先对线进行倒角,然后由倒角后的线形成倒角的面。 建议最好用UG、PRO/E这类软件生成实体模型然后导入到ansys NO.0055 There are 21 small equation solver pivot terms.; SOLID45 wedges are recommended only in regions of relatively low stress gradients. 第一个问题我自己觉得是在建立contact时出现的错误,但自己还没有改正过来;第二个也不知道是什么原因。 还有一个:initial penetration 4.44089×10E-6 was detacted between contact element 53928 and target element 53616;也是建立接触是出现的,也还没有接近。 第一个问题:There are 21 small equation solver pivot terms.; 不是建立接触对的错误,一般是单元形状质量太差(例如有i接近零度的锐角或者接近180度的钝角)造成small equation solver pivot terms 第二个问题:SOLID45 wedges are recommended only in regions of relatively low stress gradients. 这只是一个警告,它告诉你:推荐SOLID45单元只用在应力梯度较低的区域。 它只是告诉你注意这个问题,如果应力梯度较高,则可能计算结果不可信。 NO.0056 ansys向adams导的过程中,出现如下问题 There is not enough memory for the Sparse Matrix Solver to proceed.Please shut down other applications that may be running or increase the virtual memory on your system and return ANSYS.Memory currently allocated for the Sparse Matrix Solver=50MB.Memory currently required for the Sparse Matrix Solver to continue=25MB 可是我的内存不小呀,512MB应该够了吧,我设的虚拟内存4072MB,也应该够了吧。不清楚你ansys导入adams过程中怎么还需要使用Sparse Matrix Solver(稀疏矩阵求解器)。估计是scrach memery太低了, 从ansys product launcher 进入设置内存,

pads操作规范和技巧

本文档一:操良好的板厂、当然,1.1我们需产品,何画了导入网的孔径布局也再根据1.2 标注规不管我请标注 请画出 版本 V1.0 本文档主要介绍一:操作规范 良好的操作习惯,板厂、贴片厂的成不同的板子.1了解产品,设计我们需要了解我们产品,我们知道这何画了。 导入网表后,不要的孔径多少,不要布局也没有想象中再根据接口摆放模.2 标注规范,设标注规范: 不管我们前期如何请标注出板子的尺请画出拼板图 创建第一介绍pads 操作规范 习惯,能够极大的厂的成本。 的板子密度、层数都,设计规则,整体解我们画的产品,是知道这个板子有哪些,不要急于去布局,不要随意去设置想象中的复杂,先摆摆放模块电路,再调,设计规范 期如何去设置原点子的尺寸,标注前 pads 操作内容 建第一个版本 作规范和使用技巧大的方便后期硬件层数都不一样,过,整体布局 产品,是机顶盒、路有哪些网络,有哪去布局走线,我们看去设置孔径,最好不杂,先摆放结构件,路,再调整SOC 置原点,板子画完后标注前,设置精度到操作规范和杨启宝用技巧。 期硬件、软件调试样,过孔、BGA 、路由器、还是,有哪些重要的走我们看下是否有最好不要超过构件,再放置OC 位置。走线时候画完后,务必原点精度到小数点后两规范和技巧 作者 杨启宝(Daryl.yang 件调试,测试,也GA 大小都不一样、还是电话机等,要的走线。积累的否有BGA,最小过3种。 SOC 器件,DDR 线时候优先走重要必原点标在板框左点后两位。 yang) 试,也能够方便生不一样,但是设计机等,等我们下次积累的多了,新的,最小的线宽、线距DDR,再将模块电走重要的线,密集板框左下脚板边交 时间 2018.4.4 方便生产,甚至节是设计思想是一样们下次再碰到类似,新的产品就知道、线距多少,最小模块电路相互分开,密集的数据总线板边交叉点。 甚至节省是一样。 到类似的就知道如,最小互分开,据总线。

LS-DYNA常见问题集锦教学文案

1 如何处理LS-DYNA中的退化单元? 在网格划分过程中,我们常遇到退化单元,如果不对它进行一定的处理,可能会对求解产生不稳定的影响。在LS-DYNA中,同一Part ID 下既有四面体,五面体和六面体,则四面体,五面体既为退化单元,节点排列分别为N1,N2,N3,N4,N4,N4,N4,N4和N1,N2,N3,N4,N5,N5,N6,N6。这样退化四面体单元中节点4有5倍于节点1-3的质量,而引起求解的困难。其实在LS-DYNA的单元公式中,类型10和15分别为四面体和五面体单元,比退化单元更稳定。所以为网格划分的方便起见,我们还是在同一Part ID下划分网格,通过*CONTROL_SOLID关键字来自动把退化单元处理成类型10和15的四面体和五面体单元。 2 LS-DYNA中对于单元过度翘曲的情况有何处理方法 有两种方法: 1. 采用默认B-T算法,同时利用*control_shell控制字设置参数BWC=1,激活翘曲刚度选项; 2. 采用含有翘曲刚度控制的单元算法,第10号算法。该算法是针对单元翘曲而开发的算法,处理这种情况能够很好的保证求解的精度。 除了上述方法外,在计算时要注意控制沙漏,确保求解稳定。 3 在ANSYS计算过程中结果文件大于8GB时计算自动中断,如何解决这个问题? 解决超大结果文件的方案: 1. 将不同时间段内的结果分别写入一序列的结果记录文件; 2. 使用/assign命令和重启动技术; 3. ANSYS采用向指定结果记录文件追加当前计算结果数据方式使用/assign指定的文件,所以要求指定的结果记录文件都是新创建的文件,否则造成结果文件记录内容重复或混乱。特别是,反复运行相同分析命令流时,在重复运行命令流文件之前一定要删除以前生成的结果文件序列。具体操作方法和过程参见下列命令流文件的演示。 4关于梁、壳单元应力结果输出的说明 问题:怎样显示梁单元径向和轴向的应力分布图(我作的梁单元结果只有变形图DOF SOLUTIN –Translation,但是没有stress等值线图,只有一种颜色)和壳单元厚度方向的应力、变形图(我们只能显示一层应力、变形,不知道是上下表层或中间层的结果)。

pads学习心得

PowerPCB(PADS)常见问题集 1.走线很细,不是设定值` 有时将预拉线布好线后,所布的线变成了一根很细的线而不是我们所设定的线宽,但是查看它的属性也还是一样的 最小线宽显示值的设定大于route线宽。 setup--preferences--global--minimum display 或者使用 R X 这个快捷命令,X 表示需要设定的值 走线宽度无法修改,提示wrong width value 关于线宽的rules设置有误 setup – design rules –default—clearance—trace width 修改最小值默认值和最大值 布线的时候不能自动按照安全间距避开走线 没有打开规则在线检查 DRO 关闭在线规则检查 DRP 打开在线规则检查 PowerPCB 如何import Orcad 的netlist Orcad中的tools->create netlist,other的formatters选取padpcb.dll,再将其后缀名.net改为.asc即可。 在PowerPCB 中如何删层 4.0 以下的版本不可直接删层,可将不需要的层上的资料删掉,出gerber时不用出就好了;4.0 以上版本的可直接修改层数。 PowerPCB 中如何开方槽? 4.0 以上版本的可在编辑pad中选择slot parameters 中slotte来进行设置,但只能是椭圆形的孔;也可在机械层直接标示。 在PowerPCB 中如何将其它文件中相同部分复制到新的文件中 可用以下部骤: 第一,在副图选择要粘贴的目标,按右键选择make reuse ,弹出一个菜单随变给个名字,ok 键即可。生成一个备用文件。 第二,在按右键选择reset origin (产生选择目标的坐标)将鼠标移到该坐标上可以坐标值(在窗口的右下角处)。 第三,调出主图,将板子的格点改为“1”mil。按make like reuse 键,打开第一步生成的文件后,用“S”命令敲入第二步生成的坐标。按左键确定。在贴完后,在按鼠标右键点击break origin。弹出一个窗口按“OK”即可。 如何在PowerPCB 中加入汉字或公司logo 将公司logo或汉字用bmp to pcb将。bmp档转换为protel的。pcb格式,再在protel 中import,export *.dxf文檔,在PowerPCB中import即可。 如何在PowerPCB 中设置盲孔 先在padstack中设置了一个盲孔via,然后在setup -- design rules -- default -- routing的via设置中加入你所设置的盲孔即可。 hatch和flood 有何区别,hatch 何用?如何应用 hatch是刷新铜箔,flood是重铺铜箔。一般地第一次铺铜或file修改后要flood,而后用hatch。 铺铜(灌水)时如何自动删除碎铜 1)setup-preferences-Thermals中,选中Remove Isolated copper; 或 2) 菜单Edit—Find---菜单下Find By--Isolated pour—OK

ANSYS常见问题要点

1、ANSYS不能画线:不能显示线条:plot everyting或者是plot lines 2、有模型db文件,想看命令流。。。 你的模型是自己建立的还是在其他地方建立的?如果是在ansys里面建立的,就会有你的命令流!大概有三种方式可以提取: (1)在工作目录里面后缀为.logd的文件里面自动保存了你的所有操作,当然包括命令流了,可以用记事本打开查看,估计你得有基本的命令流常识,不然看不懂,下同! (2)应该是在Main Menu>Preprocessor>Session Editor这样的GUI路径,打开以后可以使用ctrl+A全选,然后再ctrl+c复制,这样就复制了这里面的命令流,记住要使用键盘哦,复制好了以后就可以建立一个记事本,然后这时候粘贴就行了,保存记事本即可!当然使用另存为也可以! (3)还有一种是通过一个命令: 命令是:LGWRITE, Fname, Ext, --, Kedit GUI是:Utility Menu>File>Write DB Log File (用户名就是Fname,生成文件后缀就是ext,自己定义,比如LGWRITE,me,txt,就生成了文件me.txt,里面包括了你在这个模型已经操作的命令流) 这个命令在默认情况下与第一种方法生成的基本上一样,而且是单独的一个案例的命令,在第一种方法里面,如果你没有及时清除你的工作空间里面的所有的文件,可能是命令流的一种累加,包括了你操作了的好几个的案例、也就是例子的命令流,可能需要你去分辨了;而且第三种方法还可以对命令流里面进行简单的筛选,当然是你要熟悉这个命令以后,不然默认就行了! 左键拾取(或取消)距离鼠标点最近的图元或坐标. 按住此键进行拖拉,可以予览被拾取的图元或坐标. 中键(对于两键鼠标可以用Shift加鼠标右键代替) 相当于拾取图形拾取菜单中的APPL Y. 右键在拾取和取消之间切换. 3、第一,如果建弹簧单元方便的问题:你可以用一些命令流来建立,比如你知道具体位置时想得到node编号,可以用Nnum=node(x,y,z),其中Nnum就是返回得到的(x,y,z)位置的node编号;如果知道该位置的关键点号k1,你想得到该位置的节点编号,可以用Nnum=node(kx(k1),ky(k1),kz(k1)) 得到了节点号后,用E,Nnum1,Nnum2建立连接单元,很方便。这样做的好处,一是减小了重复操作的工作量;二是,如果手动加单元,万一mesh 重做后,要重新去找点、手动建单元,很麻烦。第二,如果想建三方向的连接属性,建议从同一点建3个不同方向的连接单元。尽量用命令流操作(可以局部写命令流,然后输入到命令窗里),可以减小很多重复工作量,以及方便肉眼难以分辨的内部点选取。 4、关于耦合 当需要迫使两个或多个自由度(DOFs)取行相同(介未知)值,可以将这些自由度耦合在一起。耦合自由度集包含一个主自由度和一个或多个其他自由度。耦合只将主自由度保存在分析的矩阵方程里,而将耦合集内的其他自由度删除。计算的主自由度值将分配到耦合集内的所有其他自由度中支。 耦合的用途主要有以下几种: ●在两重复节点间形成万向节、铰链、销钉以及滑动连接。其原理是仅仅耦合三个平动自由度(ux,uy,uz)为铰接,耦合三个平动(ux,uy,uz)和两个转动(如RotX,RotY)则等于释放一个转动自由度为销接,其他情形如此类推。 ●耦合自由度用于施加循环对称约束条件或重复循环对称约束条件,保证截面始终保持原始形状。例如在循环对称模型中,将圆盘扇区模型的两个对称边界上的对应节点,在各个自由

PADS功能使用技巧V0.3

PADS功能使用技巧V0.3 由于文档更新较为繁琐,故今后不再以PDF格式进行更新,此次为最后一次,有兴趣一起探讨PADS PCB设计的可加群号:34098324。与之前版本有所区别的是,本次文档添加了PADS9.0的新功能,以往版本可能会较复杂的操作在该版本中会更简洁。 一、如何走蛇形线? 蛇形线是布线过程中常用的一种走线方式,其主要目的是为了调节延时满足系统时序设计要求,但是设计者应该有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用,因此一块PCB上的蛇形线越多并不意味着越“高级”。实际设计中,为了保证信号有足够的保持时间,或减小同组信号之间的时间偏移,往往不得不故意进行绕线,例如DDR*(DDR1/DDR2/DDR3)中的DQS与DQ信号组要求要严格等长以降低PCB skew,这时就要用到蛇形线。 (1)设置蛇形线的参数。蛇形线的参数主要有线长、同组线线长的差值、平行线段距离(Gap)及平行线段长度。Router中打开项目浏览器(Project Explorer),展开Net Objects树形列表下的Net项,选择需要等长的网络(此处是DDR_DQ[15..0]以及DDR_DQS[1..0]),右击选择Copy,如下图所示。 (2)点击Nets组上的Matched Length Nets Groups,右击后选择Paste将上述网络粘贴到该项内,如下图所示。

(3)此时在Matched Length Net Groups组内出现一个默认名为MLNetGroup1的网络组,展开就可以看到,拷贝的网络在这里出现,如下图所示。 (4)点击MLNetGroup1网络组,右击后选择Properties,弹出如下图所示的对话框。