文档库 最新最全的文档下载
当前位置:文档库 › 计算机组成原理复习题

计算机组成原理复习题

计算机组成原理复习题
计算机组成原理复习题

I/O章节

一、选择题

1、计算机的外部设备是()

A、输入/输出设备

B、外存储器

C、输入/输出设备

D、以上均不正确

2、各种外部设备均通过()电路,才能连接到系统总线上。

A、外设

B、内存

C、中断

D、接口

3、在统一编址的方式下,存储单元和I/O设备是靠()来区分的。

A、不同的地址码

B、不同的地址线

C、不同的指令

D、不同的数据线

4、在独立编址的方式下,存储单元和I/O设备是靠()来区分的。

A、不同的地址码

B、不同的地址线

C、不同的指令

D、不同的数据线

5、下来条件中,()不是发生中断请求的条件。

A、一条指令执行结束

B、一个I/O操作结束

C、机器内部发生故障

D、一次DMA操作结束

6、隐指令是指()

A、操作数隐含在操作码中的指令

B、一个机器周期中完成全部操作的指令

C、隐含地址码的指令

D、完成一些操作,但指令系统没有的指令

7、在中断周期,CPU主要完成以下工作()

A、关中断,保护断点,发出中断响应信号并形成中断服务程序人口地址

B、开中断,保护断点,发出中断响应信号并形成中断服务程序人口地址

C、关中断,执行中断服务程序

D、开中断,执行中断服务程序

8、中断响应是在()

A、一条机器指令执行开始

B、一条机器指令执行中间

C、一条机器指令执行之末

D、一条机器指令执行的任何时刻

9、在具有中断向量表的计算机中,中断向量地址是()

A、子程序入口地址

B、中断服务程序人口地址

C、中断服务程序人口地址的地址

D、例行程序入口地址

10、在单机中断系统中,中断服务程序的执行顺序是()

Ⅰ保护现场Ⅱ开中断Ⅲ关中断Ⅳ保护断点Ⅴ中断事件处理

Ⅵ恢复现场Ⅶ中断返回

A、Ⅰ→Ⅴ→Ⅵ→Ⅱ→Ⅶ

B、Ⅲ→Ⅰ→Ⅴ→Ⅶ

C、Ⅲ→Ⅳ→Ⅴ→Ⅵ→Ⅶ

D、Ⅳ→Ⅰ→Ⅴ→Ⅵ→Ⅶ

11、若有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求。若要调整中断事件的处理次序,可以利用()

A、中断嵌套

B、中断向量

C、中断响应

D、中断屏蔽

12、中断服务程序的最后一条指令是()

A、转移指令

B、出栈指令

C、中断返回指令

D、开中断指令

13、禁止中断的功能可以由()来完成。

A、中断触发器

B、中断允许触发器

C、中断屏蔽触发器

D、中断禁止触发器

14、中断屏蔽字的作用是()

A、暂停外设对主存的访问

B、暂停对某些中断源的处理

C、暂停对一切中断的处理

D、暂停CPU对主存的访问

15、某机有4级中断,优先级从高到低为1→2→3→4。若将优先级顺序修改,修改后1级中断的屏蔽字为1011,2级中断的屏蔽字为1111,3级中断的屏蔽字为0011,4级中断的屏蔽字为0001,则修改后的优先顺序从高到低为()

A、3→2→1→4

B、1→3→4→2

C、2→1→3→4

D、2→3→1→4

16、DMA方式中,周期窃取是窃取总线一个或者多个()

A、存取周期

B、指令周期

C、CPU周期

D、总线周期

17、DMA方式的接口电路中有程序中断部件,其作用是()

A、实现数据传送

B、向CPU申请总线使用权

C、向CPU提出传输结束

D、发中断请求

18、在DMA传送方式中,发出DMA请求的是()

A、外部设备

B、DMA控制器

C、CPU

D、主存

19、关于DMA方式说法正确的是()

A、DMA方式采用软件实现数据传送

B、DMA方式能完全取代中断方式

C、DAM方式在传送方式中需要CPU程序的干预

D、DMA方式一般用于高速、批量数据的简单传送

20、主机和外设传输数据时,采用()

A、程序中断

B、DMA方式

C、程序查询方式

D、通道方式

21、下列关于中断I/O方式和DMA方式比较叙述中,错误的是()

A、中断I/O请求的是CPU处理时间,DMA方式请求的是总线使用权

B、中断响应发生在一条指令执行结束后,DMA响应发生在一个总线事务完成后

C、中断方式下数据传送通过软件完成,DMA方式下数据传送由硬件完成

D、中断方式使用所有的外部设备,DMA仅使用高速外设

22、某计算机处理器主频为50MHZ,采用定时查询方式控制设备A的I/O,查询程序运行一次所用的时钟周期至少是500ns。在设备A工作期间,为保证数据不丢失,每秒需对其查询至少200次,则CPU用于设备A的I/O时间占整个CPU 时间的百分比至少是()

A、0.02%

B、0.05%

C、0.20%

D、0.50%

二、计算题

1、某磁盘存储器转速为3000r/min,共有4个记录面,5道/mm,每道记录信息为12288B,最小磁道直径为230mm,共有275道。试问

1)磁盘存储器的容量是多少?

2)最高位密度和最低位密度为?

3)磁盘数据传输率是多少?

4)平均等待时间是多少?

解:(1)每道记录信息容量= 12288字节

每个记录面信息容量= 275×12288字节

共有4个记录面,所以磁盘存储器总容量为

4×275×12288字节= 13516800字节

(2)最高位密度D1按最小磁道半径R1计算(R1 = 115mm):

D1 = 12288字节/2πR1= 17字节/mm

最低位密度D2按最大磁道半径R2计算

R2 = R1 + (275/5) = 115 + 55 = 170mm

D2 = 12288字节/2πR2 = 11.5字节/mm

(3)磁盘数据传输率

r = 3000/60 = 50周/秒

N = 12288字节(每道信息容量)

C = r×N = 50×12288 = 614400字节/秒

(4)平均等待时间= 1/2r = 1/2×50 = 1/100秒= 10毫秒

控制器章节

一、选择题

1、冯诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们前提是()

A、指令操作码的译码结果

B、指令和数据的寻址方式

C、指令周期的不同阶段

D、指令和数据所在的存储单元

2、RISC访内指令中,操作数的物理位置一般安排在()。

A 栈顶和次栈顶

B 两个主存单元

C 一个主存单元和一个通用寄存器

D 两个通用寄存器

3、当前的CPU由()组成。

A 控制器

B 控制器、运算器、cache

C 运算器、主存

D 控制器、ALU、主存

4、CPU中跟踪指令后继地址的寄存器是()。

A 地址寄存器

B 指令计数器

C 程序计数器

D 指令寄存器

5、流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是()。

A 具备同等水平

B 不具备同等水平

C 小于前者

D 大于前者

6、控制器的功能是()

A、产生时序信号

B、从主存中取出指令并完成指令操作码译码

C、从主存取出指令、分析指令并产生相关的操作控制信号 D

7、指令周期是()

A、CPU执行一条指令的时间

B、CPU从主存取出一条指令的设计

C、CPU从主存取出一条指令加上执行这条指令的时间 D

8、下列不会引起指令流水阻塞的是(B)

A、数据相关 B数据旁路 C条件转移 D资源冲突

9、响应外部中断的过程中,中断隐指令完成的操作除了保护断点外还有(B)

①关中断②保护通用寄存器的内容③形成中断服务程序的入口地址并送往PC

A、仅①②

B、仅①③

C、仅②③

D、①②③

10、下列部件中,不属于控制部件的是()

A、指令寄存器

B、控制存储器

C、程序计数器

D、状态条件寄存器

11、下列不属于执行部件的是()

A、控制器

B、存储器

C、运算器

D、外部设备

12、指令寄存器中的内容是()

A、下一条将执行指令

B、已执行完的指令

C、正在执行的指令

D、要转移的指令

13、关于通用寄存器,下列说法正确的是()

A、可存放指令的寄存器

B、可存放程序状态字的寄存器

C、本身具有计数逻辑与移位逻辑的寄存器

D、存放运算数和结果的寄存器

14、指令译码器进行译码的是()

A、整条指令

B、指令的操作码字段

C、指令的地址

D、指令的操作数字段

15、同步控制是(B)

A、只适用CPU控制的方式

B、由统一时序信号控制的方式

C、所有指令执行时间都相同的方式

D、不强调统一时序信号的方式

16、采用同步控制的目的是(B)

A、提高执行速度

B、简化控制时序

C、满足不同操作对时间安排的需要

D、满足不同设备对时间安排的需要

17、微程序控制器中,机器指令和微指令的关系是()

A、一条机器指令由一条微指令来执行

B、一条机器指令由一段微指令编成的微程序来解释执行

C、一段机器指令组成的程序可由一个微程序来执行

D、每一条微指令由一条机器指令来解释执行

18、微程序控制器比硬布线控制器慢,主要因为()

A、增加了从磁盘控制器读取微指令的时间

B、增加了从主存储器读取微指令的时间

C、增加了从指令寄存器读取微指令的时间

D、增加了从控制存储器读取微指令的时间

19、相对于微程序控制器,硬布线控制器的特点是()

A、指令执行速度慢,指令的修改和扩展容易

B、指令执行速度慢,指令的修改和扩展难

C、指令执行速度快,指令的修改和扩展容易

D、指令执行速度快,指令的修改和扩展难

19、微指令大致可以分为水平型微指令和垂直型微指令。下列不符合水平微指令的是()

A、执行速度快

B、并行度较低

C、更多的体现了控制器的硬件细节

D、微指令长度较长

20、微指令操作控制字段每一位代表一个控制信号,这种微程序的控制方式是()

A、字段直接编码

B、字段间接编码

C、混合编码

D、直接控制

21、设指令由取指、分析、执行3个子部件完成,某个部件工作时间是Δt,若采用单流水处理器,连续执行12条指令,共需要()

A、12Δt

B、14Δt

C、16Δt

D、18Δt

22、指令从流水线开始建立执行,设指令流水线分为取指、分析、执行3个部分,且三部分的时间分别为2ns、2ns、1ns,则100条指令执行完毕需要()

A、500ns

B、104ns

C、193ns

D、203ns

23、某机器4级中断,优先级由高到低为1→2→3→4。若将优先顺序修改,修改后的1级中断屏蔽字为1011,2级中断屏蔽字为1111,三级中断屏蔽字为0011,四级中断屏蔽字为0001,则修改后的优先级顺序由高到低为()参看作业8.26

A、1→2→3→4

B、3→2→1→4

C、1→3→4→2

D、2→1→3→4

24、某计算机有5级中断L4~L0,中断屏蔽字为M4M3M2M1M0,其中Mi=1(0≤i≤4)表示为对Li级中断进行屏蔽。若中断优先级从高到低的顺序为L0→L1→L2→L3→L4,且要求中断优先级从高到低顺序是L4→L0→L2→L1→L3,则L1的中断程序中设置的中断屏蔽字()

A、11110

B、01101

C、00011

D、01010

二、简答题

1、请简述指令周期、机器周期、时钟周期的关系?

一个指令周期包含若干个机器周期,一个机器周期包含若干个时钟周期,每个指令周期内的机器周期数可以不等,每个机器周期内的节拍数也可以不等。

2、请写出取指周期、中断周期、间址周期的微操作?

取指周期:

PC-->MAR;现行指令地址--->MRA

1--->R;命令存储器读

M(MAR)--->MDR;现行指令从存储器中读至MDR

MDR--->IR;现行指令--->IR

OP(IR)--->CU;指令的操作码--->CU译码

(PC)+1--->PC;形成下一条指令的地址

中断周期:

T0:0--->MAR;硬件关中断

T1: PC-->MDR 1--->W

T2: MDR--->M(MAR) 向量地址--->PC

间址周期:

T0:Ad(IR)--->MAR 1--->R

T1: M(MAR)-->MDR

T2: MDR--->Ad(IR)

3、请描述单重和多重中断的服务流程。

单中断指令设置在最后“中断返回”之前,意味着在整个中断服务处理过程中,不能再响应其他中断源的请求。

多重中断:开中断指令设置在“保护现场”之后,意味着保护现场之后,若有更高级别的中断请求,CPU也可以响应,即再次中断现行的服务程序,转至新的中断服务程序。

两者的不同在于“开中断”的设置时间不同

4、请画出指令周期的流程图。

一个完整的指令周期应包括取指、间址、执行和中断四个子周期,由于间址周期和中断周期不一定包含在每个指令周期内,故图用菱形框判断一个完整的指令周期应包括取指、间址、执行和中断四个子周期,由于间址周期和中断周期不一定包含在每个指令周期内,故图用菱形框判断

5、请写出下图取指周期和执行周期的微操作和控制信号。作业10.22

三、计算题

1、某机采用微程序控制方式,微指令字长24位,采用水平型字段直接编码控制方式和断定方式(下一条微指令的地址由下址字段提供)。共有微命令30个,构成4个互斥类,各包含5个、8个、14个和3个微命令,外部条件共3个。

请1)控制存储器的容量应该为?

2)设计出微指令的具体格式?(参看例题10.5和10.6)

解:(1)控制存储器的容量为:

2^(24-3-4-4-2-3) x 24位=2^8 x 24位=256 x 24位

(2)微指令的格式如下:

2、假设指令流水线分取指(FI)、译码(ID)、执行(EX)、写回(WR)4个过程。共有10条指令连续输入此流水线。

1)画出指令的周期流程。

2)画出非流水时空图。

3)画出流水线时空图。

4)假设时钟周期为100ns,求流水线的实际吞吐率。

5)求该流水处理器的加速比。(参看例题8.1)

3、在一个8级中断系统中,硬件中断响应从高到低的顺序为1→2→3→4→5→6→7→8,设置中断屏蔽寄存器后,中断的处理顺序变为1→5→8→3→2→4→6→7。

1)应该如何设置屏蔽码?(参看作业8.25或者8.26)

2)如果CPU在执行一个应用程序中有5、6、7三级中断同时到达,中断请求8在中断6没有处理完以前到达,在处理8的时候请求2又到达CPU,试画出CPU响应这些中断的顺序示意图。(参看作业8.27和8.28)

3、习题8.11

今有四条流水线,分别完成取指(IF)、译码并取数(ID)、执行(EX)、写结果(WR)4个步骤。假设完成各步骤操作时间依次为90ns,90ns,60ns,45ns。

(1)流水线的时钟周期应取何值?

流水操作周期为max(90,90,60,45)=90ns

(2)若相邻的指令发生了数据相关,那么第2条指令安排推迟多少时间才能不发生错误?答:若相邻两条指令发生数据相关,而且在硬件上不采取措施,那么在第1条指令“送结果”步骤完成后,第2条指令的“取数”步骤才能开始,也就是说,第2条指令要推迟两个操作周期,即180ns才能进行。

(3)若相邻的两指令发生了数据相关,为了不推迟第2条指令的执行,可采取什么措施?

答:如果在硬件设计上加以改进,采用定向传送的技术,则只要第1条指令完成“运算”的步骤,第2条指令就可以“取数”了,因此至少需推迟90ns。

4、设某计算机的CPU主频为8MHZ,每个机器周期平均含2个时钟周期,每条指令的指令周期平均有2.5个机器周期,设问该机的平均指令执行周期为多少MIPS?若CPU主频不变,但每个机器周期平均含4个时钟周期,每条指令的指令周期平均有5个机器周期,则该机的平均指令执行速度又是MIPS?

解:根据CPU主频先求出时钟周期为:1/8MHz=0.125x10-6=125ns

由每个机器周期平均含2个时钟周期,得出:机器周期=125nsx2=250ns

由每条指令的指令周期平均有2.5个机器周期,

得出:平均指令周期=250nsx2.5=625ns=0.625μs

则该机的平均指令执行周期为:1/0.625μs=1.6MIPS

当CPU主频不变时,改变参数后:机器周期=125nsx4=500ns=0.5μs

平均指令周期=0.5μsx5=2.5μs

平均指令执行速度=1/2.5μs=0.4MIPS

所以得出的结论是:当主频相同的两个机器,执行速度不一定一样。

指令流水线

1、机器指令

2、操作数类型和操作类型

3、寻址方式说明:有效地址的概念、数据寻址和指令寻址、常见的寻址方式

4、指令格式说明:指令的基本格式、定长操作码指令格式、扩展操作码指令格式。RISC 和CISC

一、选择题

1.一条指令中包含的信息有()

A.操作码、控制码;

B.操作码、向量地址;

C.操作码、信息码。

D.操作码、地址码。

2、指令采用不同寻址方式的目的是()

A、可减低编程难度

B、可降低指令的译码难度

C、缩短指令字长,扩大寻址空间,提高编程灵活性

D、以上均不正确

3、一地址指令中,为完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常采用()。

A、直接寻址

B、立即寻址

C、隐含寻址

D、以上都有可能

4、二地址指令中,操作数的物理位置可以安排在()

Ⅰ两个主存单元Ⅱ两个寄存器Ⅲ一个主存单元和一个寄存器

A、Ⅰ和Ⅱ

B、Ⅱ和Ⅲ

C、Ⅰ和Ⅲ

D、Ⅰ和Ⅱ及Ⅲ

5、四地址指令OPA1A2A3的功能为(A1)OP(A2)→(A3),且A4给出下一条指令地址,假设A1、A2、A3、A4都为主存储器地址,则完成下述指令需要访存()次。

A、2

B、3

C、4

D、5

6、某指令系统有200条指令,对操作码采用固定长度二进制编码时,最少需要()位。

A、4

B、8

C、16

D、32

7、某寄存器采用16位单字长指令,采用定长操作码,地址码为5位,现定义60条二地址指令,则单地址指令最多有()条。

A、4

B、32

C、128

D、256

8、指令寄存器的位数取决于()。

A.存储器的容量;

B.指令字长;

C.机器字长;

D.存储字长。

9、有效地址是指()

A、操作数的真实地址

B、指令地址码字段给出的地址

C、程序计数器

D、以上均不正确

10、直接寻址的无条件转移指令的功能是将指令中的地址码送人()

A、程序计数器(PC)

B、累加器(ACC)

C、指令寄存器(IR)

D、地址寄存器(MAR)

11、操作数采用直接寻址,操作数的位置()

A、通用寄存器

B、堆栈

C、主存单元

D、指令本身

12、执行操作的数据不可能来自()

A、寄存器

B、指令本身

C、控制存储器

D、存储器

13、寄存器间接寻址方式中,操作数在()中。

A、通用寄存器

B、堆栈

C、主存单元

D、指令本身

14、在指令的相对寻址方式中,其相对的基准地址是()

A、基准寄存器

B、変址寄存器

C、堆栈指示器

D、程序计数器

15、基址寻址方式中,操作数的有效地址是()

A、基址寄存器内容加上形式地址(位移量)

B、程序计数器内容加上形式地址;

C、变址寄存器内容加上形式地址

D、寄存器内容加上形式地址。

16、设変址寄存器为X,形式地址为D,则指令中操作数的地址为()

A、EA=(X)+D

B、EA=(X)+(D)

C、EA=X+D

D、EA=((X)+D)

17、直接、间接、立即3种寻址方式中指令的执行速度,由快到慢的排序是()

A、直接、间接、立即

B、直接、立即、间接

C、立即、直接、间接

D、立即、间接、直接

18、下列不同类型的指令中,执行时间最长的是()

A、RR型

B、SS型

C、RS型

D、不能确定,需要有指令格式决定

19.程序控制类指令的功能是()。

A、进行主存和CPU 之间的数据传送

B、进行CPU 和设备之间的数据传送;

C、改变程序执行的顺序

D、一定是自动+1。

20.变址寻址和基址寻址的有效地址形成方式类似,但是()。

A.变址寄存器的内容在程序执行过程中是不可变的;

B.在程序执行过程中,变址寄存器和基址寄存器和内容都可变的;

C.在程序执行过程中,基址寄存器的内容不可变,变址寄存器中的内容可变;

D.变址寄存器的内容在程序执行过程中是可变的。

20、下列关于CISC/RISC的叙述中,错误的是()

A、RISC机器指令比CISC机器指令简单

B、RISC中通用寄存器比CISC多

C、RISC的寻址方式比CISC少

D、CISC比RISC的机器能更好的支持高级语言。

21、假设相对寻址的转移指令占两个字节,第一个字节为操作码,第二个字节为位移量(用补码表示),每当CPU从存储器取出一个字节是,即自动完成(PC)+1→PC。若当前指令地址为3008H,要求转移到300FH,则该转移指令第二个字节的内容应为();若当前指令

地址为300FH,要求转移到3004H,则个转移指令第二字节的内容为()参看例题7.2

A 05H,F2H

B 07H,F3H

C 05H,F3H

D 07H,F2H

22、RISC思想主要基于的是()

A、假设指令的平均执行周期

B、减少指令的复杂程度

C、减少硬件的复杂程度

D、便于编译器编写

23、假设编址寄存器R的内容为1000H,指令中的形式地址为2000H,地址1000H中的内容为2000H,地址2000H中的内容为3000H,地址3000H中的内容为4000H,则変址寻址方式下访问的操作数为()

A、1000H

B、2000H

C、3000H

D、4000H

其中I为间接寻址标志位,X 为寻址模式,D为偏移量字段。通过I、X、D的组合,形成下

一、选择题

1、某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为()。

A -(231-1)

B -(230-1)

C -231

D -(230+1)

2、以下有关运算器的描述,()是正确的。

A、只做加法运算

B、只做算术运算

C 、算术运算与逻辑运算D、只做逻辑运算

3、运算器的核心功能部件是()。

A 数据总线

B ALU

C 状态条件寄存器

D 通用寄存器

4、假设编译器规定int 和short类型数据分别为32位和16位,如下C语言语句:

unsigned short x=65530;

unsigned int y=x;得到y 的机器数是()

A 0000 7FFAH

B 0000 FFFAH

C FFFF 7FFAH

D FFFF FFFAH

5、在定点二进制运算器中,减法运算一般通过()来实现。

A 原码运算的二进制减法器

B 补码运算的二进制减法器

C 原码运算的十进制加法器

D 补码运算的二进制加法器

6、用16位字长(其中一位符号位)表示定点小数时,所能表示的数值范围是_____。

A.0≤│N│≤1-2-(16+1)

B.0≤│N│≤1-2-16

C.0≤│N│≤1-2-(16-1)

D.0≤│N│≤1

7、8位定点字长的字,采用2的补码表示时,一个字所能表示的整数范围是______。

A –128 ~ +127

B –127 ~ +127

C –129 ~ +128

D -128 ~ +128

8、请从下面浮点运算器中的描述中选出两个描述正确的句子()。

A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。

B 阶码部件可实现加,减,乘,除四种运算。

C 阶码部件只进行阶码相加,相减和比较操作。

D 尾数部件只进行乘法和除法运算。

9、( )表示法主要用于表示浮点数中的阶码。

A.原码

B.补码

C.反码

D.移码

10、十进制数-0.3125的8位移码的编码是()

A 、D8H

B 、58H

C 、A8H

D 、28H

11、在定点机中执行算术运算时会产生溢出,其根本原因是()

A 、主存容量不够

B 、运算结果无法表示

C 、操作数地址过大

D 、栈溢出

12、当定点运算发生溢出时,应()

A 、向左规格化

B 、向右规格化

C 、舍入处理

D 、发出出错信息

13、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。

A 阶符与数符相同为规格化数

B 阶符与数符相异为规格化数

C 数符与尾数小数点后第一位数字相异为规格化数

D 数符与尾数小数点后第一位数字相同为规格化数

14、如果浮点数尾数用补码表示,则判断下列哪一项的运算结果是规格化数______。

A 1.11000

B 0.01110

C 1.00010 D0.01010

15、在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用______来实现。

A 译码电路, 与非门;

B 编码电路, 或非门 ;

C 溢出判断电路 ,异或门

D 移位电路, 与或非门

16、加法器采用先行进位的根本目的是()

A 、优化加法器的结构

B 、快速传递进位信号

C 、增加加法器的功能

D 、以上都不是

17、四片74181ALU 和1片74182CLA 器件相配合,具有如下进位传递功能______。

A 行波进位

B 组内先行进位,组间先行进位 ;

C 组内先行进位,组间行波进位

D 组内行波进位,组间先行进位

18、假设有7位信息码0110101,则在最低位增设偶校验位后的代码和最低位增加奇校验位后的代码分别为()

A 、0001101010 01101010

B 、01101010 01101011

C 、011101011 011101010

D 、01101011 01101011

19、用海明码对长度为8位的数据进行检/纠错是,若能纠正一位错,则校验位至少为()位。

A 、2

B 、3

C 、4

D 、5

20、下列数中最小的是()

A 、2101001

B 、82000

C 、1052

D 、16101

二、填空题

1、数的真值变成机器码可采用表示法( ),反码表示法,( )表示法,( )表示法。

2、按IEEE754标准,一个32位浮点数由符号位S (1位)、阶码E (8位)、尾数M (23位)三个域组成。其中阶码E 的值等于指数的真值( )加上一个固定的偏移值( )。

3、一个定点数由符号位和数值域两部分组成。按小数点位置不同,定点数有( )和( )两种表示方法。

4、若[X]补=11010011,则X 的十进制数真值是( )。

5、 浮点加、减法运算的步骤是( )、( )、( )、( )、( )。

6、移码表示法主要用于表示浮点数的( )。

7、74181是4位的( )行ALU 芯片。

三、计算题

1、将十进制数20.5转换成32位浮点数的二进制格式来存储。

将十进制数20.5转换成二进制:20.5=10100.1

移动小数点,使其在第1,2位之间:10100.1=1.01001×104=4

最后得到32位浮点数的二进制存储格式为:

0100 0001 1010 0100 0000 0000 0000 0000

2、已知x=-0.0111,y=+0.1100,求:

① [x]补,[-x]补,[y]补,[-y]补,[x]原,[y]原,[x]移,[y]移

② [x+y]补,[x-y]补,并判断两次运算各自是否溢出。

① [x]补 =1.1001 ,[-x]补=0.0111 ,[y]补=0.1100 ,[-y]补=1.0100

[x]原=1.0111 ,[y]原=0.1100 ,[x]移=0.1001 ,[y]移=1.1100

②[x+y]补=[x]补+[y]补=00.1001 ,结果不溢出

[x-y]补=[x]补+[-y]补=11.1101 ,结果不溢出

3、设浮点数数的阶码用5位(符号2位)补码表示,位数用8位(符号2位)补码表示,计算x=2011-*0.100101,y=2010-*(-0.011110)。

总线章节习题

一、选择题

1、 总线的宽度与()有关。

A 、控制线条数

B 、数据线条数

C 、地址线条数

D 、以上都不对

3、地址总线主要用来传送()

A 、仅仅用来选择存储器的某一单元

B 、仅仅用于选择I/O 设备接口地址

C 、用于选择存储器和I/O 设备接口地址

D 、以上都不对

5、系统总线中的数据线、地址线、控制线是根据()来划分的。

A 、总线所处的位置

B 、总线的传输方向

C 、总线传输的内容

D 、总线的材料

6、某总线共有88根,包括32根数据线,20根地址线,36根控制线。总线的工作频率为66MHZ ,则总线的宽度是(),传输速率是()

A 、32b 264MB/S

B 、20b 254MB/S

C 、20b 264MB/S

D 、32b 254MB/S

7、总线的仲裁方式可采用两种方式,它们分别是()

A 、集中式和分布式

B 、同步式和异步式

C 、动态式和静态式

D 、以上都不对

8、在集中式总线控制中,响应速度最快的是()

A 、链式查询

B 、计数器定时查询

C 、独立请求

D 、分组链式查询

9、在计时器定时查询方式下,正确的描述是()

A、总线设备的优先级可变

B、对越靠近控制器的设备,优先级越高

C、各设备的优先级相等

D、对硬件电路故障敏感

10总线的通信控制主要解决()问题。

A、由哪个主设备占用总线

B、通信双方如何获知传输开始和结束

C、通信过程中双方如何协调配合

D、B和C

11、关于同步控制说法正确的是()

A、采用握手信号

B、由统一时序电路控制的方式

C、允许速度差别较大的设备一起工作

D、B和C

12、总线的异步通信方式是()

A、既不采用时钟信号,也不采用握手信号

B、只采用时钟信号,不采用握手信号

C、不采用时钟信号,只采用握手信号

D、既采用时钟信号,又采用握手信号

13、在各种异步通信握手方式中,速度最快的是()

A、半互锁

B、不互锁

C、全互锁

D、与互锁性无关

14、在手术过程中,医生将手伸出,等护士将手术刀递上,待医生握紧手术刀后,护士才松手,如果将医生和护士看做两个通信模块,上述动作相当于()

A、同步通信

B、异步通信的全互锁方式

C、异步通信的半互锁方式

D、异步通信的不互锁方式

15、某机器和I/O设备采用异步串行传送方式传输字符信息,字符信息格式为1位起始位,8个数据位、1位校验位和1位停止位。若要求每秒传送640个字符,那么该设备的有效数据传输率应该为()。

A、640b/s

B、640B/S

C、6400B/S

D、6400b/S

二、假设一个32位的处理器配有16位的外部数据总线,时钟频率为50MHZ,若总线传输

的最短周期为4个时钟周期,试问处理器的最大数据传输率为?若想提高一倍的数据传输率,可采用什么方式?(仅可改变一个指标)

时钟频率为50MHz,一个时钟周期为1/50MHz=0.02us

总线传输周期为4*0.02us=0.08us

由于总线的宽度为16位=2B(字节)

故总线的传输率为2B/0.08us=25MBps

1、在不改变时钟频率的条件下,将数据线的宽度改为32位

2、或者仍保持数据宽度为16位,但使总线的时钟频率增加到100MHz

3、缩短时钟周期为2个时钟周期

存储器章节

一、填空题

1、对存储器的要求是容量大、速度快、成本低,为了解决这三方面的矛盾,计算机采用多级存储体系结构,即(高速缓冲存储器)、(主存储器)、(外存储器)。

2、一个存储器的容量假设为M*N位,若使用A*B的芯片,(A

2、双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。

3、反映主存速度指标的三个术语是存取时间、存储周期、存储器带宽。

4、CPU访问主存是数据存取的单位是(位),访问cache的单位(字),cache 和内存交换数据的单位是(块)。

二、选择题

1、下列器件中存取速度最快的是()。

A、高速缓存

B、主存

C、寄存器

D、辅存

2、主存贮器和CPU之间增加cache的目的是()。

A 解决CPU和主存之间的速度匹配问题

B 扩大主存贮器容量

C 扩大CPU中通用寄存器的数量

D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量

3、存储单元是指()。

A 存放1个二进制信息位的存储元

B 存放1个机器字的所有存储元集合

C 存放1个字节的所有存储元集合

D 存放2个字节的所有存储元集合

4、存取周期是指()。

A、存储器的写入时间

B、存储器进行连续写操作允许的最短间隔时间

C、存储器连续读或者写操作所允许的最短间隔时间

5、某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有OE和R/W,该芯片的管脚引出线数目是()。

A、20

B、28 C 、30 D、32

6、某机字长32位,存储容量64MB,若按字编址,它的寻址范围是()。

A 8M

B 16MB

C 16M

D 8MB

7、 EEPROM是指()。

A 读写存储器

B 只读存储器

C 闪速存储器

D 电擦除可编程只读存储器

8、下列说法正确的是()

Ⅰ半导体RAM信息可读可写,且掉电后仍能保持记忆

Ⅱ动态RAM是易失性RAM,且静态RAM的存储信息是不易失的

Ⅲ半导体RAM是易失性RAM,但只要电源不掉电,所存信息是不丢失的

Ⅳ半导体RAM是非易失性的RAM

A、Ⅰ和Ⅱ

B、只有Ⅲ

C、Ⅱ和Ⅳ

D、全错

9、半导体静态(SRAM)的存储原理是()

A、依靠双稳态电路

B、依靠定时刷新

C、依靠读后再生

D、信息不再变化

10、下列叙述错误的是()

A、随机存储器可随时存取信息,掉电后信息丢失

B、在访问随机存储器时,访问时间与物理位置无关

C、主存储器中存储的信息是不可改变的

D、随机存储器和只读存储器可以统一编址

11、在对破坏性读出的存储器进行读/写操作时,为维持原信息不变,必须辅以的操作

()

A、刷新

B、再生

C、写保护

D、主存校验

12、某机器的主存储器共32KB,由16片16K*1(内部采用128*128存储阵列)的DRAM

芯片字和位同时扩展构成。若采用集中式刷新方式,且刷新周期为2ms,那么所有的存储单元刷新一遍需要(A)存储周期。

A、128

B、256

C、1024

D、16384

(提示,存储器刷新按行进行,其刷新一行所用时间为1个存储周期,且每个芯片都是同时刷新的,128*128存储阵列由128行128列构成,所以答案为A)

113、双端口存储器能高速进行读/写,是因为采用了()

A、新型器件

B、流水技术

C、两套相互独立的读写电路

D、高速芯片

14、交叉存储器实质上是一种多模块存储器,它用()方式执行多个独立的读写操作。

A 流水

B 资源重复

C 顺序

D 资源共享

15、双端口存储器所以能进行高速读/写操作,是因为采用()。

A 高速芯片

B 新型器件

C 流水技术

D 两套相互独立的读写电路

16、如果一个存储单元被访问,则这个存储单元将会很快的再次被访问,这称为()

A、时间局部性

B、空间局部性

C、程序局部性

D、数据局部性

17、为了解决CPU与主存速度不匹配的问题,通常采用的方法是()

A、采用速成更快的主存

B、在CPU和主存之间插入少量的高速缓冲存储器

C、在CPU周期中插入等待周期

D、扩大主存的容量

18、下列关于cache 的论述中,错误的是()

A、cache是介于主存和辅存之间的存储器,用于主存和辅存之间的缓冲存储

B、如果cache不命中,则需要访问主存,从主存取字,并将字所在的数据块调入cache

C、cache的命中率很高,一般达到90%以上

D、cache的数据必须和主存的数据时刻保持一致

19、在CPU执行一段程序的过程中,cache的存取次数为4600次,由主存完成的存取

次数为400次。若cache 的存取时间为5ns,主存的存取时间为25ns,则CPU的平均访问时间为( )ns。

A、5.4

B、6.6

C、8.8

D、9.2

20、关于cache的3种映射方式,下列叙述错误的是()

A、cache由全相连、直接和组相连3种基本的映射方式

B、全相连映射方式,即主存单元与cache单元随意对应,线路复杂,成本高

C、组相连映射方式是直接映射和全相连映射的折中方案,有利于提高命中率

D、直接映射方式是组相连映射和全相连映射的折中方案,有利于提高命中率

21、cache采用组相连映射,一块大小为128B,cache共有64块,4块分成一组,主存

由4096块,主存地址需要()位。

A、19

B、18

C、17

D、16

22、容量为64块的cache采用组相连映射方式,字块大小为128字,每4块一组。如

果主存为4K块,且按字编址,那么主存地址和主存标记的位数为()

A、16,6

B、17,6

C、18,8

D、19,8

23、关于LRU算法,以下论述正确的是()

A、LRU算法替换哪些在cache中驻留时间最长且未被引用的块

B、LRU算法替换哪些在cache中驻留时间最短且未被引用的块

C、LRU算法替换哪些在cache中驻留时间最长且仍在引用的块

D、LRU算法替换哪些在cache中驻留时间最短且仍在引用的块

Cache的替换算法包括先进先出、随机、LRU算法

24、访问相连存储器时,()

A、根据内容不需要地址

B、不根据内容,需要地址

C、既要内容也要地址

D、不要内容也不要地址

25、相连存储器与传统存储器的主要区别是前者按()寻址的存储器。

A、地址

B、内容

C、堆栈

D、地址和内容

26、常用的虚拟存储系统由()两级存储器组成,其中辅存是大容量的磁表面存储器。

A cache-主存

B 主存-辅存

C cache-辅存

D 通用寄存器

27、下列关于虚拟存储器的论述中,正确的是()

A、对应用程序员透明,对系统程序员不透明

B、对应用程序员不透明,对系统程序员透明

C、对应用程序员、系统程序员都不透明

D、对应用程序员、系统程序员都透明

28、29、30硬盘

三、简答题

1、简述ROM的分类?

答:①掩摸ROM:信息制作在芯片中,不可更改

②PROM:一次性可编程ROM,允许一次编程,此后不可更改

③EPROM:是一种可擦除可编程只读存储器,用紫外线擦除,擦除后可编程;并允许用户多次擦除和编程;

④EEPROM:电擦除可编程ROM,采用加电方法在线进行擦除和编程,也可多次擦写;

2、什么是刷新?DRAM为什么要刷新?刷新的几种方法?

答:刷新:对DRAM定期进行的全部重写过程;刷新原因:因电容泄漏而引起的DRAM 所存信息的衰减需要及时补充,因此安排了定期刷新操作;常用的刷新方法有三种:集中式、分散式、异步式。集中式:在最大刷新间隔时间内,集中安排一段时间进行刷新,存在CPU访存死时间。分散式:在每个读/写周期之后插入一个刷新周期,无CPU访存死时间。异步式:是集中式和分散式的折衷。

3、一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共几位,其中主存字块标记应为几位,组地址应为几位,Cache地址共几位。

20位 6位 2 位 13位

4、什么是高速缓冲存储器?它和主存的关系是?

高速缓冲存储器主要是用来在内存和CPU之间作个数据缓冲的桥梁,因为CPU的处理速度是所有计算机硬件中最快的,内存转换的速度跟不上CPU的处理速度,需要有个缓冲区域。

四、计算题

1、设存储器容量为64M字,字长为64位,模块数m=8,分别用顺序和交叉方式进行组织。存储周期T=100ns,数据总线宽度为64位,总线传送周期 =50ns。

求:顺序存储器和交叉存储器的带宽各是多少?

2、CPU执行一段程序时,cache完成存取的次数为2400次,主存完成的次数为100次,已知cache存储周期为40ns,主存存储周期为200ns,求cache的命中率,cache/主存系统的效率和平均访问时间。

解:平均访问时间T=(2400×40+100×200)/(2400+100)=46.4ns

Cache主存系统的效率=40/46.4=86.2%

2019年《计算机组成原理》试卷一

《计算机组成原理》试卷一 一.选择题(每小题1分,共20分) 1. 我国在______年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于 ______年完成。b5E2RGbCAP A. 1946,1958 B. 1950,1968 C. 1958,1961 D. 1959,1965 2. 目前大多数集成电路生产中,所采用的基本材料为______。 A. 单晶硅 B. 非晶硅 C. 锑化钼 D. 硫化镉 3. 下列数中最大的数是______。 A. (100110001)2 B. (227)8 C. (98)16 D. (152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 用32位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是______。 A. 0≤│N|≤1-2-32 B. 0≤│N|≤1-2-31p1EanqFDPw C. 0≤│N|≤1-2-30 D. 0≤│N|≤1-2-29DXDiTa9E3d 6. 定点运算器用来进行______。 A. 十进制数加法运算 B. 定点数运算 C. 浮点数运算 D. 即进行定点数运算也进行浮点数运算 7. 某SRAM芯片,其存储容量为64ⅹ16位,该芯片的地址线和数据线数目为______。 A. 64,16 B. 16,64 C. 64,8 D. 16,6RTCrpUDGiT 8. 闪速存储器称为______。 A. 光盘 B. 固态盘 C. 硬盘 D. 软盘 9. 二地址指令中,操作数的物理位置不可安排在______。 A. 栈顶和次栈顶 B. 两个主存单元 C. 一个主存和一个寄存器 D. 两个寄存器 10. 堆栈寻址方式中,设A为累加寄存器,SP为堆栈指示器,Msp为SP 指示器的栈顶单元,如果操作的动作是:(A)→Msp,(SP)-1→SP,那么出栈操作的动作为: A. (Msp)→A,(SP)+1→SP B. (SP)+1→SP,(Msp)→A C. (SP)-1→SP,(Msp)→A D. (Msp)→A,(SP)-1→SP 11. 中央处理器(CPU)是指______。 A. 运算器 B. 控制器 C. 运算器. 控制器和cache D. 运算器、控制器和主存储器 12. 指令寄存器的作用是______。 A. 保存当前指令的地址 B. 保存当前正在执行的指令 C. 保存下一条指令 D. 保存上一条指令 13. 下面描述的RISC机器基本概念中正确的表达是______。 A. RISC机器不一定是流水CPU B. RISC机器一定是流水CPU C. RISC机器有复杂的指令系统

计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

计算机组成原理试题及答案 (1)#精选.

计算机组成原理试题及答案 一、填空(12分) 1.某浮点数基值为2,阶符1位,阶码3位,数符1位,尾数7位,阶码 和尾数均用补码表示,尾数采用规格化形式,用十进制数写出它所能表示的最大正数,非0最小正数,最大负数,最小负数。 2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提 供,指令提供;而在变址寻址中,变址寄存器提供,指令提供。 3.影响流水线性能的因素主要反映在和 两个方面。 4.设机器数字长为16位(含1位符号位)。若1次移位需10ns,一次加 法需10ns,则补码除法需时间,补码BOOTH算法最多需要时间。 5.CPU从主存取出一条指令并执行该指令的时间 叫,它通常包含若干个,而后者又包含若干个。组成多级时序系统。 二、名词解释(8分) 1.微程序控制 2.存储器带宽 3.RISC 4.中断隐指令及功能

三、简答(18分) 1. 完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。 2. 设主存容量为1MB,Cache容量为16KB,每字块有16个字,每字32位。 (1)若Cache采用直接相联映像,求出主存地址字段中各段的位数。 (2)若Cache采用四路组相联映像,求出主存地址字段中各段的位数。 3. 某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。

4. 某机主存容量为4M ×16位,且存储字长等于指令字长,若该机的指令系统具备120种操作。操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。 (1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围; (3)一次间址的寻址范围; (4)相对寻址的寻址范围。 四、(6分) 设阶码取3位,尾数取6位(均不包括符号位),按浮点补码运算规则 计算 [25169?] + [24)16 11 (-?] 五、画出DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。(8分)

计算机组成原理模拟试题

计算机组成原理 1.(45.75)10=(___________)16 2.若[X]补=1.0110,则[1/2X]补=___________。 3.若X补=1.1001,按舍入恒置1法舍去末位得__________。 4.运算器的核心部件是__________。 5.动态MOS存储器的刷新周期安排方式有____________、 _____________、_____________。 6.若地址码8位,按字节编址则访存空间可达___________,若地址码10位,则访存空间可达_____________,若地址码20位,则访存空间可达_____________。 7.CPU中用于控制的寄存器有_______________________、 __________________ 和_____________________三种;8.控制器的组成方式可分为______________________和微程序控制器两类。 9.按数据传送方式,外围接口可分为_________________和 __________________。 10.指令中的操作数一般可分为_______操作数和_______操作数。11.申请掌握使用总线的设备,被称为__________。 12.某CRT显示器,分辨率800列╳600行,如果工作在256色模式下,则至少需要_________字节的显示存储器。 选择题: 1、浮点加减中的对阶是() A.将较小的一个阶码调整到与较大的一个阶码相同 B.将较大的一个阶码调整到与较小的一个阶码相同 C.将被加数的阶码调整到与加数的阶码相同 D.将加数的阶码调整到与被加数的阶码相同 2、下列哪一个属于检错纠码() A. BCD码 B. ASCII码 C. 奇偶校验码 D. 8421码 3、指令格式可表示为()和地址码的形态 A.指令码 B. 操作码 C.微指令 D. 寄存器码 4、在不同速度的设备之间传送数据( )

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试 《计算机组成原理》考试试卷(A卷) 学院课程名称考试日期 姓名专业学号 一、选择题(本大题共15小题,每小题2分,共30分)) 1、完整的计算机系统应包括_______。 A.CPU和主存B.外部设备和主机 C.主机和实用程序D.配套的硬件系统和软件系统 2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。 A.硬件B.软件C.固件D.辅助存储器 3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。 A.指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。 A.00111 1100010 B.00101 0001000 C.01000 0010001 D.发生溢出 5、下列关于RISC的叙述中,错误的是_______。 A.RISC普遍采用微程序控制器 B.RISC大多数指令在一个时钟周期内完成 C.RISC的内部通用寄存器数量相对CISC多 D.RISC的指令数、寻址方式和指令格式种类相对CISC少 6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。 A.Cache B.ROM C.EPROM D.CMOS 7、相对于微程序控制器,硬布线控制器的特点是_______。 A.指令执行速度慢,指令功能的修改和扩展容易 B.指令执行速度慢,指令功能的修改和扩展困难 C.指令执行速度快,指令功能的修改和扩展容易 D.指令执行速度快,指令功能的修改和扩展困难 8、下列有关RAM和ROM的叙述中,正确的是_______。 ① RAM是易失性存储器,ROM是非易失性存储器 ② RAM和ROM都是采用随机存取方式进行信息访问 ③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新 A.仅①②B.仅②③C.仅①②③D.仅②③④

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理试题库(含答案)

计算机组成原理试题 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C)。 A.64K B.32KB C.32K D.16KB 3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C)。 A.21 B.17 C.19 D.20 4.指令系统中采用不同寻址方式的目的主要是(C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度

5.寄存器间接寻址方式中,操作数处在(B)。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 6.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路 C.复杂指令计算机 D.超大规模集成电路 7.CPU响应中断的时间是_C_____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。8.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。10.浮点数的表示范围和精度取决于__C____。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理 试卷含答案

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/ 补考/重修课程 计算机组成原理考核试题 出卷人:毛禄广 课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D 一、单选题(30分,每题2分) 1. 算术逻辑单元的简称为()B A、CPU。 B、ALU。 C、CU。 D、MAR。 2. EPROM是指()D A.读写存储器 B.只读存储器 C.闪速存储器 D.可擦除可编程只读存储器 3. 异步通信的应答方式不包括()D A、不互锁 B、半互锁 C、全互锁 D、以上都不包括 4. 三种集中式总线仲裁中,______方式对电路故障最敏感。A A、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确 5. 下面说法正确的是:()B A、存储系统层次结构主要体现在缓存-主存层次上; B、缓存-主存层次主要解决CPU和主存速度不匹配的问题; C、主存和缓存之间的数据调动对程序员也是不透明的; D、主存和辅存之间的数据调动由硬件单独完成。 6. 动态RAM的刷新不包括( ) D A、集中刷新 B、分散刷新 C、异步刷新 D、同步刷新 7. 关于程序查询方式、中断方式、DMA方式说法错误的是()D A、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高; B、中断方式进一步提高了CPU的工作效率; C、三者中DMA方式中CPU的工作效率最高; D、以上都不正确。 第 1 页共5 页 8. 发生中断请求的条件不包括()D A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 9. DMA的数据传送过程不包括()A A、初始化 B、预处理 C、数据传送 D、后处理 10. 下列数中最大的数为()B A.(10010101)2 B.(227)8 C.(96)8 D.(143)5 11. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()B A +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255D.2+127 -223 12. 定点运算中,现代计算机都采用_______做加减法运算。()B A、原码 B、补码 C、反码 D、移码 13._________中乘积的符号位在运算过程中自然形成。()C A、原码一位乘 B、原码两位乘 C、补码一位乘 D、以上都不是 14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()C A、一定成立 B、不一定成立 C、不能成立 D、以上都不正确 15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。()A A、17 B、16 C、15 D、18 二、填空题(共10分,每题1分) 1.总线控制分为判优控制和________。(通信控制) 2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。(同步通信) 3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。(缓冲存 储器) 4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。(动态RAM) 5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方 式和I/O处理机方式。(DMA方式) 6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。(传 送指令) 7.浮点数由阶码和________两部分组成。(尾数) 8.二进制数-0.1101的补码为__________。(10011) 9._______是补码一位乘中乘数符号为负时的方法。(校正法)

计算机组成原理试题库集及答案

计算机组成原理试题库集及答案

第一章计算机系统概论 1. 什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要? 解:P3 计算机系统:由计算机硬件系统和软件系统组成的综合体。 计算机硬件:指计算机中的电子线路和物理装置。 计算机软件:计算机运行所需的程序及相关资料。 硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。 5. 冯?诺依曼计算机的特点是什么? 解:冯?诺依曼计算机的特点是:P8 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按地址访问; 指令和数据均用二进制表示; 指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置; 指令在存储器中顺序存放,通常自动顺序取出执行; 机器以运算器为中心(原始冯?诺依曼机)。 7. 解释下列概念: 主机、CPU、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、存储容量、机器字长、指令字长。 解:P9-10 主机:是计算机硬件的主体部分,由CPU和主存储器MM合成为主机。 CPU:中央处理器,是计算机硬件的核心部件,由运算器和控制器组成;(早期的运算器和控制器不在同一芯片上,现在的CPU内除含有运算器和控制器外还集成了CACHE)。 主存:计算机中存放正在运行的程序和数据的存储器,为计算机的主要工作存储器,可随机存取;由存储体、各种逻辑部件及控制电路组成。 存储单元:可存放一个机器字并具有特定存储地址的存储单位。 存储元件:存储一位二进制信息的物理元件,是存储器中最小的存储单位,又叫存储基元或存储元,不能单独存取。 存储字:一个存储单元所存二进制代码的逻辑单位。 存储字长:一个存储单元所存二进制代码的位数。 存储容量:存储器中可存二进制代码的总量;(通常主、辅存容量分开描述)。 机器字长:指CPU一次能处理的二进制数据的位数,通常与CPU的寄存器位数有关。 指令字长:一条指令的二进制代码位数。 8. 解释下列英文缩写的中文含义:

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理试卷

考试科目名称 计算机组织与系统结构 (A卷)2008——2009学年第 2 学期 教师 袁春风/窦万春考试方式:闭卷系(专业) 计算机科学与技术年级 2007班级 学号 姓名 成绩 题号一二三四五六 分数 一、填空题(本大题共10小题,每空1分,共20分) 得分 1. 在计算机系统层次结构中,指令集体系结构(或ISA,或指令系统)处于硬件和软件交界面, 硬件所有功能由它集中体现,软件通过它在硬件上执行。 2. 任何高级语言源程序或汇编语言源程序都必须翻译成机器代码才能在硬件上执行。完成这种翻译转 换任务的程序有汇编程序、解释程序(或解释器)和编译程序(或编译器)三类。 3. 响应时间和吞吐率(或带宽,或数据传输率)是衡量一个计算机系统好坏的两个基本性 能。不同应用场合,用户关心的性能不同。例如,对于银行、证券等事务处理系统来说,事务处理用户主要关心的是响应时间。 4. 一个变量在计算机内部用0或1编码表示的数被称为机器数,变量真正的值被称为真值。 5. 假定某变量x存放在寄存器R1中为1111 1111 1111 1111 1111 1011 1100 0000B,则变量x在屏 幕上用16进制显示为0x FFFFFBC0 。若x的类型为int,则x的值为 -1088; 对R1进行算术左移4位后的值在屏幕上显示为0x FFFFBC00 ;对R1算术右移4位后为0x FFFFFFBC ;对R1逻辑右移4位后为0x 0FFFFFBC 。 6. 与硬连线路控制器相比,微程序控制器的缺点是速度慢。 7. 假定某计算机采用小端方式,按字节编址。若某变量x的主存地址为00001000H,其数据类型为float, 已知x=-1.5,则主存地址00001000H和00001003H中存放的内容分别是00 H和BF H。 8. 可以用一个特殊的Cache来记录最近使用页的页表项,因为页表项主要用于地址转换,所以把这种 特殊的Cache称为转换后援缓冲器,简称TLB (或快表)。 9. 当处理器发现有未被屏蔽的中断请求发生时,通常通过执行一个“中断隐指令”进行中断响应。在 中断响应过程中,完成三个任务,它们是关中断(或清除中断允许标志)、保存断点(及机器状态)、将中断服务程序首地址送PC。 10. 现代计算机的主存大多采用字节编址方式。所以,假定一个分页虚拟存储器系统的虚拟地址位数为 48位,则虚拟(逻辑)地址空间大小应为256TB。若页面大小为512KB,则一个程序最多可以有512M (或229)个页面。

计算机组成原理习题及答案54686word版本

计算机组成原理习题及答案54686

概论 一、选择题: 1.1946年研制成功的第一台电子数字计算机称为_B_。A.EDVAC B.ENIAC C.EVNAC D.EINAC 2.完整的计算机系统应包括__D_____.A..运算器、存储器、控制器 B.外部设备和主机 C.主机和存储器 D.配套的硬件和软件设备 3.计算机系统中的存储器系统是指__D____.A.RAM存储器 B.ROM存储器 C.内存储器 D.内存储器和外存储器 4.至今为止,计算机中的所有信息仍以二进制方式表示的理由是_C_____. A..节约元件 B.运算速度快 C.物理器件性能所致 D.信息处理方便 5.计算机硬件能直接执行的只有_B___. A.符号语言 B.机器语言 C.机器语言和汇编语言 D.汇编语言 二、填空题: 1.计算机的硬件包括__运算器_._控制器_._存储器_._输入设备_._输出设备__. 2.在计算机术语中,将运算器和控制器合在一起称为_CPU__,而将_CPU__和存储器合在一起称为__主机__. 3.计算机的软件一般分为两大类:一类叫_系统__软件,一类叫_应用__软件,其中,数据库管理系统属于_系统_软件,计算机辅助教学软件属于__应用___软件. 4.计算机系统中的存储器分为_内存储器_和_外存储器_.在CPU执行程序时,必须将指令存放在_内存储器__中. 5.输入、输出设备以及辅助存储器统称为_外部设备___. 6.计算机存储器的最小单位为__位___,1KB容量的存储器能够存储_1024*8__个这样的单位. 7.在计算机系统中,多个系统部件之间信息传送的公共通路称为__总线___,就其所传送的信息的性质而言,在公共通路上传送的信息包括_数据__、__地址__和__控制___信息. 三、衡量计算机性能的基本指标有哪些? 答:1.基本字长 2.数据通路宽度 3.运算速度:包括CPU时钟频率和数据传输率 4.存储器的容量:包括主存储器的容量和外存储器的容量 5.外围设备及其性能 6.系统软件配置运算方法和运算器 一、选择题: 1.在机器数中,__B____的零的表示形式是唯一的. A.原码 B.补码 C.反码 D.原码和反码 3.若某数X的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法__B__码. A.原 B.补 C.反 D.移 4.运算器虽有许多部件组成,但核心部分是__B____. A.数据总路线 B.算术逻辑运算单元 C.多路开关 D.通用寄存器 5.在定点二进制运算器中,减法运算一般通过__D_____来实现. A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器

计算机组成原理试题及答案

《计算机组成原理》试题 一、(共30分) 1.(10分) (1)将十进制数+107/128化成二进制数、八进制数和十六进制数(3分) (2)请回答什么是二--十进制编码?什么是有权码、什么是无权码、各举一个你熟悉的有权码和无权码的例子?(7分) 2.已知X=0.1101,Y=-0.0101,用原码一位乘法计算X*Y=?要求写出计算过程。(10分) 3.说明海明码能实现检错纠错的基本原理?为什么能发现并改正一位错、也能发现二位错,校验位和数据位在位数上应满足什么条件?(5分) 4.举例说明运算器中的ALU通常可以提供的至少5种运算功能?运算器中使用多累加器的好处是什么?乘商寄存器的基本功能是什么?(5分) 二、(共30分) 1.在设计指令系统时,通常应从哪4个方面考虑?(每个2分,共8分) 2.简要说明减法指令SUB R3,R2和子程序调用指令的执行步骤(每个4分,共8分) 3.在微程序的控制器中,通常有哪5种得到下一条指令地址的方式。(第个2分,共10分) 4.简要地说明组合逻辑控制器应由哪几个功能部件组成?(4分) 三、(共22分) 1.静态存储器和动态存储器器件的特性有哪些主要区别?各自主要应用在什么地方?(7分) 2.CACHE有哪3种基本映象方式,各自的主要特点是什么?衡量高速缓冲存储器(CACHE)性能的最重要的指标是什么?(10分) 3.使用阵列磁盘的目的是什么?阵列磁盘中的RAID0、RAID1、RAID4、RAID5各有什么样的容错能力?(5分) 四、(共18分) 1.比较程序控制方式、程序中断方式、直接存储器访问方式,在完成输入/输出操作时的优缺点。(9分) 2.比较针式、喷墨式、激光3类打印机各自的优缺点和主要应用场所。(9分) 答案 一、(共30分) 1.(10分) (1) (+107/128)10 = (+1101011/10000000)2 = (+0.1101011)2 = (+0.153)8 = (+6B)16 (2) 二-十进制码即8421码,即4个基2码位的权从高到低分别为8、4、2、1,使用基码的0000,0001,0010,……,1001这十种组合分别表示0至9这十个值。4位基二码之间满足二进制的规则,而十进制数位之间则满足十进制规则。 1

计算机组成原理试卷与答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同

6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的 时间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间 d)主存中读取一个数据字的平均时间 10.程序控制类指令的功能是______。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送

相关文档
相关文档 最新文档