文档库 最新最全的文档下载
当前位置:文档库 › 基于FPGA的数字时钟设计毕业设计论文

基于FPGA的数字时钟设计毕业设计论文

基于FPGA的数字时钟设计毕业设计论文
基于FPGA的数字时钟设计毕业设计论文

摘要

本设计为一个多功能的数字时钟,具有时、分、秒计数显示功能,以24小时循环计数;具有校对功能。本设计采用EDA技术,以硬件描述语言Verilog HDL为系统逻辑描述语言设计文件,在QUARTUSII工具软件环境下,采用自顶向下的设计方法,由各个基本模块共同构建了一个基于FPGA的数字钟。

系统由时钟模块、控制模块、计时模块、数据译码模块、显示以及组成。经编译和仿真所设计的程序,在可编程逻辑器件上下载验证,本系统能够完成时、分、秒的分别显示,按键进行校准,整点报时,闹钟功能。

关键词:数字时钟,硬件描述语言,Verilog HDL,FPGA

Abstract

The design for a multi-functional digital clock, with hours, minutes and seconds count display to a 24-hour cycle count; have proof functions function. The use of EDA design technology, hardware-description language VHDL description logic means for the system design documents, in QUAETUSII tools environment, a top-down design, by the various modules together build a FPGA-based digital clock. The main system make up of the clock module, control module, time module, data decoding module, display and broadcast module. After compiling the design and simulation procedures, the programmable logic device to download verification, the system can complete the hours, minutes and seconds respectively, using keys to cleared , to calibrating time. And on time alarm and clock for digital clock.

Keywords:digital clock,hardware description language,Verilog HDL,FPGA

目录

摘要 (1)

Abstract (2)

第一章绪论 (1)

1.1.选题意义与研究现状 (1)

1.2.国内外研究及趋势 (1)

1.3.论文结构 (2)

第二章编程软件及语言介绍 (4)

2.1Quarters II编程环境介绍 (4)

2.1.1菜单栏 (4)

2.1.2工具栏 (10)

2.1.3功能仿真流程 (11)

2.2Verilog HDL语言介 (12)

2.2.1什么是verilog HDL语言 (12)

2.2.2主要功能 (13)

第三章数字化时钟系统硬件设计 (16)

3.1系统核心板电路分析 (16)

3.2系统主板电路分析 (19)

3.2.1时钟模块电路 (19)

3.2.2显示电路 (19)

3.2.3键盘控制电路 (21)

3.2.4蜂鸣电路设计 (21)

第四章数字化时钟系统软件设计 (23)

4.1整体方案介绍 (23)

4.1.1整体设计描述 (23)

4.1.2整体信号定义 (24)

4.1.3模块框图 (26)

4.2分频模块实现 (26)

4.2.1分频模块描述 (26)

4.2.2分频模块设计 (27)

4.2.3分频模块仿真 (28)

4.3计时模块实现 (28)

4.3.1计时模块描述与实现 (28)

4.3.2计时模块仿真 (30)

4.4按键处理模块实现 (31)

4.4.1按键处理模块描述 (31)

4.4.2按键去抖处理模块设计 (32)

4.4.3按键模块去抖仿真 (33)

4.5闹钟模块实现 (33)

4.5.1闹钟模块设计 (33)

4.5.2闹钟设定模块仿真 (34)

4.6蜂鸣器模块实现 (34)

4.6.1蜂鸣器模块描述 (34)

4.6.2蜂鸣器模块实现 (34)

4.6.3蜂鸣器模块仿真 (37)

4.7显示模块实现 (38)

4.7.1显示模块描述 (38)

4.7.2显示模块实现 (38)

4.7.3显示模块仿真 (41)

第五章系统调试及运行结果分析 (42)

5.1硬件调试 (42)

5.2软件调试 (44)

5.3调试过程及结果 (45)

5.4调试注意事项 (46)

第六章总结和展望 (48)

5.5总结 (48)

5.6展望 (48)

参考文献 (49)

致谢 (50)

附录 (51)

第一章绪论

1.1.选题意义与研究现状

在这个时间就是金钱的年代里,数字电子钟已成为人们生活中的必需品。目前应用的数字钟不仅可以实现对年、月、日、时、分、秒的数字显示,还能实现对电子钟所在地点的温度显示和智能闹钟功能,广泛应用于车站、医院、机场、码头、厕所等公共场所的时间显示。

随着现场可编程门阵列( field program-mable gate array ,FPGA) 的出现,电子系统向集成化、大规模和高速度等方向发展的趋势更加明显,作为可编程的集成度较高的ASIC,可在芯片级实现任意数字逻辑电路,从而可以简化硬件电路,提高系统工作速度,缩短产品研发周期。故利用 FPGA 这一新的技术手段来研究电子钟有重要的现实意义。设计采用FPGA现场可编程技术,运用自顶向下的设计思想设计电子钟。避免了硬件电路的焊接与调试,而且由于FPGA的 I /O端口丰富,内部逻辑可随意更改,使得数字电子钟的实现较为方便。

本课题使用Cyclone EP1C6Q240的FPGA器件,完成实现一个可以计时的数字时钟。该系统具有显示时、分、秒,智能闹钟,按键实现校准时钟,整点报时等功能。满足人们得到精确时间以及时间提醒的需求,方便人们生活。

1.2.国内外研究及趋势

随着人们生活水平的提高和生活节奏的加快,对时间的要求越来越高,

相关文档