文档库 最新最全的文档下载
当前位置:文档库 › 模拟电子技术复习试题及答案解析

模拟电子技术复习试题及答案解析

模拟电子技术复习试题及答案解析
模拟电子技术复习试题及答案解析

一、填空题:(要求)

1、电子电路中常用的半导体器件有二极管、稳压管、双极型三极管和场效应等。制造这些器材的主要材料是半导体,例如和等。

半导体中中存在两种载流子:和。纯净的半导体称为,它的导电能力很差。掺有少量其他元素的半导体称为杂质半导体。杂质半导体分为两种:型半导体——多数载流子是;

型半导体——多数载流子是。当把P型半导体和N型半导体结合在一起时,在两者的交界处形成一个结,这是制造半导体器件的基础。

2、三极管的共射输出特性可以划分为三个区:区、区和区。为了对输入信号进行线形放大,避免产生严重的非线形性失真,应使三极管工作在区内。当三极管的静态工作点过分靠近区时容易产生截止失真,当三极管的静态工作点靠近区时容易产生饱和失真。

3、半导体二极管就是利用一个加上外壳,引出两个电极而制成的。它的主要特点是具有性,在电路中可以起整流和检波等作用。半导体二极管工作在区时,即使流过管子的电流变化很大,管子两端的电压变化也很小,利用这种特性可以做成。

4、场效应管利用栅源之间电压的效应来控制漏极电流,是一种控制器件。场效应管分为型和型两大类。

5、多极放大电路常用的耦合方式有三种:耦合、耦合和耦合。

6、在本征半导体中加入价元素可形成N型半导体,加入价元素可形成P型半导体。

7、集成运放中常用的偏置电路有电流源、电流源和电流源等。

8、不同类型的反馈对放大电路产生的影响不同。正反馈使放大倍数;负反馈使放大倍数;但其他各项性能可以获得改善。直流负反馈的作用是,交流负反馈能够。

9、电压负反馈使输出保持稳定,因而了放大电路的输出电阻;而电流负反馈使输出

保持稳定,因而了输出电阻。串联负反馈了放大电路的输入电阻;并联负反馈则了输入电阻。在实际的负反馈放大电路中,有以下四种基本的反馈组态:式、式、式和式。

10、将一个RC低通电路与一个RC高通电路联在一起,可以组成带通滤波器;将一个RC低通电路与一个RC高通电路联在一起,可以组成带阻滤波器。

11、滤波电路的主要任务是尽量滤掉输出电路中的成分,同时,尽量保留其中的成分。滤波电路主要由电容、电感等储能元件组成。电容滤波适用于

电流,而电感滤波适用于电流。在实际工作中常常将二者结合起来,以便进一步降低成分。

12在三极管多级放大电路中,已知Av1=20、Av2=-10、Av3=1,每一级的负载电阻是第二级的输入电阻,则总的电压增益Av=( );

Av1是( )放大器,Av2是( ) 放大器,Av3是( )放大器。

13集成运算放大器在( )状态和( )条件下,得出两个重要结论他们是:( ) 和( )

14单相桥式整流电路中,若输入电压V2=30,则输出电压Vo=( )V;若负载电阻R L=100Ω,整流二极管电流Id(av)=( )A。

二、选择题:

1、PN结外加正向电压时,扩散电流_______漂移电流,耗尽层_______。

2、图中D1-D3为理想二极管,A,B,C灯都相同,试问哪个灯最亮?

3、设硅稳压管Dz1和Dz2的稳定电压分别为5V和10V,求图中电路的输出电压Uo。已知稳压管的正向压降为0.7V。

4、图所示电路,设Ui=sinωt(V),V=2V,二极管具有理想特性,则输出电压Uo的波形应为图示_______图。

5、判断图所示电路中各二极管是否导通,并求A,B两端的电压值。设二极管正向压降为0.7V。

6、二极管最主要的特性是____________,它的两个主要参数是反映正向特性的____________和反映反向特性的____________。(注:本题为往年考题)

7、在晶体管放大电路中测得三个晶体管的各个电极的电位如图所示。试判断各晶体管的类型(是PNP管还是NPN管,是硅管还是锗管),并区分e、b、c三个电极。

8、测得某NPN管得VBE=0.7V,VCE=0.2V,由此可判定它工作在_______区。

9、为保证BJT共发射极放大器不产生削波失真,并要求在2K得负载上有不小于2V得信号电压幅度,在选择静态工作点时,就应保证|ICQ|≥_______,|VCEQ|≥_______。

(注:以上两题为2000年北京理工大学研究生入学考试“模拟与数字电路”考题)

10、在由PNP晶体管组成的基本共射放大电路中,当输入信号为1KHz、5mV的正弦电压时,输出电压波形出现了顶部削平的失真。这种失真是____。

A.饱和失真

B.截止失真

C.交越失真

D.频率失真

11、如下电路能否实现正常放大?

12、在如图所示的基本放大电路中,输出端接有负载电阻R L,输入端加有正弦信号电压。若输出电压波形出现底部削平的饱和失真,在不改变输入信号的条件下,减小R L的值,将出现什么现象?

A.可能使失真消失

B.失真更加严重

C. 可能出现波形两头都削平的失真。

13、为了使一个电压信号能得到有效的放大,而且能向负载提供足够大的电流,应在这个信号源后面接入什么电路?

A.共射电路

B.共基电路

C.共集电路

14、在如图所示的放大电路中,设Vcc=10V,Rb1=4KΩ,Rb2=6KΩ,Rc=2KΩ,Re=3.3KΩ,Rl=2KΩ。电容C1,C2和Ce都足够大。若更换晶体管使β由50改为100,rbb'约为0),则此放大电路的电压放大倍数____。

A.约为原来的2倍

B.约为原来的0.5倍

C.基本不变

D.约为原来的4倍

15、对于如图所示电路,问关于放大倍数的计算,以下式子哪个正确?

A.-β×[(Rc||RL)/(rbe+Re)]

B.-β[(Rc||RL)/rbe]

C.-β×[(Rc||RL)/(Rb1||Rb2||rbe)]

16、集成运算放大器是一种采用______耦合方式的放大电路,最常见的问题是__________,限于集成工艺的限制,在内部组成上,对高阻值电阻通常采用由三极管或场效应管组成的________来替代,或是采用

________的方法来解决。

17、在差动放大电路中,若Vs1=18mV,Vs2=10mV,则输入差模电压Vsd =______mV,共模输入电压

Vsc=______mV;若差模电压增益Avd= - 10,共模电压增益Avc= - 0.2,则差动放大电路输出电压

Vo=______mV。

18、差动放大电路的基本功能是对差模信号的_______作用和对共模信号的_______作用。(注:本题为1998年北京理工大学研究生入学考试“模拟与数字电路”考题)

(答案)

19、在不考虑反馈网络的附加移相作用时,负反馈转化为正反馈需

A:一级放大 B:二级放大 C:三级放大

20、某放大电路在负载开路时的输出电压为4V,接入12KΩ的负载电阻后,输出电压降为3V,这说明放大

.

电路的输出电阻为:

A:10KΩ B:2KΩ C:4KΩ D:3KΩ

(答案与提示)

21. 在考虑放大电路的频率失真时。若Ui为正弦波,则Uo()

A有可能产生相位失真

B有可能产生幅度失真和相位失真

C一定会产生非线性失真

D不会产生线性失真

22 某电路有用信号频率为2KHz,可选用()

A 低通滤波器

B 高通滤波器

C 带通滤波器

D 带阻滤波器

23 工作在电压比较器中的运放与工作在运算电路中的运放的主要区别是,前者的运放通常工作在()

A 开环或正反馈状态

B 深度负反馈状态

C 放大状态

D 线形工作状态

24与甲类功率放大方式比较,乙类OCL互补对称功放的主要优点是()

A 不用输出变压器

B 不用输出端大电容

C 效率高

D 无交越失真

三、计算题

1、写出下图所示各电路的输出电压值,设二极管导通电压U D=0.7V。

2、电路如图所示,V CC=15V,β=100,U BE=0.7V。试问:

(1)R b=50kΩ时,u O=?

(2)若T临界饱和,则R b≈?

3、 电路如图所示,晶体管导通时U BE =0.7V ,β=50。试分析V BB 为0V 、1V 、3V 三种情况下T 的工作状态及输出电压u O 的值。

4、 电路如图所示,试问β大于多少时晶体管饱和?

5、电路如下图所示,晶体管的β=60,'bb r =100Ω。

(1)求解Q 点、u

A &、R i 和R o ; (2)设s U =10mV (有效值),问i U =?o U =?若C 3开路,则i U =?o U =?

6、电路如图下所示共集电极电路,晶体管的β=80,r b e=1kΩ。

(1)求出Q点;

(2)分别求出R L=∞和R L=3kΩ时电路的u A&和R i;

(3)求出R o。

r=100Ω。

7、电路如图P2.13所示,晶体管的β=100,'

bb

(1)求电路的Q点、u A&、R i和R o;

(2)若电容C e开路,则将引起电路的哪些动态参数发生变化?如何变化?

图P2.13

8、电路如下图所示,判断反馈类型,并求出输出与输入的表达式。

I

f o f I f o I f f o f u R

R R u uI uo R R R

b u R

R u u R R R u R R R

U a +==+-==+++=

-2211;)(;0)(叠加定理解:利用虚断及虚短和

9、 比例运放电路如下图所示,试求其输出电压Vo 与输入Vi1、Vi2的关系表达式。

10、试分别判断比较器类型,并求出图(a)、(b )所示各电路的电压传输特性。

++

__20K 10K

40K V O1

V O

Vi1Vi2

A1A2

+-∞

(a ) 同相滞回比较器R 1

R 2

R 3u I

U R u O

+-∞+

(b ) 反相滞回比较器

R 1

R 2

R 3U R

u I u O

11、下图所示电路参数理想对称,晶体管的β均为50,'

bb

r=100Ω,U B E Q ≈0.7。试计算R W滑动端在中点时T1管和T2管的发射极静态电流I E Q,以及动态参数A d和R i。

12、判断图(a)所示电路的反馈类型,并估算图(a)所示负反馈放大器的闭环电压增益

A uf=U o/U i。

13、定性分析图所示电路,说明T1、T2在电路中的作用。

U

i

C

1

C

2

R

f

U

o

V

2

C

3

C

F

R

f

U

o

(a) 电路(b) 反馈网络

U

C C

U

f

V

1

1

R

c

1

R

b

2

R

c

2

R

e

2

C

e

1

C

e

22

R

b

21

R

b

1

R

e

1e

R′

1

R

e

14:判断如图电路的反馈类型

15、判断如图电路的反馈类型

16、倍压整流电路如图所示,求输出电压VL2的值。

17、电路如图所示,设半导体三极管的β=80,试分析当开关K分别接通A、B、C三位置时,三级管各工作在输出特性曲线的哪个区域,并求出相应的集电极电流Ic。

18、已知某共射放大电路的中频电压放大倍数为A um=-1000,f L=10Hz f H=1MHz,

请画出该放大电路的对数幅频特性曲线图。

19、在下图所示运算放大电路中,已知v1=10mV,v2=30mV,推导输入输出表达式,并求vo=?

20、理想比例运放电路如下图所示,试指出反馈的类型,并求其电压放大倍数

1、21、指出下列电路图的输入、输出接法,两个电路的电压放大倍数有何关系?

U1

U2

U3

R1

51k

R2

24.9k

R3

10.0k

R4

20k

R5

5.1k

Rf1

51k

Rf2

40.2k

3

5

6

2

7

4

+

vo

_ +

v1

_

+

v2

_

8

9

+

-

R F

R1

R2

u i

u-

u+

A

u o

四、问答题

1、PN结是如何形成的?

2、二极管正、负极性的判断方法?

3、举例说明二极管的主要应用?

4、在三极管的输出特性曲线上三极管有哪三个区?各区的特点?

5、放大电路的组成及各元件的作用?

6、放大电路有哪三种基本分析方法?举例说明。

复习题答案

说明:将鼠标放在答案两字位置即有显示

一、填空题:(要求)

1、电子电路中常用的半导体器件有二极管、稳压管、双极型三极管和场效应等。制造这些器材的主要材料是半导体,例如硅和锗等。

半导体中中存在两种载流子:电子和空穴。纯净的半导体称为本征半导体,它的导电能力很差。掺有少量其他元素的半导体称为杂质半导体。杂质半导体分为两种:N型半导体——多数载流子是电子;P型半导体——多数载流子是空穴。当把P型半导体和N型半导体结合在一起时,在两者的交界处形成一个PN 结,这是制造半导体器件的基础。

2、三极管的共射输出特性可以划分为三个区:截止区、放大区区和饱和区。为了对输入信号进行线形放大,避免产生严重的非线形性失真,应使三极管工作在放大区内。当三极管的静态工作点过分靠近截止区时容易产生截止失真,当三极管的静态工作点靠近饱和区时容易产生饱和失真。

3、半导体二极管就是利用一个 PN结加上外壳,引出两个电极而制成的。它的主要特点是具有单向性,在电路中可以起整流和检波等作用。半导体二极管工作在反向击穿区时,即使流过管子的电流变化很大,管子两端的电压变化也很小,利用这种特性可以做成稳压管。

4、场效应管利用栅源之间电压的电场效应来控制漏极电流,是一种电压控制器件。场效应管分为结型型和绝缘栅型两大类。

5、多极放大电路常用的耦合方式有三种:阻容耦合、直接耦合和变压器耦合。

6、在本征半导体中加入 5 价元素可形成N型半导体,加入 3 价元素可形成P型半导体。

7、集成运放中常用的偏置电路有镜像电流源、比例电流源和微电流源等。

8、不同类型的反馈对放大电路产生的影响不同。正反馈使放大倍数提高;负反馈使放大倍数降低;但其他各项性能可以获得改善。直流负反馈的作用是稳定静态工作点,交流负反馈能够改善放大电路的各项动态技术指标。

9、电压负反馈使输出电压保持稳定,因而减小了放大电路的输出电阻;而电流负反馈使输出电流保持稳定,因而增大了输出电阻。串联负反馈增大了放大电路的输入电阻;并联负反馈则减小了输入电阻。在实际的负反馈放大电路中,有以下四种基本的反馈组态:电压串联式、电压并联式、电流串联式和电流并联式。

10、将一个RC低通电路与一个RC高通电路串联联在一起,可以组成带通滤波器;将一个RC低通电路与一个RC高通电路并联联在一起,可以组成带阻滤波器。

11、滤波电路的主要任务是尽量滤掉输出电路中的交流成分,同时,尽量保留其中的直流成分。滤波电路主要由电容、电感等储能元件组成。电容滤波适用于小负载电流,而电感滤波适用于大负载电流。在实际工作中常常将二者结合起来,以便进一步降低脉动成分。

12在三极管多级放大电路中,已知Av1=20、Av2=-10、Av3=1,每一级的负载电阻是第二级的输入电阻,则总的电压增益Av=( );

Av1是( )放大器,Av2是( ) 放大器,Av3是( )放大器。

(答案)

13集成运算放大器在( )状态和( )条件下,得出两个重要结论他们是:( ) 和( )

(答案)

14单相桥式整流电路中,若输入电压V2=30,则输出电压Vo=( )V;若负载电阻R L=100Ω,整流二极管电流Id(av)=( )A。

(答案)

二、选择题:

1、PN结外加正向电压时,扩散电流_______漂移电流,耗尽层_______。

(答案与提示)

2、图中D1-D3为理想二极管,A,B,C灯都相同,试问哪个灯最亮?

(答案与提示)

3、设硅稳压管Dz1和Dz2的稳定电压分别为5V和10V,求图中电路的输出电压Uo。已知稳压管的正向压降为0.7V。

(答案与提示)

4、图所示电路,设Ui=sinωt(V),V=2V,二极管具有理想特性,则输出电压Uo的波形应为图示_______图。

(答案与提示)

5、判断图所示电路中各二极管是否导通,并求A,B两端的电压值。设二极管正向压降为0.7V。

(答案与提示)

6、二极管最主要的特性是____________,它的两个主要参数是反映正向特性的____________和反映反向特性的____________。(注:本题为往年考题)

(答案)

7、在晶体管放大电路中测得三个晶体管的各个电极的电位如图所示。试判断各晶体管的类型(是PNP管还是NPN管,是硅管还是锗管),并区分e、b、c三个电极。

(答案与提示)

8、测得某NPN管得VBE=0.7V,VCE=0.2V,由此可判定它工作在_______区。

9、为保证BJT共发射极放大器不产生削波失真,并要求在2K得负载上有不小于2V得信号电压幅度,在选择静态工作点时,就应保证|ICQ|≥_______,|VCEQ|≥_______。

(注:以上两题为2000年北京理工大学研究生入学考试“模拟与数字电路”考题)

(答案)

10、在由PNP晶体管组成的基本共射放大电路中,当输入信号为1KHz、5mV的正弦电压时,输出电压波形出现了顶部削平的失真。这种失真是____。

A.饱和失真

B.截止失真

C.交越失真

D.频率失真

(答案与提示)

11、如下电路能否实现正常放大?

(答案与提示)

12、在如图所示的基本放大电路中,输出端接有负载电阻R L,输入端加有正弦信号电压。若输出电压波形出现底部削平的饱和失真,在不改变输入信号的条件下,减小R L的值,将出现什么现象?

A.可能使失真消失

B.失真更加严重

C. 可能出现波形两头都削平的失真。

(答案与提示)

13、为了使一个电压信号能得到有效的放大,而且能向负载提供足够大的电流,应在这个信号源后面接入什么电路?

A.共射电路

B.共基电路

C.共集电路

(答案与提示)

14、在如图所示的放大电路中,设Vcc=10V,Rb1=4KΩ,Rb2=6KΩ,Rc=2KΩ,Re=3.3KΩ,Rl=2KΩ。电容C1,C2和Ce都足够大。若更换晶体管使β由50改为100,rbb'约为0),则此放大电路的电压放大倍数____。

A.约为原来的2倍

B.约为原来的0.5倍

C.基本不变

D.约为原来的4倍

(答案与提示)

15、对于如图所示电路,问关于放大倍数的计算,以下式子哪个正确?

A.-β×[(Rc||RL)/(rbe+Re)]

B.-β[(Rc||RL)/rbe]

C.-β×[(Rc||RL)/(Rb1||Rb2||rb e)]

(答案与提示)

16、集成运算放大器是一种采用______耦合方式的放大电路,最常见的问题是__________,限于集成工艺的限制,在内部组成上,对高阻值电阻通常采用由三极管或场效应管组成的________来替代,或是采用

________的方法来解决。

(答案)

17、在差动放大电路中,若Vs1=18mV,Vs2=10mV,则输入差模电压Vsd =______mV,共模输入电压

Vsc=______mV;若差模电压增益Avd= - 10,共模电压增益Avc= - 0.2,则差动放大电路输出电压

Vo=______mV。

(答案)

18、差动放大电路的基本功能是对差模信号的_______作用和对共模信号的_______作用。(注:本题为1998年北京理工大学研究生入学考试“模拟与数字电路”考题)

(答案)

20、在不考虑反馈网络的附加移相作用时,负反馈转化为正反馈需

A:一级放大 B:二级放大 C:三级放大

(答案与提示)

20、某放大电路在负载开路时的输出电压为4V,接入12KΩ的负载电阻后,输出电压降为3V,这说明放大电路的输出电阻为:

A:10KΩ B:2KΩ C:4KΩ D:3KΩ

(答案与提示)

21. 在考虑放大电路的频率失真时。若Ui为正弦波,则Uo()

A有可能产生相位失真

B有可能产生幅度失真和相位失真

C一定会产生非线性失真

D不会产生线性失真

(答案)

22 某电路有用信号频率为2KHz,可选用()

A 低通滤波器

B 高通滤波器

C 带通滤波器

D 带阻滤波器

(答案)

23 工作在电压比较器中的运放与工作在运算电路中的运放的主要区别是,前者的运放通常工作在()

A 开环或正反馈状态

B 深度负反馈状态

C 放大状态

D 线形工作状态

(答案)

24与甲类功率放大方式比较,乙类OCL互补对称功放的主要优点是()

A 不用输出变压器

B 不用输出端大电容

C 效率高

D 无交越失真

(答案与提示)

25 某仪表放大电路,要求R i大,输出电流稳定,应选()

A 电流串联负反馈

B 电压并联负反馈

C 电流并联负反馈

D 电压串联负反馈

(答案)

26有两个放大倍数相同,输入电阻和输出电阻不同的放大电路A和B,对同一个具有内阻的信号源电压进行放大。在负载开路的条件下,测得A放大器的输出电压小,这说明A的()

A 输入电阻大 B输入电阻小

C 输出电阻大

D 输出电阻小

(答案)

三、计算题

1、写出下图所示各电路的输出电压值,设二极管导通电压U D=0.7V。

解:U

O1≈

1.3V ,U O2=0,U O3≈-1.3V ,U O4≈2V ,U O5≈1.3V , U O6≈-2V 。

2、电路如图所示,V CC =15V ,β=100,U BE =0.7V 。试问: (1)R b =50k Ω时,u O =? (2)若T 临界饱和,则R b ≈? 解:(1)R b =50k Ω时,基极电流、集电极电流和管压降分别为

26b

BE

BB B =-=R U V I μA

V

256.215mA

6.2 C C CC CE B C =?-=-===R I V U I I β

所以输出电压U O =U CE =2V 。 (2)设临界饱和时管压降:U CES =0.3V ,所以

Ω≈-=-=

==

=-=-=

k 2.440294

.07

.02A

4.29mA 94.253

.015B BE BB b c CES CC S CS

BS CS I U V R I I R U V I μβ

临界饱和基极电流:临界饱和集电极电流:

3、 电路如图所示,晶体管导通时U BE =0.7V ,β=50。试

分析V BB 为0V 、1V 、3V 三种情况下T 的工作状态及输出电压u O 的值。 解:(1)当V BB =0时,T 截止,u O =12V 。

(2)当

V BB =1V 时,因为 60b

BEQ

BB BQ =-=

R U V I μA

V

9mA 3 C CQ CC O BQ CQ =-===R I V u I I β

所以T 处于放大状态。 (3)当V BB =3V 时,因为 160b

BEQ

BB BQ =-=

R U V I μA

BE

C CQ O BQ CQ mA 8 U R I V u I I CC <-===β

所以T 处于饱和状态。

4、 电路如图所示,试问β大于多少时晶体管饱和? 解:取U CES =U BE ,若管子饱和,则

C

b C BE

CC b BE CC R R R U V R U V ββ=-=-?

所以,100C

b

=≥

R R β时,管子饱和。

5、电路如下图所示,晶体管的β=60,'bb r =100Ω。

(1)求解Q 点、u

A &、R i 和R o ;

(2)设

s

U=10mV(有效值),问

i

U=?

o

U=?若C3开路,则

i

U=?

o

U =?

解:(1)Q点:

V

56

.4

)

(

mA

86

.1

A

μ

31

)

1(

e

c

EQ

CC

CEQ

BQ

CQ

e

b

BEQ

CC

BQ

=

+

-

=

+

+

-

=

R

R

I

V

U

I

I

R

R

U

V

I

β

β

u

A&、R i和R o的分析:

Ω

=

=

-

-

=

Ω

=

Ω

+

+

=

k3

95

)

(

952

952

mV

26

)

1(

c

o

be

L

c

be

b

i

EQ

bb'

be

R

R

r

R

R

A

r

R

R

I

r

r

u

β

β

&

(2)设

s

U=10mV(有效值),则

mV

304

mV

2.3

i

o

s

i

s

i

i

=

?

+

=

U

A

U

U

R

R

R

U

u

&

若C3开路,则

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术模拟试题4

泰山学院课程考试专用 《数字电子技术》模拟试题 4 (试卷共8页,答题时间120分钟) 一、填空题(每空 1分,共 20 分。) 1、(33)10=( )16=( )2 2、若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为_________,或非门的输出为___ ___,同或门的输出为__ __。 3、一个数字信号只有 种取值,分别表示为 和 。 4、一个三态门如图1.4, 当E ′=__________时,Y=)('AB 。 5、某EPROM 有8位数据线、13位地址线,则其存储容量为 位。 6、若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 7、多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 8、A/D 转换的一般步骤包括 、 、 和 。 9、欲将触发器置为“1”态,应使D R '= , D S '= 。 二、选择题(每题 2分,共 20 分。请将答案填在下面的表格内)1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可_______。 A.接高电平 B.接低电平 C.悬空 D.通过大电阻接地 2、下图中,满足Q * =1 的触发器是_____________。

3、由四个触发器构成十进制计数器,其无效状态有__________。 A.四个 B.五个 C.六个 D.十个 4、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用____________。 A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器 5、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 6、用555定时器构成的施密特触发器的回差电压可表示为 。 A. cc V 3 1 https://www.wendangku.net/doc/269956587.html, V 3 2 C. V cc D. cc V 4 3 7、在下列门电路中,输出端不可以并联使用的是 。 A. 三态门 B.集电极开路门(OC 门) C.具有推挽输出结构的TTL 门电路 D.CMOS 传输门 8、某A/D 转换器有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHz ,…,8KHz ,则该A/D 转换器的采样频率f s 的取值应为 。 A. f s ≤1KHz B. f s =8KHz C. f s ≥16KHz D. f s ≥2KHz 9、四位环形计数器的有效状态有 个。 A. 2 B. 4 C. 6 D. 8 10、下列电路中不属于时序逻辑电路的是 。 A.计数器 B. 全加器 C.寄存器 D.分频器 1、Y 1=A )('BC +AB C ' 2、Y 2(A ,B ,C ,D )=∑m (1,3,5,7,8,9)+∑d(11,12,13,15)四、1、电路如图4.1(a)所示,各电路的CP 、A 、B 、C 波形如图(b )所示。

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方

数字电子技术模拟试题4套

模拟试题一 一、选择填空(每空1分,共20分) 1.纯净的半导体叫()。掺入3价杂质元素形成的半导体叫(),它主要靠导电()。 A.空穴B.本征半导体C.P型半导体D.自由电子 2.PN结正偏时,多子的()运动较强,PN结变薄,结电阻较()。 A.扩散B.漂移C.小D.大 3.三极管有()和()两种载流子参与导电,故称作()极型晶体管;而场效应管称作()极型晶体管。 A.双极B.空穴C.单极D.自由电子 4.负反馈放大电路的含义是()。 A.输出与输入之间有信号通路 B.电路中存在反向传输的信号通路 C.除放大电路之外还有信号通路 D.电路中存在使输入信号削弱的反向传输信号 5.一个放大电路的对数频率特性的水平部分为40dB,当信号频率恰好是上限频率时,实际电压增益为()。 A.43dB B.40dB C.37dB D.3dB 6.通常在下面基本组态放大电路中,输入电阻最大的是();输出电阻最小的是();高频特性最好的电路是()。 A.共射电路B.共集电路C.共基电路D.共源电路 7.集成放大电路采用直接耦合方式的原因是()。 A.便于设计B.放大交流信号C.不易制作大容量电容 8.功率放大电路互补输出级采用共集形式是为了使()。 A.电压放大倍数大B.不失真输出电压大C.带负载能力强 9.欲得到电流-电压转换电路,应在放大电路中引入();欲将电压信号转换成与之成比例的电流信号,应在放大电路中引入()。A.电压串联负反馈B.电压并联负反馈C.电流串联负反馈D.电流并联负反馈 10.为了避免50Hz电网电压的干扰进入放大器,应选用()滤波电路。 A.带阻B.带通C.低通D.有源 11.直流稳压电源的基本组成有变压器、整流、()、稳压。 A.比较B.滤波C.调整 二、判断正误(每题2分,共10分) 1.因为N型半导体的多子是自由电子,所以它带负电。() 2.电路只要满足,就一定会产生正弦波振荡。() 3.放大电路必须加上合适的直流电源才能正常工作。() 4.若放大电路的放大倍数为负,则引入的反馈一定是负反馈。() 5.功率放大电路的最大输出功率是指在基本不失真情况下,负载上可能获得的最大交流功率。() 三、简答题 1.设图3-1中二极管、为理想二极管,判断它们是导通还是截止?输出电压= ?(4分) 2.测得放大电路中晶体管的直流电位如图3-2所示。在圆圈中画出管子,并说明是硅管还是锗管。 四、(6分)根据图4某共射单放电路中三极管的输出特性曲线及交、直流负载线,试求:(1)静态Q点;(2)三极管电流放大系数β;(3)集电极电阻;(4)最大不失真输出电压幅度。

数字电子技术模拟试题15答案

泰山学院物理与电子工程学院 《数字电子技术》试卷15参考答案与评分标准 一、选择题(每小题 2 分,共 20 分) 二、填空题(每空1分,共 20 分) 1、262.54 B2.B 2、二进制 八进制 十六进制 3、与 或 非 4、)(D C B A '+' 5、2 1 0 6、1 0 0 7、数值比较器 8、1 0 9、6 3 三、化简题(每题 5 分,共 10分) 1、1=+'+'+'+=B A C B A F ……………………………………………(5分) 2、AC AD B A Y ++''= …………………………………………(5分)

四、分析题(第1题5分,后3题每题10分,共35分) 1、 ………………(5分) 2、 …………………………(5分) …………………………(5分) 3、 K=1………………………………………………………(2分) ………………………………………………………………(2分) …………………………………(2分) ……………………………………………(2分) ……………………………………(2分) 4、 AC BC AB BA C BA AC B D A A D A A D A A D A A F ++=+'+'=+'+'+''= 3 0120110100122Q J '=1Q D =)(1211 *1↓''='+'=CLK Q Q Q K Q J Q )(1* 2↑=CLK Q Q

五、设计题(第1题7分,第2题8分,共15分) 1、A 、B 、C 代表三个裁判,通过用1表示,不通过用0表示…………(1分) 1表示成绩有效,0表示成绩无效…………………………………………(1分) 逻辑式F=A+BC ……………………………………………………………(2分) 真值表 ………………………………………………………………(2分) 逻辑图: ………………………………(1分) 2、状态转换图 ……………………………(3分) 电路图 A B C F 1 1 1 1 1 1 0 1 1 0 1 1 0 1 1 1 1 0 0 1 0 1 0 0 0 0 1 0 0 0 0 0

数字电子技术模拟试题1

西南交通大学数字电子技术学期考试试题一 一. 简答填空题(共20分,第6小题每空2分,其它每空1分) 1. 某数字信号的逻辑值为0111010,设高电平电压为5V ,低电平电压为0V 。试绘出该信号的数字波形。 波形: 2. 已知某时序电路的状态转换表如下,如果初态为S 0,输入序列为X=110101101时,则输出序列为 。 3. 写出下图所示各门电路的输出状态(0或1)。已知V IH =3.6V ,V IL =0.4V ,图(a )、(b )是TTL 门,图(c )、(d )是CMOS 门。 4. 一个存储容量为256K ×8的存储器,地址线有 条,数据线有 条。 5. 如要将一个最大幅度为5.1V 的模拟信号转换为数字信号,要求输入每变化20mv ,输出信号的最低位(LSB)发生变化,应选用 位A/D 转换器,其分辨率为 %。 次态/输出

6. 四个电路输入V I 、输出V O 的波形如图所示,试简答分别实现下列功能的最简电路类型(不必画出电路)。 7. 写出下图所示PLD 的输出F 1、F 2逻辑表达式。 二. 逻辑代数和组合逻辑 1. 公式法化简下列函数为最简与或式。(4分) BD C D A B A C B A D C B A F ++++=),,,( (a ) F 1= F 2=

2. 分析以下组合电路的功能,要求写出图示电路的逻辑表达式(3分),列出其真值表(2分),并说明电路的逻辑功能(2分)。 三. 用或非门设计一个组合电路。其输入为8421BCD码,输出L当输入数能被4整除时为1,其他情况为0。(0可以被任何整数整除,要求有设计过程,给出电路图) (1)建立真值表(3分) (2)写出函数的最小项表达式(3分) (3)化简函数表达式(4分) (4)用或非门实现。(4分) 四. 已知时序电路如图所示。 1.请写出各触发器的驱动方程和次态方程。(5分) 2.画出电路的状态(Q1Q0)转换图。(5分) CP

(完整版)数字电子技术基础模拟试题及答案完整

74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

数字电子技术模拟试题答案

《数字电子技术》模拟试题9 答案 一、 填空题(每空 1 分,共15 分) 1、6 3 2、8 256 8 3、4 4、5 5、25=32 1 6、218 001000011000 7、n 1n D Q =+ n n 1n Q K Q J Q +=+ 8、精确 长 二、 选择题(每题2分,共20分,多选、少选、错选均不得分) 1、A 2、C 3、B 4、C 5、A 6、B 7、B 8、A 9、B 10、D 三、判断题(每小题 2 分,共 10 分) 1、F 2、F 3、T 4、T 5、F 四、化简题(共15分) 1、F=()()AB BC BC AB +++ ()()()() ()()()()分) (=分) (分)(分1 1B A 1 ) 2(C B C B C B A B A C B C B B A C B C B AB B A C B C B AB B A C B C B AB F +=++++=???=+?+=+++= 2、C A D Y += (正确划出卡诺图并填入方格2 分,正确画圈1分,写出化 简式2分)

3、Y=ABCD AB AD ABCD ABC ++++ ()∑= 14,13,12,11,10,9,8m =D A C A B A ++ (正确划出卡诺图并填入方格2分,正确画圈1分,写出化简式2分) AB AB 1 00CD 00 11 1110 0110 01 1 111 1 1 五. 作图题(共10分,每题5分) 1、 Q Q 2、

五、分析题(共 16分) 1、 驱动方程 ?? ?=⊕=1010K Q X J n ???=⊕=11 1K Q X J n (2分) 状态方程 ()()n n n n n n n n n n n n n n Q XQ Q Q X Q Q X Q Q Q X Q Q X Q Q X Q 0 1 1 1 1 010110 11+=⊕=+=⊕=++(2分) 输出方程 ()01Q Q X Z ⊕= (2分) 2、 状态转换表,如表所示。(3分) 3、 状态转换图,略。 (3分) 4、 这是一个3进制加减计数器,当X=0时为加计数器,计满后通过Z 向高位进位;X=1时为减计数器,计满后通过Z 向高位借位;能自启动。(4分) 五、设计题(共18分) 解:74LS160具有同步置数功能,可以利用如下的循环,计数到7后利用同步置数作用使得计数器回到0,完成一个8进制的计数器, 则须令 12Q Q Q LD ??=

《数字电子技术》模拟试题及答案

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 (15) 可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同

三、简答题(共10分) 1、证明:B A B A A +=+(4分) 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 四、分析题(20分) 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1= ;CP0= 。 2)列出其驱动方程:(4分) J1= ;K1= ;J0= ;K0= 。 3)列出其输出方程:(1分) Z = 4)求次态方程:(4分) =+11n Q ;=+10n Q 5)作状态表及状态图(9分) Z

数字电子技术基础模拟试题A_及答案

数字电子试卷含答案 数字电子技术 74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一.选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

数字电路模拟试题 ()

《数字逻辑分析与设计》模拟试题 一、 单项选择题 1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器 2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器 B. 译码器 C. 数值比较器 D. 计数器 3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现 4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。 A. 32 B. 16 C. 8 D. 4 5. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步 B. Qn+1与S 同步 C. Qn+1与R 同步 D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCD B. A B CD C. A B C D D. AB C D 7. 与A B C ++相等的为( ) A. A B C ?? B. A B C ?? C. A B C ++ 8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F = 图1

9. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。 A. AC AB F += B. C B AB F += C. AC B A F += D. AC B A F += 10. 要实现n n Q Q =+1,JK 触发器的J 、K 取值应为( )。 A J=K=0 B J=K=1 C J=0 K=1 11. 可以用来实现并/串转换和串/并转换的器件是( ) A. 计数器 B. 全加器 C. 移位寄存器 D. 存储器 12. 下列触发器中没有计数功能的是( ) A. RS 触发器 B. T 触发器 C. JK 触发器 D. Tˊ触发器 13. 某逻辑电路输入A 、B 和输出Y 的波形如图2所示,则此电路实现的逻辑功能是( ) A. 与非 B. 或非 C. 异或 D. 异或非 图2 14. 若两个逻辑函数相等,则它们必然相同的是( ) A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 15. 能将输入信号转变成二进制代码的电路称为( ) A. 译码器 B. 编码器 C. 数据选择器 D. 数据分配器 二、 填空题

(完整版)《数字电路》期末模拟试题及答案

- 1 - 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术模拟试题

西南交通大学数字电子技术学期考试试题一 一. 简答填空题(共20分,第6小题每空2分,其它每空1分) 1.某数字信号的逻辑值为0111010,设高电平电压为5V,低电平电压为0V。试绘出该信号的数字波形。 波形: 2.已知某时序电路的状态转换表如下,如果初态为S0,输入序列为X=110101101时,则输出序列为。 输入 原态 X 01 S0S3/1S1/0 S1S3/1S2/0 S2S3/1S0/0 S3S1/1S2/0 3.写出下图所示各门电路的输出状态(0或1)。已知V IH=3.6V,V IL=0.4V,图(a)、(b)是TTL门,图(c)、(d)是CMOS门。 4.一个存储容量为256K×8的存储器,地址线有条,数据线有条。 次态/输出

5. 如要将一个最大幅度为5.1V 的模拟信号转换为数字信号,要求输入每变化20mv ,输出信号的最低位(LSB)发生变化,应选用 位A/D 转换器,其分辨率为 %。 6. 四个电路输入V I 、输出V O 的波形如图所示,试简答分别实现下列功能的最简电路类型(不必画出电路)。 7. 写出下图所示 PLD 的输出F 1、F 2逻辑表达式。 二. 逻辑代数和组合逻辑 (a ) (b ) (c ) (d ) F 1= F 2= & & & & A B =1 =1 ≥1 ≥1 1

1.公式法化简下列函数为最简与或式。(4分) BD C D A B A C B A D C B A F+ + + + = ) , , , ( 2. 分析以下组合电路的功能,要求写出图示电路的逻辑表达式(3分),列出其真值表(2分),并说明电路的逻辑功能(2分)。 三. 用或非门设计一个组合电路。其输入为8421BCD码,输出L当输入数能被4整除时为1,其他情况为0。(0可以被任何整数整除,要求有设计过程,给出电路图) (1)建立真值表(3分) (2)写出函数的最小项表达式(3分) (3)化简函数表达式(4分) (4)用或非门实现。(4分) 四. 已知时序电路如图所示。 1.请写出各触发器的驱动方程和次态方程。(5分) 2.画出电路的状态(Q1Q0)转换图。(5分) J0 Q0 CP J1 Q1 CP CP Q0Q1 1

数字电子技术_期末考试试题

期末考试试题 课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟 一、 填空题(22分每空2分) 1、=⊕0A A , =⊕1A A 。 2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。 3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态. 4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关, 而与 电路原先状态 无关。 5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。 6、一个四选一数据选择器,其地址输入端有 两 个。 二、 化简题(15分 每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A + 2)∑∑+=) 11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L A C A D B A d m D C B A L ++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,( 利用代数法化简逻辑函数,必须写出化简过程 3)________________________________________ __________)(),,(B A B A ABC B A C B A F +++= 3)0 ) (),,(______ ________________ __________________________________________________ __________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F 三、 画图题(10分 每题5分)

数字电子技术基础试题模拟题及答案 (2)

数字电子技术基础试题(二) 一、填空题 : (每空1分,共10分) 1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ;十进制数 98 的8421BCD 码为(10011000 ) 8421BCD 。 2 . TTL 与非门的多余输入端悬空时,相当于输入高电平。 3 .下图所示电路中的最简逻辑表达式为。AB 4. 一个 JK 触发器有两个稳态,它可存储一位二进制数。 5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。 6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。 表 1 A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 F 1 同或;F 2 与非门;F 3 或门。 二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 ) 1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D ) A、m 1与m 3 B、m 4与m6 C、m 5 与m 13 D、m 2 与m 8

2、 L=AB+C 的对偶式为:(B ) A 、 A+BC ; B 、( A+B ) C ; C 、 A+B+C ; D 、 ABC ; 3、半加器和的输出端与输入端的逻辑关系是(D ) A、与非 B、或非 C、与或非 D、异或 4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若 输入为 A 2 A 1 A 0 =101 时,输出:为(B )。 A . 00100000 B. 11011111 C.11110111 D. 00000100 5、属于组合逻辑电路的部件是(A )。 A、编码器 B、寄存器 C、触发器 D、计数器 6.存储容量为8K×8位的ROM存储器,其地址线为(C )条。 A、8 B、12 C、13 D、14 7、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V。 A、1.28 B、1.54 C、1.45 D、1.56 8、T触发器中,当T=1时,触发器实现(C )功能。 A、置1 B、置0 C、计数 D、保持 9、指出下列电路中能够把串行数据变成并行数据的电路应该是(C )。 A、JK触发器 B、3/8线译码器 C、移位寄存器 D、十进制计数器 10、只能按地址读出信息,而不能写入信息的存储器为(B )。 A、 RAM B、ROM C、 PROM D、EPROM 三、将下列函数化简为最简与或表达式(本题 10分) 1. (代数法)

数字电子技术模拟试题答案

《数字电子技术》模拟试题8 答案 一、选择题(每题3分,共30分,多选、少选、错选均不得分) 1、C 2、A 3、C 4、A 5、B 6、C 7、A 8、C 9、C 10、B 二、化简题(将下列函数化简成与或式,每题6分,共18分,第1题用公式法,第2、3题用卡诺图法) 1、Z 1=(A⊕C)B+AB C +A BC 2、B A Z +=2 3、D A B A C A AD Z +++=3 三. 作图题(共18分) 1、 2、 五、分析题(共 16分) 1、 驱动方程 ?? ?=⊕=1010K Q X J n ???=⊕=1 10 1K Q X J n (2分) 状态方程 ()()n n n n n n n n n n n n n n Q XQ Q Q X Q Q X Q Q Q X Q Q X Q Q X Q 0 1 1 1 1 010110 11+=⊕=+=⊕=++(2分) 输出方程 ()01Q Q X Z ⊕= (2分) 2、 状态转换表,如表所示。(3分) 3、 状态转换图,略。 (3分) 4、 这是一个3进制加减计数器,当X=0时为加计数器,计满后通过Z 向高位进位;X=1时为减计数器,计满后通过Z 向高位借位;能自启动。(4分) 五、设计题(共18分) 解:74LS160具有同步置数功能,可以利用如下的循环,计数到7后利用同步置数作用使得计数器回到0,完成一个8进制的计数器, 则须令 12Q Q Q LD ??=

接法如下 (设计思路8分,要求简要说明,由于设计方法不唯一,此答案仅作参考;连线图10分,要求与设计思路相一致,其中EP 、ET 和Rd 的电位2分, 门电路3分,D3~D0输入2分,置数端设置3分)

相关文档
相关文档 最新文档