文档库 最新最全的文档下载
当前位置:文档库 › 组成原理复习

组成原理复习

组成原理复习
组成原理复习

组成原理复习题及部分参考解答提示

选择题:

二章:

1 一个16位无符号二进制数的表示范围是( B )

A.0~65536 B.0~65535 C.-32768~32767 D.-32768~32768

2 下列说法有误的是( D )

A.任何二进制整数都可以用十进制表示

B.任何二进制小数都可以用十进制表示

C.任何十进制整数都可以用二进制表示

D.任何十进制小数都可以用二进制表示

3 下列关于ASCII编码,正确的描述是( D)。

A.使用8位二进制代码,最右边一位为1

B.使用8位二进制代码,最右边一位为0

C.使用8位二进制代码,最左边一位为1

D.使用8位二进制代码,最左边一位为0

4 下列校验码中,奇校验正确的有( C )。

A.110100111 B.001000111 C.010110011 D.110100111

5 用1位奇偶校验能检测出1位主存错误的百分比为( B )。

A.0% B.100% C.50% D.无法计算

6 已知大写英文字母“A”的ASCII码值为41H,现字母“F”补存在某个存储单元中,若采用偶校验(假设最高位作为校验位),则该存储单元中存放的十六进制数是( B )。

A.46H B.C6H C.47H D.C7H

7 一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y、z,其中x和z为int型,y 为short型。当x=127、y=-9时,执行赋值语句z=x+y后,x、y、z的值分别是( D )。

A.x=0000 007FH,y=FFF9H,z=0000 0076H

B.x=0000 007FH,y=FFF9H,z=FFFF 0076H

C.x=0000 007FH,y=FFF7H,z=FFFF 0076H

D.x=0000 007FH,y=FFF7H,z=0000 0076H

8 假定有4个整数用8位补码分别表示r1=FEH、r2=F2H、r3=90H、r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是( B )。

A.r1×r2 B.r2×r3 C.r1×r4 D.r2×r4

9 如果X为负数,由[X]补求[-X]补是将( D )。

A.[X]补各位保持不变

B.[X]补符号变反,其它各位不变

C.[X]补除符号位外,各位变反,末位加1

D.[X]补连同符号位一起变反,末位加1

10对真值0表示形式唯一的机器数是( B )。

A.原码 B.补码和移码C.反码 D.以上都不对

11 8位原码能表示的不同数据有( C )个。

A.15 B.16 C.255 D.256

12 计算机内部的定点数大多用补码表示,以下是一些关于补码特点的叙述:

Ⅰ、零的表示是唯一的

Ⅱ、符号位可以和数值部分一起参加运算

Ⅲ、和其真值的对应关系简单、直观

Ⅳ、减法可用加法来实现

在以上叙述中,( D )是补码表示的特点。

A.Ⅰ、Ⅱ B.Ⅰ、Ⅲ

C.Ⅰ、Ⅱ、Ⅲ

D.Ⅰ、Ⅱ、Ⅳ

13在补码的加减法中,用两位符号位判断溢出,两位符号位S1S2=10时,表示( C )A.结果为正数,无溢出 B.结果正溢出

C.结果负溢出 D.结果为负,无溢出

14 原码不恢复余数除法的算法中,( D )。

A.每步操作后,若不够减,则需恢复余数

B.若为负商,则恢复余数

C.整个算法过程中,从不恢复余数

D.仅当最后一步不够减时,才恢复一次余数

15 float型数据通常用IEEE754单精度浮点数格式表示。若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是( A )。

A.C104 0000H B.C242 0000H C.C184 0000H D.C1C2 0000H

16 按照IEEE754标准规定的32位浮点数(41A4C000)16对应的十进制数是( D )。

A.4.59375 B.-20.59375 C.-4.59375 D.20.59375

17 算术逻辑单元(ALU)的功能一般包括( C )。

A.算术运算 B.逻辑运算

C.算术运算和逻辑运算 D.加法运算

18 加法器采用并行进位的目的是( C )。

A.增强加法器功能 B.简化加法器设计

C.提高加法器运算速度 D.保证加法器可靠性

三章

1 下列各类存储器中,不采用随机存取方式的是(B )。

2 存储器的存取周期是指( C )。

A.存储器的读出时间

B.存储器的写入时间

C.存储器进行连续读或写操作所允许的最短时间间隔

D.存储器进行一次读或写操作所需的平均时间

3 设机器字长为64位,存储器容量为128MB,若按字编址,它可寻址的单元数是(B )。

A.16MB B.16M C.32M D.32MB

4 若某存储器存储周期为250ns,每次读出16位,则该存储器的数据传输率是( C )。

A.4×106B/s B.4MB/s C.8×106B/s D.8×220B/s

5 在多级存储器体系中,“Cache—主存”结构的作用是解决( D )的问题。

A.主存容量不足 B.主存与辅存速度不匹配

C.辅存与CPU速度不匹配D.主存与CPU速度不匹配

6 存储器分层体系结构中,存储器从速度最快到速度最慢的排列顺序是( D )。

A.寄存器—主存—Cache—辅存 B.寄存器—主存—辅存—Cache

C.寄存器—Cache—辅存—主存D.寄存器—Cache—主存—辅存

7 在Cache和主存构成的两级存储体系中,主存与Cache同时访问,Cache的存取时间100ns,主存的存取时间是1000ns,如果希望有效(平均)存取时间不超过Cache存取时间的11.5%,则Cache 的命中率至少应为( D )。

A.90% B.98% C.95% D.99%

8 某一SRAM芯片,其容量为1024×8位,除电源和接地端外,该芯片的引脚的最小数目为( A )。(提示:还包括片选、RD、WE)

A.21 B.22 C.23 D.24

9 若SRAM芯片容量为32K×16位,则( C )。

A.地址线为16根,数据线为32根 B.地址线为32根,数据线为16根

C.地址线为15根,数据线为16根 D.地址线为15根,数据线为32根

10 DRAM的刷新是以( A )为单位的。

A.存储单元 B.行 C.列 D.存储字

11 设CPU地址总线有24根,数据总线有32根,用512K×8位的RAM芯片构成该机的主存储器,则该机主存最多需要( D )片这样的存储芯片。

A.256 B.512 C.64 D.128

12 某计算机存储器探险字节编址,主存地址空间大小为64MB,现用4M×8位的RAM芯片组成32MB 的主存储器,则存储器地址寄存器MAR的位数至少是( D )。

13 在高速缓存系统中,主存容量为12MB,Cache容量为400KB,则该存储系统的容量为( B )。

A.12MB+400KB B.12MB C.12MB~12MB+400KB D.12MB~400KB

14 若由高速缓存、主存、硬盘构成的三级存储体系,则CPU访问该存储系统时发送的地址为( C )。

A.高速缓存地址 B.虚拟地址C.主存物理地址 D.磁盘地址

15 采用虚拟存储器的主要目的是( B )。

A.提高主存储器的存取速度B.扩大主存储器的存储空间

C.提高外存储器的存取速度 D.扩大外存储器的存储空间

四章

1 在CPU执行指令的过程中,指令地址由( A )给出。

A.程序计数器PC B.指令的地址码字段

C.操作系统 D.程序员

2 关于运算类指令的叙述中,正确的是( B )。

A.仅有一全操作数,其地址由指令的地址码提供

B.可能有一个操作数,也可能有两个操作数

C.一定有两个操作数,其中一个操作数是隐含的

D.指令的地址码字段存放的一定是操作码

3 运算型指令的寻址与转移型指令的寻址不同点在于( A )。

A.前者取操作数,后者决定程序转移地址

B.后者取操作数,前者决定程序转移地址

C.前者是短指令,后者是长指令

D.前者是长指令,后者是短指令

4 下列哪种指令用户不准使用( A )。

A.循环指令 B.转换指令

C.特权指令 D.条件转移指令

5 某指令系统有200条指令,对操作码采用固定长度二进制编码,最少需要用( B )位。

A.4 B.8 C.16 D.32

6 一个计算机系统采用32位单字长指令,地址码为12位,如果定义了250条二地址指令,那么还可以有( D )条单地址指令。(提示:(256-250)*212=24K)

A.4K B.8K C.16K D.24K

7 单地址指令中为了完成两个数的算术运算,除地址码指明一个操作数外,另一个数采用( B )方式。

A.立即寻址B.隐含寻址 C.间接寻址 D.基址寻址

8 指令系统中采用不同寻址方式的目的是( B )。

A.提供扩展操作码的可能并降低指令的难道

B.可缩短指令字长,扩大寻址空间,提高编程的灵活性

C.实现程序控制

D.三者都正确

9 简化地址结构的基本方法是尽量采用( B )。

A.寄存器寻址B.隐地址 C.直接寻址 D.间接寻址

10 为了缩短指令中某个地址段的位数,有效的方法是采取( D )。

A.立即寻址 B.变址寻址 C.间接寻址D.寄存器寻址

11 在指令寻址的各种方式中,获取操作数最快的方式是( B )。

A.直接寻址B.立即寻址 C.寄存器寻址 D.间接寻址

12 假定指令中地址码所给出的是操作数的有效地址,则该指令采用( A )。

A.直接寻址 B.立即寻址 C.寄存器寻址 D.间接寻址

13 ( B )便于处理数组问题。

A.间接寻址B.变址寻址 C.相对寻址 D.基址寻址

14 某机器指令字长为16位,主存按字节编址,取指令时,每取一个字节PC自动加1,当前指令地址为2000H,指令内容为相对寻址的无条件转移指令,指令中的形式地址为40H,那么取指令后及指令执行后PC内容为( C )。

A.2000H,2042H B.2002H,2040H C.2002H,2042H D.2000H,2040H

15 下列关于RISC说法中,错误的是( A )。

A.RISC普遍采用微程序控制器

B.RISC大多数指令在一个时钟周期内完成

C.RISC的内部通用寄存器数量相对CISC多

D.RISC的指令数、寻址方式和指令种类相对CISC少

五章

1 下列部件不属于控制器的是( C )。

A.指令寄存器 B.程序计数器

C.程序状态字 D.时序电路

2 通用寄存器是( A)。

A.RISC普遍采用微程序控制器

B.RISC大多数指令在一个时钟周期内完成

C.RISC的内部通用寄存器数量相对CISC多

D.RISC的指令数、寻址方式和指令种类相对CISC少

3 在CPU中,跟踪后继指令地址的寄存器是( B )。

A.指令寄存器B.程序计数器

C.地址寄存器 D.状态寄存器

4 条件转移指令执行时所依据的条件来自(B )。

A.指令寄存器B.标志寄存器

C.程序计数器 D.地址寄存器

5 程序计数器(PC)属于( B )。

A.运算器B.控制器

C.存储器 D.ALU

6 在一条无条件跳转指令的指令周期内,PC的值被修改( B )次。

A.1 B.2 C.3 D.无法确定

7 指令寄存器的位数取决于( C )。

A.存储器的容量 B.机器字长

C.指令字长 D.存储字长

8 计算机系统中表征程序和机器运行状态的部件是( D )。

A.程序计数器 B.累加寄存器

C.中断寄存器D.程序状态字寄存器

9 控制器的全部功能是( C )。

A.产生时序信号

B.从主存中取出指令并完成指令操作码译码

C.从主存中取出指令、分析指令并产生有关的操作控制信号

D.都不对

10 指令译码器是对(B )进行译码。

A.整条指令B.指令的操作码字段

C.指令的地址码字段 D.指令的地址

11 CPU中不包括( C )。

A.存储器地址寄存器 B.指令寄存器

C.地址译码器 D.程序计数器

12 假定不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,错误的是( C)。

A.每个指令周期中CPU都至少访问内存一次

B.每个指令周期一定大于或等于一个CPU周期

C.空操作指令的指令周期中任何寄存器的内容都不会被改变

D.当前程序在每条指令执行结束时都可能被外部中断打断

13 计算机工作的最小时间周期是( A )。

A.时钟周期 B.指令周期

C.CPU周期 D.工作脉冲

14 指令周期是指( C )。

A.CPU从主存取出一条指令的时间

B.CPU执行一条指令的时间

C.CPU从主存取出一条指令加上执行这条指令的时间

D.时钟周期时间

14 以下叙述中错误的是( B )。

A.指令周期的第一个操作是取指令

B.为了进行取指操作,控制器需要得到相应的指令

C.取指操作是控制器自动进行的

D.指令执行时有些操作是相同或相似的

15 CPU响应中断的时间是( A )。

A.一条指令执行结束 B.I/O设备提出中断

C.取指周期结束 D.指令周期结束

16 在单总线的CPU中( D )。

A.ALU的两个输入端及输出端可与总线相连

B.ALU的两个输入端可与总线相连,但输出端需通过暂存器与总线相连

C.ALU的一个输入可与总线相连,其输出端也可与总线相连

D.ALU只能有一个输入可与总线相连,另一输入端需通过暂存器与总线相连

17 CPU的读/写控制信号的作用是( D )。

A.决定数据总线上的数据流方向 B.控制存储器操作的读/写类型C.控制流入、流出存储器信息的方向D.以上都是

18 相对于微程序控制器,硬布线控制器的特点是( D )。

A.指令执行速度慢,指令功能的修改和扩展容易

B.指令执行速度慢,指令功能的修改和扩展难

C.指令执行速度快,指令功能的修改和扩展容易

D.指令执行速度快,指令功能的修改和扩展难

19 在组合逻辑控制器中,微操作控制信号的形成主要与(B )信号有关。

A.指令操作码和地址码B.指令译码信号和时钟

C.操作码和条件码 D.状态信息和条件

20 微程序控制器中,形成微程序入口地址的是( C )。

A.机器指令的地址码字段 B.微指令的微地址码字段

C.机器指令的操作码字段 D.微指令的微操作码字段

21 下列不属于微指令结构设计所追求的目标是( D )。

A.提高微程序的执行速度 B.提高微程序设计的灵活性

C.缩短微指令的长度D.增大控制存储器的容量

22 微程序控制存储器属于( C )的一部分。

A.主存 B.外存C.CPU D.缓存

23 硬布线控制器与微程序控制器相比( B )。

A.硬布线控制器的时序系统比较简单

B.微程序控制器的时序系统比较简单

C.两者的时序系统复杂程序相同

D.可能是硬布线控制器的时序系统比较简单,也可能是微程序控制器的时序系统比较简单

24 某计算机的控制器采用微程序控制方式,微指令中的操作控制字段采用字段直接编码法,共有

33个微命令,构成5个互斥类,分别包含7、3、1、5和6个微命令,则操作控制字段至少有( C )。

A.5位 B.6位C.15位 D.33位

25 通常情况下,一个微程序的周期对应一个( C )。

A.指令周期 B.主频周期C.机器周期 D.工作周期

26 下列部件属于控制部件的是( B )。

Ⅰ.指令寄存器Ⅱ.操作控制器Ⅲ.程序计数器Ⅳ.状态条件寄存器

A.Ⅰ、Ⅲ、Ⅳ B.Ⅰ、Ⅱ、Ⅲ C.Ⅰ、Ⅱ、Ⅳ D.Ⅰ、Ⅱ、Ⅲ、Ⅳ

27 下列部件属于执行部件的是( B )。

Ⅰ.控制器Ⅱ.存储器Ⅲ.运算器Ⅳ.外围设备

A.Ⅰ、Ⅲ、Ⅳ B.Ⅱ、Ⅲ、Ⅳ C.Ⅱ、Ⅳ D.Ⅰ、Ⅱ、Ⅲ、Ⅳ

28 下列不会引起指令流水线阻塞的是( A )。

A.数据旁路 B.数据相关

C.条件转移 D.资源冲突

29 下列关于流水CPU基本概念正确的句子是( D )。

A.流水CPU是以空间并行性为原理构造的处理器

B.流水CPU一定是RISC机器

C.流水CPU一定是多媒体CPU

D.流水CPU是一种非常经济而实用的时间并行技术

30 设指令由取指、分析、执行3个子部件完成,并且每个子部件的时间均为t,若采用常规标量单

流水线处理,连续执行8条指令,则该流水线的加速比为( D )。

A.3 B.2 C.3.4 D.2.4

六章

1 挂接在总线上的多个部件( B )。

A.只能分时向总线发送数据,并只能分时从总线接收数据

B.只能分时向总线发送数据,但可以同时从总线接收数据

C.可同时向总线发送数据,并同时从总线接收数据

D.可同时向总线发送数据,但只能分时从总线接收数据

2 在计算机系统中,多个系统部件之间信息传送的公共通路称为总线,就其所传送的信息的性质而言,下列( C )不是在公共通路上传送的信息。

A.数据信息 B.地址信息 C.系统信息D.控制信息

3 计算机使用总线结构便于增减外设,同时( C )。

A.减少了信息传输量 B.提高了信息的传输速度

C.减少了信息传输线的条数 D.提高了信息传输的并行性

4 不同信号在同一条信号线上分时传输的方式称为( A )。

A.总线复用方式 B.并串行传输方式

C.并行传输方式 D.串行传输方式

5 传输一张分辨率为640×480像素、65536色的照片(采用无压缩方式),设有效数据传输率为56kbit/s,大约需要的时间是( D )。

A.34.82s B.43.86s C.85.71s D.87.77s

6 在一个16位的总线系统中,若时钟频率为100MHz,总线周期为5个时钟周期传输一个字,则总线带宽是( B)。

A.4MB/s B.40MB/s C.16MB/s D.64MB/s

7 在3种集中式总线控制中,( C )方式响应速度最快;()方式对电路故障最敏感。

A.链式查询;独立请求 B.计数器定时查询;链式查询

C.独立请求;链式查询 D.无正确选项

8 “总线忙”信号的建立者是( A )。

A.获得总线控制权的设备 B.发出“总线请求”信号的设备

C.总线控制器 D.CPU

9 关于总线的叙述,以下正确的是( D )。

Ⅰ.总线忙信号由总线控制器建立

Ⅱ.计数器定时查询方式不需要总线同意信号

Ⅲ.链式查询方式、计数器查询方式、独立请求方式所需控制线路由少到多排序是:链式查询方式、独立请求方式、计数器查询方式

A.Ⅰ、ⅢB.Ⅱ、Ⅲ C.只有ⅢD.只有Ⅱ

七、八章

1 下列关于I/O设备的说法中正确的是( B )

I、键盘、鼠标、显示器、打印机属人机交互设备

II、在微型计算机中,VGA代表的是视频传输标准

III、打印机从打字原理的角度来区分,可以分为点阵式打印机和活字式打印机

IV、鼠标适合于用中断方式来实现输入操作

A.Ⅱ、Ⅲ、Ⅳ B.Ⅰ、Ⅱ、Ⅳ

C.Ⅰ、Ⅱ、Ⅲ

D.Ⅰ、Ⅱ、Ⅲ、Ⅳ

2 下列关于盘的说法中,错误的是( B )

A.本质上,U盘(闪存)是一种只读存储器

B.RAID技术可以提高硬盘的磁记录密度和磁盘利用率

C.未格式化的硬盘容量要大于格式化后的实际容量

D.计算磁盘的存取时间时,“寻道时间”和“旋转等待时间”常取其平均值

3 显示汉字采用点阵字库,若每个汉字用16X16点阵表示,7500个汉字的字库容量是( B )

A.16KB B.240KB C.320KB D.1MB

4 一个磁盘的转速为7200转/分,每个磁盘有160个扇区,每个扇区有512字节,那么在理想情况下,其数据传输率为( C )

A.8B,256MB B.8bit,1MB C.8bit,256KB D.8B,32MB

5 假定一台计算机的显示存储器用DRAM芯片实现,若要求显示分辨率为1600X1200,颜色深度为24位,帧频为85Hz,显示总带宽的50%用来刷新屏幕,则需要的显示总带宽至少约为( D )A.245MB/s B.979MB/s C.1958MB/s D.7834MB/s

6 某计算机处理器主频为50MHz,采用定时查询方式控制设备A的I/O,查询程序运行一次所用的时钟周期数至少为500。在设备A工作期间,为保证数据不丢失,每秒需对其查询至少200次,则CPU 用于设备A的I/O的时间占整个CPU时间的百分比至少是( C )。

A.0.02% B.0.05% C.0.20% D.0.50%

7 关于程序中断方式和DMA方式的叙述错误的是( C )

Ⅰ.DMA的优先级比程序中断的优先级要高

Ⅱ.程序中断方式需要保护现场,DMA方式不需要保护现场

Ⅲ。程序中断方式的中断请求是为了报告CPU数据的传输结束,而DMA方式的中断请求完全是为了传送数据

A.只有Ⅱ B.Ⅱ、ⅢC.只有Ⅲ D.Ⅰ、Ⅲ

8 中断响应是在( C )。

A.一条指令执行开始 B.一条指令执行中间

C.一条指令执行之末 D.一条指令执行的任何时刻

9 在DMA方式下,数据从内存传送到外设经过的路径是( B )。

A.内存→数据总线→数据通路→外设

B.内存→数据总线→DMAC→外设

C.内存→数据通路→数据总线→外设

D.内存→CPU→外设

10 以下4个步聚在通道工作过程的正确顺序是( D )。

①组织I/O操作②向CPU发出中断请求③编制通道程序④启动I/O通道

A. ①→②→③→④

B. ②→③→①→④

C. ④→③→②→①

D.③→④→①→②

简答题:(附答案或提示)

2.1、求下列信息的奇校验码和偶校验码(设校验位在最左位)。

1100111 1000110 1010110

01100111 11100111

01000110 11000110

11010110 01010110

2.2、假设有两个整数 x和y,x=-68,y=-80,采用补码形式(含1位符号位)表示,x和y分别存

放在寄存器A和B中。另外,还有两个寄存器C和D。A、B、C、D都是8位的寄存器。请回答下列问题(要求最终用十六进制表示序列):

1)寄存器A和B中的内容分别是什么?BCH、B0H

2)x和y相加后的结果存放在寄存器C中,寄存器C中的内容是什么?6C

此时,溢出标志位OF是什么?符号标志位SF是什么?进位标志位CF是什么?

OF=1 SF=0 CF=1

3)x和y相减后的结果存放在寄存器D中,寄存器D中的内容是什么?0C

此时,溢出标志位OF是什么?符号标志位SF是什么?进位标志位CF是什么?

OF=0 SF=0 CF=1

2.3、假定在一个8位字长的计算机中运行如下C程序段:

unsigned int x=134;

unsigned int y=246;

int m=x;

int n=y;

unsigned int z1=x-y;

unsigned int z2=x+y;

int k1=m-n;

int k2=m+n;

若编译器编译时将8个8位寄存器R1~R8分别分配给变量x、y、m、n、z1、z2、k1、k2。请回答下列问题(提示:带符号整数用补码表示)。

1)执行上述程序段后,寄存器R1、R5和R6的内容分别是什么(用十六进制表示)?

86H 90H 7CH

2)执行上述程序段后,变量m和k1的值分别是多少(用十进制表示)?-122,-112

3)上述程序段涉及带符号整数加/减、无符号整数加/减运算,这四则运算能否利用同一个加法器辅助电路实现?简述理由。

(能,运算中,无符号数相当于正数而与,减法也是把第二个数变补相加)4)计算机内部如何判断带符号整数加/减运算的结果是否发生溢出?上述程序段中,哪些带符号整数运算语句的执行结果会发生溢出?

三种判断溢出的方法:双符号位,最高位进位,符号位相同操作数的运算后与原码操作数的符号位不同则溢出。

带符号的只有k2会发生溢出,8位带符号整数的补码取值范围为-128~+127

k2=m+n=-122-10=-132超出范围。

3.1 设有32片256K×1位的SRAM芯片,回答以下问题:

1)采用位扩展方法可以构成多大容量的存储器?

32片256K×1位的SRAM芯片可构成256K×32位的存储器。

2)如果采用32位有字编址方式,该存储器需要多少地址线?

如果采用32位的字编址方式,则需要18条地址线,因为218=256K。

3)画出该存储器与CPU连接的结构图,设CPU的接口信号有地址信号、数据信号和控制信号MREQ、WE,该两信号为低电平有效。

用作为芯片选择信号,作为读写控制信号,该存储器与CPU连接的结构图如图4.19所示,因为存储容量为256K×32位=1024KB=220B,所以CPU访存地址为A19~A0,最高地址位为A19,并由A0、A1选择各字节。

3.2 主存储器的地址寄存器和数据寄存器各自的作用是什么?设一个1MB容量的存储器,字长为32

位,问:

1)按字节编址,地址寄存器和数据寄存器各几位?编址范围为多大?

2)按字编址,地址寄存器和数据寄存器各几位?编址范围为多大?

解:在主存储器中,地址寄存器MAR用来存放当前CPU访问的内存单元地址,或者存放CPU写入内存的内存单元地址。数据寄存器MDR用来存放由内存中读出的信息,或者写入内存的信息。

(1)按字节编址,1MB=220×8位,地址寄存器为20位,数据寄存器为8位,编址范围为00000H~FFFFFH(FFFFFH-00000H+1=100000H=220)。

(2)按字编址,1MB=218×32位,地址寄存器为18位,数据寄存器为32位,编址范围为00000H~3FFFFH(3FFFFH-00000H+1=40000H=218)。

3.3 用一个512K×8位的Flash存储芯片组成4M×32位的半导体只读存储器,存储器按字编址,试

回答以下问题:

1)该存储器的数据线和地址线数分别为多少?

2)共需要几片这样的存储器芯片?

3)说明每根地址线的作用。

4.1 某计算机指令系统若采用定长操作码,变长指令码格式。回答以下问题:

1)采用什么寻址方式指令码长度最短?什么寻址方式指令码长度最长?

由于通用寄存器的数量有限,可以用较少的二进制位来编码,所以采用寄存器寻址方式和寄存器间接寻址方式的指令码长度最短。因为需要在指令中表示数据和地址,所以立即寻址方式、直接寻址方式和间接寻址方式的指令码长度最长。如果指令码长度太短,则无法表示范围较大的立即数和寻址到较大的内存地址空间。

2)采用什么寻址方式执行速度最快?什么寻址方式执行速度最慢?

由于通用寄存器位于CPU内部,无需到内存读取操作数,所以寄存器寻址方式执行速度最快。而间接寻址方式需要读内存两次,第一次由操作数的间接地址读到操作数的地址,第二次再由操作数的地址读到操作数,所以间接寻址方式的执行速度最慢

3)若指令系统采用定长指令码格式,那么采用什么寻址方式执行速度最快?

若指令系统采用定长指令码格式,所有指令所包含的二进制位数均相同,则立即寻址方式执行速度最快,因为读到指令的同时.便立即取得操作数。如果采用变长指令码格式时,由于要表示一定范围内的立即数,包含立即数的指令通常需要较多的二进制位,取指令时,可能需要不止一次地读内存来完成取指令。因此,采用变长指令码格式时,寄存器寻址方式执行速度最快。

4.2 在一个36位长的指令系统中,设计一个扩展操作码,使之能表示下列指令:

1)7条具有两个15位地址和一个3位地址的指令。

OP addr1 addr2 addr3

000~110 15位 15位 3位

2)500条具有一个15位地址和一个3位地址的指令。

OP1 OP2 addr1 addr2

111 00000 00000 00000 15位 3位

000000 11111 0011 15位 3位

3)50条无地址指令。

OP1 OP2 18位0

111 000000 11111 0100 00000 00000 00000 000

000001 00010 0101 00000 00000 00000 000

4.3 假设指令字长为16位,操作数的地址码为6位,指令有零地址、一地址、二地址3种格式。

1)设操作码固定,若零地址指令有M种,一地址指令有N种,则二地址指令最多有几种?

根据操作数地址码为6位,则二地址指令中操作码的位数为16-6-6-4,这4位操作码可有16种操作。由于操作码固定,则除了零地址指令有M种,一地址指令有N种,剩下二地址指令最多有16-M-N种。

2)采用扩展操作码技术,二地址指令最多有几种?

采用扩展操作码技术,操作码位数可随地址数的减少而增加。对于二地址指令,指令字长16位,减去两个地址码共12位,剩下4位操作码,共16种编码,去掉一种编码(如1111)用于一地址指令扩展,二地址指令最多可有15种操作。

3)采用扩展操作码技术,若二地址指令有P条,零地址指令有Q条,则一地址指令最多有几条?

5.1 假设某机器有80条指令,平均每条指令由4条微指令组成,其中的一条取指微指令是所有指令

公用的,已知微指令长度为32位,请估算控制存储器CM容量,给出估算过程。

((80*(4-1)+1)*32/8=964B 容量为1k)

5.2 某微程序控制器中,采用水平型直接控制(编码)方式的微指令格式,后续微指令地址由微指

令的下地址字段给出。已知机器共有28个微命令,6个互斥的可判定的外部条件,控制存储器

的容量为512×40位,试设计其微指令的格式,并说明理由。

水平行微指令由操作控制字段、判别测试字段和下地址地段三部分构成。

因为采用水平型直接控制(编码)方式,所以其操作控制字段位数等于微命令数,为28位;后续微指令地址由微指令的下地址字段给出,下一地址字段可以根据控制存储器的容量(512*40位)定位9位;6个互斥的判定条件,可以编码成3位状态,用于提供微程序出现分支时,形成后续微指令地址。综上所述,微指令格式如下:

5.3 某机共有52个微操作控制信号,构成5个相斥类的微命令组,各组分别包括5、8、2、15、22个微命令,已知可判定的外部条件有两个,微指令字长28位。

1)按水平型微指令格式设计微指令,要求微指令的下地址字段直接给出后继微指令地址。

水平型微指令一般格式为:{控制字段+判别测试字段+下地址字段};控制字段即微命令字段:5,8,2,15,22分别需要3,4,2,4,5位来控制;判别测试字段:因外部判定条件有两个故需2位即可;下址字段即指明下一条微命令的地址为:微命令字长28-(3+4+2+4+5)-2=8位

2)指出控制存储器的容量。28×28位≈1kB

组成原理复习题目

填空题: 1.计算机的硬件包括(运算器)、(存储器)、(控制器)、适配器、输入输出设备。 2.按IEEE754标准,一个浮点数由(符号位S)、(阶码E)、(尾数M)三个域组成。 3.计算机采用多级存储体系结构,即(cache)、(主存)和(外存)。 4.形成指令地址的方式,称为(指令寻址方式)。有(顺序寻址)和(跳跃寻址)两种,由指令计数器来跟踪。 5.CPU是计算机的中央处理器部件,具有(指令控制)、(操作控制)、时间控制、(数据加工)的基本功能。 6.为了解决(多个)主设备同时竞争总线(控制权)的问题,必须具有总线(仲裁部件)。 7.磁表面存储器由于存储容量大,(位成本低),在计算机系统中作为(辅助)大容量存储器使用,用以存放系统软件、大型文件、数据库等大量程序与数据信息。 (2) 1.早期将(运算器)和(控制器)合在一起称为Cpu(中央处理器)。 2.数的真值变成机器码时有四种表示方法:原码表示法,(反码表示法),(补码表示法),(移码表示法)。 3.Cache是一种(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的(硬件)技术 4.形成操作数地址的方式,称为(数据寻址方式)。操作数可放在专用寄存器、(通用寄存器)、内存和(指令)中。 5.CPU中至少要有如下六类寄存器:(指令寄存器)、(程序计数器)、(地址寄存器)、数据缓冲器、通用寄存器、状态条件寄存器。 6.接口部件在它动态联结的两个功能部件间起着(缓冲器)和(转换器)的作用,以便实现彼此之间的(信息传送)。 7.外围设备的功能是在计算机和(其他机器)之间,以及计算机与(用户)之间提供联系。 (3) 1.(存储)程序并按(地址)顺序执行是冯·诺依曼型计算机的(工作原理)。 2.移码主要用于表示浮点数的(阶码E),以利于比较两个指数的(大小)和(对阶)操作。 3.存储器的技术指标有(存储容量)、(存取时间)、(存储周期)、存储器带宽。 4.RISC指令系统的最大特点是:①(指令条数少);②指令长度固定,指令格式和寻址方式种类少;③只有取数/存数指令访问(存储器),其余指令的操作均在(寄存器)之间进行 5.互斥的微操作,是指不能(同时)或不能在(同一个节拍内)并行执行的微操作。可以(编码)。 6.当代流行的标准总线内部结构包含:①(数据传送总线)(由地址线、数据线、控制线组成);②(仲裁总线);③中断和同步总线;④(公用线)(电源、地线、时钟、复位灯信号线)。 7.中断系统是计算机实现中断功能的(软硬件)总称。一般在CPU中设置中断机构,在外设接口中设置中断控制器,在软件上设置相应的(中断服务程序)。 选择题

《计算机组成原理》期末考试复习要点

《计算机组成原理》期末考试复习要点 一、试题类型: 填空题、选择题、简答题 二、重点章节 第二、三、四、五章 三、复习要点与模拟题 ㈠数据表示、运算 1.进制转换;原码、反码和补码的表示 ⑴.将十进制数+107/128和-52 化成二进制数,再写出各自的原码、补码、反码 表示(符号位和数值位共8位) ⑵.将十进制数一0.276和47化成二进制数,再写出各自的原码、补码、反码 表示(符号位和数值位共8位)。 ⑶.(21)10=( )2=( )8=( )16 ⑷.x=一0.100l [x]原=( ) [x]补=( ) [-x]=( ) ⑸.y=0.010l [Y]原=( ) [Y]=( ) [—Y]补=( ) [Y—X]补= ( ) 考核知识点: 1)进制的转换 2)定点整数、小数的三种码表示 3)技巧:●将107转换成二进制后小数点移位(128=27) 先写成8位,再转换成原码、反码、补码,如:-52先写成–0110100,再转换成原码10110100、反码11001011、补码11001100 2.有权码与无权码的判断与推导 ⑴.(27)10=()BCD ⑵复习指导书P11第2小题 考核知识点 1)BCD码是最基本的有权码,也称8421码或二-十进制码。BCD码实际上是十进制编码,只不过每一个编码用4位二进制数来表示,如35=(00110101)BCD 注意与35的二进制表示是100011两者有区别。 2)其它有权码(一般4位)见书P72表2.9,判断推导过程见复习指导书P13 3.补码加减运算及溢出判断 用补码运算方法计算x十Y=?并判断结果是否溢出(采用双符号位)。 (1) x=0.10ll Y=0.1100 (2)x=一0.1011 Y=0.1001 解:(1) [x]补=00.1011, [Y]补=00.1100 00.1011 十 00.1100 01.0111 因结果双符号相异,有溢出

计算机组成原理复习资料

《计算机组成原理》期末复习资料(一) 复习资料及试题汇编(00.1-01.7) 一、数据表示、运算和运算器部件 1.将十进制数+107/128和-52化成二进制数,再写出各自的原码、反码、补码表示(符号位 和数值位共8位)。 解:+107/128 = +6BH/80H = +1101011B/10000000B =+0.1101011 –52 =-34H=–110100 原码 01101011 10110100 反码 01101011 11001011 补码 01101011 11001100 2.判断下面的二元码的编码系统是有权还是无权码,写出判断的推导过程。 十进制数二元码的编码 0 0000 1 0111 2 0110 3 0101 4 0100 5 1011 6 1010 7 1001 8 1000 9 1111 解:设4位二元吗每位分别为ABCD,且假定其为有权码。则 从4的编码0100可求得B的位权为4;从8的编码1000可求得A的位权为8; 从7的编码1001可求得D的位权为-1;从6的编码1010可求得C的位权为-2; 再用ABCD的位权分别为84-2-1来验证112359的编码值,结果均正确。所以,该编码系统为有权码。 3.说明海明码纠错的实现原理。为能发现并改正一位、也能发现二位错,校验位和数据位在 位数上应满足什么关系? 解: (1)海明码是对多个数据位使用多个校验位的一种检错纠错编码方案,。它是对每个校验位 采用偶校验规则计算校验位的值,通过把每个数据位分配到几个不同的校验位的计算中去。若任何一个数据位出错,必将引起相关的几个校验位的值发生变化,这样也就可以通过检查这些校验位取值的不同情况,不仅可以发现是否出错,还可以发现是哪一位出错,从而提供了纠错检错的可能。 (2)设数据位为k,校验位为r,则应满足的关系是2r-1>=k+r。 4.什么叫二-十进制编码?什么叫有权码和无权码?够举出有权、无权码的例子。 解: (1)二-十进制编码通常是指用4位二进制码表示一位十进制数的编码方案。 (2)有权码是指4位二进制码中,每一位都有确定的位权,4位的位权之和代表该十进制 的数值。例如8421码从高到低4位二进制码的位权分别为8、4、2、1;无权码则相反,

计算机组成原理 复习题及答案

第3章 6、二进制左移一位,则数值_a____;二进制右移一位,则数值__b_____。 a)增大一倍b)减小一倍c)增大10倍b)减小10倍 7、8位二进制无符号定点整数能表示的数值范围是d ,8位二进制补码定点整数能表示的数值范围是 a 。 a)-128~127 b) –127~127 c)0~127 d) 0~255 e) 0~256 8、8位原码能表示的数据个数是 c ;8位补码能表示的数据个数是 d 。 a)127 b)128 c)255 d)256 第4章 1 DRAM地址分两次输入(行选通RAS、列选通CAS)的目的是_b________。 a)缩短读/写时间b)减少芯片引出端线数c)刷新 第5章 9 在指令系统中采用 b 寻址方式的指令其长度最短。 a)立即数b)寄存器c)直接d)变址 10、一条指令字长16位,存储器按字节编址,在读取一条指令后,PC的值自动加__b____。 a)1 b)2 c)4 d)-1 11、某计算机存储器按字(16位)编址,每取出一条指令后PC值自动+1,说明其指令长度是___b_____。 a)1个字节b)2个字节c)4个字节 第6章 7、在取指令操作完成之后,PC中存放的是 c 。 a)当前指令的地址 b)下一条实际执行的指令地址 c)下一条顺序执行的指令地址PC+1 d)对于微程序控制计算机,存放的是该条指令的微程序入口地址。 8、控制存储器用来存放__d_____。 a)机器指令和数据b)微程序和数据c)机器指令和微程序d)微程序 第8章 3、在大多数磁盘存储器中,以下正确的是_b__。 a)各个磁道的位密度相等b)内圈磁道的位密度较大 c)外圈磁道的位密度较大c)磁盘读写信息的最小单位是字节 4 大多数情况下,对于磁盘,以下叙述正确的是__d___。 a)依靠磁盘的旋转定位磁道b)依靠磁臂的移动定位扇区 c)外圈磁道与内圈磁道的容量不同 d)访问磁道的地址用盘面号、磁道号和扇区号来表示。扇区是最小访问单元。 第10章 4、指令执行结果出现异常引起的中断是__a___中断;键盘发出的中断是___b_____。 a)内部b)外部c)软件 5、键盘输入输出适用于采用__b___。 a)程序查询b)程序中断或字节多路通道 c)DMA d)选择通道 6、在多重中断情况下,CPU现场信息可保存在__c___中。 a)通用寄存器b)控制存储器 c)堆栈d)外设接口

计算机组成原理经典复习题集锦(附答案)

计算机组成原理复习题 一、填空题 1.用二进制代码表示的计算机语言称为(机器语言),用助记符编写的语言称为(汇编语言)。 2. 计算机硬件由(控制单元)、(运算器)、(存储器)、输入系统和输出系统五大部件组成。 3.十六进制数CB8转换成二进制数为(110010111000)。 4.某数x的真值-0.1011B,其原码表示为( 1.1011)。 5.在浮点加减法运算过程中,在需要(对阶)或(右规)时,尾数需向右移位。 6.指令通常由(操作码)和(地址码)两部分组成。 7.要组成容量为4K*8位的存储器,需要(8)片4K×1位的芯片并联,或者需要(4)片1K×8位的芯片串联。 8. 中断处理过程包括(关中断)、(保护现场)、(执行中断服务程序)、(恢复现场)和(开中断)阶段。 9.操作数寻址方式包括(直接寻址)、(间接寻址)、(立即寻址)、(隐含寻址)、(寄存器寻址)、(寄存器间接寻址)、(基址寻址)等。 10.动态RAM的刷新包括(分散刷新)、(集中刷新)和(异步刷新)三种方式。 11.高速缓冲存储器的替换算法有(先进先出)和(近期最少使用)。 12.影响流水线性能的因素有(数据相关)、(控制相关)和(资源相关)。 13.主存储器容量通常以KB为单位,其中1K=(),硬盘的容量以GB为单位,其中1G=()。 14.主存储器一般采用(动态RAM)存储器,CACHE采用(静态RAM )存储器。 15.世界上第一台计算机产生于(1946 )年,称为(ENIAC)。 16. I/O的编址可分为(不统一编址)和(统一编址),前者需要单独的I/O指令,后者可通过(访存)指令和设备交换信息。 17.CPU从主存取出一条指令并执行该指令的全部时间叫做(指令周期),它通常包含若干个(机器周期),而后者又包含若干个(时钟周期)。 18.计算机中各个功能部件是通过(总线)连接的,它是各部件之间进行信息传输的公共线路。 19.浮点数由(阶码)和(尾数)两部分构成。 20.禁止中断的功能可以由(中断允许触发器)来完成。 21.指令的编码中,操作码用来表明(所完成的操作),N位操作码最多表示(2^N )中操作。 22.静态RAM采用(双稳态触发器)原理存储信息,动态RAM采用(电容)原理存储信息。 23.典型的冯·诺依曼计算机是以(运算器)为核心的。 24.计算机硬件由(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五大部件组成。 25.系统总线按系统传输信息的不同,可分为三类:(地址)、(控制)、(数据)。 26.数x的真值-0.1011,其原码表示为( 1.1011 ),其补码表示为( 1.0101 )。 27.Cache称为(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的硬件技术。 28.浮点运算器由(尾数)运算器和(阶码)运算器组成。 29.计算机系统中的存储器分为:(主存)和(辅存)。在CPU执行程序时,必须将指令存放在(主存)中,即(辅存)不能够直接同CPU交换信息。

计算机组成原理期末考试试题及复习资料

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.______可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指______。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用______,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第______种说法是正确的。 A.原码和反码不能表示 -1,补码可以表示 -1; B.三种机器数均可表示 -1; C.三种机器数均可表示 -1,且三种机器数的表示范围相同; D.三种机器数均不可表示 -1。 7.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是______。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。 10.将微程序存储在EPROM中的控制器是______控制器。 A.静态微程序; B.毫微程序; C.动态微程序; D.微程序。 11.隐指令是指______。 A.操作数隐含在操作码中的指令; B.在一个机器周期里完成全部操作的指令; C.指令系统中已有的指令; D.指令系统中没有的指令。 12.当用一个16位的二进制数表示浮点数时,下列方案中第_____种最好。 A.阶码取4位(含阶符1位),尾数取12位(含数符1位); B.阶码取5位(含阶符1位),尾数取11位(含数符1 位); C.阶码取8位(含阶符1位),尾数取8位(含数符1位); D.阶码取6位(含阶符1位),尾数取12位(含数符1位)。 13.DMA方式______。 A.既然能用于高速外围设备的信息传 送,也就能代替中断方式;

2002春计算机组成原理(本科)期末复习指导

2002春《计算机组成原理》(本科)期末复习指导 第2章数据表示、运算和运算器部件 一、填空部分 1.掌握十进制与BCD、二进制、十六进制互相转换的方法。53~55 2.掌握补码加减法80~81 二、选择题部分 1.按照IEEE标准,一个浮点数如何组成,浮点数的零如何表示,什么是规格化。70~71 2.了解奇偶校验码中的偶校验的特点,码距。57~59 第3章指令、指令系统和控制器部件 一、简答题部分 1.可以改变指令顺序执行的指令有哪几种,一般可以采用什么方案。 无条件转移指令,条件转移指令,子程序调用指令和子程序返回指令,中断返回指令等可以改变指令执行的次序(不再是顺序执行);一般可以采用在指令字中,可以通过给出寄存器编号,把该寄存器的内容作为新的指令地址;可以例如用指令的第二个字直接给出一个新的指令地址;也可以通过给出一个偏移值(可以为正或负值)与当前指令地址相加求得新指令的地址(相对转移)。对条件转移指令,还应该在指令字中给出依据什么条件判定是否应该转移的信息,仅在条件成立时才转移,否则顺序执行下一条相邻指令。 2.了解组合逻辑的控制器中节拍发生器的作用。 是通过节拍发生器的几个触发器的不同的编码状态来区分每条指令不同的执行步骤 3.在教学实验机中,要扩展新指令,需要哪些设计步骤?又如何协调原有指令与扩展指令关系? 在教学实验中,要扩展加进几条新指令,需要经过: 。定义指令格式和指令功能; 。划分指令执行步骤并确定每个步骤应完成的处理功能; 。设计为支持每一步骤用到的控制信号的取值状态(设计指令执行流程表); 。写出这几条指令用到的每个控制信号的逻辑表达式; 。把这些控制信号分组,分配到相应的现场可编程器件中,完成逻辑表达式的编译操作,并把产生的融丝编码的文件内容写入到每个芯片之中; 在教学计算机中,这些扩展指令与原有指令用到的不同的控制信号,被分配在两类不同的现场可编程器件中,对应的同一个控制信号直接连接在一起,并通过区分新老指令的一位控制信号使其中的一类现场可编程器件的输出有效,而使另一类现场可编程器件的输出呈现高阻态,以保证二者以互斥方式运行。 4.了解微程序控制器中的下地址形成部件的作用,以及形成下一条微指令的办法。 通过从控制存储器中读出不同的微指令,来完成每一条指令不同执行步骤的控制功能,即接续指令不同执行步骤。

计算机组成原理总复习资料

计算机组成原理总复习资料 第一章 1、主机:CPU、存储器和输入输出接口合起来构成计算机的主机。 2、CPU:中央处理器,使计算机的核心部件,由运算器和控制器构成。 3、ALU:算术逻辑运算单元,执行各种算术运算和逻辑运算。 4、指令:构成计算机软件的基本元素,表示成二进制数编码的操作命令。 5、位:计算机中的一个二进制数据代码(0或1),计算机中数据的最小表示单位。 6、字长:一个数据字中包含的位数,一般为8位,16位,32位或64位等。 7、操作系统:主要的系统软件,控制其它程序的运行,管理系统资源并且为用户提供操作界面。 8、汇编程序:将汇编语言程序翻译成机器语言程序的计算机软件。 9、汇编语言:采用文字方式(助记符)表示的程序设计语言。 10、编译程序:将高级语言程序转换成机器语言程序的计算机软件。 11、解释程序:解释执行高级语言程序的计算机软件,解释并执行源程序的语句。 12、接口:部件之间的连接电路,如输入输出接口是主机与外围设备之间传输数据与控制信息的电路。 13、伪指令:汇编语言程序通常还提供有关该程序装入内存中的位置的信息、表示程序段和数据段开始或结束的信息以及表示程序的开始和结束的信息等,还可以有条件汇编、文件包含、常熟定义等信息。表示这些信息的汇编指令称为伪指令。 14、虚拟地址:在虚拟存储器中,CPU根据指令生成的地址,又称为逻辑地址。 15、机器语言:是一种用二进制代码标识的能够被计算机硬件直接识别和执行的语言。 16. 运算器:计算机中完成运算功能的部件,由ALU 和寄存器构成。 17.外围设备:计算机的输入输出设备,包括输入设备,输出设备和外存储设备。 18.数据:编码形式的各种信息,在计算机中作为程序的操作对象。 19.指令:是一种经过编码的操作命令,它指定需要进行的操作,支配计算机中的信息传递以及主机与输入输出设备之间的信息传递,是构成计算机软件的基本元素。 20. 透明:在计算机中,从某个角度看不到的特性称该特性是透明的。 21.字:数据运算和存储的单位,其位数取决于具体的计算机。 22.字节:衡量数据量以及存储容量的基本单位。1 字节等于8 位二进制信息。 23. 地址:给主存器中不同的存储位置指定的一个二进制编号。 24. 存储器:计算机中存储程序和数据的部件,分为内存和外存。 25. 总线:计算机中连接功能单元的公共线路,是一束信号线的集合,包括数据总线.地址总线和控制总线。 26.硬件:由物理元器件构成的系统,计算机硬件是一个能够执行指令的设备。 27. 软件:由程序构成的系统,分为系统软件和应用软件。 28. 兼容:计算机部件的通用性。 29. 软件兼容:一个计算机系统上的软件能在另一个计算机系统上运行,并得到相同的结果,则称这两个计算机系统是软件兼容的。 30.程序:完成某种功能的指令序列。 31.寄存器:是运算器中若干个临时存放数据的部件,由触发器构成,用于存储最频繁使用的数据。 32.容量:是衡量容纳信息能力的指标。 33.主存:一般采用半导体存储器件实现,速度较高.成本高且当电源断开时存储器的内容会丢失。

计算机组成原理复习题及参考答案(AB)

《计算机组成原理》课程复习资料 一、选择题: 1.定点运算器用来进行 [ ] A.十进制数加法运算 B.定点数运算 C.浮点数运算 D.即进行定点数运算也进行浮点数运算 2.某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为 [ ] A.64,16 B.16,64 C.64,8 D.16,16 3.目前的计算机中,代码形式是 [ ] A.指令以二进制形式存放,数据以十进制形式存放 B.指令以十进制形式存放,数据以二进制形式存放 C.指令和数据都以二进制形式存放 D.指令和数据都以十进制形式存放 4.采用DMA方式传送数据时,每传送一个数据就要用一个 [ ] A.指令周期 B.数据周期 C.存储周期 D.总线周期 5.冯·诺依曼机工作方式的基本特点是 [ ] A.多指令流单数据流 B.按地址访问并顺序执行指令 C.堆栈操作 D.存储器按内容选择地址 6.某机字长32位。其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数为 [ ] A.+(231-1) B.+(230-1) C.+(231+1) D.+(230+1) 7.下列数中最大的数是 [ ] A.(100110001)2 B.(227)8 C.(98)16 D.(152)10 8.哪种表示法主要用于表示浮点数中的阶码? [ ] A.原码 B.补码 C.反码 D.移码 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用下列哪个 来规定 [ ] A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间 10.下面叙述的概念中哪个是正确的 [ ] A.总线一定要和接口相连 B.接口一定要和总线相连 C.通道可以代替接口 D.总线始终由CPU控制和管理 11.在定点二进制运算器中,减法运算一般通过下列哪个来实现 [ ] A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器 12.下列有关运算器的描述中哪个是正确的 [ ] A.只作算术运算,不作逻辑运算 B.只作加法 C.能暂时存放运算结果 D.以上答案都不对 13.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为 [ ] A.8,512 B.512,8 C.18,8 D.19,8 14.完整的计算机系统应包括 [ ] A.运算器存储器控制器 B.外部设备和主机 C.主机和应用程序 D.配套的硬件设备和软件系统 15.没有外存储器的计算机初始引导程序可以放在 [ ] A.RAM B.ROM C.RAM和ROM D.CPU 二、名词解释: 1.CPU周期 2.存取时间 3.存储设备数据传输率

组成原理复习题

一、单项选择题 1.CPU包括()两部分。 A.ALU和累加器 B.ALU和控制器 C.运算器和控制器 D.ALU 和主存储器 2.CPU与主存合称为()。 A、中央处理器 B、微机 C、主机 D、接口 3.下列数值中与二进制数10000相等的是()。 A.10 B. 10BCD C.0FH D.10Q 4、在8421码表示的二一十进制数中,代码1001表示()。 A、3 B、6 C、9 D、1 5.若某数的二进制编码为0010101,采用奇校验后,该数的校验码为()。 A.10010101 B. 00010101 C.00110101 D.00101001 6.用8位二进制数补码整数的表示范围,其所能表示的数据个数分别为()。 A.-128~127 B.-127~127 C.-127~128 D.-128~128 7、定点数作加减运算时,其符号位与数位一起参与运算的编码是()。 A、原码与补码 B、补码与反码 C、反码与原码 D、原码8.定点数作加减运算时,其符号位与数位一起参与运算的编码是()。 A.原码与补码 B.补码与反码 C.反码与原码 D.原码 9、在浮点数表示中,为保持真值不变,尾数向右移2位,阶码要()。 A、加1 B、减1 C、加2 D、减2 10.浮点数的尾数右移2位,为了保证其值不变,阶码要()。 A.左移1位 B.右移1位 C.左移2位 D.右移2位11.若某数的二进制编码为0010101,采用奇校验后,该数的校验码为()。 A.10010101 B. 00010101 C.00110101 D.00101001 12.用于表示下一条将要执行的指令的地址寄存器为()。 A.AC B.IR C.DR D.PC 13.设[X]补=10000000,则X的真值为()。

国家开放大学计算机组成原理期末复习指导及答案

国家开放大学计算机组成原理期末复习指导及答案

计算机组成原理期末复习指导 期末考试题型举例 题型包括选择题(单选)、判断题、简答题和计算题。下面给每种题型列举1-2道样题,以及相应的参考答案及评分标准。 1.选择题(每小题3分,共36分) (1)在定点二进制运算器中,加法运算一般通过来实现。 A.原码运算的二进制加法器B.反码运算的二进制加法器 C.补码运算的十进制加法器D.补码运算的二进制加法器 答案:D (2)变址寻址方式中,操作数的有效地址等于加形式地址。 A.基址寄存器内容B.堆栈指示器内容 C.变址寄存器内容D.程序计数器内容 答案:C

(3)将RAM芯片的数据线、地址线和读写控制线分别接在一起,而将片选信号线单独连接,其目的是。 A.增加存储器字长B.增加存储单元数量 C.提高存储器速度D.降低存储器的平均价格 答案:B 2.判断题(每小题3分,共15分) (1)输入输出指令的功能是进行CPU和I/O设备之间的数据传送。() 答案:√ (2)半导体ROM信息可读可写,且断电后仍能保持记忆。() 答案:× (3)在采用DMA方式传输数据时,数据传送是在DMA控制器本身发出的控制信号控制下完成的。 答案:√

3.简答题(每小题7-8分,共29分) (1)简述计算机运算器部件的主要功能。 答:主要功能包括(1)由其内部的算术与逻辑运算部件ALU完成对数据的算术和逻辑运算;(2)由其内部的一组寄存器承担对将参加运算的数据和中间结果的暂存;(3)作为处理机内部的数据传送通路。 (2)确定一台计算机的指令系统并评价其优劣,通常应从哪几个方面考虑? 答:主要从以下四个方面进行考虑: a.指令系统的完备性,以常用指令齐全、编程方便为优; b.指令系统的高效性,以程序占内存空间少、运行速度快为优; c.指令系统的规整性,以指令和数据使用规则统一简单、易学易记为优; d.指令系统的兼容性,以同一系列的低档机的程序能在新的高档机上直接运行为优。 (3)相对主存来说,高速缓冲存储器

计算机组成原理复习题

第一章 一、填空 1.计算机系统主要由()、()两大部分组成。 2.计算机硬件子系统由()、()、()、()、() 3.计算机软件子系统由()、() 4.计算机应用软件由()、()、()、() 5.计算机系统软件由()、()、()、() 6.计算机的主要技术指标()、()、() 7.计算机发展五代主要代表计算机()、()、()、()、() 8.计算机未来发展方向()、()、()、() 9.计算机按功能可分为()、()、() 10. ( )与()、输入输出接口和系统总线合称为计算机主机。 11.用高级语言编写的程序称为()程序,经编译程序或解释程序翻译后成为()程序。 12.程序设计语言一般分为三类()、()、()。 13.数控机床是计算机在()方面的应用,邮局自动分拣信件是计算机在()方面的应用。 14.现代计算机主要采用()结构作为计算机硬件之间的连接方式。 15.用二进制代码表示的计算机语言称为(),用助记符编写的语言称为()。 二、选择题 1.“从中间开始”设计的“中间”目前多数在() A.传统机器语言机器级与操作系统机器级之间 B.传统机器语言机器级与微程序机器级之间 C.微程序机器级与汇编语言机器级之间 D.操作系统机器级与汇编语言机器级之间 2.在计算机系统设计中,比较好的方法是( ) A .从上向下设计B.从下向上设计 C .从两头向中间设计 D .从中间开始向上、向下设计 第二章 1.R-S触发器逻辑框图是什么?它有几个输入端各是什么?它有几个输出端?各是什么? 2.D触发器逻辑框图是什么?它有哪几个同步输入端?哪几个异步输入端?它有哪几个输出端?

3.二—四译码器的工作原理?(如图) 4.并行四位寄存器的工作原理?(如图) 1. 三态开关的工作原理: D IN D OUT E 5.半加器本位和逻辑表达式 6. 半加器进位逻辑表达式。 7.全加器本位和逻辑表达式是: 8 . 全加器向高位进位的逻辑表达式: 9.SN74181是什么芯片?作什么运算取决哪些引脚? 10. SN74182是什么芯片?作用? 11.用SN74181芯片组成一个16位运算器,片内并行进位片间串行进位。(给定引脚)。 181给定引脚: 12.用SN74181,SN74182组成一个16位运算器,并行相加并行进位(给定引脚)。 0~A 3 0~B 3 0~S 3 0~F 3 CC C n C n+4 A = B M P G

计算机组成原理复习题及答案

中南大学现代远程教育课程考试(专科)复习题及参考答案 《计算机组成原理》 一、选择题: 1.定点运算器用来进行[ ] A.十进制数加法运算B.定点数运算 C.浮点数运算D.即进行定点数运算也进行浮点数运算 2.某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为[ ] A.64,16 B.16,64 C.64,8 D.16,16 3. 目前的计算机中,代码形式是[ ] A.指令以二进制形式存放,数据以十进制形式存放 B.指令以十进制形式存放,数据以二进制形式存放 C.指令和数据都以二进制形式存放 D.指令和数据都以十进制形式存放 4. 采用DMA 方式传送数据时,每传送一个数据就要用一个[ ] A.指令周期 B.数据周期 C.存储周期 D.总线周期 5.冯.诺依曼机工作方式的基本特点是[ ] A.多指令流单数据流B.按地址访问并顺序执行指令 C.堆栈操作D.存储器按内容选择地址 6.某机字长32位。其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数为[ ] A.+(231-1) B.+(230-1) C.+(231+1) D.+(230+1) 7.下列数中最大的数是[ ] A.(100110001)2 B.(227)8 C.(98)16 D.(152)10 8.哪种表示法主要用于表示浮点数中的阶码[ ] A. 原码 B. 补码 C. 反码 D. 移码 9. 由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用下列哪个来规定[ ] A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间 10. 下面叙述的概念中哪个是正确的[ ] A.总线一定要和接口相连 B.接口一定要和总线相连 C.通道可以代替接口 D.总线始终由CPU控制和管理 11. 在定点二进制运算器中,减法运算一般通过下列哪个来实现[ ] A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器 12. 下列有关运算器的描述中哪个是正确的[ ] A.只作算术运算,不作逻辑运算 B.只作加法 C.能暂时存放运算结果 D.以上答案都不对 13. 某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为[ ] A.8,512 B.512,8 C.18,8 D.19,8 14. 完整的计算机系统应包括[ ]

计算机组成原理复习题

1.2 如何理解计算机系统的层次结构? (1)第一级:实际机器M1(机器语言机器),机器语言程序直接在M1上执行; (2)第二级:虚拟机器M2(汇编语言机器),将汇编语言程序先翻译成机器语言程序,再在M1上执行; (3)第三级:虚拟机器M3(高级语言机器),将高级语言程序先翻译成汇编语言程序,再在M2、M1(或直接到M1)上执行; (4)第零级:微程序机器M0(微指令系统),由硬件直接执行微指令; (5)实际上,实际机器M1和虚拟机器M2之间还有一级虚拟机,它是由操作系统软件构成,该级虚拟机用机器语言解释操作系统; (6)虚拟机器M3还可以向上延伸,构成应用语言虚拟系统。 1.5 冯·诺依曼计算机的特点是什么? (1)计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; (2)指令和数据以同等地位存放于存储器内,并可以按地址访问; (3)指令和数据均用二进制表示; (4)指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置; (5)指令在存储器中顺序存放,通常自动顺序取出执行; (6)机器以运算器为中心(典型的冯·诺依曼机)。 1.6 画出计算机硬件组成框图,说明各部件的作用及计算机硬件的主要技术指标。 解:各部件的作用: (1)运算器用来完成算术运算和逻辑运算,并将运算的中间结果暂存在运算器内; (2)存储器用来存放数据和程序; (3)控制器用来控制、指挥程序和数据的输入,运行以及处理运算结果。 (4)输入设备用来将人们熟悉的信息形式转换为机器能识别的信息形式,常见有键盘、鼠标等。 (5)输出设备可以将机器运算结果转换为人们熟悉的信息形式,如打印机输出,显示器输出。 硬件的主要技术指标: (1)机器字长:指CPU一次能处理数据的位数,通常与CPU的寄存器位数有关。 (2)存储容量:包括主存容量和辅存容量,存放二进制代码的总数=存储单元个数×存储字长。 (3)运算速度:主频、Gibson法、MIPS每秒执行百万条指令、CPI执行一条指令所需时钟周期数、FLOPS每秒浮点运算次数。 3.4为什么要设置总线判优控制?常见的集中式总线控制有几种?各有何特点?哪种方式 响应时间最快?哪种方式对电路故障最敏感? 总线判优控制(或称仲裁逻辑)解决多个部件同时申请总线时的使用权分配问题。 分为集中式和分布式两种,前者将控制逻辑集中在一处(如在CPU中),后者将控制逻辑分散在与总线连接的各个部件或设备上。 常见的集中式总线控制有三种:链式查询、计数器定时查询、独立请求; 特点:链式查询方式连线简单,易于扩充,对电路故障最敏感;计数器定时查询方式优先级设置较灵活,对故障不敏感,连线及控制过程较复杂;独立请求方式速度最快,但硬件器件

计算机组成原理复习资料

计算机组成原理复习资料 一、选择题 1.对于存储器主要作用,下面哪项说法正确( C )。 A.存放程序 B.存放数据 C.存放程序和数据 D.存放微程序 2.CPU中有若干寄存器,其中存放存储器中数据的寄存器是下面哪项( B )。 A.地址寄存器 B.数据寄存器 C.程序计数器 D.指令寄存器 3.CPU中程序状态寄存器中的各个状态标志位是依据下面哪项来置位的( A )。 A.算术逻辑部件上次的运算结果 B.CPU已执行的指令 C.CPU将要执行的指令 D.累加器中的数据 4.下列各种数制的数中最小的数是下面哪项( C )。 A.(101001)2 B.(52)8 C.(101001)BCD D.(233)H 5.DMA数据的传送是以下面哪项为单位进行的( C )。 A.字节 B.字 C.数据块 D.位 6.CPU内通用寄存器的位数取决于下面哪项( B )。 A.存储器容量 B.机器字长 C.指令的长度 D.CPU的管脚数 7.在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一快的位置上,下面哪项符 合这种特点( D )。 A.直接映射 B.组相联映射 C.混合映射 D.全相联映射 8.微程序控制器中,机器指令与微指令的关系下面哪项说法正确( B )。 A.每一条机器指令由一条微指令执行 B.一段机器指令组成的程序可由一条微指令来执行 C.每一条机器指令由一段用微指令编成的微程序来解释执行 D.一条微指令由若干条机器指令组成 9.在I/O单独(独立)编址下,下面的说法哪项正确( A )。 A.一个具体地址既可对应输入输出设备,也可对应内存单元 B.一个具体地址只能对应输入输出设备 C.一个具体地址只能对应内存单元 D.只对应内存单元或只对应I/O设备 10.DMA是在哪两个设备之间建立的直接数据通路( B )。 A.CPU与外设B.主存与外设 C.外设与外设 D.CPU与主存 二、填空题 1.微程序控制器的核心部件是 __控制存储器___ ,它一般用 __只读存储器__ 构成。 2.有二进制数D4D3D2D1,奇偶校验值用P表示,则奇校验为__P=D4+D3+D2+D1__ ,偶校验为 _P=D4+D3+D2+D1_,奇偶校验只能检测 _奇数个错_ ,无法检测 __偶数个错__。 3.一个定点数由 _符合位_ 和 __数值位 _两部分组成。根据小数点位置不同,定点数据有纯小数和纯整数__两种表示方法。 4.计算机的硬件包括_运算器 _、_控制器 _、_存储器_、输入设备和输出设备五部分。 5.码距的定义是 __编码系统中任两个合法码之间的最小二进制位数的差_。 6.在用 _ 补码_ 表示的机器数中,零的编码是唯一的。 7.按配奇原则配置1100101的汉明码,新配置的汉明码是_11101001101_。 三、简答题 1.冯诺依曼计算机的特点是什么? (1)计算机由运算器、存储器、控制器、输入设备和输出设备五大组成。 (2)指令和数据以同等地位存放于存储器内,并可按地址寻访。 (3)指令和数据均用二进制数表示。 (4)指令由操作吗和地址码组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的 位置。 (5)指令在存储器内按顺序存放。通常,指令是顺序执行的的,在特定条件下,可根据运算结果或根 据设定的条件改变执行顺序。 (6)机器以运算器为中心,输入输出设备与存储器间的数据传送通过运算器完成。 2.I/O设备与主机交换信息时,共有哪几种控制方式?简述它们的特点。 常用的I/O编址方式有两种:I/O与内存统一编址和I/O独立编址I/O与内存统一编制方式的I/0地址采用与主存单元地址完全一样的格式,I/O设备与主存占用同一个地址空间,CPU可像访问主存一样访问I/O设备,不需要安排专门的I/O指令。I/O独立编制方式时机器为I/O设备专门安排一套完全不同于主存地址格式的地址编码,此时I/O地址与主存地址是两个独立空间,CPU需要通过专门的I/O指令来访问I/O地址空间。

计算机组成原理复习题及答案

14. 11. 在定点二进制运算器中,减法运算一般通过下列哪个来实现 补码运算的二进制减法 器 补码运算的二进制加法器 12. A 13. A A 原码运算的二进制减法器 B C 补码运算的十进制加法器 D 下列有关运算器的描述中哪个是正确的 只作算术运算,不作逻辑运算 B C 能暂时存放运算结果 某DRAM 芯片,其存储容量为 8, 512 B 512, 8 完整的计算机系统应 包括 只作加法 以上答案都不对 D 512K × 8 位,该芯片的地址线和数据线数目为 C 18 , 8 D 19, 8 中南大学现代远程教育课程考试(专科)复习题及参考答案 计算机组成原理》 、选择题 1.定点运算器用来进行 A ?十进制数加法运算 C .浮点数运算 2. 某SRAM 芯片,其存储容量为 64K × 16位,该芯片的地址线和数据线数目为 A . 64,16 B . 16,64 C . 64,8 D . 16,16 3. 目前的计算机中,代码形式是 [ ] A.指令以二进制形式存放,数据以十进制形式存放 B ?指令以十进制形式存放,数据以二进制形式存放 C.指令和数据都以二进制形式存放 D 指令和数据都以十进制形式存放 4. 采用DMA 方式传送数据时,每传送一个数据就要用一个 [ ] A 指令周期 B 数据周期 C 存储周期 D 总线周期 5 冯.诺依曼机工作方式的基本特点是 A 多指令流单数据流 C 堆栈操作 6 某机字长 32 位。其中 1 位符号 位, 31 位表示尾数。 若用定点整数表示, 则最大正整数 为 [ ] 31 30 31 30 A +(2 -1) B +(230 -1) C +(231 +1) D +(2 +1) 7 下列数中最大的数是 [ ] A. (100110001)2 B. (227)8 C. (98)16 D. (152)10 8 哪种表示法主要用于表示浮点数中的阶码 [ ] A. 原码 B. 补码 C. 反码 D. 移码 9.由于CPU 内部的操作速度较快,而 CPU 访问一次主存所花的时间较长,因此机器周期通 常用下列哪个来规定 A 主存中读取一个指令字的最短时间 C 主存中写入一个数据字的平均时间 10. 下面叙述的概念中哪个是正确的 A 总线一定要和接口相连 C 通道可以代替接口 B .定点数运算 D ?即进行定点数运算也进行浮点数运算 B 按地址访问并顺序执行指令 D 存储器按内容选择地址 [ 主存中读取一个数据字的最长时间 主存中取一个数据字的平均时间 [ 接口一定要和总线相连 .总线始终由CPU 控制和管理

计算机组成原理复习题及答案

一、填空、选择或判断 1.多核处理机是空间并行计算机,它有___多__个CPU。 2.计算机的发展大致经历了五代变化,其中第四代是 1972-1990 年的_大规模和超大规 模集成电路______计算机为代表。 3.计算机从第三代起,与IC电路集成度技术的发展密切相关。描述这种关系的是_摩尔__ 定律。 4.1971年,英特尔公司开发出世界上第一片4位微处理器__Intel 4004_____。首次将CPU 的所有元件都放入同一块芯片之。 5.1978年,英特尔公司开发的___Intel 8086_______是世界上第1片通用16位微处理器, 可寻址存储器是_1MB______。 6.至今为止,计算机中的所有信息仍以二进制方式表示的理由是__物理器件性能所致___。 7.。诺依曼计算机工作方式的基本特点是__按地址访问并顺序执行指令_____。 8.20世纪50年代,为了发挥__硬件设备_____的效率,提出了_多道程序___技术,从而发 展了操作系统,通过它对__硬软资源______进行管理和调度。 9.计算机硬件能直接执行的只有__机器语言_________ 。 10.完整的计算机系统应包括__配套的硬件设备和软件系统______。 11.计算机的硬件是有形的电子器件构成,它包括_运算器__、_控制器_、_存储器__、_适配器_、_系统总线__、__外部设备__。 12.当前的中央处理机包括__运算器_____、_控制器_____、__存储器_____。 13.计算机的软件通常分为__系统软件_______和___应用软件_____两大类。 14.用来管理计算机系统的资源并调度用户的作业程序的软件称为__操作系统_____,负责将_高级____-语言的源程序翻译成目标程序的软件称为___编译系统____。 15.计算机系统中的存储器分为__存____和__外存______。在CPU执行程序时,必须将指令存放在__存______中。 16.计算机存储器的最小单位为___位______。1KB容量的存储器能够存储___8192_____个这样的基本单位。 17.在计算机系统中,多个系统部件之间信息传送的公共通路称为_总线_____。就其所传送的信息的性质而言,在公共通路上传送的信息包括__数据__、__地址__和__控制____信息。 18.指令周期由__取指____ 周期和__执行_____周期组成。 19.下列数中最小的数为_______. A (101001)2 B(52)8 C (101001)BCD D(233)16 20.下列数中最大的数为 A ()2 B(227)8 C (96)16 D(143)5 21.在机器数中,________的零的表示形式是唯一的。 A原码B补码C反码 D原码和反码 22.某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正 小数为___C____,最小负小数为___D_____ A +(231-1) B -(1-2-32) C +(1-2-31)≈+1 D-(1-2-31)≈-1 23.某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正 整数为___A____,最小负整数为___D_____ A +(231-1) B -(1-2-32)

相关文档