文档库 最新最全的文档下载
当前位置:文档库 › PCI总线接口卡的设计与实现

PCI总线接口卡的设计与实现

PCI总线接口卡的设计与实现
PCI总线接口卡的设计与实现

第19卷第5期四川理工学院学报(自然科学版)V ol.19 No.5

JOURNAL OF SICHUAN UNIVERSITY OF

2006年10月 SCIENCE & ENGINEERING(NATURAL SCIENCE EDITION)Oct.2006文章编号:1673-1549(2006)05-0055-04

PCI总线接口卡的设计与实现

罗 毅1,李 莺1,范祖清2,张 锋1

(1.四川理工学院电子与信息工程系,四川自贡 643000;2.中国核动力研究设计院,四川夹江 610005)

摘要:介绍了基于CH365芯片的PCI总线接口卡的设计与制作,利用该技术可以对传统ISA总线接口卡进行低成本技术改造,以及设计工业现场控制PCI接口卡,具有较强的实用性和较高的市场推广价值。

关键词:PCI总线;ISA总线;CH365芯片;接口卡

中图分类号:TP39 文献标识码:A

前 言

ISA(Industry Standard Architecture ,工业标准结构)总线是八十年代中期出现的工业现场控制总线,它具有20位地址及8位数据总线,可寻址1M存贮空间,其工作频率为8.33MHz,数据传输率为8.33Mb/s。由于 ISA总线数据传输速率较低,又不能动态地分配系统资源,且对CPU占用率高,相应的插卡数量有限,并且如果几个设备同时调用共享的系统资源,很容易出现冲突现象。因此,功能强大的PCI(Peripheral Component Interconnect,外设部件互连标准)总线出现势在必然。与ISA总线相比,32位的PCI总线速度更快(数据传输率为133Mb/s)、实时性更好、可控性更佳,更易于实现高速实时的I/O口控制卡、通信接口卡、数据采集卡等。但PCI总线也因其32位(AD0~AD31)地址与数据复用、控制总线及时序较复杂,核心技术被垄断且价格昂贵,若用FPGA(Field Programmable Gate Array)芯片直接设计PCI接口则难度大且开发周期长。而近些年的许多大型工业控制设备及仪器均以ISA总线接口为核心构成,若对控制计算机主板进行升级换代,则原有的ISA总线接口卡将不再适用(因大多数现有计算机主板均以PCI插槽淘汰了ISA插槽)。本文以GWXJ80型钴-60远距离治疗机的PCI 接口卡研制为背景,介绍了设计及制作PCI卡的过程及调试中需注意事项。

1 CH365

作者简介:罗毅(1973-),男,四川南充人,讲师,主要从事电子技术与智能控制的研究。

56 四川理工学院学报(自然科学版) 2006年10月

CH365芯片是一个连接PCI 总线的通用接口芯片,支持I/O 端口映射、存贮器映射、扩展ROM 以及中断。CH365将32位高速PCI 总线转换为简便易用的类似于ISA 总线的8位并行接口,用于制作低成本的基于PCI 总线的计算机板卡(CH365目前市场价二十几元一片)。其主要特点为:

(1)实现基于32位PCI 总线的从设备接口(SLA VE )。

(2)转换为主动并行接口:8位数据、16位地址、I/O 端口读写及存贮器读写。 (3)支持以字节、字或双字为单位对I/O 端口或存贮器进行读写。

(4)本地硬件定址实现指定地址的I/O 端口,可以直接移植ISA 板卡到PCI 总线,其一般应用框图如图1所示。

2 ISA 接口卡

2.1 硬件

原ISA 接口卡需完成的功能有:

(1)9路频率参数(0~10KHz ,电机运动传感器转换输出)输入同时采样。

(2)8路数据并行输出(经隔离、整形、滤波后送数码显示电路)。

(3)1路方波频率输出(经F/V 转换后控制变频器实现电机无级调速)。

(4)15路输出(光隔离后控制固态继电器,实现系统控制功能)。

完成上述功能的ISA 接口原理框图如图2所示。ISA 接口由数据总线D0~D7、地址总线A0~A9、控制总线I/OR 、I/OW 、AEN 、RESET 以及电源等构成。其中:计数器1作各通道硬件定时器使用,其基准频率由1.8432MHz 晶振提供,由软件初始化分频后产生0.1s 硬件定时,同时控制计数器2、计数器3、计数器4的各通道门控端采样,计数器1还兼作方波速率发生器以控制变频器调速,8255负责数显输出及各通道输出,两片译码器负责各芯片的译码选通,各光耦完成外部信号的隔离及输入输出。 2.2 软件

完成上述功能的软件子模块框图如图3所示。

第19卷 第5期 罗 毅等:PCI 总线接口卡的设计与实现 57

3 PCI 接口卡硬件设计

若要实现上述功能的PCI 接口卡,硬件上需增加一片CH365,利用CH365芯片的本地硬件定址功能,在原ISA 原理图及印制板上作一些改动即可完成。 3.1 本地硬件定址功能原理

通常情况下,PCI 设备的I/O 基址是由计算机初始化时自动分配的,一方面保证了一些专用的I/O 口地址不会被占用,另一方面保证了多个设备的I/O 地址不会冲突。与ISA 板卡的I/O 地址可以灵活使用不同,PCI 总线规范没有提供一种由产品制造商确定板卡I/O 口地址的方法,这样在一些特殊应用中就会有些不方便:第一是在不同类型的计算机上,同一种PCI 卡被自动分配的I/O 口地址可能不同;第二是在计算机初始化并且尚未分配I/O 地址前,板卡无法工作;第三是自动分配的I/O 地址都在0X1000H 以上,而不能定位到03FFH 至0000H 地址范围以及专用的I/O 口地址;第四是将ISA 板卡直接移植到PCI 总线时,需要修改应用程序,以便在I/O 操作前先获取I/O 端口的基址。

针对此特殊情况,CH365提供了一种可以由板卡制造商选定PCI 设备I/O 口地址的方法,即本地硬件定址,其原理是将PCI 设备的部分I/O 口地址译码,通过外围的二级译码电路来实现。外围的二级译码电路比较简单,与ISA 总线的I/O 译码电路类似,CH365将PCI 总线I/O 操作地址同步提供给外围电路,当外围电路对地址译码匹配后,向CH365请求本地

硬件定址,再由CH365请求PCI 总线在该特定I/O 口地

址范围内进行读写操作。

3.2 本地硬件定址功能实现 3.2.1 本地硬件定址功能设定

为启用CH365提供的本地硬件定址功能,需将ISA 端数据总线中D4线弱下拉接地(即设定值=0),以设置

CH365工作于本地硬件定址模式(见表1)

。 3.2.2 本地硬件定址地址请求

为实现特定I/O 口范围内的硬件定址,需将二级译码

所产生的地址范围请求送CH365的IOP-HIT 引脚,本卡中各集成块地址范围已设定在0X220~0X23F ,故硬件定址译码电路如图4所示。

表1 本地硬件定址模式设定表 数据线 数据线的设定说明 设定值=0

设定值=1 D4

选择复用引脚63的功能

工作于硬件定址方式

工作于存贮器模式

3.2.3 PCI 卡电路原理框图

PCI 卡的电路原理框图如图5所示。

IOP_HIT

IOP_HIT

58四川理工学院学报(自然科学版) 2006年10月3.3 PCI板卡设计需注意的问题

(1)制板时应根据PCI卡实际功耗正确选择所需电源容量,参考见表2。

表2 PCI卡电源容量选择参考值表

PRSNT1#(PCI总线信号) PRSNT2#(PCI总线信号)卡存在信号所表示的内容

开路开路没有扩展卡

接地开路扩展卡存在,功耗25W

开路接地扩展卡存在,功耗15W

接地接地扩展卡存在,功耗7.5W (2)对于32位PCI总线的所有信号,其长度尽量按PCI2.0标准规定制作,印制板导线尽量走弧线或者钝角,避免走直角或锐角。

(3)因PCI总线工作在高频环境中,为增强系统抗干扰能力,应在PCI印制板CLK线号及走线空白处布置覆铜并接地。

(4)CH365有三对电源引脚,在制作印制板时,应在每对电源附近放置高频消磁退耦电容。

4结束语

通过增加一片CH365芯片,采用硬件定址方式所设计的PCI接口卡,可获得和原ISA卡完全相同的性能。而用户计算机控制程序不用作任何修改,仅仅在PCI板卡插入计算机过程中,添加CH365芯片的驱动程序而已,从而避开繁杂的PCI总线接口规范标准,大大简化了PCI接口卡设计的难度,同时也极大地降低了PCI卡开发和制造的成本,具有较好的市场前景。现已将此技术应用于中国核动力研究设计院的GWXJ80钴60远离治疗机、GWGP80钴60远离治疗机的多台计算机控制系统中,取得了良好的效果。

参考文献:

[1] 徐问之,阎会峰. PCI总线高速接口卡设计技术[J]. 计算机应用,2001,(6):25-26.

[2] 徐义翔, 李正明, 孙俊. 数据采集系统的PCI总线接口设计[J]. 航空计测技术, 2004,24(5):39-41.

[3] 高永仁. PCI总线接口卡软硬件的设计方法[J]. 电工技术,2005,(10):56-58.

[4] 周云, 黄巍, 汪学刚. PCI接口卡硬件与驱动程序设计[J].电讯技术, 2004,(4):143-146.

[5] 曹宁, 汪飞. 高速PCI总线接口卡的开发[J]. 电子技术应用, 2004,(7):26-29.

[6] 彭海兰, 张翌晖, 蒋志龙. 基于PCI总线的高精度数据采集系统[J]. 电网技术, 2004,28(4):69-72.

[7] 张正茂, 左维. PCI总线数据采集卡设计[J]. 光电技术应用, 2004,19(4):38-42.

[8] 苏治国, 张晓冬, 黎莉. PCI总线接口芯片及其应用[J]. 世界电子元器件, 2002,(5):36-37.

[9] PCI Special Interest Group. PCI Local Bus Specification Draft Revision 2.1 [Z]. PCI Special Interest Group, 1995. 21-334.

Design and Realization of PCI Bus Interface Card

LUO Yi1,LI Ying1,F AN Zhu-qing2,ZHANG Feng1

(1.Dept.of Electronics and Information Engineering,Sichuan University of Science & Engineering,Zigong 643000,China;

2.Nuclear Power Institute of China,Jiajang 610005, China)

Abstract:The design and manufacture of PCI bus interface card used CH365 chip is introduced in the https://www.wendangku.net/doc/351909951.html,ing it can make ISA bus card’s technology refine cheaper and design industry site control PCI interface card easier. This card is practical and worth introducing to market.

Key words:PCI bus; ISA bus; CH365 chip; interface card

服务总线接口规范分析解析

安徽电信服务总线接口规范 安徽电信有限公司 2014年02月

版本记录 第1章概述 (4) 1.1概述 (4) 1.2目标 (4) 1.3规范使用对象及说明 (4) 1.4名词解释 (4) 第2章服务设计原则 (5) 2.1接口协议统一原则 (5) 2.2数据格式统一原则 (6) 2.3服务定义唯一性原则 (6) 2.4服务无状态原则 (6)

2.5服务部署原则 (6) 2.6服务组合原则 (6) 2.7报文内容处理的原则 (7) 2.8出入参设计原则 (7) 2.9规则校验的原则 (8) 2.10数据量原则 (8) 2.11同步调用原则 (8) 2.12统一入口原则 (8) 2.13持久化原则 (8) 第3章服务接入规范 (9) 3.1调用方式 (9) 3.2参数说明 (10) 3.2.1 系统级参数 (10) 3.3返回业务功能 (12) 第4章安全控制 (12) 4.1访问鉴权 (12)

4.2传输加密 (13) 第5章异常分类编码 (13) 第6章服务注册、注销、变更、调用流程 (15) 6.1服务注册的流程 (15) 6.2服务注册的内容 (15) 6.3测试环境服务注册的流程 (16) 第7章服务治理 (16) 7.1目标 (16) 7.2检查方法 (17) 7.3服务监控的指标 (18) 7.4服务目录树 (19)

第1章概述 1.1概述 本规范明确了安徽电信服务总线接入及服务使用的标准和规范,为服务使用方和服务提供方提供开发参考。 1.2目标 本规范为了指导各业务系统与服务总线平台的对接,实现以下目标: 1)当服务总线接入业务系统服务时,为该服务提供方提供开 发依据。 2)当服务使用方调用服务总线提供的服务时,为该服务使用 方提供开发依据。 3)为服务使用过程中安全及控制提供标准和参考。 1.3规范使用对象及说明 本规范适用于所有新建或改造的服务接口,均需要遵守本规范约定。 1.4名词解释

完整版工业自动化领域各种总线协议规范接口

+接口+协议+规范工业自动化领域各种总线 工业自动化总标识特点简介 ASI 用于下位控制级的传感器/执行器总线【整理】ASI接口/协议 /规范用于将传感器和执行器连接AS-interface AS 至上位控制层,布线简单、经济。IEC EN 50295 符合国际标准和interface 标准。62026-2 传感器接执行器/AS-i = AS-Interface(口)是用于连接执行器和传感器的现 场总线通讯方案。BACnet==楼【整理】工业自动Building Automation Control Network 化之楼宇自动化之宇自动控制网.

用于执行器/传感器领域的多主站总线 对总线带宽的有效利用使得CANopen能 够在数据传输速率相对较低的情况下实现较短的系统响应时间。CAN 总线的主 要优点有:数据安全性高,能够保留多主站能力。 CC-Link 主要针对亚洲市场的现场总线 CC-Link(Control & Communication

Link,控制与通信链路)是一种开放式总线系统,用于控制级和现场总线级之间的通讯,应用范围主要为亚洲地区。 ControlNet 标准化现场总线 ControlNet 是一种开放式标准现场总线系统。该总线协议允许循环数据和非循 DALI 楼宇自动化领域的通讯标准【整理】工业自动)是一种跨越厂商标准 (IEC60929DALI 化总线之楼宇自动化之照明接口:的协议,其目的是在照明应用中确保电子DALI1-镇流器的互用性。这个新标准用于替代调光器接口。10VDigital ,数字可寻址照明接口(DALI)是一种楼Addressable Lighting Interface化

PCI总线协议基础

PCI总线协议基础 PCI总线协议基础 PCI基本总线协议传输机制是猝发成组数据传输。一个分组由一个地址相位和一个或多个数据相位组成。 1.PCI总线的传输控制 PCI总线上所有的数据传输基本上都是由以下三条信号线控制的: FRAME#:由主设备驱动,说明一次数据传输周期的开始和结束。 IRDY#:由主设备驱动,表示主设备已经作好传送数据的准备。 TRDY#:由从设备驱动,表示从设备已经作好传送数据的准备。 当数据有效时,数据源设备需要无条件设置xRDY#,接收方可以在适当的时间发出xRDY#信号。FRAME#信号有效后的第一个时钟前沿是地址相位的开始,此时,开始传送地址信息和总线命令,下一个时钟前沿进入一个或多个数据相位。每当IRDY#和TRDY#同时有效时,所对应的时钟前沿就使数据在主从设备之间传送。在此期间,可由主设备或从设备分别利用IRDY#和TRDY#的无效而插入等待周期。 一旦主设备设置了IRDY#,将不能再改变IRDY#和FRAME#,直到当前的数据相位完成为止,而此期间不管TRDY#的状态是否发生变化。一旦从设备设置了TRDY#,就不能改变DEVSEL#、TRDY#或STOP#,直到当前的数据相位完成为止。也就是说,只要数据传输已经开始,那么在当前数据相位结束之前,不管是主设备还是从设备都不能撤消命令,必须完成数据传输。 最后一次数据传输时(可能紧接地址相位之后),主设备应撤消FRAME#信号而建立IRDY#,表明主设备已作好了最后一次数据传输的准备。当从设备发出TRDY#信号,表明最后一次数据传输已经完成,接口转入空闲状态,此时FRAME#和IRDY#均被撤消。 对于PCI总线的传输,可总结出以下几条规则: ①FRAME#和IRDY#决定总线的忙/闲状态。当其中一个有效时,表示总线忙;两个都无效时,总线进入空闲状态。 ②一旦FRAME#被置为无效,在同一传输期间不能重新置为有效。 ③除非设置IRDY#,一般情况下不能设置FRAME#无效(在FRAME#无效后的第一个时钟沿IRDY#必须保持有效)。 ④一旦主设备已使IRDY#有效,在当前数据相位完成前,不能改变IRDY#或FRAME#的状态。 ⑤在完成最后一个数据相位之后的时钟周期主设备必须使IRDY#无效。 2.PCI总线的寻址 PcI总线定义了三种物理地址空间:内存地址空间、I/O地址空间及配置地址空间,前两种为通常意义的地址空间,第三种配置地址空间用以支持PCI的硬件配置。 PCI总线的地址译码是分散的,每个设备都有自己的地址译码逻辑,从而省去了中央译码逻辑。PCl支持对地址的正向译码和负向译码,所谓正向译码,是指总线上每个设备都监视地址总线上的访问地址,判断是否落在自己的地址范围内,译码速度较快。所谓负向译码,是指要接受未被其他设备在正向译码中接受的所有访问,因此,此种译码方式只能由总线上的一个设备来实现(一般是连接

PCI总线的发展

PCI总线发展历史 PCI总线是计算机的I/O总线,在90年代时替代了ISA总线,成为计算机中的局部总线一直使用至今。PCI总线在发展的过程中,不断自我革新,满足时代的需求。在短短10多年间,PCI总线历经了PCI、PCI-X以及PCI-E的演变历程。传统PCI总线具有32位数据宽度,33MHz的时钟频率,能够支持设备的即插即用、自动识别与配置。与ISA总线相比,不仅在性能上提升了一大截,而且在资源管理上也有质的变化。更为重要的是,ISA总线本质上是处理器总线的延伸,而PCI总线是与处理器总线无关的总线标准,不受制于处理器的类别,数据的传输需要通过桥设备进行转发。因此,ISA总线通常称为第一代I/O总线,而PCI 是第二代I/O总线标准,这是一种技术发展的跨越。随着时代的发展,传统PCI 总线的性能得到了挑战,越来越不能满足外设的需求。最为典型的是图像传输受到了PCI性能瓶颈的影响,因此,几年前的显卡设备都脱离PCI总线,单立门户形成了一个新的总线标准AGP,这显然是对PCI总线性能的一种否定。技术在不断发展,对高速传输需求的IO设备越来越多,Gbps网络、光纤通道都对传统P CI的性能提出了质疑,传统PCI总线已经不能满足此类应用的需求了。所以,在1999年提出了PCI-X协议规范,该总线具有64位总线宽度,最高能够达到1 33MHz的时钟频率,在性能上较PCI总线有了一个大的跨越。但是,PCI-X总线仍然是一种并行总线,其存在并行传输过程中的数据相位问题,因此,当PCI-X 频率达到一定程度之后,总线带载能力就变的相当差。在133MHz总线频率时,P CI-X总线只能带一个PCI设备。PCI总线的发展遇到了并行总线的技术瓶颈,因此,PCI总线需要做总线结构的根本性变革。历史的车轮进入21世纪之后提出了PCI-Express总线,其将并行总线演变成了点对点的串行总线,在性能可扩展性方面跨入了一个新的台阶。所以,PCI-Express总线也可以称之为计算机的第三代I/O总线。 PCI-X对PCI总线的改进 PCI-X总线经常应用于服务器设备上,其不仅仅对传统PCI总线的数据宽度和总线频率进行了升级,更为重要的是对传统PCI总线协议进行了改进,提高了总线效率。下面对PCI-X总线的主要改进点进行探讨。 PCI-X总线最高能够达到133MHz的时钟频率,其得益于PCI-X总线采用了寄存器-寄存器的信号传输方式,而传统PCI总线对信号的接收与译码放在了一个时钟周期内,这种方法也称为即时协议。即时协议的优点在于一定程度上减少时钟脉冲个数;缺点在于难于提高时钟频率(译码电路会存在时间延迟)。PCI-X 总线首先对信号进行锁存,在下一个时钟在对信号进行译码,这样的处理可以提高时钟频率。这种处理的方法本质上就是组合逻辑电路拆分的思想。这种拆分在

ESB企业服务总线接口规范

企业服务总线系统(ESB) 技术白皮书 [V1.0.1115] 厦门博立特有限公司 版权所有 保留所有权利

目录 1.前言 (4) 2 .ESB简介 (4) 3. ESB主要功能和特点 (6) 3.1.ESB主要功能: (6) 3.1.ESB主要特点: (7) 4.ESB接口设计 (8) 4.1 总体设计框图 (8) 4.2 技术规范 (8) 4.3 消息传输流程 (8) 4.4 文件传输流程 (8) 4.5 MsgService接口说明 (8) 4.5.1 登陆到ESB(Login) (8) 4.5.1.1 服务.NET原型 (8) 4.5.1.2 传入参数 (9) 4.5.1.3 返回参数 (9) 4.5.1.4 服务说明 (9) 4.5.2 发送消息到ESB(SendMessage) (9) 4.5.2.1 服务.NET原型 (9) 4.5.2.2 传入参数 (10) 4.5.2.3 返回参数 (10) 4.5.2.4 服务说明 (10) 4.5.3 从ESB接收消息(ReceiveMessage) (10) 4.5.3.1 服务.NET原型 (10) 4.5.3.2 传入参数 (11) 4.5.3.3 返回参数 (11) 4.5.3.4 服务说明 (11) 4.5.4 发送确认消息到ESB(AcknowledgeMessage) (11) 4.5.4.1 服务.NET原型 (11)

4.5.4.2 传入参数 (11) 4.5.4.3 返回参数 (12) 4.5.4.4 服务说明 (12) 5.附录A 返回代码对照表 (12)

1.前言 随着信息技术的不断发展,企业、政府部门等在信息化建设上投入了大量的资金、人力,逐步形成了适合自身某些部门或某些业务需要的管理信息系统,如办公自动化、客户关系管理CRM、企业资源计划ERP、生产制造系统等,这些管理信息系统,在企业和政府某些部门或业务的管理上,发挥了信息电子化、流程自动化、管理科学化的重要作用。 但是,企业和政府现有的管理信息系统,由于投入的时间、使用的部门、生产的厂家及实现技术等各不相同,造成企业和政府现有的应用信息系统各自独立运行,数据不能共享,各自业务流程不能自动衔接,造成企业和政府内部许多自成体系的信息化孤岛,各个应用系统不能相互协作,形成统一高效的有机整体。 企业应用集成,英文名称为Enterprise Application Integration,简称EAI,是为了解决企业和政府现有多种应用系统不能互连互通、数据共享、业务流程协调统一的问题,将异构的两个或更多的硬件、平台及应用系统进行无缝集成,使它们形成一个统一的整体。 企业服务总线(Enterprise Service Bus,缩写ESB),是面向服务架构的骨干,在完成服务的接入,服务间的通信和交互基础上,还提供安全性、可靠性、高性能的服务能力保障。采用SOA架构,基于ESB总线进行企业应用集成,应用系统之间的交互通过总线进行,这样可以降低应用系统、各个组件及相关技术的耦合度,消除应用系统点对点集成瓶颈,降低集成开发难度,提高复用,增进系统开发和运行效率,便于业务系统灵活重构,快速适应业务及流程变化需要。 2 .ESB简介 ESB作为博立特科技公司的企业应用集成产品,主要功能是在两个或更多的异构系统(如不同的数据库、消息中间件、ERP或CRM等)之间进行资源整合,实现互连互通、数据共享、业务流程协调统一等功能,构建灵活可扩展的分布式企业应用。

PCI总线标准协议(中文版)

8.4.2 PCI总线信号定义 在一个PCI应用系统中,如果某设备取得了总线控制权,就称其为"主设备";而被主设备选中以进行通信的设备称为"从设备"或"目标节点''。对于相应的接口信号线,通常分为必备的和可选的两大类,为了进行数据处理、寻址、接口控制、仲裁等系统功能, PCI接口要求作为目标的设备至少需要47条引脚,若作为主设备则需要49条引脚。下面对主设备与目标设备综合考虑,并按功能分组将这些信号表示在图8.19中。其中,必要的引脚在左边,任选的引脚在右边。 一.信号类型说明 图8.19 PCI引脚示图 为了叙述方便,将PCI信号按数传方向及驱动特性划分为五种类型,各种类型的规定 如下: in:输入信号。 out:输出驱动信号。 t/s:表示双向三态输入/输出驱动信号。 s/t/s:持续三态(Sustained Tri-State),表示持续的并且低电平有效的三态信号。在某一时刻只能属于一个主设备并被其驱动。这种信号从有效变为浮空(高阻状态)之前必须保证使其具有至少一个时钟周期的高电平状态。另一主设备要想驱动它,至少要等到该信号的原有驱动者将其释放(变为三态)一个时钟周期之后才能开始。同时,如果此信号处于持续的非驱动状态时,在有新的主设备驱动它之前应采取上拉措施,并且该措施必须由中央资源提供。 o/d:漏极开路(Open Drain)可作线或形势允许多个设备共同使用, 二. PCI总线信号定义 PCI总线的信号线共有100根,下面按功能分组进行说明。

1.系统引线 CLK in:时钟输入,为所有PCI上的接口传送提供时序。其最高频率可达66MHz,最低频率一般为0 (DC),这一频率也称为PCI的工作频率。对于PCI的其他信号,除、、、之外,其余信号都在CLK的上升沿有效(或采样)。 in:复位,用来使PCI专用的特性寄存器和定时器相关的信号恢复规定的初始状况。每当复位时, PCI的全部输出信号一般都应驱动到第三态。 2.地址和数据引线 AD0~AD31 t/s:地址、数据多路复用的输入/输出信号。在有效时,是地址周期;在 和同时有效时,是数据周期。一个PCI总线的传输中包含了一个地址信号周期和一个(或多个)数据周期。PCI总线支持突发方式的读写功能。 地址周期为一个时钟周期,在该周期中AD0~AD31线上含有一个32位的物理地址。对于I/O操作,它是一个字节地址;若是存储器操作和配置操作,则是双字地址。 在数据周期, AD0~AD7为最低字节, AD24~AD31为最高字节。当有效时,表示写数据稳 定有效,有效表示读数据稳定有效。 ~3 t/s:总线命令和字节使能多路复用信号线。在地址周期内,这四条线上传输的是总线命令;在数据周期内,传输的是字节使能信号,用来表示在整个数据期中, AD0~AD31上哪些字节为有效数据。 3.接口控制信号 s/t / s:帧周期信号。由当前主设备驱动,表示一次访问的开始和持续时间。 无效时,是传输的最后一个数据周期。 s / t / s:主设备准备好信号。该信号有效表明发起本次传输的设备(主设备)能够完成一个 数据期。它要与配合使用,当这两者同时有效时,才能进行完整的数据传输,否则即为等待周期。在写周期,该信号有效时,表示有效的数据信号已在AD0~AD31中建立;在读周期,该信号有效时,表示主设备已做好接收数据的准备。 s/t/s:从设备准备好信号。该信号有效表示从设备已做好完成当前数据传输的准备工作, 此时可进行相应的数据传输。同样,该信号要与配合使用,这两者同时有效数据才能进行完整传输。在写周期内该信号有效表示从设备已做好了接收数据的准备。在读周期内,该信号有效表示有效数据已被送入AD0~AD31中,同理, 和的任何一个无效时都为等待周期。 s / t / s:停止数据传送信号,该信号由从设备发出。当它有效时,表示从设备请 求主设备终止当前的数据传送。 s / t / s:锁定信号。是由PCI总线上发起数据传输的设备控制的,如果有几个不同的设备在 使用总线,但对信号的控制权只属于一个主设备(由信号标定)。当信号有效时,表示驱动它的设备所进行的操作可能需要多个传输才能完成,如果对某一设备具有可执行的存储器,那么它必须能实现锁定,以便实现主设备对该存储器的完全独占性访问。对于支持 锁定的目标设备,必须能提供一个互斥访问块,且该块不能小于16 个字节。连接系统存储器的主桥路也必须使用。 IDSEL in:初始化设备选择信号。在参数配置读写传输期间,用作片选信号。 s/t/s:设备选择信号,由从设备驱动,该信号有效时,表示驱动它的设备已成为当前访问的从设备。它有效表明总线上的某一设备已被选中。 4.仲裁信号 t/s:总线请求信号。该信号一旦有效即表示驱动它的设备要求使用总线。它是一个点到点的 信号线,任何主设备都应有自己的信号。 t /s:总线允许信号。用来向申请占用总线的设备表示其请求已获批准。这也是一 个点到点的

Q/GDW 622-2011 电力系统简单服务接口规范

电力系统简单服务接口规范 1范围 本标准提出了应用于电力系统的简单服务接口规范,以字符串方式描述面向服务消费者和服务提供者的语法、语义规则及服务调用接口规范。本规范适用于访问简单服务的应用场合。 2规范性引用文件 下列文件对于本文的应用是必不可少的。凡是注日期的引用文件,仅注日期的版本适用于本文件。凡是不注日期的引用文件,其最新版本(包括所有的修改单)适用于本文件。 GB/T 16262.1—2006:信息技术抽象语法记法一 (ASN.1) 第1部分:基本记法规范 Web Services Description Language (WSDL) 1.1 https://www.wendangku.net/doc/351909951.html,/TR/wsdl.html:web服务描述语言 3术语和定义 下列术语和定义适用于本标准。 3.1 服务Service 服务提供者完成一组工作,为服务消费者交付所需的最终结果。最终结果通常会使使用者的状态发生变化,但也可能使提供者的状态改变,或者双方都产生变化。 3.2 服务消费者Service Consumer 根据服务接口描述访问服务的实体 3.3 服务提供者Service Provider 实现一定功能并提供访问接口描述的实体 3.4 WSDL Web服务描述语言(Web Service Description Language) 3.5 域Domain 电力系统中不同级别的调度机构 3.6 简单服务Simple Service 能够相对独立运行具有简单的输入参数和输出结果的应用 4符号定义和语法规范 4.1符号定义 WSDL是目前唯一的用于Web服务访问的工业标准,通过使用复杂的语法规则来实现服务的描述和访问。本规范参考了WSDL语言,提出了用于电力系统的简单服务接口规范,提供服务访问的功能并满足电力系统对效率的要求。表1是简单服务接口规范的符号定义,扩充了类型描述符、路径分隔符、

PCI总线原理简介

PCI总线原理简介 数据总线32 位,可扩充到64 位。可进行突发(burst)式传输。总线操作与处理器-存储器子系统操作并行。总线时钟频率33MHZ 或66MHZ,最高传输 率可达528MB/S。中央集中式总线仲裁全自动配置、资源分配、PCI 卡内有设备信息寄存器组为系统提供卡的信息,可实现即插即用(PNP)。PCI 总线规范独立于微处理器,通用性好。PCI 设备可以完全作为主控设备控制总线。PCI 总线引线:高密度接插件,分基本插座(32 位)及扩充插座(64 位)。PCI 总线引线示意图 PCI 配置空间:PCI 设备内有一个256B 的配置存储器,为系统提供本设备的信息及申请系统存储空间所必需的参数。PCI 主要设备信息:制造商标识(Vendor ID):PCI 组织分配给厂家。设备标识(Device ID):按产品分类给本卡的编号。分类码(Class Code):本卡功能的分类码,如图卡、显示卡、解压卡等。申请存储器空间:PCI 卡内有存储器、以存储器编址的寄存器和I/O 空间,为使驱动程序和应用程序能访问它们,需申请一段存储区域将它们定位。配置空间的基地址寄存器是专门用于申请存储器空间的。PCI 配置空间:申请 I/O 空间:配置空间的基地址寄存器也用来进行系统I/O 空间的申请。中断资源申请:配置空间中的中断引脚和中断线用来向系统申请中断资源。PCI 配置空间分配 PCI 总线访问:以读操作为例。PCI 总线是半同步方式操作,信号是否有效由时钟CLK 的上升边采样来确定。主设备启动总线周期:首先发出FRAME# 信号,表明一次访问(总线周期)开始,地址及操作命令字信号出现在AD 与

PCI总线信号定义

PCI总线信号定义/PCI总线详解(2008-11-04 12:22:20) 标签:pci总线it分类:嵌入式技术PCI局部总线简介: PCI的含义为外部部件互连(Peripheral Component Interconnect)。 1991年,Intel公司对PCI局部总线进行了定义,并与IBM、Compaq、AST、HP、NEC 等100多家公司联合共谋计算机总线的发展大业,于是,PCI局部总线标准1.0版本技术规范于1992年6月22日推出。目前,最新的2.2修改版于1998年12月18日完成,1999年2月发布。 PCI局部总线是一种具有多路地址线和数据线的高性能32/64位总线。虽然在PC领域,PCI已经逐渐被更高性能的PCI-Express总线替代,但在嵌入式领域PCI总线依然应用广泛,且其性能足够满足绝大多数嵌入式系统的需求。 PCI总线信号定义 在一个PCI应用系统中,如果某设备取得了总线的控制权,就称其为“主设备”,而被主设备选中以进行通信的设备称为“从设备”或“目标设备”。对于相应的接口信号线,通常分为必备的和可选的两大类。如果只作为目标设备,至少需要47条接口信号线,若作为主设备,则需要49条。下面对主设备和目标设备综合考虑,并按功能分组将这些信号表示于图中。 下面对PCI信号的类型规定说明: IN 表示输入,是标准的只作输入的信号。 OUT 表示输出,是标准的图腾柱式输出驱动信号。 T/S 表示双向的三态输入/输出信号。 O/D 表示漏极开路,以线或形式允许多个设备共同驱动和分享。 S/T/S 表示持续的并且低电平有效的三态信号。在某一时刻只能属于一个主设备并被其驱动。

PCI总线信号说明

PCI總線信號定義 PCI局部總線的信號線共有100根,下面按功能分組進行說明。 1.CLK IN: 系統時鐘信號,對於所有的PCI設備都是輸入信號。其頻率最高可達33MHz,最低頻率一般為0Hz(DC),這一頻率也稱為PCI的工作頻率。對於PCI的其它信號,除RST#﹑IRQB#﹑IRQC#﹑IRQD#之外,其余信號都在CLK的上升沿有效(或采樣)。 2.RST# IN: 用來使PCI專用的特性寄存器和定序器相關的信號恢復規定的初始狀態。至PCI定序器之外的設備復位後如何變化,不屬於本說明的範圍。但必要的PCI 配置寄存器,其復位狀態是明確規定的。每當復位時,PCI的全部輸出信號一般都應驅動到第三態。SERR#信號為高陰狀態,SBD#和SDONE可驅動到低電平(如果未提供三態輸出)。REQ#和GNT# 必須同時驅動到第三態,不能在復位期間為高或為低。為防止AD﹑C/BE#及PAR在復位期產浮動,可由中心設備將它們驅動到邏輯低,但不能驅動為高電平。RST#和CLK可以不同步,但要保證其撤消邊沿沒有反彈。當設備請求引導系統時,將響應復位,復位後響應系統引導。 3.AD〔31: : 00〕T/S 它們是地址﹑數據多路復用的輸入/輸出信號。在FRAME#有效時,是地址期;在IRDY#和TRDY#同時有效時,是數據期。一個PCI總線的傳輸中包含了一個地址信號期和接著的一個(或無限個)數據期。PCI總線支持突發方式的讀寫功能。 地址期為一個時鐘周期,該周期中AD〔31: : 00〕線上含有一物理地(32位)。 對I/O操作,它是一個字節地址;若是存儲器操作和醳操作,則是雙字地址。 在數據期,AD〔07: : 00〕為最低字節,AD〔31: : 24〕為最高字節。當IRDY#有效時表示寫數據穩定有效,,而TRDY#有效時表示讀數據穩定有效。 4.C/BE〔3: : 0〕#T/S: 它們是總線命令和字節使能多路復用信號線。在地址期中,這四條線上傳輸的是總線命令;在數據期內,它們傳輸的是字節使能信號,用來表示在整個數據期中,AD〔31: : 00〕上哪些字節為有效數據。 5.FRAME# S/T/S: 幀周期信號。由當前主設備驅動,表示一次方問的開始和持續時間。FRAME#的有效預示著總線傳輸的開始;在其存在期間,意味著數據傳輸繼續進 行;FRAME#失效後,是傳輸的最後一個數據期。 6.IRDY# S/T/S: 主設備準備好信號。該信號的有效表明發起本次傳輸的設備能夠完成一個數據期。它要TRDY#配合使用,二者同時有效,數據方能完整傳輸,否則即為等待周期。在讀周期,該信號有效時,表示數據變量已在AD〔31: : 00〕中;在寫周期,

PCI总线特性及信号说明

PCI总线特性及信号说明 随着Windows图形用户界面的迅速发展,以及多媒体技术的广泛应用,要求系统具有高速图形处理和I/O 吞吐能力,这使原有的ISA、EISA总线远远不能适应而成为整个系统的主要瓶颈。为此,1991年下半年,Intel公司首先提出PCI概念,并联合IBM、Compaq、AST、HP Apple、NCR、DEC 等100多家公司共谋计算机总线发展大业,成立了PCI集团。 PCI:Peripheral Component Interconnect,外围设备互联总线,是一种局部总线,已成为局部总线的新标准,广泛用于当前高档微机、工作站,以及便携式微机。主要用于连接显示卡、网卡、声卡。PCI总线是32位同步复用总线。其地址和数据线引脚是AD31~AD0。PCI的工作频率为33MHz。 一 PCI总线特性 1.PCI总线特点 (1)传输速率高最大数据传输率为132MB/s,当数据宽度升级到64位,数据传输率可达264MB/s。这是其他总线难以比拟的。它大大缓解了数据I/O瓶颈,使高性能CPU的功能得以充分发挥,适应高速设备数据传输的需要。 (2)多总线共存采用PCI总线可在一个系统中让多种总线共存,容纳不同速度的设备一起工作。通过HOST-PCI桥接组件芯片,使CPU总线和PCI总线桥接;通过PCI-ISA/EISA桥接组件芯片,将PCI总线与ISA/EISA总线桥接,构成一个分层次的多总线系统。高速设备从ISA/EISA总线卸下来,移到PCI总线上,低速设备仍可挂在ISA/EISA总线上,继承原有资源,扩大了系统的兼容性。 (3)独立于CPU PCI总线不依附于某一具体处理器,即PCI总线支持多种处理器及将来发展的新处理器,在更改处理器品种时,更换相应的桥接组件即可。 (4)自动识别与配置外设用户使用方便。 (5)并行操作能力。 2.PCI总线的主要性能 (1)总线时钟频率33.3MHz/66.6MHz。 (2)总线宽度32位/64位。 (3)最大数据传输率132MB/s(264MB/s)。 (4)支持64位寻址。 (5)适应5V和3.3V电源环境。 二PCI总线信号 PCI总线标准所定义的信号线通常分成必需的和可选的两大类。其信号线总数为120条(包括电源、地、保留引脚等)。其中,必需信号线:主控设备49条,目标设备47条。可选信号线:51条(主要用于64位扩展、中断请求、高速缓存支持等)。 主设备是指取得了总线控制权的设备,而被主设备选中以进行数据交换的设备称为从设备或目标设备。作为主设备需要49条信号线,若作为目标设备,则需要47条信号线,可选的信号线有51条。利用这些信号线便可以传输数据、地址,实现接口控制、仲裁及系统的功能。PCI局部总线信号如下图所示。下面按功能分组进行说明。

ESB企业服务总线接口规范

企业服务总线系统(ESB) 技术白皮书 [V1.0.1115] 厦门博立特有限公司 版权所有 保留所有权利 目录 1.前言 4 2 .ESB简介 4 3. ESB主要功能和特点 6 3.1.ESB主要功能: 6 3.1.ESB主要特点: 7 4.ESB接口设计 8 4.1 总体设计框图 8 4.2 技术规范 8 4.3 消息传输流程 8 4.4 文件传输流程 8

4.5 MsgService接口说明 8 4.5.1 登陆到ESB(Login) 8 4.5.1.1 服务.NET原型 8 4.5.1.2 传入参数 9 4.5.1.3 返回参数 9 4.5.1.4 服务说明 9 4.5.2 发送消息到ESB(SendMessage) 9 4.5.2.1 服务.NET原型 9 4.5.2.2 传入参数 10 4.5.2.3 返回参数 10 4.5.2.4 服务说明 10 4.5.3 从ESB接收消息(ReceiveMessage) 10 4.5.3.1 服务.NET原型 10 4.5.3.2 传入参数 11 4.5.3.3 返回参数 11 4.5.3.4 服务说明 11 4.5.4 发送确认消息到ESB(AcknowledgeMessage) 11

4.5.4.1 服务.NET原型 11 4.5.4.2 传入参数 11 4.5.4.3 返回参数 12 4.5.4.4 服务说明 12 5.附录A 返回代码对照表 12 1.前言 随着信息技术的不断发展,企业、政府部门等在信息化建设上投入了大量的资金、人力,逐步形成了适合自身某些部门或某些业务需要的管理信息系统,如办公自动化、客户关系管理CRM、企业资源计划ERP、生产制造系统等,这些管理信息系统,在企业和政府某些部门或业务的管理上,发挥了信息电子化、流程自动化、管理科学化的重要作用。 但是,企业和政府现有的管理信息系统,由于投入的时间、使用的部门、生产的厂家及实现技术等各不相同,造成企业和政府现有的应用信息系统各自独立运行,数据不能共享,各自业务流程不能自动衔接,造成企业和政府内部许多自成体系的信息化孤岛,各个应用系统不能相互协作,形成统一高效的有机整体。 企业应用集成,英文名称为Enterprise Application Integration,简称EAI,是为了解决企业和政府现有多种应用系统不能互连互通、数据共享、业务流程协调统一的问题,将异构的两个或更多的硬件、平台及应用系统进行无缝集成,使它们形成一个统一的整体。

PCI总线核心工作机制分析

1引言 计算机总线是计算机各部件之间进行信息传输的公共通道。计算机系统中广泛采用总线结构,其优点是系统成本低、组态灵活、维修方便。随着视频、数据应用的大量增加,系统中各部件之间的数据吞吐量激增,对总线的带宽提出了较高的要求,传统的总线如ISA、EISA由于传输效率低下,显然不敷使用,正是基于这种背景,INTEL公司联合IBM等多家公司于1993年推出了PC局部总线标准--PCI 局部总线规范1.0,迄今为止,该标准已经演变到2.2版。 PCI局部总线因其所具有的与传统总线截然不同的突出优点,而获得极强的生命力。其最突出的优势在于: 高带宽,传输速率可高达 64bitx66M/s=528Mb/s; 高传输效率,支持突发同步传输,且传输延时低,可预测; 支持动态配置,便于系统扩展,避免系统资源冲突; 支持多总线,平台无关,即不依附于任何特定CPU,但又能为任何高性能 CPU所用; 在以下的论述中,将会看到PCI局部总线是采用何种机制,从而取得上述领先优势。 2 PCI典型系统构成要素、寻址方式及总线信号定义、信号驱动规则 2.1 PCI典型系统构成要素、寻址方式

í?1 PCI典型应用系统构成要素 一个典型的PCI应用系统总是包含一个主中央处理单元(HOST CPU)、内存(主要是各种类型的DRAM)、主桥及内存控制器(HOST/PCI Bridge and Memory Controller)、PCI外设或资源(即PCI Master or Target,能够申请并拥有PCI总线使用权,并发起PCI总线传输的PCI外设为PCI Master,响应PCI Master 访问的PCI外设为PCI Target)。为了提高主CPU对内存的访问效率,系统中往往还配备了高速缓存(即CACHE。所谓高速缓存,实际上就是容量小、访问速度快的内存;高速缓存相当于内存中经常被访问到的部分内存的映像,当系统中的部件访问内存时,首先要监听,即看看当前要访问的内存在高速缓存中是否有映像,如果有,则称之为命中,访问只需要对高速缓存进行即可;否则为不命中,对主存的访问照常进行)。此外,为了扩充PCI外设,可能有多于一条的总线,这时就要引入PCI/PCI 桥,用于两条PCI总线之间的连接,桥在实际的总线传输过程中既可以充当Target也可以充当Master。如果系统要兼容传统外设,如ISA 或EISA外设,就有必要引入PCI/ISA 或PCI/EISA桥,用于PCI总线与传统总线ISA or EISA 的连接。所谓桥,实际上相当于不同总线之间的“翻译”,桥存在的必要性是,不同总线上的外设之间要互相利用彼此的资源,它们之间存在互动。当然,PCI总线中还少不了中央资源,或

ESB-服务规范标准[详]

银行企业服务总线服务接 口规 版本:v1.0

目录 第1章服务规 (3) 1.1基本规 (3) 1.2SOAP格式规 (3) 1.3报文总体组成 (4) 固定字段 (5) 扩展字段 (5) 请求报文 (6) 响应报文 (7) 出错报文 (8) 1.4XML格式规 (9) 请求报文 (10) 响应报文 (11) 第2章接口规 (12) 2.1服务操作定义 (12) 2.2消息定义 (13) 2.3字段定义 (13) 2.5命名空间定义 (14)

第1章服务规 1.1基本规 ?消息格式:SOAP ?SOAP绑定模式:document/literal ?字符编码:UTF-8 1.2SOAP格式规 先看一个SOAP报文示例: 0 A6002 2003 1001000 9999 20080929 095050 1 1 10 9 011 weikai SOAP消息的根元素是信封,信封报文主要由报文头(Header)和报文本(Body)构成,ESB的Web-Service将不使用Header,服务调用者可以忽略对Header的关注。 因此,ESB的有效载荷在SOAP的Body,每个Body都只有一个元素(为了

第三章 PCI总线练习题

第三章PCI总线练习题 一、填空题: 1.PCI总线的工作环境电压为。信号驱动采用方式。总线驱动器的指标用来定义。扩展卡有两种形式,PCI总线的信号分为必备信号和可选信号。其中必备信号有、、、、等5类。 2. 是指通过仲裁获得总线控制权的设备。PCI总线操作的命令共有种。其中中断应答命令中寻址采用方式。中断周期是周期。任何一命令都具有和两部分组成。特殊周期命令一般有个时钟周期 3.PCI总线传输中基本由、、三条信号线控制。三种物理地址空间分别是、、。一个PCI设备是否被选中是由来表示的。PCI配置访问的实质是访问。配置空间的大小为,分为和两部分,PCI仲裁的方法。 4. 在PCI配置的分类代码寄存器中,如果0BH段为(0000 0101B),0AH段为(0000 0001B),请问该设备为。在PCI总线的配置空间的头标区,偏移地址是0EH时,则寻得寄存器为。中断引脚寄存器的偏移地址是,分类代码寄存器的偏移地址是。 二、选择题: 1.关于PCI总线,下列说法正确的是() A:首先实现了即插即用(PnP)B:首先采用了总线分时复用的技术 C:PCI总线是一种不依附于某个具体处理器的局部总线 D:PCI总线采用入射波方式进行信号驱动,所以各管脚的长度均有严格的规定 E:CPU总线和PCI总线之间的桥路称之为“南桥”,为了解决数据船速的速度匹配问题2.PCI总线在访问I/O中,如果AD[1:0]和C/BE[3:0]依次为000110,则此时()有效. A:C/BE 3# B:C/BE 2# C:C/BE 1# D:C/BE 0# E:属于非法组合,均无效3.PCI总线I/O地址的组合中,其中AD[1:0]和C/BE[3:0]的电平依次排列如下,其中属于合法有效的是() A:001100 B:101011 C:010001 D:100010 E:110011 4.关于PCI总线的信号,说法正确的是() A:所有信号均在CLK信号的上升沿有效 B:一旦PAR信号有效,便一直维持直到数据相位完成之后的一个周期为止。 C:当C/BE[3:0]# 信号线上为高电平时,表示此时是命令,当为低电平时,表示是字节使能信号 D:从本质上讲,在进行数据传输或交易时IRDY和TRDY信号是一对握手信号。 E:对于任何一个PCI设备,所需的最少信号为47条 5.关于PCI总线的地址,说法正确的是() A:PCI的物理地址与其它总线一样,是由内存地址空间和I/O地址组成。 B:配置读/写命令和存储器读/写命令都是对PCI的地址空间进行读写 C:任何一个命令都应包含目标地址,否则便不能寻址从而无法操作 D:任何一个命令都应由地址相位和数据相位组成 E:中断应答命令的地址存在回送时的中断向量中 6.关于PCI总线说法正确的是() A:PCI总线的基本传输机制是突发传输,它可以对PCI所有物理空间进行访问。 B:因PCI的时钟周期固定,所以每个信号相对于总线时钟前沿的建立和保持时间固定C:PCI总线上所有数据传输基本上都是由FRAME、IRDY、TRDY信号线控制

PCI总线的组成结构

PCI总线的组成结构 如上文所述,PCI总线作为处理器系统的局部总线,是处理器系统的一个组成部件,讲述PCI总线的组成结构不能离开处理器系统这个大环境。在一个处理器系统中,与PCI总线相关的模块如图1?1所示。 如图1?1所示在一个处理器系统中,与PCI总线相关的模块包括,HOST主桥、PCI总线、PCI桥和PCI设备。PCI总线由HOST主桥和PCI桥推出,HOST主桥与主存储器控制器在同一级总线上,PCI设备可以方便地通过HOST主桥访问主存储器,即进行DMA操作。 值得注意的是,PCI设备的DMA操作需要与处理器系统的Cache进行一致性操作,当PCI设备通过HOST主桥访问主存储器时,Cache一致性模块将进行地址监听,并根据监听的结果改变Cache的状态。 在一些简单的处理器系统中,可能不含有PCI桥,此时所有PCI设备都是连接在HOST主桥推出的PCI总线上,此外在一些处理器系统中可能含有多个HOST主桥,如在图1?1所示的处理器系统中含有HOST主桥x和HOST主桥Y。 1.1.1HOST主桥HOST主桥是一个很特别的桥片,其主要功能是隔离处理器系统的存储器域与处理器系统的PCI总线域,管理PCI总线域,并完成处理器与PCI设备间的数据交换。处理器与PCI设备间的数据交换主要由处理器访问PCI设备的地址空间和PCI设备使用DMA机制访问主存储器这两部分组成。为简便起见,下文将处理器系统的存储器域简称为存储器域,而将处理器系统的PCI总线域称为PCI总线域,存储器域和PCI总线域的详细介绍见第 2.1 节。值得注意的是,在一个处理器系统中,有几个HOST主桥,就有几个PCI 总线域。

06 企业 EA -企业服务总线技术规范

企业 EA企业服务总线技术规范 ****** 20**年01月

企业EA服务总线技术规范 1 范围 本规范描述了企业服务总线的体系架构以及企业服务总线应遵循的功能与非功能规范。 2 规范性引用文件 下列文件对于本文件的应用是必不可少的。凡是注日期的引用文件,仅所注日期的版本适用于本文件。凡是不注日期的引用文件,其最新版本(包括所有的修改单)适用于本文件。 --《信息技术 面向服务的体系结构(SOA)应用的总体技术要求 (征求意见稿)》,中国国家标准化管理委员会; -- OASIS 《Reference Architecture for Service Oriented Architecture Version 1.0》 3 体系结构 企业服务总线是SOA体系中重要的组成部分。企业服务总线实现了松耦合、粗粒度服务的基础结构要素,为服务提供者和消费者之间提供中介服务,为参与集成的各方屏蔽了硬件平台、软件、网络和物理位置上的差异,有效地对服务进行管理并且降低服务之间的依赖关系,提高服务调用在多变的企业应用集成场景中的灵活性。 图1 企业服务总线总体架构图

n服务管理 企业服务总线提供嵌入式的服务管理,对服务运行状态及相关KPI指标进行监控,并通过多种展现方式展示,同时可以生成相关统计报表。另外,也应支持完善的异常处理功能。 n消息处理 企业服务总线需提供基于配置的服务组合环境,无需用户编写代码即可完成消息路由配置、消息流模型创建等操作。同时应提供基于Schema消息验证及消息转换的功能。 n安全管理 企业服务总线需要提供认证,授权,加密等安全功能保证企业服务总线上的服务被安全的调用,以及企业服务总线可以以服务提供者需要的安全机制调用提供者。企业服务总线通过使用明确的安全策略(如基本授权、SSL、WS-Policy等)为服务提供可靠的安全架构。 n消息传输 企业服务总线需支持多种服务接入方式、消息传输协议转换等,包括对服务调用者提供多种调用协议,以及能够连接使用各种私有传统接口的服务提供者。 4 功能性规范 4.1 服务管理 4.1.1 服务监控管理 企业服务总线应提供基于Web的控制台,能够提供所有的配置和监控功能。管理控制台应能够管理部署在多个服务总线的实例,展现服务的运行状况、统计信息及服务水平告警信息等功能。 服务监控管理应包含如下功能: 功能 描述 开放接口 应提供开放的监控接口 仪表盘展现 应向用户提供可定制的仪表板(Dashboard),能够立即以图形方式查 看所有服务器和所监视服务的状态; 仪表盘展现的指标应包括:服务器的当前状态、已经运行的时间、运行 环境等基本信息,以及消息通道、性能、负载、执行线程、定时器、安 全、JMS、事务等统计数据等 提供完善的日志管理 应记录生产环境中,传输运行时与终端之间交换的信息 4.1.2 统计管理 企业服务总线应提供对服务器以及服务指标进行统计并提供分析报表。 统计管理应包含如下功能: 功能 描述 服务统计信息 支持对企业服务总线及服务进行监控,并提供错误与性能统计数据及分 析(包括成功/失败率;消息数;错误数;故障切换/重试次数;验证错 误数;WebService Security错误数;响应时间、最小响应时间、最大 响应时间)

相关文档
相关文档 最新文档