文档库 最新最全的文档下载
当前位置:文档库 › 逻辑分析仪使用

逻辑分析仪使用

逻辑分析仪使用
逻辑分析仪使用

泰克逻辑分析仪文章

-------------------------------------------------

最大限度地利用逻辑分析仪

Chris Loberg,泰克公司

逻辑分析仪是一种多功能工具,可以帮助工程师进行数字硬件调试、设计检验和嵌入式软件调试。然而,许多工程师在应该使用逻辑分析仪时,却使用了数字示波器,其主要原因是工程师比逻辑分析仪更熟悉示波器。但逻辑分析仪在过去几年中已经取得了很大的进步,对许多应用,它们将比其它仪器帮助您用更少的时间找到麻烦的漏洞的根本原因。

当然,示波器和逻辑分析仪之间有很多类似的地方,但也有一些重要的差异。为了更好地了解两台仪器可以怎样满足您的特定需求,我们有必要先比较一下它们的各种功能。

数字示波器是一种通用的查看信号的基础工具。其高采样率和高带宽,可以在时间跨度内捕获许多数据点,测量信号跳变(边沿)、瞬态事件和小时间增量。示波器当然也能查看与逻辑分析仪相同的数字信号,但示波器一般用于模拟测量,如上升时间、下降时间、峰值幅度及边沿间经过的时间。

示波器一般有最多四条输入通道。但在您需要同时测量五个数字信号时,或您的数字系统拥有一条32位数据总线和一条64位地址总线时,该怎么办呢?这时需要工具中有多得多的输入。逻辑分析仪一般有34-136条通道。每条通道输入一个数字信号。某些复杂的系统设计要求数千条输入通道。市场上也为这些任务提供了近似规模的逻辑分析仪。

与示波器不同,逻辑分析仪不测量模拟细节,而是检测逻辑门限电平。逻辑分析仪只查找两个逻辑电平。在输入高于门限电压(V)时,我们把这个电平称为“高”或“1”。相反,我们把低于Vth的电平称为“低”或“0”。在逻辑分析仪对输入采样时,它存储一个“1”或一个“0”,具体视相对于电压门限的信号电平而定。

逻辑分析仪的波形定时显示与产品技术资料中找到的或仿真器生成的定时图类似。所有信号都时间相关,以便能够查看建立时间和保持时间、脉宽、外来数据或丢失数据。除高通道数外,逻辑分析仪提供了许多重要功能,支持数字设计检验和调试,包括:

?完善的触发功能,您可以指定逻辑分析仪采集数据的条件

?高密度探头和适配器,简化与被测系统(SUT)的连接

?分析功能,把捕获的数据转换成处理器指令,并关联到源代码

使用逻辑分析仪与使用其它仪器类似。下面几节将介绍四个主要步骤:连接,设置,采集,分析。

连接被测系统

逻辑分析仪采集探头连接到SUT上。在探头的内部比较器上,比较输入电压与门限电压(Vth),判定信号的逻辑状态(1或0)。门限值由用户设置,从TTL电平到CMOS、ECL和用户自定义门限。逻辑分析仪探头分成多种物理形式:

?通用探头,带有“飞线组”,预计用于点到点调试。

?高密度多通道探头,在电路板上要求专用连接器。探头能够采集高质量信号,其对SUT 的影响最小。

?高密度压缩探头,使用无连接器探头。这种探头推荐用于要求更高信号密度的应用,或要求无连接器探头连接机制、以快速可靠地连接SUT的应用。

逻辑分析仪的探头阻抗(电容、电阻和电感)成为被测电路整体负载的一部分。所有探头都表现出负载特点。逻辑分析仪探头应给SUT引入的负载达到最小,同时为逻辑分析仪提供准确的信号。

探头电容一般会“滚降”信号跳变边沿,如图1所示。这种滚降会使边沿跳变降慢,降慢的量为图1中“tD”表示的时间量。为什么这一点非常重要?因为比较慢的边沿越过电路逻辑门限会比较迟,进而在SUT引入定时误差。在时钟速率提高时,这个问题会更加严重。

图1. 逻辑分析仪的探头阻抗会影响信号上升时间,测量定时关系。

[图示内容:]

Actual Risetime: 实际上升时间

Observed Risetime (with large capacitive loading): 观察到的上升时间(带有大的电容负载)

在高速系统中,探头电容过高可能会阻碍SUT工作。选择总电容最低的探头总是至关重要。还要指出的是,探头夹和线组会提高其连接的电路的电容负载。应尽可能使用正确补偿的适配器。

设置逻辑分析仪

逻辑分析仪是为从多引脚器件和总线中捕获数据而设计的。“捕获速率”一词是指对输入采样的频次。它的功能与示波器中的时基功能相同。注意在描述逻辑分析仪操作时,“采样”、“采集”和“捕获”这几个词经常会互换使用。

有两种数据采集或时钟模式:

?定时采集捕获信号定时信息。在这种模式下,使用逻辑分析仪内部时钟对数据采样。数据采样速度越快,测量分辨率越高。目标器件与逻辑分析仪采集的数据之间没有固定的定时关系。这种采集模式主要用于SUT信号之间定时关系最为重要时。

?状态采集用来采集SUT的“状态”。来自SUT的信号定义了样点(什么时候采集数据,采集数据的频次)。用来为采集提供时钟输入的信号可以是系统时钟,也可以是总线上的控制信号,还可以是导致SUT改变状态的信号。在活动边沿上采样的数据表示逻辑信号稳定时SUT的情况。在、且只在选择的信号有效时,逻辑分析仪才会采样。

如果您想捕获很长的相邻定时细节记录,那么定时采集、内部(或异步)时钟可以担此重任。您也可能想像SUT看到的那样采集数据。在这种情况下,您应选择状态(同步)采集。在状态采集中,将在列表窗口中顺序显示SUT的每个后续状态。状态采集使用的外部时钟信号可以是任何相关信号。

触发是把逻辑分析仪与示波器区分开的另一种功能。示波器拥有触发功能,但它们对二进制条

件的响应能力有限。相比之下,可以评估各种逻辑(布尔)条件,确定逻辑分析仪什么时候触发

采集。触发的目的是选择逻辑分析仪捕获哪些数据。逻辑分析仪可以跟踪SUT逻辑状态,在SUT中发生用户定义的事件时触发采集。

在讨论逻辑分析仪时,必需了解“事件”这个词。它有多种含义。它可以是一个信号线路上的

简单跳变,包括故意跳变或非故意跳变。如果您正在查找毛刺,那么毛刺就是关心的“事

件”。事件也可以定义为整个总线中信号跳变组合导致的逻辑条件。但注意不管是哪种情况,

事件都是信号从一个周期变到下一个周期时出现的某个东西。

采集状态数据和定时数据

在硬件和软件调试(系统联调)时,最好拥有相关的状态信息和定时信息。在一开始时,问题可能会检测为总线上的无效状态。这可能是由建立时间和保持时间违规之类的问题引起的。如果逻辑分析仪不能同时捕获定时数据和状态数据,那么将很难隔离问题,而且耗时非常长。

某些逻辑分析仪要求连接单独的定时探头,采集定时信息,使用单独的采集硬件。这些仪器要求一次把两种探头连接到SUT上,如图2所示。第一只探头把SUT连接到定时模块上,第二只探头把相同的测试点连接到状态模块上。这称为“双重探测”。这种方法会损害信号的阻抗环境。一次使用两只探头将加重信号负担,劣化SUT的上升时间和下降时间、幅度和噪声性能。

图2. 双重探测要求每个测试点上有两只探头,这会降低测量质量。

[图示内容:]

Timing Probes: 定时探头

State Probes: 状态探头

最好通过同一只探头,同时采集定时数据和状态数据,如图3所示。一条连接、一个设置、一次采集,可以同时提供定时数据和状态数据。这简化了探头的机械连接,减少了问题。一只探头对电路的影响较低,保证测量精度更高,对电路操作的影响更小。

图3. 同时探测通过一只探头同时提供状态采集和定时采集,实现了更简单的、更干净的测量环境。

[图示内容:]

Timing/State Probes: 定时/状态探头

逻辑分析仪拥有探测系统、触发系统和时钟系统,把数据传送到实时采集内存中。这个内存是仪器的心脏,是从SUT采样的所有数据的目的地,也是所有仪器分析和显示画面的来源。

逻辑分析仪拥有内存,能够以仪器的采样率对数据分类。这个内存可以视为一个拥有通道宽度和内存深度的矩阵,如图4所示。仪器累积所有信号活动记录,直到触发事件或用户告诉仪器停止。结果是采集数据,本质上是一个多通道波形画面,让您查看以非常高的定时精度采集的所有信号的交互情况。

图4.逻辑分析仪在深内存中存储采集数据,使用一条全深度通道支持每个数字输入。

采集更多的样点(时间)可以提高同时捕获导致错误的误码和问题的可能。逻辑分析仪连续对数据采样,填充实时采集内存,根据先进先出的原则丢掉溢出数据。因此,一直会有一条实时数据流流经内存。在触发事件发生时,“暂停”过程开始,把数据保留在内存中。

触发在内存中的位置非常灵活,可以捕获和检查触发事件之前、之后及周围的事件。这是一种重要的调试功能。如果您触发了一个症状,通常是某种错误,您可以设置逻辑分析仪,存储触发前的数据 (预触发数据),捕获导致症状的问题。还可以设置逻辑分析仪,存储触发之后一定数量的数据(后触发数据),查看错误可能有哪些后续影响。

逻辑分析仪的主采集内存存储信号活动完善的长记录。当今某些逻辑分析仪可以透过数百条通道以几千兆赫的速度捕获数据,在长记录长度中累积结果。显示的每个信号跳变都被视为发生在活动时钟速率定义的采样间隔内部某个地方。捕获的边沿可能发生在前一个样点之后几皮秒,或发生在后一个样点之前几皮秒,或两者之间任何地方。因此,采样间隔决定着仪器的分辨率。

不断进化的高速计算总线和通信设备正在推动着逻辑分析仪中更高定时分辨率的需求。高速缓冲内存解决了这一挑战,它在触发点周围以更高的间隔捕获信息。这里,在内存填满时,新样点也不断替换最老的样点。每条通道都有自己的缓冲内存。这类采集保留着跳变和事件的动态高分辨率记录,在主内存采集底层的分辨率是看不到的。

分析和显示结果

逻辑分析仪的实时采集内存中存储的数据可以用于各种显示和分析模式。一旦信息存储在系统中,可以以多种格式查看这些信息,从定时波形到与源代码相关的指令助记符。

波形显示是一种多通道详细视图,用户可以查看捕获的所有信号的时间关系,在很大程度上与示波器的显示画面类似。波形显示通常用于定时分析中,特别适合:

?诊断SUT硬件中的定时问题

?把记录的结果与仿真器输出或产品技术资料中的定时图进行对比,检验硬件正确运行?测量与硬件定时有关的特点,包括争用条件、传播延迟、存在或不存在脉冲

?分析毛刺

列表显示以用户可以选择的字母数字形式提供状态信息。列表中的数据值来自整个总线中捕获的样点,可以用十六进制或其它格式表示。想象一下,穿过总线上所有波形取一个竖“片”,如图5所示。穿过4位总线的片代表着一个样点,这个样点存储在实时采集内存中。如图5所示,阴影片中的数字是逻辑分析仪将显示的数字,一般采取十六进制形式。列表显示的目的是显示SUT 的状态,让用户看到SUT看到的一模一样的信息。

图5. 在外部时钟信号启用采集时,状态采集捕获总线上的一“片”数据。

状态数据以多种格式显示。实时指令轨迹反汇编每个总线事务,确定通过总线具体读取哪些指令。它在逻辑分析仪显示画面上放置相应的指令助记符及相关地址。

另一个显示画面 – 源代码调试画面,把源代码与指令轨迹历史关联起来,提高调试工作效率。它可以即时查看指令执行时实际进行的操作。源代码显示画面可以与实时指令轨迹关联起来。

在处理器特定支持套件的帮助下,状态分析数据可以以助记符方式显示。这可以更简便地调试SUT中的软件问题。在配备这些知识后,您可以进入低级状态显示(如十六进制显示),或进入定时图显示,追踪错误根源。

自动测量可以在逻辑分析仪采集数据上执行完善的测量。有多种示波器类测量可供选择,包括频率、周期、脉宽、占空比和边沿数。自动测量功能在非常大的样点总量上迅速提供测量结果,获得快速全面的数据。

下面两个实例说明了可以怎样使用逻辑分析仪,解决常见的测量问题。

捕获建立时间和保持时间违规

建立时间是指在时钟边沿位移到器件之前输入数据必须有效、稳定的最短时间。保持时间是指在时钟边沿发生后数据必须有效、稳定的最短时间。数字器件制造商规定了建立时间和保持时间参数,工程师必须特别注意,确保设计不会违反规范。但当今容限越来越紧张,业内正广泛使用更快的部件来实现更高的吞吐量,使得建立时间和保持时间违规越来越常见。

近年来,建立时间和保持时间要求都已经缩小到大多数传统通用逻辑分析仪难以检测和捕获事件的水平。唯一真正的解决方式是纳秒级采样分辨率的逻辑分析仪。

下面的实例使用同步采集模式,依赖外部时钟信号驱动采样。不管是哪种模式,逻辑分析仪都能够在触发点周围提供一个以高分辨率采样数据的缓冲器。在这种情况下,DUT是一个拥有单一输出的“D”触发装置,但这个实例也适用于拥有数百条输出的器件。

在这个实例中,DUT本身提供外部时钟信号,控制同步采集。可以使用逻辑分析仪的拖放式触发功能,创建建立时间和保持时间触发。这种模式可以定义建立时间和保持时间违规参数,如图6所示。设置窗口中还有其它子菜单,提炼信号定义的其它方面,包括逻辑条件及正向项或负向项。

图6. 可以定义建立时间和保持时间违规事件参数,创建触发。

在测试运行时,逻辑分析仪实际评估时钟的每个上升沿,确定建立时间或保持时间违规。它监测数百万个事件,只捕获未能满足建立时间或保持时间要求的事件。得到的显示画面如图7所示。这里的建立时间是2.375 ns,远低于10 ns的规定极限。

图7. 得到的画面,显示建立时间和保持时间违规。

信号完整性

直观地观测和测量信号是发现信号完整性相关问题的唯一途径。在极大程度上,信号完整性测量都使用几乎任何电气工程实验室中工程师同样熟悉的仪器执行。这些仪器包括逻辑分析仪和示波器,以及基本工具箱中配备的探头和应用软件。此外,可以使用信号源提供失真信号,对新器件和系统执行压力测试和评估。

在调试数字信号完整性问题时,特别是在拥有大量总线、输入和输出的复杂系统中,逻辑分析仪是第一条防线。它提供了高通道数、深内存及高级触发,从许多测试点中采集数字信息,然后以相干方式显示信息。由于它是一台数字仪器,逻辑分析仪检测其正在监测的信号上的门限交点,然后显示逻辑IC看到的逻辑信号。

得到的定时波形清楚、可以理解,并可以方便地与预计数据对比,确认事情正常运行。这些定时波形通常是搜索损害信号完整性的信号问题的起点。在反汇编程序和处理器配套软件的帮助下,可以进一步理解这些结果,逻辑分析仪可以把实时软件轨迹(与源代码相关)与低级硬件活动关联

起来,如图8所示。

图8. 这个逻辑分析仪画面显示与源代码相关的定时波形和实时软件轨迹。

但是,并不是每台逻辑分析仪都适合在当今极高(及日益提高的)数字数据速率下执行信号完整性分析。表1提供了某些规范指引,在选择逻辑分析仪进行高级信号完整性调试时应考虑这些指引。如果我们把所有重点放在采样率和内存容量上,那么很容易就会忽略了逻辑分析仪中的触发功能。而触发通常是找到问题的最快捷方式。毕竟,如果逻辑分析仪触发了一个错误,那么证明错误已经发生。当前大多数逻辑分析仪包括触发功能,可以检测某些损害信号完整性的事件,如毛刺及建立时间和保持时间违规等事件。这些触发条件可以一次应用到数百条通道中,这是逻辑分析仪独一无二的优势。

逻辑分析仪功能推荐信号完整性功能

示波器整合逻辑分析仪屏幕上时间对准的示波器轨迹,多通道眼图

探测通过同一只逻辑分析仪探头同时进行定时采集、状态采集和模拟采集定时测量分辨率20 ps (在50 GHz时钟速率下)

状态采集速率最高1.4 GHz

采集记录长度最高256 M

触发边沿,毛刺,逻辑,建立时间/保持时间,等等

分析处理器配套软件和反汇编程序

显示器多个显示器

表1. 信号完整性分析要求某些最高的逻辑分析仪性能。

小结

逻辑分析仪是各级数字调试必不可少的工具。随着数字器件的速度越来越快、越来越复杂,逻辑分析仪正保持同步发展。它们提供了所需的速度,可以捕获设计中最快、最短的异常事件;它们提供了所需的容量,可以以高分辨率查看所有通道;它们提供了所需的内存深度,可以解开多个周期上数十、数百、甚至数千个信号之间的关系。

触发可以确认怀疑的问题,或发现完全意想不到的错误。最重要的是,触发为测试推测故障或定义间歇性事件提供了一套不同的工具。逻辑分析仪广泛的触发选项是其通用性的标志。高分辨率采样结构可以揭示与信号行为有关的以前看不到的细节。

使用一只探头同时采集状态数据和高速定时数据将帮助设计人员收集与自己的器件有关的大量数据,然后分析定时图与高级状态活动之间的关系。其它特点如采集内存、显示和分析功能、整合模拟工具、甚至模块化,都使得逻辑分析仪成为快速找到数字问题、满足紧张的设计时间表的首选工具。

# # #

关于作者

Chris Loberg现为泰克公司高级技术市场经理,负责美洲地区的示波器业务。他已在泰克工作超过13年,先后担任各种职位,包括泰克光学产品事业部市场经理。他在技术市场方面拥有深厚的背景,曾先后在Grass Valley Group和IBM任职。他毕业于圣何塞州立大学,获得MBA学位。

逻辑分析仪使用手册.pdf

目录 概述 (1) 第1章逻辑分析仪原理及基本概念 (2) 1.1逻辑分析仪原理 (2) 1.2逻辑分析仪基本概念 (2) 1.2.1定时采样 (2) 1.2.2状态采样 (3) 1.2.3动态采样 (3) 1.2.4存储容量 (3) 1.2.5采样时间 (4) 1.2.6测量带宽 (4) 1.2.7门限电压 (5) 1.2.8触发 (5) 1.2.9触发位置优先 (5) 1.2.10触发状态优先 (5) 第2章致远逻辑分析仪 (6) 2.1命名规则 (6) 2.1.1LA系列逻辑分析仪 (6) 2.1.2LAB系列逻辑分析仪 (6) 2.2功能特色 (7) 2.2.1测量线 (7) 2.2.2逻辑笔 (7) 2.2.3频率计 (8) 2.2.4双边沿同步采样 (9) 2.2.5触发方式 (9) 2.2.6数据滤波 (10) 2.2.7数据导出 (11) 2.2.8协议分析 (11) 2.3型号对比 (11) 2.3.1LA系列对比 (11) 2.3.2LAB系列对比 (12) 2.3.3LA系列与LAB系列对比 (13) 第3章如何使用逻辑分析仪 (14) 3.1逻辑分析仪软件安装 (14) 3.1.1安装ZlgLogic软件 (14) 3.1.2安装驱动程序 (18) 3.1.3软件升级 (19) 3.2逻辑分析仪硬件连接 (21) 3.3逻辑分析仪使用步骤 (25) 3.3.1频率测量 (25) 3.3.2总线测量 (28) 3.3.3SPI测量 (31) 3.3.4SPI总线分析 (32) i

3.3.5SPI触发设置 (34) 3.4逻辑分析仪使用注意事项 (36) 3.4.1确保接地良好 (36) 3.4.2合理设置采样频率 (37) 3.4.3合理设置触发方式 (37) 3.4.4合理设置门限电压 (37) 3.4.5使用Timing-State模式 (38) 3.4.6差分信号测量 (38) 第4章逻辑分析仪的应用 (39) 4.1逻辑分析仪队列触发的应用 (39) 4.1.1队列触发在数字通信系统的应用 (39) 4.1.2队列触发在工业自动化领域的应用 (40) 4.2逻辑分析仪数据延迟触发的应用 (42) 4.2.1原理分析 (42) 4.2.2测试步骤 (42) 4.3逻辑分析仪插件触发的应用 (44) 4.4逻辑分析仪外部触发的应用 (44) 4.4.1触发输出在电路调试中的应用 (44) 4.4.2触发输入在电路调试中的应用 (46) 4.4.3其它应用 (47) 4.5逻辑分析仪在数据采集开发系统中的应用 (47) 4.6逻辑分析仪在1-wire总线开发中的应用 (49) 4.7逻辑分析在LIN总线开发中的应用 (51) 4.8逻辑分析仪在DALI总线开发中的应用 (53) 4.9逻辑分析仪在CAN总线开发中的应用 (54) 4.10逻辑分析仪在FPGA开发中的应用 (55) 4.11逻辑分析仪在ACTEL平台中的应用 (57) 4.11.1方案介绍 (58) 4.11.2实现过程 (58) 4.12逻辑分析仪在RFID开发中的应用 (60) 4.12.1方案介绍 (60) 4.12.2方案实现 (60) 4.12.3实现过程 (61) 4.13逻辑分析仪在SDRAM开发中的应用 (62) 4.13.1硬件平台介绍 (62) 4.13.2建立应用平台 (63) 4.13.3逻辑分析仪测量应用 (64) 4.14逻辑分析仪在USB开发中的应用 (65) 4.14.1测量方法 (66) 4.14.2应用实例 (67) 4.15逻辑分析仪在CF卡开发中的应用 (68) 4.15.1CF卡原理 (68) 4.15.2插件解码分析 (69) 4.16逻辑分析仪在SD卡开发中的应用 (71) ii

SALEAE16最新软件的使用说明

Saleae Logic 16 逻辑分析仪使用上手手册 Saleae Logic 16 购买地址:https://www.wendangku.net/doc/332535657.html,

从2014年六月份开始,Saleae官方开始主推他的1.1.19版本的逻辑分析仪界面。我在这里给大家介绍一下新软件的采集设置,波形查看以及协议解析等功能和操作步骤。 第一节, 软件的安装 SALEAE 官方提供了WINDOWS ,LINUX ,MAC操作系统的软件版本,其中WINDOWS 版本又分32位系统和64位系统。如果您的电脑是XP 或者WIN7 32位,请安装32位软件,如果是WIN8 或者WIN7 64位,请安装64位软件。对于WIN7系统的用户如果不知道自己的系统是32位还是64位,可以右击“我的电脑”之后再属性里面看到红色箭头部分指示的是32位系统,您应该选择安装32位软件: 这里我用的操作系统是WIN7 32 ,选择安装Logic+Setup+1.1.19+(32-bit)这个安装文件。 之后一路回车安装好软件。这里不再截图,安装完毕后,可以开启软件,显示出界面:

在安装软件的同时,驱动程序已经被注册到系统了了,当插入SALEAE 16逻辑分析仪后就可以自动安装安装驱动。 第二节, 软件界面的总体介绍 软件界面基本是左中右的布局,左边主要是采集和显示设置,右边是分析和解析设置,中间是波形显示区域。 软件支持脱机模拟采集,没有实际的硬件也可以感受一下软件的界面和操 作。点,可以在波形区域模拟显示出一些软件生成的数据,如果您设置了解析(解析设置方法在下面讲),可以根据所设置的协议,生成一些符合协议解析要求的模拟数值。 由于默认的演示模式是8通道的,我们可以设置成16通道的。

逻辑分析仪UsbeeAXPro中文说明书

逻辑分析仪UsbeeAXPro中文说 明书

USBEE AX示波器逻辑分析仪 使用说明书 1. 简介 USBEE AX示波器逻辑分析仪是一款基于PC的高性价比的电路分析调试工具。全面兼容和支持“USBee AX Pro”上位机软件。能够实现示波器,逻辑分析仪等等很多功能。 注意:不正确的使用会造成设备损坏和人员伤害!使用中: ●保证GND线与你的目标板地电位相连; ●数字信号地接DGND.数字通道DCH0 - 7,正常测试电压范围为0-8V; ●模拟信号地接AGND.模拟通道ACH1 的电压范围-10到+10V;x10是 +/-100V; x0.2是+/-2V. ●注意ACH1,x10和x0.2不可同时接,比如测5V信号是接AGND和 ACH1,x10和x0.2悬空; ●数字通道DCH0 - 7保护电压(不损坏仪器,但测试结果不正确)最大 为10v; ●模拟通道保护电压为ACH1:+/-100v;x10:+/-300v;x0.2:+/-10v。 但不要长时间保持。 ●D3V3是仪器提供的输出3.3v的接口,可对外提供不超过100mA的电 流输出。

●USBEE AX的数字通道能够驱动输出,在使用前一定不要超过电压和电 流范围; ●先将USBEE AX连接到PC,再运行软件。 电脑系统要求 ●Windows 8.1/7/ XP或者Windows 操作系统; ●Pentium以上处理器; ●USB2.0高速接口,不支持USB1.1全速端口工作; 设备清单 ●USBEE AX设备一台; ●测试杜邦线一排10根(可选带测试夹); ●USB连接线一条; ●光盘(软件和说明文档,也可从商品描述页面提供的链接下载); 设备工作在最高的采样速度时,对USB带宽和处理器资源要求较高,为了保证稳定工作: ●不要在PC上连接其它USB高速设备; ●最好不要在软件采样和输出信号时运行其它的程序。 2.安装USBEE AX PRO 的步骤: 1. 安装软件前请勿连接硬件。 2.安装USBEE AX PRO 软件。注意: a)只有在WIN7 64/WIN8 64下才选择安装axsw64BIT_English文件夹。其余选择32位版本。

labview的8位逻辑分析仪

目录 引言 (5) 一、LABVIEW和数字逻辑分析仪简介 (6) 1.1 LABVIEW简介 (6) 1.2 数字逻辑分析仪简介 (6) 1.3 实验平台简介 (8) 二、数字逻辑分析仪的总体设计 (8) 三、前面板设计 (11) 四、程序设计 (11) 五、调试及结果 (13) 六、总结心得 (14) 七、参考文献 (15)

引言 数字逻辑分析仪重点在于考察信号高于或低于某一门限电平值,以及这些数字信号与系统时间之间的相对关。逻辑分析仪是一种类似于示波器的波形测试设备,它可以监测硬件电路工作时的逻辑电平(高或低),并加以存储,用图形的方式直观地表达出来,便于用户检测,分析电路设计(硬件设计和软件设计) 中的错误,逻辑分析仪是设计中不可缺少的设备,通过它,可以迅速地定位错误,解决问题,达到事半功倍的效果。逻辑分析仪是利用时钟从测试设备上采集和显示数字信号的仪器,最主要作用在于时序判定。由于逻辑分析仪不像示波器那样有许多电压等级,通常只显示两个电压(逻辑1和0),因此设定了参考电压后,逻辑分析仪将被测信号通过比较器进行判定,高于参考电压者为High,低于参考电压者为Low,在High与Low之间形成数字波形。逻辑分析仪分为两大类:逻辑状态分析仪(Logic State Analyzer,简称LSA)和逻辑定时分析仪(Logic Timing Analyzer)。这两类分析仪的基本结构是相似的,主要区别表现在显示方式和定时方式上。 LabVIEW是目前国际上唯一的编译型图形化编程语言,使用“所见即所得”的可视化技术建立人机界面,使用图标表示功能模块迷失用图标之间的连线表示各模块间的数据传递。同时LabVIEW继承了高级编程语言的结构化和模块化编程的优点,支持模块化与层次化实际,这种结构的实际增强了程序的可读性。 LabVIEW是一种图形化的编程语言和开发环境,它广泛地被工业界、学术界和研究实验室所接收,被公认为是标准的数据采集和仪器控制软件。LabVIEW 是一个功能强大且灵活的软件,利用他可以方便的建立自己的虚拟仪器。以LabVIEW为代表的图形化编程语言,又称为“G”语言。使用这种语编程时,基本上不需要编写程序代码,而是“绘制”程序流程图。LabVIEW尽可能利用工程技术人员所熟悉的术语、图标和概念,因而它是一种面向最终用户的开发工具,可以增强工程人员构建自己的科学和工程系统的能力,可为实现仪器编程和数据采集系统提供便捷途径。 本次课程设计就是在LabVIEW基础上设计一个8位数字逻辑分析仪。并从中学习和了解LabVIEW的运用和编程。

逻辑分析仪讲义2009

逻辑分析仪实验讲义 大连理工大学 信息技术实验中心

前言 随着电子技术科学的飞速发展,近年来电子电路从模拟、单元电路过渡到数字、集成电路,而且电子技术本身所采用的器件、理论基础、设计方法以及应用技术都在数字化,并已广泛地应用到各个领域。因此,数字信号的检测、数字域测试已成为电子测量的重要分支之一。逻辑分析仪是数字域测试的主要仪器,这就要求未来电子技术设计人员不但要有较强的设计能力,而且还要掌握数字信号检测的主要仪器——逻辑分析仪的使用,国外的新趋势是“每个设计人员都拥有一台逻辑分析仪”。所以,学习并掌握逻辑分析仪的知识,对成为一个合格的电子工程师是必须的。 为了适应未来世界的数字化,跟踪电子技术的发展方向,加强学以致用的思想,我们开发了一套逻辑分析仪实验,将理论与实践相结合,基础与专业相结合,软件与硬件相结合,模拟与数字相结合,并且突出了实验的灵活性与实用性,实验分基础型和提高型两种,根据学生自身能力,自行选择,启发学生思考、探索,在强调普及知识的同时,重点是提高学生的应用能力、实践能力和创新设计能力。 本讲义各部分内容为:逻辑分析仪简介、触发介绍、逻辑分析仪操作说明、逻辑分析仪实验设计。 鉴于水平有限,加之时间仓促,因此本讲义中缺点错误在所难免,敬请各位读者批评指正。 编者 于大连理工大学 2008年3月

目录 第一章逻辑分析仪简介----------------------------------------------------------------4 第二章Agilent1693A逻辑分析仪操作说明---------------------------------------6 第三章触发介绍---------------------------------------17 第四章逻辑分析仪实验---------------------------------------------------------------20

玩转逻辑分析仪,就是这么简单!

玩转逻辑分析仪,就是这么简单! 买回来一件宝贝,一般都会迫不及待的开包尝尝鲜,惊喜与失落,体验一把马上就知道。当然在收到产品时,有件事情一定不能忽略,那就确定购买的产品是正品。 图1 假货伤人心 验证产品是正品后,接着就一同来研究一下怎么玩这个东东,因为我手边只有致远电子的LAB6052逻辑分析仪,那么接下来我就以它为例给大家演示一下。 1、设备安装 在开始之前,总要做一些准备工作,好比在激烈运动前要做做热身运动。这期间连线,上电,驱动安装,平台软件安装一个都不能少。 图2 准备工作一定不能少 2、信号接入 将逻辑分析仪探头与被测信号接通(没引出的信号可用钩子去勾),记住一定要将逻辑分析仪的信号地与被测信号的地连到一起,否则会因参考电压不一致而导致波形错误。

图3 同样参考下对比才有意义 3、参数配置 使能对应的逻辑通道并为这些逻辑通道命名(以分析I2C总线为例)。 图4 总线设置 还需要设置采样相关信息,包括采样率(被测信号频率5倍数以上,如不确定请先用最高采样率)、存储容量(建议第一次设置到最大)、门限电压(区分高低电平的比较电压)、预触发控制等工作参数。

图5 采样设置 触发设置也非常重要,准确的触发帮助精确捕获感兴趣的波形。迄今为止,致远电子提供的逻辑分析仪具有最丰富的信号触发类型,提供更多样化的触发方式,精确锁定关键信号。 图6触发设置 看见对应通道的逻辑笔不停跳动,心里有点小激动,设置总算是大功告成,接下来就要开始捕获波形了。

4、波形捕获与观察 点击“启动”按钮,随着采集进度条到100%,确定波形已经采集完成,由于之前添加了协议分析插件所以波形对应的译码也已显示出来。为了便于观察波形,我们还可以使用快捷按键对波形进行缩放和水平移动。 图7波形观察 5、测量与分析 鼠标放到对应的脉冲上就能自动测出脉宽信息,如需测量更多类型的项目,那就要使用自动测量功能,不过也很简单,只需按需添加测量标签和测量项目即可,测量项目足以满足最广泛的需求。 图8 参数测量 如果您需要的协议分析软件并非是I2C,那么您可以根据需要选择其他的分析软件,并且还提供了协议数据的导出功能。致远电子LAB6052可提供40余种协议分析软件,而且全部都是免费的哦。

基于单片机的简易逻辑分析仪毕业设计论文

基于单片机的简易逻辑分析仪 目录 第1节引言 (3) 1.1系统概述 (3) 1.1.1系统的特点 (4) 1.1.2系统的功能 (4) 第2节系统主要硬件电路设计 (5) 2.1 系统结构框图 (5) 2.2 主体控制模块 (5) 2.3 系统硬件的主体实现 (7) 2.3.1 数字信号发生器模块的电路设计与实现 (7) 2.3.2 主控系统模块的电路设计与实现 (8) 2.3.3 LED显示模块的电路设计与实现 (10) 2.3.4 硬件的抗干扰措施 (12) 第3节系统软件设计 (13) 3.1 系统软件流程 (13) 3.2 中断服务子程序 (15) 3.3 AT24C04程序设计 (15) 第4节结束语 (19) 参考文献 (20) 基于单片机的简易逻辑分析仪

第1节引言 信息时代是数字化的时代,数字技术的高速发展,出现了以高性能计算机为核心的数字通信、数字测量的数字系统。在研究这些数字系统产品的应用性能的同时也必须研究在设计、生产和维修他们的过程中,如何验证数字电路设计的合理性、如何协调硬件及其驱动应用软件的工作、如何测量其技术指标以及如何评价其性能。逻辑分析仪的出现,为解决这些问题提供了可能。 随着数字系统复杂程序的增加,尤其是微处理器的高速发展,用示波器测试己显得有些无能为力。1973年在美国应运而生的逻辑分析仪(Logic Analyzer),能满足数字域测试的各种要求。它属于总线分析仪一类的数据域测试仪器*主要用于查找总线(或多线)相关故障.同时对于数据有很强的选择能力和跟踪能力,因此,逻辑分析汉在数字系统的测试中获得了广泛的应用。 逻辑分析仪(Logic Analyzer)是以逻辑信号为分析对象的测量仪器。是一种数据域仪器,其作用相当于时域测量中的示波器。正如在模拟电路错误分析中需要示波器一样,在数字电路故障分析中也需要一种仪器,它适应了数字化技术的要求,是数字、逻辑电路、仪器、设备的设计、分析及故障诊断工作中不可按少的工具。在测试数字电路、研制和维修电子计算机、微处理器以及各种集成化数字仪表和装置中具有广泛的用途;还是数字系统设计、侦错、软件开发和仿真的必备仪器;作为硬件设计中必不可少的检测工具,还可将其引入实验教学中,建立直观感性的印象,提升学生的硬件设计能力,可以全面提高教学质量;随着科技的发展,LA在多通道、大存储量、高采样速率、多触发功能方面得到更快的发展,在航天、军事、通信等数字系统领域得到越来越广泛的应用。 我们从上面可以看出逻辑分析仪在各个领域的广泛应用。那么我们在学习、应用的同时设计并制作一个简易的逻辑分析仪就显的意义重大了,这样这个过程既可以让我们更加深入理解其原理,又可以提高动手设计并制作整个系统电路的能力,还可以将其作为简易仪器应用于以后的实验中。 1.1系统概述 因在本节中,我们将对简易逻辑分析仪的应用进行分析。给出它的特点,能实现的功能以及系统的简单操作 1.1.1 系统的特点 逻辑分析仪也称逻辑示波器,它是用来分析数字系统逻辑关系的一种仪器。逻辑分析仪的主要作用有二个:一是用于观察的形式显示出数字系统的运行情况,相当于扩展了人们的视野,起一个逻辑显示器的作用;二是对系统运行进行分析和故障诊断。

逻辑分析仪使用教程

声明: 本文来自 另外,将68013制作逻辑分析仪的原理说明简单整理了一下,大家可以看看,如果想DIY也就不难了。点击此处下载ourdev_578200.pdf(文件大小:203K)(原文件名:逻辑分析仪开发手册.pdf) 前言 一、什么是逻辑分析仪 二、使用介绍 三、安装说明 四、Saleae软件使用方法 五、逻辑分析仪硬件安装 六、使用Saleae分析电视红外遥控器通信协议 七、使用Saleae分析UART通信 八、使用Saleae分析IIC总线通信 九、使用Saleae分析SPI总线通信 十、Saleae逻辑分析仪使用问题和注意事项 https://www.wendangku.net/doc/332535657.html,/item.htm?id=6293581805

淘宝地址:https://www.wendangku.net/doc/332535657.html,/item.htm?id=6293581805 (原文件名:21.jpg) 前言: 工欲善其事,必先利其器。逻辑分析仪是电子行业不可或缺的工具。但是由于一直以来,逻辑分析仪都属于高端产品,所以价格居高不下。因此我们首先要感谢Cypress公司,提供给我们68013这么好的芯片,感谢俄罗斯毛子哥将这个Saleae逻辑分析仪开源出来,让我们用平民的价格,就可以得到贵族的待遇,获得一款性价比如此之高的逻辑分析仪,可以让我们在进行数字逻辑分析仪的时候,快速查找并且解决许多信号、时序等问题,进一步提高我们处理实际问题的能力。 原本计划,直接将Saleae的英文版本使用手册直接翻译过来提供给大家,我花费半天时间翻译完后,发现外国人写的东西不太符合我们国人的思维习惯,当然,也是由于我的英语水平有限,因此,我根据自己摸索这个Saleae的过程,写了一份个人认为符合中国人习惯的Saleae,提供给大家,希望大家在使用过程中少走弯路,快速掌握使用方法,更快的解决自己实际遇到的问题。 由于个人水平有限,因此在文章撰写的过程中难免存在问题和错误,如果有任何问题,希望大家能够提出来,我会虚心接受并且改进,希望通过我们的交流,给越来越多的人提供更加优秀的资料,共同进步。 一、什么是逻辑分析仪: 逻辑分析仪是一种类似于示波器的波形测试设备,它通过采集指定的信号,并通过图形或者数据统计化的方式展示给开发人员,开发人员通过这些图形化时序信号按照协议来分析硬件或者软件中的错误。逻辑分析仪是设计中不可缺少的设备,通过它,可以迅速定位错误,发现并解决问题,达到事半功倍的效果,尤其在分析时序,比如1wire、I2C、UART、SPI、CAN等数据的时候,应用逻辑分析仪解决问题非常快速。 如果在你的工作中有数字逻辑信号,你就有机会使用逻辑分析仪。因此应选好一种逻辑分析仪,既符合所用的功能,又不太超越所需的功能。用户多半会找一种容易操作的仪器,它在功能控制上操作步骤较少,菜单种类也不多,而且不太复杂。而Saleae就是一种低端的,比较适合大众化的逻辑分析仪,价格便宜,而且常用的逻辑分析功能足够,人机界面人性化,非常适合实用。 以下是一个Saleae分析I2C时序的一个典型例子:从图中我们可以清晰的看到,起始信号start,从地址是0x50的器件中去读取数据,第一个字节是0xc0,第二个字节是0x50,有了逻辑分析仪,我们可以快捷的找出我们的I2C时序读写数据的正确与否,可以很快将问题解决。后边的讲解中,我会详细讲解逻辑分析仪分析红外遥控器,UART时序,I2C 时序的具体方式方法。

keil的软件逻辑分析仪使用教程

keil的软件逻辑分析仪(logic analyzer)使用教程 在keil MDK中软件逻辑分析仪很强的功能,可以分析数字信号,模拟化的信号,CPU的总线(UART、IIC等一切有输出的管脚),提供调试函数机制,用于产生自定义的信号,如Sin,三角波、澡声信号等,这些都可以定义。 以keil里自带的stm32的CPU为例,对PWM波形跟踪观测,打开 C:\Keil\ARM\Boards\Keil\MCBSTM32\PWM_2目录下的stm32的Dome,第一步:进行仿真配置,如图: (原文件名:1.jpg) 把开工程中的Abstract.txt文件有对工程的描述,PWM从PB0.8和PB0.9输出,稍后将它加入软件逻辑分析仪里。 The 'PWM' project is a simple program for the STM32F103RBT6 using Keil 'MCBSTM32' Evalua tion Board and demonstrating the use of PWM (Pulse Width Modulation) with Timer TIM4 . Example functionality: - Clock Settings: - XTAL = 8.00 MHz - SYSCLK = 72.00 MHz - HCLK = SYSCLK = 72.00 MHz - PCLK1 = HCLK/2 = 36.00 MHz - PCLK2 = HCLK = 72.00 MHz - ADCLK = PCLK2/6 = 12.00 MHz

- SYSTICK = HCLK/8 = 9.00 MHz - TIM4 is running at 100Hz. LEDs PB8, PB9 are dimmed using the PWM function of TIM4 channel3, channel4 The Timer program is available in different targets: Simulator: - configured for software Simulator MCBSTM32: - runs from Internal Flash located on chip (used for production or target debugging) 第二、选择软件仿真 (原文件名:2.jpg)

逻辑分析仪的应用

第1章逻辑分析仪的应用 逻辑分析仪是分析数字系统逻辑关系的仪器。逻辑分析仪是属于数据域测试仪器中的一种总线分析仪,即以总线(多线)概念为基础,同时对多条数据线上的数据流进行观察和测试的仪器,这种仪器对复杂的数字系统的测试和分析十分有效。逻辑分析仪是利用时钟从测试设备上采集和显示数字信号的仪器,最主要作用在于时序判定。 一、逻辑分析仪的应用场合 通常在电子仪器行业,我们在以下情况下需要使用逻辑分析仪: ●调试并检验数字系统的运行; ●同时跟踪并使多个数字信号相关联; ●检验并分析总线中违反时限的操作以及瞬变状态; ●跟踪嵌入软件的执行情况。 二、逻辑分析仪的使用步骤 使用逻辑分析仪与数字信号相连、捕获数字信号并进行分析,一般有以下4个步骤: ●用逻辑探头与被测系统(DUT)相连; ●设置时钟模式和触发条件; ●捕获被测信号; ●分析与显示捕获的数据。 三、逻辑探头 在使用逻辑分析仪测试中,首先选择合适的逻辑探头与被测系统(DUT)相连,探头利用内部比较器将输入电压与门限电压相比较,确定信号的逻辑状态(1或0)。门限值由用户设定,范围由逻辑分析仪本身决定,常用的逻辑电平为TTL电平、CMOS电平、ECL电平等等。 逻辑分析仪的探头有各种各样的形状、大小,用户可以根据自己的需要,选择合适的探头夹具。常用的探头有用于点到点故障查找的“夹子状”,有用在电路板上专用的连接器高密度、多通道型探头。逻辑探头应能够捕获高质量的信号,并且对被测系统的影响最小。另外,逻辑分析仪的探头应能提供高质量信号并传递给逻辑分析仪,并且对被测系统造成的负载最小,而且要适合与电路板及设备以多种方式连接。 四、设置时钟模式和触发条件 在逻辑分析仪与被测系统连接好之后,需要设置时钟模式与触发条件。逻辑分析仪的数据捕获方式不同于示波器,它有两种捕获方式,分别是异步捕获,获取信号的时间信息和同步捕获,用于获取被测系统的状态信息。其中异步分析更类似于示波器的数据捕获方式,其中采样率、波形捕获率等概念都与示波器的相关概念类似。 1.异步捕获模式 在这个模式中,逻辑分析仪用内部时钟进行数据采样,采样速度越快,测试分辨率越高。采样速率对于异步定时分析非常重要,例如,当采样间隔为2ns时,即每隔2ns捕获新的数据存入存储器中,在采样时钟到来之后改变的数据不会被捕获,直到下一个采样时钟到来,由于无法确定2ns中不会被捕获的数据,直到下一个采样时钟到来,由于无法确定2ns中数据是否发生变化,所以最终分辨率是2ns。这种异步捕获模式常用在目标设备与分析仪捕获的数据之间没有固定的时间关系,而且被测系统的信号间的时间关系为主要考虑因素时,通常使用这种捕获模式。

ChipScope Pro详细教程(Xilinx在线逻辑分析仪)

ChipScope Pro实例教程 宋存杰 1. ChipScope Pro简介 ChipScope Pro的主要功能是通过JTAG口、在线实时地读出FPGA的内部信号。基本原理是利用FPGA中未使用的BlockRAM,根据用户设定的触发条件将信号实时地保存到这些BlockRAM中,然后通过JTAG口传送到PC机,显示出时序波形。 一般来说,ChipScope Pro在工作时需要在用户设计中实例化两种核:一是集成逻辑分析仪核(ILA core,Integrated Logic Analyzer core),提供触发和跟踪捕获的功能;二是集成控制器核(ICON core,Integrated Controller core),负责ILA核和边界扫描端口的通信,一个ICON核可以连接1~15个ILA核。 ChipScope Pro工具箱包含3个工具:ChipScope Pro Core Generator(核生成器)、ChipScope Pro Core Inserter(核插入器)和ChipScope Pro Analyzer(分析器)。 ChipScope Pro Core Generator的作用是根据设定条件生成在线逻辑分析仪的IP核,包括ICON核、ILA核、ILA/ATC2核和IBA/OPB核等,设计人员在原HDL代码中实例化这些核,然后进行布局布线、下载配置文件,就可以利用ChipScope Pro Analyzer设定触发条件、观察信号波形。 ChipScope Pro Core Inserter除了不能生成IBA/OPB核和ILA/ATC2核以外,功能与ChipScope Pro Core Generator类似,可以生成ICON核和ILA核,但是它能自动完成在设计网表中插入这些核的工作,不用手工在HDL代码中实例化,在实际工作中用得最多。 下图为ChipScope的两种使用流程图,左侧为使用ChipScope Pro Core Generator流程。右侧为使用ChipScope Pro Core Inserter的流程。两种方法各有优缺点,但由于ChipScope Pro Core Inserter更方便一些,可以较好地满足大多数调试要求,建议优先掌握。 本次练习中,第3、4两章主要描述了ChipScope Pro Core Inserter的流程。第5章简要描述了使用ChipScope Pro Core Generator的流程。

逻辑分析仪使用

泰克逻辑分析仪文章 ------------------------------------------------- 最大限度地利用逻辑分析仪 Chris Loberg,泰克公司 逻辑分析仪是一种多功能工具,可以帮助工程师进行数字硬件调试、设计检验和嵌入式软件调试。然而,许多工程师在应该使用逻辑分析仪时,却使用了数字示波器,其主要原因是工程师比逻辑分析仪更熟悉示波器。但逻辑分析仪在过去几年中已经取得了很大的进步,对许多应用,它们将比其它仪器帮助您用更少的时间找到麻烦的漏洞的根本原因。 当然,示波器和逻辑分析仪之间有很多类似的地方,但也有一些重要的差异。为了更好地了解两台仪器可以怎样满足您的特定需求,我们有必要先比较一下它们的各种功能。 数字示波器是一种通用的查看信号的基础工具。其高采样率和高带宽,可以在时间跨度内捕获许多数据点,测量信号跳变(边沿)、瞬态事件和小时间增量。示波器当然也能查看与逻辑分析仪相同的数字信号,但示波器一般用于模拟测量,如上升时间、下降时间、峰值幅度及边沿间经过的时间。 示波器一般有最多四条输入通道。但在您需要同时测量五个数字信号时,或您的数字系统拥有一条32位数据总线和一条64位地址总线时,该怎么办呢?这时需要工具中有多得多的输入。逻辑分析仪一般有34-136条通道。每条通道输入一个数字信号。某些复杂的系统设计要求数千条输入通道。市场上也为这些任务提供了近似规模的逻辑分析仪。 与示波器不同,逻辑分析仪不测量模拟细节,而是检测逻辑门限电平。逻辑分析仪只查找两个逻辑电平。在输入高于门限电压(V)时,我们把这个电平称为“高”或“1”。相反,我们把低于Vth的电平称为“低”或“0”。在逻辑分析仪对输入采样时,它存储一个“1”或一个“0”,具体视相对于电压门限的信号电平而定。 逻辑分析仪的波形定时显示与产品技术资料中找到的或仿真器生成的定时图类似。所有信号都时间相关,以便能够查看建立时间和保持时间、脉宽、外来数据或丢失数据。除高通道数外,逻辑分析仪提供了许多重要功能,支持数字设计检验和调试,包括: ?完善的触发功能,您可以指定逻辑分析仪采集数据的条件 ?高密度探头和适配器,简化与被测系统(SUT)的连接 ?分析功能,把捕获的数据转换成处理器指令,并关联到源代码 使用逻辑分析仪与使用其它仪器类似。下面几节将介绍四个主要步骤:连接,设置,采集,分析。 连接被测系统

逻辑分析仪基础知识

逻辑分析仪基础知识 1.1 什么是逻辑分析仪 何为逻辑分析仪?逻辑分析仪是分析数字系统逻辑关系的仪器,属于数据域测试的一种总线分析仪。逻辑分析仪以总线为基础,同时对多条是数据线上的数据进行观察和存储,利用时钟从测试是设备上采集和显示数字信号的仪器,最主要是作用于时序判定。由于逻辑分析仪不像示波器一样能够测量电流电压,通常只是显示两个电压,0或者1,因此设定了参考电压以后,逻辑分析仪讲被测信号通过比较器进行判定,从而确定时序关系。 1.2 逻辑分析仪的构成 逻辑分析仪的构成如图1.2所示。逻辑分析仪主要的作用是采样和存储。在组成部分上,逻辑分析仪由采样部分、触发控制部分、存储部分、和显示部分组成。其中最重要的是捕获和数据显示部分。逻辑分析仪一般采用先进行数据采集并存储,然后进行数据分析显示处理。 图错误!文档中没有指定样式的文字。.1逻辑分析仪的架构图 数据捕获部分包括信号输入、比较采样、触发控制、数据存储和时钟电路等。外部被测信号通过探头送到信号输入电路,在比较器中与设定的阀值电平(也称门限电压)进行比较,大于阀值电平的信号为高电平,反之为低电平。采样电路在采样时钟(外时钟和内时钟)控制下对信号进行采样,并将数据流送到触发模块中,产生触发信号。数据存储电路在触发信号的作用下进行相应的数据存储控制。数据捕获完成之后,由分析显示电路将存储的数据处理之后以相应的方式显示出来。 1.3 测试软件 测试软件相当于是逻辑分析仪的显示屏,可以将逻辑分析仪的采集的信号在PC端显示出来,然后通过对应的软件进行观察和分析,得出关于总线通讯是否异常的结论。首先在PC端安装Zlglogic_V5,然后通过USB正确连接PC段,这样就可以将逻辑分析仪采集的信息通过USB方式在PC端显示。 1.4 相关名词及功能 采样方式; 采样方式分为定时采样和状态采样。 定时采样也称异步采样,是使用逻辑分析仪内部时钟作为数据抽样时钟的采样模式,每个抽样点占用一个存储单元。而状态采样也称同步采样,是使用外部时钟作为数据抽样时钟的采样模式,每个外部时钟的有效沿对应的抽样点占用两个存储单元。

使用逻辑分析仪调试时序问题

使用逻辑分析仪调试时序问题 在今天的数字世界,嵌入式系统比以往任何时候都更为复杂。使用速度更快、功耗更低的设备和功能更强大的电路,工程师需要考虑信号完整性问题。在调试和验证过程中,大部分数字电路失效可以追溯到信号完整性问题。本文将讨论如何使用逻辑分析仪的特性和功能来解决这些和时序相关的问题,以快速、方便地找到设计问题的根源。 探测的考虑 在你的设计电路中布置合适的探测点对于后期的调试工作具有至关重要的作用。有了合适的探测点,你可以把不同位置的信号时序问题关联起来,查看总线的运行情况,并分析硬件和软件接口。因此寻找问题根源的第一步就是信号的探测。 确定好测试点后,下一步就是挑选探头,探头的特性对于测量非常重要,总电容负载偏高的探头可以改变系统性能并带来(或隐藏)时序问题。尤其在高速系统,偏高的探头电容负载可能导致被测系统(SUT)无法正常运行。因此,尽可能选择较小的总电容负载探头。 探头电容一般会拉长信号边沿时间,如图1所示。该边沿的转换速度变慢,时间大约为tΔ,而较慢的边沿经过逻辑电路后,将在被测系统中引入时序问题。随着时钟频率增加,这个问题变得更加严重。 图1 逻辑分析仪探头的阻抗影响信号的上升时间和时序测量 逻辑分析仪的性能考虑 逻辑分析仪的性能对于系统调试,寻找问题源起了重要作用。而要正确选择逻辑分析仪来满足测试需求,首先需要了解逻辑分析仪的基本功能。逻辑分析仪的最基本的功能是利用采集的数据绘出时序分析图。如果被测系统工作正常,并且逻辑分析仪的采集设置正确,逻辑分析仪的时序显示应该与设计仿真或规格书上的数据完全相同,但在实际情况下,这还与逻辑分析仪的分辨率(即采样率)密切相关。逻辑分析仪的采样时钟与输入信号是异步的,采样率越高,就越可能准确检测到信号的异常事件(如毛刺)。为了分析更快的信号,逻辑分析仪通常提供更高的分辨率采集模式,在触发点周围采集更多的数据。泰克TLA系列逻辑分析仪的MagniVu高分辨率采集模式能够在所有通道提供高达50GHz的采样。其他功能还包括可调节的MagniVu采样率、可调节的触发位置、一个独立于主触发器的MagniVu触发。所有这些功能为捕获各种各样的时序问题提供了更多的灵活性。

逻辑分析仪使用教程

逻辑分析仪使用教程

声明: 本文来自 https://www.wendangku.net/doc/332535657.html,/thread-4232738-1-1.html 另外,将68013制作逻辑分析仪的原理说明简单整理了一下,大家可以看看,如果想DIY也就不难了。点击此处下载ourdev_578200.pdf(文件大小:203K)(原文件名:逻辑分析仪开发手册.pdf) 前言 一、什么是逻辑分析仪 二、使用介绍 三、安装说明 四、Saleae软件使用方法 五、逻辑分析仪硬件安装 六、使用Saleae分析电视红外遥控器通信协议 七、使用Saleae分析UART通信 八、使用Saleae分析IIC总线通信 九、使用Saleae分析SPI总线通信 十、Saleae逻辑分析仪使用问题和注意事项 https://www.wendangku.net/doc/332535657.html,/item.htm?id=6293581805

淘宝地址:https://www.wendangku.net/doc/332535657.html,/item.htm?id=6293581805 (原文件名:21.jpg) 前言: 工欲善其事,必先利其器。逻辑分析仪是电子行业不可或缺的工具。但是由于一直以来,逻辑分析仪都属于高端产品,所以价格居高不下。因此我们首先要感谢Cypress公司,提供给我们68013这么好的芯片,感谢俄罗斯毛子哥将这个Saleae逻辑分析仪开源出来,让我们用平民的价格,就可以得到贵族的待遇,获得一款性价比如此之高的逻辑分析仪,可以让我们在进行数字逻辑分析仪的时候,快速查找并且解决许多信号、时序等问题,进一步提高我们处理实际问题的能力。 原本计划,直接将Saleae的英文版本使用手册直接翻译过来提供给大家,我花费半天时间翻译完后,发现外国人写的东西不太符合我们国人的思维习惯,当然,也是由于我的英语水平有限,因此,我根据自己摸索这个Saleae的过程,写了一份个人认为符合中国人习惯的Saleae,提供给大家,希望大家在使用过程中少走弯路,快速掌握使用方法,更快的解决自己实际遇到的问题。 由于个人水平有限,因此在文章撰写的过程中难免存在问题和错误,如果有任何问题,希望大家能够提出来,我会虚心接受并且改进,希望通过我们的交流,给越来越多的人提供更加优秀的资料,共同进步。 一、什么是逻辑分析仪: 逻辑分析仪是一种类似于示波器的波形测试设备,它通过采集指定的信号,并通过图形或者数据统计化的方式展示给开发人员,开发人员通过这些图形化时序信号按照协议来分析硬件或者软件中的错误。逻辑分析仪是设计中不可缺少的设备,通过它,可以迅速定位错误,发现并解决问题,达到事半功倍的效果,尤其在分析时序,比如1wire、I2C、UART、SPI、CAN等数据的时候,应用逻辑分析仪解决问题非常快速。 如果在你的工作中有数字逻辑信号,你就有机会使用逻辑分析仪。因此应选好一种逻辑分析仪,既符合所用的功能,又不太超越所需的功能。用户多半会找一种容易操作的仪器,它在功能控制上操作步骤较少,菜单种类也不多,而且不太复杂。而Saleae就是一种低端的,比较适合大众化的逻辑分析仪,价格便宜,而且常用的逻辑分析功能足够,人机界面人性化,非常适合实用。 以下是一个Saleae分析I2C时序的一个典型例子:从图中我们可以清晰的看到,起始信号start,从地址是0x50的器件中去读取数据,第一个字节是0xc0,第二个字节是0x50,有了逻辑分析仪,我们可以快捷的找出我们的I2C时序读写数据的正确与否,可以很快将问题解决。后边的讲解中,我会详细讲解逻辑分析仪分析红外遥控器,UART时序,I2C 时序的具体方式方法。

逻辑分析仪使用说明

Saleae 24M 8CH 逻辑分析仪 使用手册 https://www.wendangku.net/doc/332535657.html,/item.htm?id=8430104015

一,软件的安装以及基本使用 1,首先安装软件Logic Setup 1.1.4 (32-bit),可从https://www.wendangku.net/doc/332535657.html,/downloads 下载,还有支持其他操作系统的软件版本,可对应下载。 2,安装完毕之后启动一下我们可以到可以看到以下界面: 这个软件在没有接入硬件的时候可以模拟运行,我们可以看到 。点一下START SIMULATION 就可以看到波形,这时候的只是软件根据你设置的要分析的协议(如果你已经设置的话)模拟出来的,随机产生的。如下图:

用鼠标的左键点图形将实现ZOOM IN 放大,右键是ZOOM OUT缩小,如果使用的是三论鼠标,可以使用中键进行放大缩小。我们也可以移动底部的滑动条来查看波形。 3,安装完毕后插入硬件,出现找到新硬件提示,如下 点自动搜索驱动。之后就能完成驱动加载。在安装驱动的最后一步,询问你是否从新启动系统,你可以点否,不用重新启动就可以使用。此时驱动安装完毕。 4,再次启动软件会发现,我们看到现在按钮的名字变成了START 而不是没有接硬件之前的START SIMULATION。这时候点START将实现8路逻辑信号的采集。 二,关于采样深度和采样率

在软件的左上方有两个下拉选项, 左边一个是采样深度,右边一个是采样速率。采样深度就是你总共要采集多少数据,图上的每路都采集25MBIT ;采样速率更好理解,就是一秒采集多少次。比方说我们采25M标示每路 每路 集深度是1M采样速率也是1M,那总的采集时间就是1秒。采集一秒后自动停止采集,并在界面上显示波形。 三,关于波形信息 1在软件界面的右上方有波形信息,可以通过点击来选择自己感兴趣的参数。如下图: 2,以下图为例,看一下具体参数都是什么含义: Width :是图中的时间长度.Period :是图中的周期,也就是说将这个电平单独分析,其周期是多少。而接下来的DUTY Cycle自然就是这个电平作为一个周期来分析,其占空比为多少。FREQUENCY,当然就是周期的倒数。 T1和T2是可以设置的,是放置表现,我们点下,之后在图形上要放置的位置左点一下鼠标,表线1就放置完毕。我们会看到一个小三角,里面写着1,代表第一个表线。同样第2个标线也是这样放置在我们的感兴趣的位置。这

逻辑分析仪使用教程

声明: 本文来自 另外,将68013制作逻辑分析仪的原理说明简单整理了一下,大家可以瞧瞧,如果想DIY也就不难了。点击此处下载ourdev_578200、pdf(文件大小:203K)(原文件名:逻辑分析仪开发手册、pdf) 前言 一、什么就是逻辑分析仪 二、使用介绍 三、安装说明 四、Saleae软件使用方法 五、逻辑分析仪硬件安装 六、使用Saleae分析电视红外遥控器通信协议 七、使用Saleae分析UART通信 八、使用Saleae分析IIC总线通信 九、使用Saleae分析SPI总线通信 十、Saleae逻辑分析仪使用问题与注意事项

淘宝地址: (原文件名:21、jpg) 前言: 工欲善其事,必先利其器。逻辑分析仪就是电子行业不可或缺的工具。但就是由于一直以来,逻辑分析仪都属于高端产品,所以价格居高不下。因此我们首先要感谢Cypress公司,提供给我们68013这么好的芯片,感谢俄罗斯毛子哥将这个Saleae逻辑分析仪开源出来,让我们用平民的价格,就可以得到贵族的待遇,获得一款性价比如此之高的逻辑分析仪,可以让我们在进行数字逻辑分析仪的时候,快速查找并且解决许多信号、时序等问题,进一步提高我们处理实际问题的能力。 原本计划,直接将Saleae的英文版本使用手册直接翻译过来提供给大家,我花费半天时间翻译完后,发现外国人写的东西不太符合我们国人的思维习惯,当然,也就是由于我的英语水平有限,因此,我根据自己摸索这个Saleae的过程,写了一份个人认为符合中国人习惯的Saleae,提供给大家,希望大家在使用过程中少走弯路,快速掌握使用方法,更快的解决自己实际遇到的问题。 由于个人水平有限,因此在文章撰写的过程中难免存在问题与错误,如果有任何问题,希望大家能够提出来,我会虚心接受并且改进,希望通过我们的交流,给越来越多的人提供更加优秀的资料,共同进步。 一、什么就是逻辑分析仪: 逻辑分析仪就是一种类似于示波器的波形测试设备,它通过采集指定的信号,并通过图形或者数据统计化的方式展示给开发人员,开发人员通过这些图形化时序信号按照协议来分析硬件或者软件中的错误。逻辑分析仪就是设计中不可缺少的设备,通过它,可以迅速定位错误,发现并解决问题,达到事半功倍的效果,尤其在分析时序,比如1wire、I2C、UART、SPI、CAN等数据的时候,应用逻辑分析仪解决问题非常快速。 如果在您的工作中有数字逻辑信号,您就有机会使用逻辑分析仪。因此应选好一种逻辑分析仪,既符合所用的功能,又不太超越所需的功能。用户多半会找一种容易操作的仪器,它在功能控制上操作步骤较少,菜单种类也不多,而且不太复杂。而Saleae就就是一种低端的,比较适合大众化的逻辑分析仪,价格便宜,而且常用的逻辑分析功能足够,人机界面人性化,非常适合实用。 以下就是一个Saleae分析I2C时序的一个典型例子:从图中我们可以清晰的瞧到,起始信号start,从地址就是0x50的器件中去读取数据,第一个字节就是0xc0,第二个字节就是0x50,有了逻辑分析仪,我们可以快捷的找出我们的I2C时序读写数据的正确与否,可以很快将问题解决。后边的讲解中,我会详细讲解逻辑分析仪分析红外遥控器,UART时序,I2C时序的具体方式方法。

相关文档
相关文档 最新文档