注意事项:1、每个考生应先在计算机的D盘根目录下考核专用文件夹,名称为PROTEL+计算机号+班级名称+学生名称,例如PROTEL A6 02G161王林,需将自己设计的数据库文件存储在该文件夹。
2、考核时间:180分钟
一、电路原理图设计
1.创建设计数据库及原理图文件
在已创建的考核专用文件夹中创建Protel设计数据库文件,有效文件名为:JSQ.ddb,并在该文件的Document文件夹中创建原理图文件,有效文件名为:JSQ.SCH。
2.绘制原理图
根据图一所示的电路原理图以及表一所列的元器件参数,在文件JSQ.SCH中设计电路原理图并按缺省设置进行电气规则检测(ERC),原理图统一采用A4图纸尺寸,横向放置。
图一JSQ.SCH电路原理图
3.创建原理图元件
建立一个用户原理图元件库,其文件名采用缺省名称,根据图二所示元件图形示意图以及表二所列元件说明,在该库内创建一个名为KA2184的原理图元件,图二(a)为未隐含引脚8的图形,(b)为隐含引脚8后的图形,网格参数为:Visible=10。
(a) (b)
图二自制原理图元件KA2184示意图
Visible=10mil
4. 生成材料清单及网络表
二、PCB设计
1.创建PCB文件
根据图三所示电路板外形尺寸,创建一个双面印刷电路板(PCB)文件,其有效文件名为JSQ.pcb。图三中的外侧边框采用Mechanical Layer 1层绘制,内侧边框采用Keep Out Layer层绘制,两边框间距为0.76mm(30mil)该电路板中所有元件(含自制元件)均采用直插式封装(Through-hole
Components )。
2000mil
2200m i l
30m i l
30mil
图三 PCB 外形尺寸示意图
Visible2=2.54mm (100mil )
2.创建PCB 元件封装(Footprints )
创建一个用户PCB 元件封装库,其文件名采用缺省名称,在该库内根据图四中(a )(b )所示,共创建两个元件封装,其元件封装名分别为LED0.1和OC 。各焊盘(Pad )尺寸均采用缺省设置,焊盘形状、编号及间距以图示为准,以上各封装均为直插形式。
图四 自制元件封装示意图
Visible2=2.54mm (100mil )
3.绘制印刷电路板(PCB ) PCB 绘制的基本要求:
A )在JSQ.pcb 文件所规定的电路板范围内,根据已生成的网络表设计一块双面PC
B 。顶层为水平布线,底层为垂直布线。
B) 图三的网格参数为Visible2= 2.54mm (100mil )。 C )该电路板指定的元件封装库为ADVPCB.ddb 。
D )在电路板中网络地(GND )的线宽(Track Width )选0.76mum (30mil ),电源网络VCC 的
线宽选0.55mm(20mil),其余线宽均采用缺省设置(0.25mm或10mil)。
E)电路板设计完成后应进行DRC检测,并根据报告的错误提示进行调整,在DRC设计规则(Design Rules)设置中,除Ruting页中的线宽约束(Width Constraint)按“(D)”中要求设置外,其余参数均采用缺省设置。
电子CAD技能考核评分表
第 6 页共6 页