第一章数制与码制
一、单项选择题:
1. 十进制数32转换为二进制数为(C) A、1000 B、10000 C、100000 D、1000000
2. 二进制数11111100001转换为十六进制数为(D ) A、FE1H B、FC2H C、7D1H D、7E1H
3. 十进制数36转换为8421BCD码为( C) A、00100100 B、00110100 C、00110110 D、11110110
4. 一位十六进制数可以用(C )位二进制数来表示。 A、1 B、2 C、4 D、 16
5. 十进制数25用8421BCD码表示为( B )。 A、10 101 B、0010 0101 C、100101 D、10101 6.十进制数35转换为8421BCD码为( B ) A、 00100100 B、 00110101 C、 00100011 D、00110110
7.三位二进制数码可以表示的状态是( D )。 A、 2 B、 4 C、 6 D、 8 8.十进制数25转换为二进制数为( D )。 A、 110001 B、 10111 C、 10011 D、 11001 9.BCD代码为(100011000100)表示的数为(594)10,则该BCD代码为()。
A、 8421BCD码
B、余3 BCD码
C、 5421BCD码
D、 2421BCD码(C)
10.与二进制数00100011相应的十进制数是( B )。 A、 35 B、 19 C、 23 D、 67
11. 是8421BCD码的是( B )。 A、1010 B、0101 C、1100 D、1101
12. 二进制数1101转换为十进制数为(D ) A、10 B、11 C、12 D、13
13. 比较数的大小,最大数为( C ) A、(1 B、(51)10 C、(34)16 =(52) 10 D、(43)8
14.把10010110 二进制数转换成十进制数为(A ) A、150 B、96 C、82 D、159
15. 将十六进制数4FB转换为二进制数等于( C )
A、011101110101B
B、011100111011B
C、010*********
D、100010000101
16. 将数1101.11B转换为十六进制数为( A ) A、D.CH B 、15.3H C、12.EH D 21.3H10010)2
17. 将十进制数130转换为对应的八进制数:( ) A、202 B、 82 C、120 D、230
18. 二进制整数最低位的权是(c ) A、0 B、2 C、02 D、4
19. n位二进制整数,最高位的权是() A、n2 B、1n2- C、1n2+ D、2n2+
20. 下列四个数中最大的数是( )
A、(AF)16
B、(001010000010)8421BCD
C、(10100000)2
D、(198)10
21. 将代码(10000011)8421BCD转换成二进制数为(b )
A、(01000011)2
B、(01010011)2
C、(10000011)2
D、(000100110001)2
22. 十进制数4用8421BCD码表示为:() A、100 B、 0100 C、 0011 D、 11
23. 下列不同进位制中最大的是()
A、(76)8
B、(1100101)2
C、(76)10
D、(76)16
24. 用8421码表示的十进制数45,可以写成()
A、 45
B、 [101101]BCD
C、 [01000101]BCD
D、 [101101]2
25. 下列属于8421BCD码的是() A、1011 B、1111 C、0111 D、1100
26. 下列不属于8421BCD码的是()A、0101 B、1000 C、0111 D、1100
27. 下列四个数中最大的数是( )
A、(AF)16
B、(001010000010)8421BCD
C、(10100000)2
D、(198)10
28. 8421BCD码01100010表示的十进制数为()、15 B、98 C、62 D、42
29. 带符号位二进制数00011010(+26)的补码是()
A11100101 B 00011010 C 11100110 D 01100110
30. 带符号数二进制数10011010(-26)的补码是()
A 00011010
B 11100101 C11100110 D 11100111
31. 带符号数00101101(+45)的补码是()
A 00101101
B 11010010 C11010011 D 01010011
32. 带符号数10101101(-45)的补码是()
A 00101101
B 11010010 C11010011 D 01010011
33. 将十进制整数转换为二进制整数,采用的方法是()
A 乘2取整
B 除2取余
C 按权展开
D 除16取余
34. 将十进制小数转换为二进制小数,采用的方法是()
A 乘2取整
B 除2取余
C 按权展开
D 除16取余
35. 将二进制数转换为十进制数,采用的方法是()
A 乘2取整
B 除2取余
C 按权展开,然后按十进制规则相加
D 除16取余
二、多项选择
1. 与十进制数(53.5)10等值的数或代码为()
A、(0101 0011.0101)8421BCD
B、(35.8)16
C、(110101.1)2
D、(65.4)8
2. 与八进制数(47.3)8等值的数为()
A、(100111.011)2
B、(27.6)16
C、(27.3 )16
D、(100111.11)2
3. 下列哪些属于8421BCD码() A、0000 B、1111 C、0111 D、1100
三、判断题:正确:“√”,错误:“×”。
1. 八进制数(12)8比十进制数(12)10小。()Y
2. 用二进制码表示一个十进制数的代码称为BCD码()Y
3. 十进制数12用8421BCD码表示为1100。()N
4. 二进制数1+1之和等于10。()Y
5. 逻辑量1+1之和等于10。()N
6. 逻辑量1+1之和等于1。()Y
7. 二进制数(111010010)2转换成十六进制数是(1D2)16。()Y
8. 二进制数(111010010)2转换成十六进制数是(E90)16。()N
9. (256)10=(10011)2 ( )N
10. (00101111)2=(2F)16 ( )Y
11. (47)10=(101111)2 ( )Y
第2章逻辑代数基础
一、单项选择
1. A 为逻辑变量,当n 个A 逻辑相加时,结果为(C )。 A 、1 B 、nA C 、A D 、0
2. 下列关于异或运算的式子中,不正确的是( B )
A 、0A A =⊕
B 、0A A =⊕
C 、A 0A =⊕
D 、A 1A =⊕
3. 当 A=B=0时,能实现Y=1的逻辑运算为:( D ) A 、Y=AB B 、Y=A+B C 、Y=A ⊕B D 、B A Y +=
4. 下列哪种逻辑表达简化结果是错误的: ( A ) A 、 A+1=A B 、 A+AB=A C 、 A+A= A D 、 AA = A
5. 逻辑表达式A+A=( A )。 A 、 A B 、2A C 、1 D 、0
6. 逻辑表达式A+AB=( A )。 A 、A B 、AB C 、A+B D 、B
7. 逻辑表达式=+
B A A (
C )。 A 、A B 、AB C 、A+B
D 、B A + 8. 逻辑表达式=?0A ( B )。 A 、A B 、0 C 、1 D 、B
9. 逻辑表达式A+1=( B )。 A 、A B 、1 C 、0 D 、B 10. =+B A ( C )。 A 、B A + B 、B A + C 、ΒΑ D 、AB
11. =++B A C AB ABC ( A )。 A 、A B 、B C 、
B A D 、AB 12. =++
D B C A AB ( )。 A 、B A + B 、D B C A + C 、B A + D 、B A 13. =+B A B A (C )。 A 、B A + B 、B A + C 、B A ⊕ D 、A ☉B
14. 当逻辑函数有n 个变量时,共有( D )个变量取值组合? A 、n B 、2n C 、n 2 D 、2n
15. A+BC=( C )。 A 、A+B B 、A+C C 、(A+B )(A+C ) D 、B+C
16. 对于n 个逻辑变量,有( D )个最小项。 A 、 n B 、 2n C 、 n 2 D 、 2n
17. 下列关于卡诺图化简法的说法中,正确的是(C )
A 、圈的面积越小,化简结果越简单
B 、圈的数目越多,可消去的变量越多。
C 、最小项可以被多次使用。
D 、最简结果总是唯一的
18. 一个班级中五个班委委员,如果要开班委会,必须这五个班委委员全部同意才能召开,其逻辑关系属于(A )
A 、与逻辑
B 、或逻辑
C 、非逻辑
D 、与非逻辑
19. 具有相邻性的8个最小项可以合并并消去(C )个因子。A 、1 B 、2 C 、3 D 、4
20. 指出下列各式中哪个是四变量A ,B ,C ,D 的最小项( C )
A 、ABC
B 、A+B+C+D
C 、ABC
D D 、A+B+D
21. 与逻辑函数F=A 相等的是( C ) A 、 1+A B 、 A A + C 、0⊕A D 、1⊕A
22. 逻辑函数))()((C A C B B A F +++=的最小项标准形式为( A )。
∑∑∑∑====)
7,5,1,0()(.)5,3,2,0()(.)
7,6,5,4,1()(.)3,2,0()(.ABC F D ABC F C ABC F B ABC F A 23. 已知逻辑函数Y=AB+A ?B+?A ?B ,则Y 的最简与或表达式为(B )。 A 、A B 、B A A + C 、B A + D 、B A +
24. 逻辑函数C B A B A )C ,B ,A (Z ++=中包含( B )最小项。 A 、 4个 B 、 5个 C 、 6个 D 、 7个
25. 下列各式是4变量A 、B 、C 、D 的最小项的是 (A ) 。
A 、ABCD
B 、AB(C+D)
C 、
D C B A +++ D 、A+B+C+D
26. 四个逻辑变量的取值组合共有(B ) 。 A 、8 B 、16 C 、4 D 、15
27. 已知逻辑函数AB B A F +=,是函数值为1的A ,B 取值组合是( a )。
A 、00,11
B 、01,00
C 、01,10
D 、01,11
28. 和逻辑式 相等的是( c )。 A 、ABC B 、1+BC C 、A D 、
29. 逻辑函数F(A,B,C)=C A BC AB ++的最小项标准式为( d )。
A 、F(A,B,C)=∑m(0,2,4)
B 、F(A,B,C)=∑m(1,5,6,7)
C 、F(A,B,C)=∑m (0,2,3,4)
D 、F(A,B,C)=∑m(3,4,6,7)
30. 以下表达式中符合逻辑运算法则的是( d )。 A 、C ·C=C 2 B 、1+1=10 C 、0<1 D 、A+1=1
31. 逻辑函数=⊕⊕=)(F B A A ( a ) 。 A 、B B 、A C 、B A ⊕ D 、 B A ⊕
32. 在何种输入情况下,“与非”运算的结果是逻辑0。( d )
A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1
33. 与门的意义是(a ) A 、有0为0,全1为1 B 、有1为1,全0为0 C 、有0出1,全1出0 D 、有1出0,全0出1
34. 或门的意义是( b )
A 、有0为0,全1为1
B 、有1为1,全0为0
C 、有0出1,全1出0
D 、有1出0,全0出1
35. 与非门的意义是( c )A 、有0为0,全1为1 B 、有1为1,全0为0 C 、有0出1,全1出0 D 、有1出0,全0出1
36. 或非门的意义是( d )
A 、有0为0,全1为1
B 、有1为1,全0为0
C 、有0出1,全1出0
D 、有1出0,全0出1
37. 异或门的意义是(d )
A 、有0为0,全1为1
B 、有1为1,全0为0
C 、相同为1,相异为0
D 、相异为1,相同为0
38. 如图所示电路的逻辑功能相当于( a ) A 、与非门 B 、或非门 C 、异或门 D 、同或门
A
B
39. 在( a )输入情况下,或非运算的结果为1 。
A 、全部输入为0
B 、全部输入为1
C 、任一输入为0
D 、任一输入为1 40. 二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y=( )。
A 、A
B B 、AB
C 、B A +
D 、B A +
41. 门电路的输入信号A 和B 以及输出信号Z 如图所示,则该门电路可实现( )逻辑功能。
A、或
B、或非
C、异或
D、同或
A
B
Z
42.个两输入端的门电路,当输入为1和0时,输出不是1的门是(c)。
A、与非门
B、或门
C、或非门
D、异或门
43.一个四输入端与非门,使其输出为0的输入变量组合有(a)种。
A、15
B、7
C、3
D、1
44.逻辑函数的表示方法有多种,下面()是唯一的。A、逻辑函数式B、卡诺图C、逻辑图D、文字说明
45.
=
⊕0
A( a ) A、A B、A C、0D、1
46.
=
⊕1
A( b ) A、A B、A C、0D、1
47.
=
⊕A
A( d ) A、A B、A C、0D、1
48.
=
⊕A
A( c ) A、A B、A C、0D、1
49.电路如图所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。F对开关A、B、C的逻辑函数表达式为(c )。
F
1
A、
C
AB
F=
1B、
)
A
(
1
B
C
F+
=
C、
C
A
F B
1
=
D、
)
(
1
B
A
C
F+
=
50.电路如图所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。F对开关A、B、C的逻辑函数表达式为(d)。
F
2
A、
)
(C
2
B
A
F+
=
B、
ABC
2
=
F
C、
C
B
2
A
F=
D、
)
(
2
B
A
C
F+
=
51.在正逻辑条件下,如图所示逻辑电路为( ) 。 A、“与”门 B、“或”门 C、“非”门 D、“与非”门
A
B
F
52.最简与或式的标准是( c )
A、表达式中乘积项最多,且每个乘积项的变量个数最多
B、表达式中乘积项最少,且每个乘积项的变量个数最多
C、表达式中乘积项最少,且每个乘积项的变量个数最少
D、表达式中乘积项最多,且每个乘积项的变量个数最多
53.对4个输入变量的逻辑函数来说,共有最小项的个数是(d ) A、8 B、12 C、14 D、16
54. 3个输入变量的卡诺图,共有小方格的个数是:(a )A、8 B、10 C、12 D、16
55.用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能( c )
A、消去1个表现形式不同的变量,保留相同变量
B、消去4个表现形式不同的变量,保留相同变量
C、消去2个表现形式不同的变量,保留相同变量
D、消去3个表现形式不同的变量,保留相同变量
56.函数F(A,B,C)=AB+BC+AC的最小项表达式为:(b )
A、F(A,B,C)=∑m(0,2,4)
B、F(A,B,C)=∑m(3,5,6,7)
C、F(A,B,C)=∑m(0,2,3,4)
D、F(A,B,C)=∑m(2,4,6,7)
57.若
D
C
AB
F+
+
=,则F的对偶函数式为(C )
A、
CD
B
A+ B、)
(D
C
AB+ C、CD
)B
A
(+
D、(A+B)CD
58.
B
A
B
A
F
1
+
=
和,
AB
B
A
F
2
+
=
两函数的关系为:(C )A、相同 B、对偶 C、反函数 D、无关系
59.两输入端的与非门,输入端分别接A、B,若A接高电平,则输出Y为( D)。
A、1
B、0
C、B
D、
B
60.函数
B
⊙
A
F=的表达式还可以写成( C )。A、B
A+ B、A+B C、AB
B
A+ D、B
A
B
A+
61.函数
B
A
F⊕
=的表达式还可以写成( D )。A、B
A+ B、A+B C、AB
B
A+ D、B
A
B
A+
62.函数
)C
B
A
(
ABC
F+
+
+
=
的逻辑值为( B ) A、0 B、1 C、ABC D、
C
B
A+
+
63.下列逻辑运算式,等式成立的是(D ) A、A+A=2A B、
2
A
A
A=
? C、A+A=1 D、A+1=1
64. 若已知某函数真值表如下,则该函数表达式为(B )
A 、
B A F += B 、AB F =
C 、AB B A F +=
D 、B A B A F +=
65. 在逻辑函数的卡诺图化简中,若被合并的最小项数越多(画的圈越大),则说明化简后( C )。
A 、乘积项个数越少
B 、实现该功能的门电路少
C 、乘积项含因子少
D 、以上都不是
66. 已知某电路的真值表如下表所示,该电路的逻辑表达式是(D )。
A 、Y=C
B 、Y=AB
C C 、Y=C B A +
D 、Y=AB+C
67. 函数B A ⊕与B A ⊕的关系为(A )。
A . 互为反函数 B. 互为对偶式 C. 相等 D. 以上都不正确
68. 在数字电路中,逻辑变量的取值只有( B )个。A 、1个 B 、2个 C 、3个 D 、4个
69. 标准或-与式是由(B )构成的逻辑表达式。
A 、与项相或
B 、最小项相或
C 、最大项相与
D 、或项相与
70. 逻辑函数C B A C B A F +=),,( 的最小项标准式为( A )
A 、64320),,(m m m m m C
B A F ++++= B 、751),,(m m m
C B A F ++=
C 、75410),,(m m m m m C B A F ++++=
D 、640),,(m m m C B A F ++=
71. 逻辑函数F=ADE BED CDE C B A +++++ 的最简式为( A )
A 、F=DE C
B A +++ B 、 F=
C B A ++
C 、F= DE
D 、 F=CD
E C B A +++
72. 相同出0,不同出1是( C )运算的逻辑功能.
A 、与非
B 、或非
C 、同或
D 、异或
73. 下列哪一项属于三变量的最小项( C )
A 、A
B B 、 A+B+
C C 、 ABC
D 、AB +C
74. 当决定某一事件的条件全部具备时,这一事件才会发生,这种逻辑关系称为(A )
A 、与
B 、或
C 、非
D 、与非
75. 当决定某一事件的多个条件中,有一个或几个条件具备时,这一事件就会发生,这种逻辑关系称为(B )逻辑。
A 、与
B 、或
C 、非
D 、与非
76. 下列各式是四变量A 、B 、C 、D 的最小项的为(D )
A 、A
B
C ++ B 、A B C ++ C 、
D +++C B A D 、ABCD
77. A ,B 中只要有一个为1,则F 为l ;仅当A ,B 均为0时,F 才为0。该逻辑关系可用式子 ( D )表示。
A 、F=A
B B 、F=A-B
C 、F=A ⊙B
D 、F=A+B
78. 下列真值表完成的逻辑函数为( C )。
A 、F=A
B B 、F=A-B
C 、B A F ⊕=
D 、F=A+B
79. 已知三变量A ,B ,C 的函数其最小项之和的形式为m 1+m 5,使F 输出为1的输入组合有(B )个。
A 、2
B 、3
C 、6
D 、5
80. 一只四输入端与非门,使其输出为1的输入变量取值组合有( D )种。
A 、4
B 、15
C 、 7
D 、16
81. A ⊕1⊕0=( B ) A 、A B 、 A C 、 0 D 、1
82. 当ABC 的取值为101时,下列三变量函数的最小项中,仅有(C )=1。
A 、m1
B 、m3
C 、m5
D 、m7
83. 已知AB=1,则必定AC=( D )A 、0 B 、1 C 、A D 、C
84. AB +D 在四变量卡诺图中有( B )个小格是“1”。
A.、13 B 、1 0 C.、6 D 、5
85. 将二极管与门和晶体管反相器连接起来可以构成( C )
A 、与门
B 、 或门
C 、与非门
D 、 或非门
二、多项选择
1. 下列关于异或运算的式子中,正确的有( )
A 、0A A =⊕
B 、0A A =⊕
C 、A 0A =⊕
D 、A 1A =⊕
2. 下列逻辑表达式正确的有( ) A 、 A+1=A B 、 A+AB=A C 、A+A= A D 、AA = A
3. 下列逻辑代数运算规则成立的有( )。 A 、A+0=A B 、A+1=1 C 、AA=A D 、A+A=A
4. 逻辑变量的取值1和0可以表示( ) 。
A 、开关的闭合、断开
B 、电位的高、低
C 、真与假
D 、电流的有、无
5. 逻辑函数的表示方法中具有唯一性的有( )。
A 、真值表
B 、表达式
C 、逻辑图
D 、卡诺图
6. 与B A F ⊕=相等的有( )
A 、
B A B A F += B 、AB B A F +=
C 、AB B A F +=
D 、B A B A F +=
7. 求一个逻辑函数F 的对偶式,可将F 中的( ) 。
A 、“·”换成“+”,“+”换成“·”
B 、原变量换成反变量,反变量换成原变量
C 、变量不变
D 、常数中“0”换成“1”,“1”换成“0”
8. 在何种输入情况下,“或非”运算的结果是逻辑0。( )
A 、全部输入是0
B 、全部输入是1
C 、任一输入为0,其他输入为1
D 、任一输入为1
9. 若逻辑函数∑∑==5,7),m(0,2,3,4,C)B,G (A,,m(1,2,3,6)C)B,F(A,则F 和G 相“与”的结果是( )。
A 、m 2+m 3
B 、 1
C 、 B A
D 、 AB
10. 设两输入或非门的输入为x 和y ,输出为z ,当z 为低电平时,有( )。
A 、x 和y 同为高电平
B 、x 为高电平,y 为低电平
C 、x 为低电平,y 为高电平
D 、x 和y 同为低电平
11. 在何种输入情况下,“与非”运算的结果是逻辑1。( )
A 、全部输入是0
B 、任一输入是0
C 、仅一输入是0
D 、全部输入是1
12. 一个两输入端的门电路,当输入为1和0时,输出为1的门是( )。
A 、与非门
B 、或门
C 、或非门
D 、异或门
13. 下列各式哪些是四变量A 、B 、C 、D 的最小项。( )
A 、D C
B A B 、AB
C C 、ABC
D D 、D C B A +++
14. 下列各式哪些是四变量A 、B 、C 、D 的最大项。( )
A 、D C
B A B 、D
C B A +++ C 、A+B+C+
D D 、D C B A +++
15. 下列各式哪些不是四变量A 、B 、C 、D 的最小项。( )
A 、D C
B A B 、AB
C C 、AB (C+
D ) D 、D C B A +++
16. 列表达式为同一个函数的是( )
A 、
B A F ⊕= B 、B ⊙A F =
C 、AB B A F +=
D 、B A B A F +=
17. 下列表达式为同一个函数的是( )
A 、
B A F ⊕= B 、B ⊙A F =
C 、AB B A F +=
D 、B A B A F +=
18. 下列表达式中与AB 相同的是( ) A 、B A + B 、B A ? C 、B B A +? D 、A B A +
19. 若A+B=A+C ,则下列说法错误的是( )
A 、
B 一定等于
C B 、B 一定不等于C C 、A=0时,B 一定等于C
D 、A=1时,B 一定不等于C
20. 关于最小项说法正确的有( )
A 、最小项是一个与式
B 、 在最小项中每个变量以原变量或反变量的形式出现
C、每个变量在最小项中只出现一次
D、最小项是一个或项
21.利用卡诺图化简时,应遵循的原则有()
A、要对函数所有的最小项画包围圈
B、包围圈的个数要最少
C、每个包围圈要尽可能大
D、最小项可以被重复使用,但每个方格群至少要有一个最小项与其它方格群不重复
22.利用卡诺图化简逻辑函数的步骤主要有()
A、作出逻辑函数的卡诺图
B、画圈合并最小项
C、将每个包围圈所得的乘积项相加,得最简与或表达式
D、将卡诺图中的方格全部写上1
23.基本逻辑运算包括()
A、与运算
B、或运算
C、非运算
D、微分运算
24.最简与或表达式的最简指的是()
A、表达式中乘积项的个数最少
B、每个乘积项中因子(即变量)个数最少
C、对应真值表中1最少
D、表达式中没有反变量
25.下列关于最小项的说法中,正确的有()
A、最小项中的变量都以原变量或反变量的形式出现。
B、同一变量的原、反变量不能出现在一项中。
C、最小项中要包含所有的变量。
D、最小项中的变量不能以反变量的形式出现。
26.下列关于异或运算的式子中,正确的有( )
A⊕=0
A、A⊕A=0 B.、A
C、A⊕0=A
D、A⊕1=A
27.下列关于最小项的说法中,正确的有()
A、最小项中的变量都以原变量或反变量的形式出现。
B、同一变量的原、反变量不能出现在一项中。
C、最小项中要包含所有的变量。
D、最小项中的变量不能以反变量的形式出现。
三、判断题:正确:“√”,错误:“×”。
1.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()
2. 逻辑“1”大于逻辑“0”。()
3. 真值表包含了全部可能的输入值组合及其对应输出值。()
4. 1001个“1”连续异或的结果是1。()
5. 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。()
6. 异或函数与同或函数在逻辑上互为反函数。()。
7. 已知A+B=A+C,则B=C。()
8. n变量逻辑函数,其全部最小项有2n个。()
9. 具有相邻性的6个最小项之和可以合并成一项并消去3个因子。()
10. 卡诺图中相邻的两个小方格可以合并成一项并消去1个自变量因子。()
11. 一个逻辑函数化简的结果是唯一的。()
12. 若两个函数具有相同的真值表,则两个逻辑函数必然相等。()
13. 若两个函数具有不同的真值表,则两个逻辑函数必然不相等。()
14. 若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。()
15. 逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。()
16. 逻辑函数
C
B
C
B
B
A+
+
+
=B
A
Y已是最简与或表达式。()
17. 因为逻辑表达式
AB
B
A
AB
B
A+
+
=
+
+A
B成立,所以B
A
B
A+
=
+A
B成立。()
18. 1000个“1”连续异或的结果是1。()
19. 若两函数相等,则其对偶式也相等。()
20. 真值表能反映逻辑函数最小项的所有取值。()
21. 对于任何一个确定的逻辑函数,其函数表达式和逻辑图的形式是唯一的。()
22. 因为A(A+B)=A,所以A+B=1。()
23. 一个确定的逻辑函数,其真值表是唯一的。()
24. 一个确定的逻辑函数,其逻辑图是唯一的。()
25. 一个确定的逻辑函数,其逻辑图的形式可以有多种。()
26. 卡诺图化简时,任意项就是指最大项()
27. 化简时,任意项既可以看作1也可以看作0()
28. 一个最小项只能被使用一次,不能重复使用。()
29. 卡诺图化简时一个最小项可以被重复使用,但是每重复一次必须有新1出现。()
30. 因为每个变量有两种取值可能,所以4变量的卡诺图有8个小方格。()
31. 因为每个变量有两种取值可能,3变量的卡诺图有8个小方格()。
32. 利用卡诺图化简逻辑函数时,每个小方格只能被圈一次。()
33. 用卡诺图化简时,要注意选择最少的圈数覆盖全部最小项。()
34. 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。()
35. 逻辑变量的取值,1比0大。()。
第3章门电路
一、单项选择题:
1.图示逻辑电路为( )。
A、“与非”门
B、“与”门
C、“或”门
D、“或非”门
B
C
2. 在开关电路中,三极管工作在()A、饱和区B、放大区C、截止区D、饱和区或截止区
3. 示门电路的逻辑表达式为( )。
A 、
B A F += B 、AB F =
C 、B A F +=
D 、AB F =
4. 集电极开路的与非门即OC 门的用途是( )
A 、实现禁止控制
B 、提高开关速度
C 、提高抗干扰能力
D 、实现线与
5. 图示门电路的逻辑表达式为( )。
A 、F=A+
B B 、F=AB
C 、B A F +=
D 、AB F =
6. 图示门电路的逻辑表达式为( )。
A 、
B A F += B 、AB F =
C 、A ⊙B
D 、A ⊕
B
7. 图示逻辑电路的逻辑式为( )。
A 、C
B A F ++= B 、
C B A F ++=
C 、C B A F =
D 、ABC F =
二、多项选择
1. TTL 与门多余的输入端的处理方法( )
A 、悬空
B 、接高电平
C 、并接到一个已经被使用的输入端上
D 、接地
2. 下列器件可以当做反相器使用的有( ) A 、与非门 B 、或非门 C 、异或门 D 、与门
3. 下列表达式可以正确表示图示逻辑电路的有( )
A 、
B A F ⊕= B 、B ⊙A F =
C 、AB B A F +=
D 、B A B A F +=
4. 对于TTL 与非门闲置输入端的处理,可以( )。
A 、接电源
B 、通过电阻3k Ω接电源
C 、接地
D 、与有用输入端并联
5. 三态门的三个状态是( )
A 、0
B 、1
C 、高阻态
D 、低阻态
三、判断题:正确: “√”,错误:“×”。
1.利用三态门可以实现总线结构。()
2.TTL与非门的多余输入端可以接固定高电平。
3.与非门可以用作反相器。
4.三极管开关电路中,三极管工作在饱和和截止状态。
5.与非门不可以用作反相器。
6.或非门可以用作反相器。
7.或非门不可以用作反相器。
8.几个集电极开路与非门的输出端直接并联可以实现线与功能。Y9.(256)
10
=(10011)2( )
10.与非门的输入端加有低电平时,其输出端恒为高电平。
11.或非门的输入端加有高电平时,其输出端恒为高电平。
12. CMOS或非门与TTL或非门的逻辑功能完全相同。()
13.三态门的三种状态分别为:高电平、低电平、不高不低的电压。()
14.一般TTL门电路的输出端可以直接相连,实现线与。()
15. CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。()
16. TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。()
17. 普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。()
18.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。()
19.当TTL与非门的输入端悬空时相当于输入为逻辑1。()
第4章组合逻辑电路
一、单项选择题:
1.4个输入端的译码器,其输出端最多为(C )A、4 B、8 C、16 D、24
2. 下列器件不可以用来实现逻辑函数
()
∑
=
=6
5
1
m
)C,B,A
(f
Z,
,
,
的是()
A、四选一数据选择器
B、八选一数据选择器
C、全加器
D、与非门
3. 八选一数据选择器,其数据选择端(地址端)有( C )。A、1 B、2 C、3 D、8
4. 欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是(B )。A、5 B、6 C、8 D、43
5.在下列逻辑电路中,不是组合逻辑电路的有(D )。A、译码器B、编码器C、全加器D、寄存器6.一个8选一数据选择器的数据输入端有( D ) 个。A、1 B、2 C、3 D、8
7.既考虑低位进位,又考虑向高位进位,应选用( C )。A、编码器B、半加器C、全加器D、计数器
8.七段显示译码器,当译码器七个输出端状态为abcdefg=1111001时(高点平有效),译码器输入状态(8421BCD码)应为( B )。A、0011;B、0110;C、0101;D、0100
9.一个4选1数据选择器,其地址端(选择控制端)的个数应是( A )个。A、2 B、1 C、4 D、8 10.下列不属于组合电路的是(C)A、编码器B、译码器C、计数器D、加法器
11. 下列器件属于组合电路的是(C)A、计数器B、寄存器C、译码器D、触发器
12.分析如图所示电路,其反映的逻辑关系是:( )
A、与非关系;
B、异或关系;
C、同或关系;
D、或关系;
13. 在函数F =AB +CD 的真值表中,F =1的状态有多少个?( )。 A 、2 B 、4 C 、6; D 、7;
14. 如图所示电路,实现的逻辑功能为( ) A 、异或 B 、与逻辑 C 、或逻辑 D 、同或
15. 若对40个字符进行二进制代码编码,则至少需要( )二进制。
A 、 40位
B 、 4位
C 、 6位
D 、 10位
16. 组合逻辑电路通常由( )组合而成。 A 、门电路 B 、触发器 C 、计数器 D 、寄存器 17. 8线-3线优先编码器的输入为I0-I7 ,当优先级别最高的I7有效时,其输出
012Y Y Y 的值是( )。
A 、111
B 、010
C 、000
D 、101 18. 比较两个一位二进制数A 和B,当A=B 时输出F=1,则F 的表达式是()。
A 、F=A
B B 、
C 、
D 、F=A ⊙B`
19. 设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D 0D 1D 2D 3的状态是( )。(设A 为高位)
A 、0111
B 、1000
C 、1010
D 、0101
20. 若在编码器中有50个编码对象,则要求输出二进制代码位数为( ) 位。
A 、5
B 、6
C 、10
D 、50
21. 一个16选一的数据选择器,其地址输入(选择控制输入)端有( C )个。 A 、1 B 、2 C 、4 D 、16 22. 四选一数据选择器的数据输出Y 与数据输入X i 和地址码A i 之间的逻辑表达式为Y= ( A )。
A 、3X A A X A A X A A X A A 01201101001+++
B 、001X A A
C 、101X A A
D 、3X A A 01
23. 用四选一数据选择器实现函数Y =0101A A A A +,应使 。
A 、D 0=D 2=0,D 1=D 3=1
B 、D 0=D 2=1,D 1=D 3=0
C 、
D 0=D 1=0,D 2=D 3=1 D 、D 0=D 1=1,D 2=D 3=0
24. 74LS138是3线-8线译码器,译码输出为低电平有效,若输入A2A1A0=100时,输出
=( a )。
A、00010000 B 、11101111 C 、11110111 D 、00001000 25. 已知3线-8线译码器74LS138的输入三个使能端0S T S T 1S T C B A ===,时,地址码A 2A 1A 0
=101,则对应的输出为0的是:( ) A 、0Y B 、5Y C 、2Y D 、7Y
26. 已知3线-8线译码器74LS138的输入三个使能端0S T S T 1S T C B A ===,时,地址码A 2A 1A 0
=111,则对应的输出
为0的是:( ) A 、0Y B 、5Y C 、2Y D 、7Y
27. 已知3线-8线译码器74LS138的输入三个使能端0S T S T 1S T C B A ===,时,地址码A 2A 1A 0
=011,则输出07Y ~Y 是( ) A 、11111101 B 、10111111 C 、11110111 D 、11111111
29. 属于组合逻辑电路的是( )A 、触发器 B 、全加器 C 、移位寄存器 D 、计数器
30. 如图所示电路的逻辑表达式为( )。 A 、AB F = B 、BC F = C 、AC F = D 、ABC F =
C
B A
F
31. 将F AB AC ABC =++化为最简与或式,结果是( )
A 、A
B 、B
C C 、AC+A
D 、AB+A
32. F AB A C BC =++化简的结果是( )
A 、A
B A
C + B 、 AB C 、AC
D 、 BC 33. 四选一数据选择器,AB 为地址信号,D 0=1,D 1=C ,D 2=C ,D 3=0,当AB=00时,输出F=(
) A 、1 B 、 C C 、C D 、 0 34. 四选一数据选择器,AB 为地址信号,D 0=1,D 1=C ,D 2=C ,D 3=0,当AB=11时,输出F=(
) A 、1 B 、 C C 、C D 、 0 35. 四选一数据选择器,AB 为地址信号,D 0=1,D 1=C ,D 2=C ,D 3=0,当AB=01时,输出F=()
A 、1
B 、
C C 、C
D 、 0 36. 四选一数据选择器,AB 为地址信号,D 0=1,D 1=C ,D 2=C ,D 3=0,当AB=10时,输出F=(
) A 、1 B 、 C C 、C D 、 0
37. 当R=“0”,S=“1”时,钟控RS 触发器( )。
A 、 置“0”
B 、 置“1”
C 、保 持 原 状 态
D 、状态不确定
38. 101键盘的编码器输出( )位二进制代码。
A.2
B.6
C.7
D.8
39. 同步时序电路和异步时序电路比较,其差异在于后者( )。
A.没有触发器
B.没有统一的时钟脉冲控制
C.没有稳定状态
D.输出只与内部状态有关
40.组合逻辑电路中,()是3线-8线译码器。
A 74HC138
B 74LS147 C74LS161 D 74LS160
41.如果以高电平表示逻辑1,以低电平表示逻辑0,这种表示方法为()
A正逻辑 B 负逻辑 C 与逻辑D或逻辑
42.如果以高电平表示逻辑0,以低电平表示逻辑1,这种表示方法为()
A正逻辑 B 负逻辑 C 与逻辑D或逻辑43.
二、多项选择
1.TTL与门多余的输入端的处理方法()
A、悬空
B、接高电平
C、并接到一个已经被使用的输入端上
D、接地
2.下列器件可以用来实现逻辑函数
()
∑
=
=6
5
1
m
)C,B
,A
(f
Z,
,
,
的是()
A、四选一数据选择器
B、八选一数据选择器
C、全加器
D、与非门
3.下列属于组合电路的是()A、编码器B、译码器C、计数器D、加法器
4.下列器件不属于组合电路的是()A、计数器B、寄存器C、译码器D、编码器
5.下列电路中不具有记忆功能的是()。A、编码器B、译码器C、计数器D、半加器
6.在下列逻辑电路中,属于组合逻辑电路的有()。A、译码器B、编码器C、全加器D、寄存器
7.关于组合电路说法正确的是()
A、组合逻辑电路当前的输出仅仅取决于当前的输入
B、计数器、寄存器都是组合逻辑电路的典型电路
C、门电路是组合电路的基本组成单元
D、组合逻辑电路不含有记忆单元
8.逻辑函数的表示方法有()
A真值表 B 逻辑函数式 C 逻辑图 D 波形图
9.集成芯片()是显示译码器
A 74HC138
B 74HC147
C 7447
D 7448
三、判断题:正确:“√”,错误:“×”。
1.组合逻辑电路没有记忆功能。
2.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
3.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
4.八选一数据选择器的地址输入(选择控制)端有8个。
5.要对16个输入信号进行编码,至少需要4位二进制码。
6.组合逻辑电路t时刻状态和t-1时刻该电路的状态有关。
7.组合逻辑电路任何时刻的输出不仅与该时刻的输入状态有关,还与先前的输出状态有关。
8.全加器是实现两个1位二进制数相加并考虑低位进位的逻辑电路。
9.实现同一逻辑功能的逻辑电路可以不同。
10.用两片74138可扩展成4线-16线译码器。
11.用数据选择器可实现时序逻辑电路。
12.逻辑变量的取值,1比0大。()。
13.编码与译码是互逆的过程。()
14.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。()
15.液晶显示器的优点是功耗极小、工作电压低。()
16.数据选择器和数据分配器的功能正好相反,互为逆过程。()
17.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。()
18.组合电路不含有记忆功能的器件。()
19.在优先编码器中,当几个输入信号同时出现时,电路同时对这几个信号进行编码。()
20.普通编码器中,允许同时输入两个以上的编码信号,编码器对优先权最高的一个进行编码。()
21. 1位加法器中,如果不考虑来自低位的进位直接将两个1位二进制数相加,称为全加器。()
第5章触发器
一、单项选择
1.对于同步触发的D型触发器,要使输出为1 ,则输入信号D满足( , )
A、D=1
B、D=0
C、不确定
D、D=0或D=1
2.当J=0,K=0时,钟控JK触发器的次态输出为()。
A、现态不变
B、1
C、现态取反
D、0
3.基本RS触发器在触发脉冲消失后,输出状态将()
A、随之消失
B、发生翻转
C、恢复原态
D、保持现态
4.激励信号有约束条件的触发器是()A、RS触发器B、D触发器C、JK触发器D、T触发器
5.为了使触发器克服空翻与振荡,应采用()。
A、CP高电平触发
B、CP低电平触发
C、CP低电位触发
D、CP边沿触发
6.对于J-K触发器,若J=K,则可完成()触发器的逻辑功能。
A、R-S;
B、D;
C、T;
D、T’
7.如果J=K=1,每次出现时钟脉冲时,JK触发器都要()A、置1 B、置0 C、保持D、翻转
8.欲使JK触发器按
n
n Q
Q=
+1
工作,可使JK触发器的输入端(; )。
A、
=
=K
J B、Q
K
Q
J=
=,
C、
J Q K
==
,
D、
1
=
=K
J
9.满足特征方程
n
n Q
Q=
+1
的触发器称为()。A、D触发器B、JK触发器C、T触发器D、T’触发器
10.要使JK触发器在时钟脉冲作用下的次态与现态相反,JK的取值应为( )
A、00
B、11
C、01
D、01或10
11.欲使JK触发器按
n
1
n Q
Q=
+
工作,可使JK触发器的输入端()。
A、
=
=K
J B、J Q K Q
==
,
C、
Q
K
Q
J=
=,
D、
=
=K
Q
J,
12.一个T触发器,在T=1时,加上时钟脉冲,则触发器()。A、保持原态B、置0 C、置1 D、翻转
13.同步RS触发器不允许输入的变量组合RS为( ) A、00 B、01 C、10 D、11
14.对于D触发器,若CP脉冲到来时所加的激励信号D=1,可以使触发器的状态()
A、由0变0
B、由×变0
C、由×变1
D、由1变0
15.使同步RS触发器置0的条件是RS为()A、00 B、01 C、10 D、11
16.主从JK触发器是()A、在CP上升沿触发B、在CP下降沿触发C、在CP=1时触发D、与CP无关
17.若JK触发器的原状态为0,欲在CP作用后仍为0状态,在激励JK应为()
A、J=0,K=0
B、J=1,K=1
C、J=0,K=X
D、J=X,K=X (注:X表示0、1均可)
18. T触发器的特征方程为()
A、
n
n
1
n Q
T
TQ
Q+
=
+
B、
n
1
n Q
T
Q=
+
C、
n
n
1
n Q
T
Q
T
Q+
=
+
D、
n
1
n Q
T
Q=
+
19.将D触发器转换成T触发器,则应令()
A、
Q
D
T⊕
=
B、
Q
T
D⊕
=
C、
Q
T
D⊕
=
D、
Q
D
T⊕
=
20.对于D触发器,欲使
n
1
n Q
Q=
+
,应使输入D=()。A、0 B、1 C、Q D、
Q
21.对于JK触发器,若J=K,则可完成()触发器的逻辑功能。A、RS B、D C、T D、Tˊ
22.欲使D触发器按
n
1
n Q
Q=
+
工作,应使输入D=()。A、0 B、1 C、Q D、
Q
23.下列触发器中,没有约束条件的是()。
A、基本RS触发器
B、主从RS触发器
C、同步RS触发器
D、边沿D触发器
24.为实现将JK触发器转换为D触发器,应使()。
A、J=D,K=D
B、K=D,J=D
C、J=K=D
D、J=K=D
25.边沿式D触发器是一种()稳态电路。A、无B、单C、双D、多
26.钟控RS触发器当R=S=0时,Q n+1=(lk)。A、0B、1 C、Q n D、Q
27.边沿触发器输出状态转换发生在()
A、CP=0期间
B、CP下降沿或上升沿
C、CP=1期间
D、与CP无关
28.将D触发器改造成T触发器,图示电路中的虚线框内应是()。 A. 或非门 B. 与非门 C. 异或门 D. 同或门
29.对于钟控RS触发器,若要求其输出“0”状态,则输入的RS信号应为( )
A.RS=x0
B.RS=0x
C.RS=x1
D.RS=1x
30.已知触发器的电路结构是同步SR结构,则触发方式是()
A 电平触发
B 脉冲触发
C 边沿触发
D 以上皆有可能
31.已知触发器的电路结构是维持阻塞结构,则触发方式是()
A 电平触发
B 脉冲触发
C 边沿触发
D 以上皆有可能
二、多项选择
1. JK触发器有以下哪些功能()。A、翻转B、置0C、置1D、保持
2. 要使JK触发器的状态由0转为1,所加激励信号JK应为()A、0X B、1X C、X1 D、X0
3. 功能最为齐全、通用性最强的触发器为:()
A、RS触发器 B. JK触发器 C. T触发器 D. D触发器
4. 对于T触发器,若现态Q n=0,欲使次态Q n+1=1,应使输入T=()。
A、0B、1C、Q D、Q
5. 对于T触发器,若现态Q n=1,欲使次态Q n+1=1,应使输入T=()。
A 、0
B 、1
C 、Q
D 、Q
6. 欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端( )。
A 、J =K =0
B 、J =Q ,K =Q
C 、 J =0,K =Q
D 、J =Q ,K =0
7. 欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端( )。
A 、J =K =1
B 、 J =1,K =Q
C 、J =Q ,K =Q
D 、J =Q ,K =1
8. 欲使J K 触发器按Q n +1=0工作,可使J K 触发器的输入端( )。
A 、J =K =1
B 、J =Q ,K =Q
C 、J =Q ,K =1
D 、J =0,K =1
9. 下列触发器中,克服了空翻现象的有( )。
A 、边沿D 触发器
B 、主从RS 触发器
C 、同步RS 触发器
D 、主从JK 触发器
10. 下列触发器中,有约束条件的是( )。
A 、基本RS 触发器
B 、主从RS 触发器
C 、同步RS 触发器
D 、边沿D 触发器
11. 触发器必须具备的特点( )
A 具有两个能自行保持的稳定状态,用来表示逻辑状态1和0
B 在触发信号的操作下,根据不同的输入信号可以置成1或0状态
C 必须由与非门电路组成
D 必须由或非门电路组成
12. 电平触发方式的SR 触发器,动作特点( )
A 仅在CLK 上升沿时刻,接受输入信号
B 仅在CLK 下降沿时刻,接受输入信号
C CLK=1期间,接受输入信号,并按照输入信号将触发器置成相应状态
D CLK=0期间,触发器处于保存状态。
三、判断题:正确: “√”,错误:“×”。
1. 对边沿JK 触发器,在CP 为高电平期间,当J=K=1时,状态会翻转一次。( )
2. JK 触发器只要J ,K 端同时为1,则一定引起状态翻转。( )
3. 将D 触发器的Q 端与D 端连接就可构成T 触发器。( )
4. JK 触发器在CP 作用下,若J=K=1,其状态保持不变。( )
5. JK 触发器在CP 作用下,若J=K=1,其状态变反。( )
6. 使D K J ==,就可实现JK 触发器到D 触发器的功能转换。( )
7. JK 触发器在CP 作用下,若J=K=0,其状态保持不变。( )
8. JK 触发器在CP 作用下,若J=K=0,则触发器置0(即复位)。( )
9. D 触发器的特性方程为Q n+1=D ,与Q n 无关,所以它没有记忆功能。( )
10. RS 触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )
11. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )
12. 主从JK 触发器、边沿JK 触发器和同步JK 触发器的逻辑功能完全相同。( )
13. 由两个或非门构成的基本R S 触发器,当R =S =0时,触发器的状态为不定。(
)
14. 所谓上升沿触发,是指触发器的输出状态变化是发生在CP=1期间。( )
15. 边沿触发型D 触发器的输出状态取决于CP=1期间输入D 的状态。( )
16. 触发器具有记忆功能。( )
17. RS 、JK 、D 和T 四种触发器中,唯有RS 触发器存在输入信号的约束条件。( )
18. 触发器的电路结构和触发方式之间的关系是固定的。( )
第6章 时序逻辑电路
一、单项选择题:
1. 下列哪种方程不是描述时序逻辑电路的(D )
A 、驱动方程
B 、输出方程
C 、状态方程
D 、逻辑函数式方程
2. N 个触发器可以构成能寄存( D )位二进制数码的寄存器。
A 、N-1
B 、N
C 、N+1
D 、2N
3. 把一个五进制计数器与一个四进制计数器串联可得到( D )进制计数器。
A 、4
B 、5
C 、9
D 、20
4. 在同步计数器中,各触发器状态改变时刻( )
A 、相同
B 、不相同
C 、与触发器有关
D 、与电平相同
5. 将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输入端。设初态为3210Q Q Q Q =1101,经过5个CP 作用后的状态为( ) A 、1101 B 、1110 C 、1011 D 、0111
6.下列逻辑电路中为时序逻辑电路的是( C )
A 、译码器
B 、加法器
C 、数码寄存器
D 、数据选择器
7.用4级触发器组成十进制计数器,其无效状态个数为( D )。
A 、 不能确定
B 、10个
C 、8个
D 、6个
8.某时序逻辑电路的波形如图所示,由此判定该电路是(B )。
A 、二进制计数器
B 、 十进制计数器
C 、八进制计数器
D 、移位寄存器
9.如图所示逻辑电路为( )。 A 、同步二进制加法计数器 B 、异步二进制加法计数器
C 、同步二进制减法计数器
D 、异步二进制减法计数器
R D
. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1
- 1 - 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1=;Y 2 = ;Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____ c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1
[题] 分析电路的逻辑功能,写出Y1、Y2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。 答案: 由真值表可见,这是一个全加器电 路。A、B、C为加数、被加数和来自低位 的进位, Y1是和,Y2是进位输出。 [题] 用或非门设计四变量的多数表决电路。当输入变量A、B、C、D有3个或3个以上为1时输出为1,输入为其它状态时输出为0。 答案: [题] 某医院有一、二、三、四号病室4间,每室设有呼叫按钮,同时在护士值班室内对应地装有一号、二号、三号、四号4个指示灯。 现要求当一号病室的按钮按下时,无论其它病室的按钮是否按下,只有一号灯亮。当一号病室的按钮没有按下而二号病室的按钮按下时,无论三号、四号病室的按钮是否按下,只有二号灯亮。当一号、二号病室的按钮没有按下而三号病室的按钮按下时,无论四号病室的按钮是否按下,只有三号灯亮。只有在一号、二号、三号病室的按钮均未按下而四号病室的按钮按下时,四号灯才亮。试用优先编码器74LS148和门电路设计满足以上控制要求的逻辑电路,给出控制四个指示灯状态的高、低电平信号。 答案:
以1234A A A A 、、、分别表示按下一、二、三、四号病室按钮给出的低电平信号,以1 234Y Y Y Y 、、、表示一、二、三、四号灯亮的信号。电路如图。 [题] 写出图中Z 1、Z 2、Z 3的逻辑函数式,并化简为最简的与-或 答案: 答案: [题] 试用4选1数据选择器产生逻辑函数 答案: 将函数式化为Y ABC AB ABC ABC =+++, 令100123,,,1,,A A A B D C D D C D C ======,如图 [题] 用8选1数据选择器CC4512产生逻辑函数 答案: 将函数式化为 01011 Y ABC ABC D ABC D ABC ABC D ABC ABC ABC =?+?+?+?+?+?+?+? 令210,,,A A A B A C ===并令051423670,,,1D D D D D D D D D D ========, 即得图。 [题] 试利用两片4位二进制并行加法器74LS283和必要的门电路组成1个二-十进制加法器电路。(提示:根据BCD 码8421码的加法运算原则,当
【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。
《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( ) A 、F=∑m(1,3,4,7,12) B 、F=∑m(0,4,7,12) C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。 A 、寄存器 B 、ROM C 、加法器 D 、编码器 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。 A 、 16 B 、2 C 、4 D 、8 6.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( ) 。 A 、 B 、 C 、 D 、 7.函数F=A C+AB+B C ,无冒险的组合为( )。 A 、 B=C=1 B 、 A=0,B=0 C 、 A=1,C=0 D 、 B=C=O 8.存储器RAM 在运行时具有( )。 A 、读功能 B 、写功能 C 、读/写功能 D 、 无读/写功能 9.触发器的状态转换图如下,则它是: ( ) A 、T 触发器 B 、RS 触发器 C 、JK 触发器 D 、D 触发器 10.将三角波变换为矩形波,需选用 ( ) A 、多谐振荡器 B 、施密特触发器 C 、双稳态触发器 D 、单稳态触发器 二、判断题(1×10分) ( )1、在二进制与十六进制的转换中,有下列关系: (1001110111110001)B =(9DF1)H ( )2、8421码和8421BCD 码都是四位二进制代码。 ( )3、二进制数1001和二进制代码1001都表示十进制数9。 ( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。 ( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2 ( )6、CMOS 门电路中输入端悬空作逻辑0使用。 ( )7、数字电路中最基本的运算电路是加法器。 ( )8、要改变触发器的状态,必须有CP 脉冲的配合。
数字电子技术基础期末考试试卷及答案 Document serial number【KKGB-LBS98YT-BS8CB-BSUT-BST108】
数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>Ω) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。
. 第一套 一、选择题(本大题共10道小题,每小题2分,共20分。) 1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( ) A.2位 B.3位 C.4位 D.16位 2. 逻辑函数F=(A+B)(B+C )的对偶式F ′=( ) A.B A +B C B.AB+B C C. B A +C D.AB+B C 3.一个8选一数据选择器的地址输入端有_______个。( ) A.1 B.2 C.3 D.4 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关 5. 如下图所示电路中,只有______不能实现Q n+1 =n Q 。( ) 6.下列各函数等式中无冒险现象的函数式有( ) A.F= F=C B +AC+A B+BC+A B +C A B.F=C A +BC+A B C.F=A C +BC+A B +A B D.C B +AC+A B 7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A.J=K=0 B.J=K=1 C.J=O ,K=1 D.J=1,K=0 8. 下列电路中,不属于组合逻辑电路的是( ) A.编码器 B.全加器 C.寄存器 D.译码器 9. 可以用来实现并/串转换和串/并转换的器件是( ) A.计数器 B.全加器 C.移位寄存器 D.存储器 10. 自动产生矩形波脉冲信号为( ) A.施密特触发器 B.单稳态触发器 C.T 触发器 D.多谐振荡器
1. 八进制数(34.2 ) 8的等值二进制数为;十进制数98 的8421BCD 码 为。 2. 二极管内含PN结,PN结在导电性能上的最大特点是_______________。 3.函数 ) (D C A AB A Y+ + + = ,其反函数为,对偶式为。 4.常见的脉冲产生电路有,常见的脉冲整形电路有。 5. A/D转换器的主要参数有,。 6. 四位环型计数器和扭环形计数器,初始状态是1000,经过5个时钟脉冲后,状态分别为和。 7. 对于JK触发器的两个输入端,当输入信号相反时构成触发器,当输入信号相同时构成触发器。 8. 时序逻辑电路的输出不仅和____ ___有关,而且还与___ ________有关。 9. TTL或非门多余输入端应.三态门的输出除了有高、低电平外,还有一种输出状态叫态 10. D触发器的特征方程为,JK触发器的特征方程为。 三、作图题(本大题共2道小题,每小题6分,共12分。) 1、如下图所示,根据CP波形画出Q波形。(设各触发器的初态均为1) 2、试说明如下图所示的用555 定时器构成的电路功能,求出U T+、U T-和ΔU T, 得分 阅卷人
第1章逻辑代数基础 一、选择题(多选题) 1.以下代码中为无权码的为。 A. 8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码 2.一位十六进制数可以用位二进制数来表示。 A. 1 B. 2 C. 4 D. 16 3.十进制数25用8421BCD码表示为。 A.10 101 B.0010 0101 C.100101 D.10101 4.与十进制数(53.5)10等值的数或代码为。 A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.1)2 D.(65.4)8 5.与八进制数(47.3)8等值的数为: A. (100111.011)2 B.(27.6)16 C.(27.3 )16 D. (100111.11)2 6.常用的B C D码有。 A.奇偶校验码 B.格雷码 C.8421码 D.余三码 7.与模拟电路相比,数字电路主要的优点有。 A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强 8. 逻辑变量的取值1和0可以表示:。 A.开关的闭合、断开 B.电位的高、低 C.真与假 D.电流的有、无 9.求一个逻辑函数F的对偶式,可将F中的。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” E.常数不变 10. A+BC= 。 A .A+ B B.A+ C C.(A+B)(A+C) D.B+C 11.在何种输入情况下,“与非”运算的结果是逻辑0。 A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 12.在何种输入情况下,“或非”运算的结果是逻辑0。 A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1 13.以下表达式中符合逻辑运算法则的是。 A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1 14. 当逻辑函数有n个变量时,共有个变量取值组合? A. n B. 2n C. n2 D. 2n 15. 逻辑函数的表示方法中具有唯一性的是。 A .真值表 B.表达式 C.逻辑图 D.卡诺图 16.F=A B+BD+CDE+A D= 。
XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为()、 ()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM 中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1:
1、3线–8线译码器分析 【习题】分析图P4–5所示电路,写出F1、F2、F3的函数表达式。 图P4–5 (1)3线–8线译码器特性: Y m A A A Y m A A A Y m A A A Y m A A A Y m A A A Y m A A A Y m A A A Y m A A A 0021044210 1121055210 2221066210 3321077210 ==== ==== ==== ====(2)利用3线–8线译码器特性写函数表达式: CBA D A B C D A B C D m m m m m m Y Y Y F + ? + ? ? ? = + + = ? ? = ? ? = 7 4 1 7 4 1 7 4 1 1 2、3线–8线译码器设计 【例4–9】用译码器实现一组多输出函数 F AB BC AC F AB BC ABC F AC BC AC 1 2 3 =++ =++ =++ ? ? ? ? ? (1)将输出函数写成最小项表达式,并进行变换: 7 5 4 1 7 5 4 1 7 5 4 1 1 ) ( ) ( ) ( Y Y Y Y m m m m m m m m ABC C B A C B A C B A C B B A C B A A C C B A AC C B B A F ? ? ? = ? ? ? = + + + = + + + = + + + + + = + + = (2)画实现电路:
3、触发器电路状态转移方程 【习题】 (1)A Q A AQ J n n =+=11 B Q B BQ K n n =+=11 ][][111111↓?+=+=+CP BQ Q A Q K Q J Q n n n n n (2)n Q A D 2⊕= ][][22212↑?+=⊕==+CP Q A Q A Q A D Q n n n n 4、小规模时序逻辑电路分析 【例6–1】参见教材。
天津理工大学考试试卷 2013~2014学年度第一学期 《高频电子线路》 期末考试 答案 课程代码: 0562010 试卷编号: 5-A 命题日期: 2013 年 11 月 5 日 答题时限: 120 分钟 考试形式:闭卷笔试 得分统计表: 大题号 总分 一 二 三 四 五 一、单项选择题(从4个备选答案中选择最适合的一项,每小题1分,共10分) 得分 1. 下图所示抽头式并联谐振回路中,接入系数为p ,则把电容C1折合到LC 回路两端后的值为 A 。 A 12C p B 11 2C p C 1pC D 11C p 2. 某丙类高频功率放大器原工作于在欠压状态,现欲调整使它工作在临界状态,可采用办法 B 。 A CC V 增加、 bm V 减小、 p R 减小
B C C V 减小、bm V 增加、p R 增加 C CC V 减小、 bm V 减小、p R 减小 D CC V 增加、 bm V 增加、 p R 增加 3. 给一个振荡器附加AFC 系统,是为了 D 。 A 尽量保持输出电平恒定; B 使振荡器的输出与参考信号完全同步(同频同相); C 使振荡器输出的频率与参考信号频率相等,但初相位相对于参考信号初相位有一定的剩余误差; D 使振荡频率比不加时稳定。 4. 为了保证调幅波的包络能够较好地反映调制信号, C 。 A 集电极被调功率放大器和基极被调功率放大器都应工作在欠压状态 B 它们都应工作在过压状态 C 集电极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 D 基极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 5. 下面属于非线性元件特性的是 C 。 A 只有直流电阻,且阻值随静态工作点的改变而改变 B 只有动态电阻,且阻值随静态工作点的改变而改变 C 具有频率变换的作用 D 满足叠加原理 6. 某一调谐放大器,假设输入信号的频率为2MHz 、5MHz 、10MHz ,12MHz ,当谐振回路的谐振频率为10MHz 时,频率为 C 的信号在输出信号中最强。 A 2MHz B 5MHz C 10MHz D 12MHz 7. 若调制信号的频率范围为n F F -1时,用来进行标准调幅,则形成已调波的带宽为 A 。 A n F 2 B ()12F F n - C 12F D ()n f F m 12+ 8. 多级单调谐回路谐振放大器与单级单调谐回路放大器比较,叙述正确的是 C 。
数电复习题 1.图 示 逻 辑 符 号 的 逻 辑 式 为 ( C )。 (a) F =AB (b) F =A B (c) F =A B AB (d) F =AB+AB =1 A F B 2.逻 辑 图 和 输 入 A ,B 的 波 形 如 图 所 示, 分 析 当 输 出 F 为 “1” 时 刻 应 是 ( C )。 (a) “t ” (b) “t ” (c) “t ” t 1t 2t 3 ≥1 A F B A B 3.逻 辑 图 和 输 入 A ,B 的 波 形 如 图 所 示, 分 析 在 t 时 刻 输 出 F 为 ( A )。 (a) “1” (b) “0” (c) 不 定 t 1 & A F B A B 4.逻 辑 图 和 输 入 A ,B 的 波 形 如 图 所 示, 分 析 当 输 出F 为“0”的 时 刻 应 是 ( B )。 (a) t (b) t (c) t
t 1 t 2 t 3 & F 1 A B A B 5.逻 辑 图 和 输 入 A ,B 的 波 形 如 图 所 示, 分 析 当 输 出F 为“1”的 时 刻 应 是 ( C )。 (a) t (b) t (c) t t 1 t 2 t 3 1 ≥1 A B F A B 6.逻 辑 电 路 如 图 所 示,满 足F =“1” 的 条 件 是( B )。 (a) ABCD = 0100 (b) ABCD =1011 (c) ABCD =1100 D 7.与 二 进 制 数01100110 相 应 的 十 进 制 数 是( A )。 (a) 102 (b) 66 (c) 54 8.与 十 进 制 数138 相 应 的 二 进 制 数 是( B )。 (a) (b) (c) 9.用线段将下图中各逻辑符号 与逻辑式一一对 应起来,并说 出它们的名称 。 A A B A B A B F AB AB =+F AB =F A B =+F A = 10.某逻辑门电路的状态表如下,其输入变量为A ,B ,C ,输出为 F ,试写出F 的逻辑式 。
《数字电子技术》考试试卷(第一套) 课程号2904025035 考试时间100分钟 适用专业年级(方向):应用物理、电信科技2010级 考试方式及要求:闭卷笔试 (注:集成电路CD4532、74HC138、74HC151的功能见附表) 一、填空题(共28分) 1、(2 分)(5E.8)H =(94.5 )D=( 10010100.0101 )8421BCD。 2、(2 分)逻辑函数L =亠-:「-:+ A+ B+ C +D = ( 1 )。 3、(2 分)由传输门构成的电路如下图所示,当A=0时,输出L= B 4、(2分)三态门可能输出的三种状态是低电平、高电平和高阻态_。
西南石油大学试卷第2页共13页5、(3分)A/D转换器一般要经过_采样_、保持、量化和_编码—这4 个步骤,A/D转换器的转换速度主要取决于转换类型。对双积分型A/D 1 i 转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进| 行比较,转换速度最快的是―并行比较型A/D转换器__。I 6、(2分)集成优先编码器CD4532 (功能表见后)正常接电源和地,且| 待编码信号输入端I o =I2 = I6 = I7 = 1,输入使能端EI = 1,其余输入端为0,其输出丫2丫1丫0为111 。I 7、(3分)集成数据选择器74HC151构成的电路如下图所示,则其输I 出I ___ I Y= A B C ABC ABC。(注:不需化简) 丫 1 0 T E 丫 A —S2 74HC151 B —S1 S0 D 0 D1 D2 D 3 D4 D5 D6 D7 0 — JLU 1 ------i J ------- ?--------------------- 8、(3分)某PLA电路如下图所示,其输出逻辑函数表达式X= | ABC AB C ABC 。 ABC X Y 9、(2分)某单极性输出的8位D/A转换器正常工作,当输入数字量为
数字电子电路 模拟试题-3 题 号 一 二 三 四 总 分 得 分 一、填空题(共30分) 1. 逻辑变量的异或表达式为: _____________________ =⊕B A B A B A + 2. 二进制数A=1011010;B=10111,则A -B=__(1000011)2_____。 3. 组合电路没有______功能,因此,它是由______组成。 4. 同步RS 触发器的特性方程为:Q n+1 =______,其约束方程为:______。 5. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___个输入 端,____输出端。 6. 下图所示电路中,Y 1 =______;Y 2 =______;Y 3 =______。 二、选择题(共 20分) 1. 四个触发器组成的环行计数器最多有____个有效状态。 A.4 B. 6 C. 8 D. 16 2. 逻辑函数D C B A F +=,其对偶函数F * 为________。 A .( )()D C B A ++ B. ()()D C B A ++ C. ()()D C B A ++ 得 分 评 卷 人 得 分 评 卷 人 A 1 B Y 2 A B C Y 1 A B Y 3
3. 用8421码表示的十进制数65,可以写成______。 A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2 4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式 中 。 A .与项的个数少 B . 每个与项中含有的变量个数少 C . 化简结果具有唯一性 5. 已知某电路的真值表如下,该电路的逻辑表达式为 。 A .C Y = B . AB C Y = C .C AB Y += D .C C B Y += A B C Y A B C Y 0 0 0 0 1 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 1 1 1 1 1 三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. 证明等式:AB B A B A B A +?=+ 2. Y 2=Σm (0,1,2,3,4,5,8,10,11,12) 3. Y 3=ABC C AB C B A C B A +++? 四、分析设计题 (共 30分) 1.双四选一数据选择器如图所示,其功能表达式如下。现要实现八选一数据选择器的功能(地址信号为 A 2A 1A 0,数据输入端信号为 D 7 ~ D 0 ) ,请画出电路连接图。 101130112011101101S A A D A A D A A D A A D Y ?++?+?=)( 201230122012101202S A A D A A D A A D A A D Y ?++?+?=)( 得 分 评 卷 人 得 分 评 卷 人 Y 1 Y 2 A S
课程编号:ELC06011 北京理工大学2010-2011学年第二学期 2009级数字电子技术基础B 期末试题A 卷 注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。 班级 学号 姓名 成绩 一、(20分)填空 1.在如下门电路中,哪些输出端能够直接互连 bcde 。若输出端不能互连,为什么? 输出都呈现低阻抗,如果相连,如果一个门工作在高电平, 一个门工作在低电平,会使两个门内部形成过电流而损坏器件67 a ) 普通TTL 门电路;b )普通CMOS 门电路;c )OC 门;d )三态输出门; e )OD 门。 2.一个4位D/A 转换器的分辨率为 1/15 1/(2^n-1) ,若参考电压V REF = 6V ,当输入码为0110时,输出电压为 6/16*(8*0+4*1+2*1+1*0)=2 V 。 3.存储容量为2K ×8位的随机存储器,地址线为 11(2的几次方就是十几根) 根,数据线为 8 根;若用1K ×4位的RAM 来实现上述存储容量,需要 4 片。 4.A/D 转换器一般需要经过采样、保持、 量化 、 编码 4个过程。 5.单稳态触发器输出脉冲的频率取决于 ,输出脉冲的宽度取决于 。 6.施密特触发器有 2 个稳定状态,单稳态触发器有 1 个稳定状态,多谐振荡器 0 个稳定状态。 7.ROM 设计的组合逻辑电路如图T1所示,写出逻辑函数0Y 和1Y 的表达式。 0Y = ∑(m1,m2,m6) ,1Y = ∑(m0,m1,m5) 。
A B 0Y 1 Y C 图T1 二、(10分) 将下列各式化简为最简与或式,方法不限。 1.CD D AC ABC C A F 1+++ = 2.CD B BCD A C B A D C AB F 2+++=,约束条件: 答案略 三、(10分) 已知图T3中(a ) (b )(c )为TTL 门电路,(d )(e )为CMOS 门电路,分别写出各电路的输出状态(0或1或高阻)或输出表达式。 V 1 Y A B C D 2 V 3 Y V 0 (a ) 高电平 VL 代表低电平(b )cmos ,ABCD (c )高阻 4 Y A B 1 5 Y IH V (d ) CMOS 高阻 (e )高电平 图T3 四、(10分)
数 电 复 习 题 选择题: 1.下列四个数中,与十进制数(163)10不相等的是( D ) A 、(A3)16 B 、(10100011)2 C 、(000101100011)8421BCD D 、(203)8 2.N 个变量可以构成多少个最小项( C ) A 、N B 、2N C 、2N D 、2N -1 3.下列功能不是二极管的常用功能的是( C ) A 、检波 B 、开关 C 、放大 D 、整流 4..将十进制数10)18(转换成八进制数是 ( B ) A 、20 B 、22 C 、21 D 、23 5.译码器的输入地址线为4根,那么输出线为多少根( C ) A 、8 B 、12 C 、16 D 、20 6.能把正弦信号转换成矩形脉冲信号的电路是(D ) A 、多谐振荡器 B 、D/A 转换器 C 、JK 触发器 D 、施密特触发器 7.三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项 ( A ) A 、m2 B 、 m5 C 、m3 D 、 m7 8.用PROM 来实现组合逻辑电路,他的可编程阵列是( B ) A 、与阵列 B 、或阵列 C 、与阵列和或阵列都可以 D 、以上说法都不对 9.A/D 转换器中,转换速度最高的为( A )转换 A 、并联比较型 B 、逐次逼近型 C 、双积分型 D 、计数型 10.关于PAL 器件与或阵列说法正确的是 ( A ) A 、 只有与阵列可编程 B 、 都是可编程的 C 、 只有或阵列可编程 D 、 都是不可编程的 11. 当三态门输出高阻状态时,输出电阻为 ( A ) A 、无穷大 B 、约100欧姆 C 、无穷小 D 、约10欧姆 12为使采样输出信号不失真地代表输入模拟信号,采样频率 f s 和 输入模
《数字电子技术基础》期终考试试题(110分钟)一、填空题:(每空1分,共15分) 1.逻辑函数Y A B C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。
三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)
练习 一、填空 (101)10=( )2 (5A、E)16=( )10 (3128)10=( )8421BCD 二、用卡诺图化简 F1(A,B,C,D)=Σm(5,6,8,10)+Σd(0,1,2,13,14,15) 三、选择 1、A、B、C是三个开关,每个开关有两个状态0和1,F为电灯,亮时为逻辑1,灭时为逻辑0;开关中出现1的个数为奇数时灯亮。若在三个不同的地方控制同一个电灯的灭亮,逻辑函数F的表达式应为 。 A. ABC B. A+B+C C. A⊕B⊕C D.A⊙B⊙C 2、逻辑函数F= = 。 A.B B.A C. D. 3、求一个逻辑函数F的反函数,可将F中的 。 A.变量不变 B.原变量换成反变量 反变量换成原变量 C.常数0换成1 1换成0 D.·换成+ +换成· 4、在 种输入情况下,“与非”运算的结果是逻辑0。 A.全部输入是1 B. 仅一输入是0 C. 全部输入是0 D. 任一输入是0 5、用四选一数据选择器实现函数Y=,应使 。 A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0 C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0 四、分析 下图为8选1数据选择器,写出输出F的表达式,化简F,说出电路功能,并用与非门画出电路。 D0 D1 D2 D3 D4 D5 D6 D7 A0 A1 A2 ST
Y MUX F 1 1 1 1 C B A 五、设计 1、有三位裁判员(A,B,C,其中C为主裁判),进行举重成绩判别,当主裁判和至少有一位副裁判认定成绩有效,该运动员的举重成绩才有效。要求设计逻辑电路,用4选1数据选择器实现。 2、某工厂有三条生产线,耗电分别为1号线10kW,2号线20kW,3号线30kW,生产线的电力由两台发电机提供,其中1号机20kW,2号机40kW。试设计一个供电控制电路,根据生产线的开工情况启动发电机,使电力负荷达到最佳配置。要求用译码器实现。
一、选择题 1、如果编码0100表示十进制数4,则此码不可能是。 A、8421BCD码 B、5211BCD码 C、2421BCD码 D、余3循环码 2、下列几种说法中与BCD码的性质不符的是。 A、一组4位二进制数组成的BCD码只能表示1位十进制数。 B、BCD码是一种人为选定的0-9的十个数字的代码。 C、BCD码是一组4位二进制数,能表示16以内的任何一个十进制数。 D、BCD码有多种表示形式。 3、四路数据选择器,其地址输入端有____ 个。 A、4 B、2 C、1 D、8 4、Gray码的特点是相邻码组中有位码相异。 A、三位 B、两位 C、一位 D、四位 5、某4变量卡诺图中有9个“0”方格7个“1”方格,则相应的“标准与-或”表达式中共有多少个最小项?A、9 B、7 C、16 D、不能确定 6、下列关于求一个逻辑函数F的对偶式的说法中错误的是。 A、将F中的“·”换成“+”,“+”换成“·”。
B、原变量变成反变量,反变量变成原变量。 C、原变量保持不变。 D、常数中的“0”换成“1”,“1”换成“0”。 7、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为 A、RS=X0 B、RS=0X C、RS=X1 D、RS=1X 8、下电路中可以实现“线与”功能的有___ 。 A、与非门 B、三态输出门 C、集电极开路门 D、传输门 9、设计一个6进制的同步计数器,需要个触发器。 A、3 B、4 C、5 D、6 10、以下电路中,_______加以适当辅助门电路,适于实现单输出组合逻辑电路。 A、二进制译码器 B、数据选择器 C、数值比较器 D、七段显示译码器 11、二输入与非门当输入变化为时,输出可能有竞争冒险。 A、01→10 B、00→10 C、10→11 D、11→01 12、电路在任何时刻只能有一个输出端有效。 A、二进制译码器 B、二进制编码器 C、七段显示译码器 D、十进制计数器
数字电子技术基础期末 试题及答案 Company number:【WTUT-WT88Y-W8BBGB-BWYTT-19998】
一、填空题:(每空1分,共16分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。 2.将2004个“1”异或起来得到的结果是( 0 )。 3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。 4.施密特触发器有( 两 )个稳定状态.,多谐振荡器有( 0 )个稳定状态。 5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( 10 )条,数据线( 4 )条。 6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50 )。 7.GAL 器件的全称是( 通用阵列逻辑 ),与PAL 相比,它的输出电路是通过编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E 2CMOS )的工艺结构,可以重复编程,使用更为方便灵活。 二、根据要求作题:(共16分) 1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。 解:1. 2、图1、2中电路由TTL 门电路构成,图3由 CMOS 门电路构 成,试分别写出F1、F2、F3的表 达式。 F C F B A F = =+=321; ;解:.2. 三、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。 (8分) 解: R +
数字电子电路模拟试题-2 一、填空题(共30分) 1. 三极管有NPN和PNP两种类型,当它工作在放大状态时,发射结____,集电结_ _____;NPN型三极管的基区是______型半导体,集电区和发射区是______型半导体。 2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋值。 一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为________。 3. 四位二进制编码器有____个输入端;____个输出端。 4. 将十进制数287转换成二进制数是________;十六进制数是______ _。 5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、____触 6. 下图所示电路中, 7. Y 2 二、选择题(共 20分) 1. 当晶体三极管____时处于饱和状态。 A. 发射结和集电结均处于反向偏置 B. 发射结正向偏置,集电结反向偏置 C. 发射结和集电结均处于正向偏置 2. 在下列三个逻辑函数表达式中,____是最小项表达式。 A.B A B A ) B ,A ( Y+ = B. C B C B A BC A ) C ,B , A ( Y+ + =
C. C AB ABC B C A C B A )D ,C ,B ,A (Y +++??= 3.用8421码表示的十进制数45,可以写成__________ A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____ A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题 5.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为___ A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+ 三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. BC A C B A C B B A Y 1+?++= 2. Y 2=Σm (0,1,8,9,10,11) 3. Y 3见如下卡诺图 四、分析设计题 (共 30分)