文档库 最新最全的文档下载
当前位置:文档库 › 山东大学 计算机组成原理 三套题汇总情况

山东大学 计算机组成原理 三套题汇总情况

山东大学 计算机组成原理  三套题汇总情况
山东大学 计算机组成原理  三套题汇总情况

计算机组成原理

一、名词解释

1.总线:就是多个信息源分时传送数据到多个目的地的传送通路

2.指令系统:一台计算机所能执行的全部指令的总和

3.微指令:在一个单位时间中,能实现一定操作功能的微命令的集合。

4.溢出:在定点小数机器中,数的表示范围为|x|<1. 在运算过程中如出现大于1的现象

1.寻址方式:表示指令中操作数所在的方法称为寻址方式

2.指令周期:是完成一条指令所用的时间

3.虚拟存储器:是由操作系统提供的一个假想的特大存储器。

4.多级中断:是指计算机系统中有相当多的中断源,根据各中断事件的轻重缓急程度不同而分成若干级别,每一中断级分配给一个优先权。

1.基本字长:是指参与运算的数的基本位数,它是由加法器、寄存器、数据总线的位数决定的

2.数据通路:数字系统中,各个子系统通过数据总线连接形成的数据传送路径

3.程序中断:在计算机执行当前程序时,系统中出现了某些紧急需处理的异常事件或特殊请求,CPU 应暂时中止现行程序的执行,转去处理这些事件或特殊请求,待处理完毕后CPU自动恢复原来被子中止的程序继续运行。

4.灰度级:指所显示像素点的亮暗差别,在彩色显示器中表现为颜色的不同。

二、填空题

1.按冯·诺依曼设计原则,其硬件是由(运算器)、(控制器)、(存储器)、(输入设备)和(输出设备)组成。

2.计算机系统是由(硬件系统)和(软件系统)两大部分构成。

3.计算机最主要的三大性能指标是(基本字长)、(存储容量)、和(运算速度)。

4.一个完善的指令系统应满足(完备性)、(有效性)、(规整性)、和(兼容性)的要求。

5.堆栈的硬件是由(堆栈区)和(堆栈指针)构成,存取是按(后进先出)原则。

6.通常控制器的设计可分为(组合逻辑型)和(存储逻辑型),前者采用的核心器件是(门电路),后者采用的核心器件是(微程序控制器)。

7.主机与外设的连接方式有(辐射型连接),(总线型连接)和(辐射,总线型连接)。

8.目前在微型机中主机与外设广泛采用的信息交换方式是(程序查询)和(程序中断。

二、填空题

1.计算机指令的基本格式应包括(操作码)和(地址码)两部分。在间接寻址方式中,地址码部分表

示的是(地址内容+偏移量);在相对寻址方式中,地址码部分表示的是(寄存器内容+位移量)。

2.按功能分类,存储器可以分为(高速缓冲存储器)、(外存储器)、(主存储器)等。

3.源数据为10010111,若采用奇校验,则其校验位是(1)。

4.CPU响应某中断请求的条件是一条指令结束时且(没有更紧迫的任务时)、(有中断请求)和(CPU 允许中断)。

5.微指令的格式有(垂直)型微指令、(水平)型微指令和混合型微指令。

6.输入输出设备的编址方式有(统一编址)和(单独编址)。

二、填空题

1.计算机指令的基本格式应包括(操作码)和(地址码)两部分。根据操作数所在位置,指出其寻址方式:操作数在指令中为(立即)寻址方式,操作数的存储单元地址在指令中,为(间接)寻址方式。

2.存储器地址译码电路的译码方式有(单译码方式)和(双译码方式)两种方式。

3.(361)10 = (1011010010)2 = (2D2)16。

4.CPU响应可屏蔽中断应满足的三个条件是(有中断请求)、CPU允许接受中断请求和(一条指令执行完毕)。中断周期结束后进入(中断响应)周期。

5.微指令的类型通常有(垂直)型微指令、(水平)型微指令和混合型微指令。

6.通常控制器的设计可分为(组合逻辑型)和(存储逻辑型),前者采用的核心器件是(门电路),后者采用的核心器件是(控制存储器)

7.主机与外设的连接方式有(辐射型连接)、(总线型连接)和(辐射、总线型连接)。

8.目前在微型机中主机与外设广泛采用的信息交换方式是(程序查询)和(程序中断)。

三、简答题

1.简述中断的处理过程。它与程序查询方式有何不同点?

中断处理过程可粗略的分为以下四个过程:①保护当前正在运行程序的现场;②分析是何种中断,以便转去执行相应的中断处理程序;③执行相应的中断处理程序;④恢复被中断程序的现场。

程序查询方式控制简单,但外设和主机不能同时工作,各外设之间也不能同时工作系统效率很低。因此,仅适用于CPU的速度不是很高,而且外设的种类和数目不多,数据传送率较低的情况。而中断的处理方式不仅适用于外设的数据交换,也适用于对外界的随机事件的处理。

2.按通道的工作方式,通道分哪几类?简述其特点。

答案要点:按通道的工作方式,通道可分为字节多路通道、选择通道和数组多路通道三种类型。

特点:字节多路通道:1)有多个子通道,设备间可(分时)并行操作。2)数据以字节为单位交叉传送。3)适合于连接大量的低速设备。

选择通道:1)被选中的外设采用独占方式使用通道。2)数据以成组(数据块)方式进行传输。3)

适合于连接高速外设。

数组多路通道:是将前二者的优点结合在一起的一种通道结构。数组多路通道含有多个子通道,可同时执行多个通道程序,数据以成组方式进行传送。既具有多路并行操作能力,又有很高的数据传输率,可用来连接多台中高速的外设。

3.画图说明存储系统的层次结构,并说明各种存储器的特点。

答案:存储系统的层次结构如图所示:

CPU

高速缓存

主存储器

I/O控制

磁鼓磁盘磁带

辅助存储器

存储器的特点:1)高速缓存:存放当前要执行的程序和数据。速度快,可与CPU速度匹配;存储容量较小。成本高。

2)主存储器:存放正在执行的程序和数据,CPU可直接访问,容量较大,速度较高,每位价格介于高速缓存和辅存之间。

3)辅助存储器:存放当前暂不参与运行的程序和数据文件,CPU不能直接访问;容量极大而速度较低,单位成本低。

三、简答题

1.试分析比较DMA方式和中断传送方式的异同点,说明DMA方式为什麽不能替代中断方式。

1.答案要点:相同点:1)两种方式均为目前在微型机中主机与外设广泛采用的信息交换方式。

2)两种方式下主机和外设之间均可实现一定程度的并行工作。

不同点:1)中断传送方式是通过中断服务处理程序来完成信息交换;而DMA方式则是用硬件代替软件来实现数据的传输。2)中断传送方式不仅适合于一般的信息交换,还适合对随机事件的处理。3)DMA方式适合于高速外设和主机之间的信息交换,对高速外设采用程序中断方式传送数据往往回丢失数据。

DMA方式不能替代中断方式的原因:

1)DMA方式只能用于高速外设与内存直接交换信息,却不能像中断方式那样处理随机的异常现象。2)

在DMA方式的数据传输过程中,需用到中断方式。

2.何为三级存储体系结构?分析采用这种结构的原因和优点?

答案要点:把各种不同存储容量,不同存取速度的存储器,按一定的体系结构组织起来,使所存放的程序和数据按层次分布在各存储器中,形成一个统一整体的存储系统。由高速缓冲存储器、主存储器、辅助存储器构成的三级存储系统可以分成两个层次,其中高速缓存和主存间称为Cache--主存存储层次,主存和辅存间称为主--辅存存储层次。这就是三级存储体系结构。

采用Cache--主存存储层次的原因和优点:在速度方面,计算机的主存和CPU一直保持了大约一个数量级的差距。显然这个差距限制了CPU速度潜力的发挥。为了弥合这个差距,设置Cache是解决存取速度的重要方法。在CPU和主存之间设置Cache,构成Cache-主存层次,则从CPU 的角度看,Cache-主存层次的速度接近于Cache,容量与每位价格则接近于主存。因此,解决了速度与成本之间的矛盾。

采用主--辅存存储层次的原因和优点:由于成本和工艺的原因,主存的存储容量受到了限制,另一方面,系统程序、应用程序及各种信息量要求主存容量越来越大。采用“主存-辅存”存储层次,程序员可用机器指令的地址对整个程序统一编址,而不必担心程序能否在主存中放得下。虚拟空间可以比实际空间

也接近于廉价的辅存平均价格,从而解决了大容量和低成本间的矛盾。

3.简要说明动态RAM的各种刷新方式及其特点。

答案:动态RAM的刷新方式有集中式刷新、分散式刷新、异步式刷新和透明式刷新等四种方式。

集中式刷新的特点:其优点是系统的存取周期不受刷新工作的影响,读写操作和刷新工作在最大刷新周期中分开进行。因此,系统的存取速度比较高。其缺点是进行刷新时必须停止读、写操作。这对主机而言是个“死区”

分散式刷新的特点:刷新工作安排在系统的存储周期内进行,对主机而言不再有“死区”。但该方式加长了系统的存取周期,降低了整机运算速度。因此,分散方式刷新不适用于高速存储器。

异步式刷新的特点:结合了上述两种方式的优点,充分利用了最大刷新间隔。对分散式刷新而言,它减少了刷新次数;对集中方式来说,主机的“死区”又缩短很多。因此,这种方式使用得比较多。

透明式刷新的特点:该方式不占用CPU时间,对CPU

三、简答题

1.简述其中两种补码加减运算判别溢出方法的工作原理。

答案:以下三种方法答对其中任意两种方法即可。

方法1:两个符号相同的补码数相加,如果和的符号与加数符号相反,或者符号相反的两个补码数相减,差的符号与减数符号相同,表明运算结果溢出。

方法2:两个补码数实现加减运算时,若最高数值位向符号位的进位值与符号位产生的进位输出值不相同,则表明运算结果产生了溢出。

方法3:采用双符号位方案。当两位符号位的值不相同时,则表明运算结果产生了溢出。

2.字节多路通道和数组多路通道有何相同点?有何不同点?

答案:相同点:设备间可并行操作

不同点:

字节多路通道数组多路通道

1)连接低速设备连接中高速设备

2)以字节为单位传送以数据块为单位传送

3)设备间并行操作一设备传数,其它设备只作辅助操作

3.CPU中设有哪些寄存器?各寄存器的位数由何因素确定?

答案要点:CPU中设有的寄存器包括运算器中的通用寄存器,程序计数器PC,指令寄存器IR,存储器地址寄存器MAR,存储器数据寄存器MBR和状态标志寄存器等。

PC和MAR的位数取决于要访问的地址空间的大小。IR的位数取决于指令字长。通用寄存器及存储器数据寄存器MBR的位数取决于操作数(或操作数地址)的基本字长。

四、计算题

已知x = -0.10101,y = +0.11011,符号用双符号位表示。

求 1.[X ]原=? [Y]原=?

2.[X ]补=? [Y]补=?

3.[X+Y]补=? [X-Y]补=?并分别讨论其溢出情况。

1)写出补码一位乘的运算步骤。

2)与原码乘法运算有何不同?

3)写出补码乘法运算器的基本部件。

参考答案:

已知x = -0.10101,y = +0.11011,符号用双符号位表示。

答案:1.[X ]

原=11.10101 [Y]

=00.11011

2.[X ]

补=11.01011 [Y]

=00.11011

3.[X+Y]

补=[X ]

+[Y]

= 11.01011+00.11011=00.00110 结果的两个符号位相同,无溢

出。

[X-Y]

补=[X ]

+[-Y]

= 11.01011+11.00101=10.10000结果的两个符号位不相同为10,产生

下溢。

2)与原码乘法运算有何不同?

答案:①补码乘法:运算结果的符号位无需单独处理;而原码乘法:结果的符号位需单独处理。

②原码乘法:位于乘数寄存器末位的乘数作为判断位;而补码乘法则是以乘数寄存器最末两位作判断位。

③若乘数的有效尾数n位。原码乘法须做n次加法,n次移位;而补码乘法则需n+1次加法,n次移位。

3)写出补码乘法运算器的基本部件。

答案要点:所用的基本部件:①存放部分积累加和的寄存器;

②存放乘数(具备移位功能)和被乘数的寄存器;

③加法器;

④移位器;

⑤计数器。

四、计算题

已知x = 0.1011,y = -0.1101,符号用双符号位表示。

求 1.[X+Y]补=? [X-Y]补=?并分别讨论其溢出情况。

答案:1.[X+Y]补=[X ]补+[Y]补= 00.1011+11.0011=11.1110 ,结果的两个符号位相同,无溢出。

[X-Y]补=[X ]补+[-Y]补= 00.1011+00.1101=01.1000 ,结果的两个符号位不相同,为01,产生上溢。

四、计算题

1.已知x=0.10101,y=–0.11011

用定点补码一位乘法计算[x*y]补,要求写出计算步骤。

答:[x×y]补=1.0111001001,详细运算步骤略。

2.已知x=2–011ⅹ0.101100,y=2–010ⅹ(–0.100100)

用浮点规格化补码加法求[x+y]补(阶码、尾数均用补码表示),要求写出计算步骤。

答:[X]补=1.101,00.101100 [Y]补=1.110,11.011100 浮点补码格式

1)判零,对阶,X尾右移阶码+1,[X]补=1.110,00.010110 求和得11.110010 2)规格化 [X+Y]尾左移 2次阶码-2 [X+Y]补=1.100,11.001000 无溢出

采用32K×32 的RAM芯片,构成128K×64的存储器。

1.画出存储器的逻辑框图。

2.图中标明信号线的种类、方向、条数。

答案:

采用4K×8 的RAM芯片,构成32K×16的存储器。

3.画出存储器的逻辑框图,图中标明信号线的种类、方向、条数。

2.用十六进制写出该存储器占用的地址空间。

答案:该存储器占用的地址空间:0000H----7FFFH(按字编址)

五、设计题

试选用1M × 4的RAM芯片,构成4M ×8的存储器。完成下列各题:1.画出存储器连线框图,图中标明信号的种类、方向和信号线的条数。

2.用十六进制写出存储器占用的地址空间。

答案:该存储器占用的地址空间:000000H----3FFFFFH(按字编址)

六、综合应用题

在模型机的数据通路上,对于指令ADD X(R1),(R2)+,回答下列问题:1.写出指令的执行流程。

2.写出目的周期的全部数据通路。

参考答案:

答案要点:1、2)指令的执行流程及目的周期的数据通路:

FT0:M→MBR→IR

FT1:PC+1→PC

ST0:PC→MAR

ST1:M→MBR→C

ST2:PC+1→PC

ST3:C+R1→MAR

ST4:M→MBR→C

DT0:R2→MAR ;R2→A选择器,S0-3,M,DM,CPMAR

DT1:M→MBR→D ;R/W,SMBR,MBR→B选择器,S0-3,M,DM,CPD

DT2:R2+1→R2 ;R2→A选择器,S0-3,M,C0,DM,CPR2

ET0:C+D→MBR

ET1:MBR→M

ET2:PC→MAR

在模型机的数据通路上,对于指令SUB X(R1),-(R2),回答下列问题:1.写出指令的执行流程。

2.写出目的周期的全部数据通路。

参考答案:

答案要点:1、2)指令的执行流程及目的周期的数据通路:

FT0:M→MBR→IR

FT1:PC+1→PC

ST0:PC→MAR

ST1:M→MBR→C

ST2:PC+1→PC

ST3:C+R1→MAR

ST4:M→MBR→C

DT0:R2-1→R2;R2→A选择器,S0-3,M,C0,DM,CPR2

DT1:R2→MAR;R2→A选择器,S0-3,M,DM,CPMAR

DT2:M→MBR→D ;R/W,SMBR,MBR→B选择器,S0-3,M,DM,CPD

ET0:D-C→MBR

ET1:MBR→M

ET2:PC→MAR

在模型机的数据通路上,对于指令ADD –(R1),@(R2)+,回答下列问题:

1.写出指令的执行流程。

2.写出取源操作数周期的全部数据通路。

3.与MOV–(R1),@(R2)+的执行流程比较有何相同点?

参考答案:

答案要点:1、2)指令的执行流程及目的周期的数据通路:

FT0:M→MBR→IR

FT1:PC+1→PC

ST0:R1-1→R1;R1→A(或B)选择器,S0-3,M,C0,DM,CPR1

ST1:R1→MAR ;R1→A(或B)选择器,S0-3,M,DM,CPMAR

ST2:M→MBR→C ; R/W,SMBR,MBR→B选择器,S0-3,M,DM,CPC

DT0:R2→MAR ↓

DT1:M→MBR→D

DT2:R2+1→R2

DT3:D→MAR ;

DT4:M→MBR→D ;

ET0:C+D→MBR

ET1:MBR→M

ET2:PC→MAR

3)与MOV -(R1),@(R2)+的执行流程比较有何相同点:

答案要点:取指流程和取源操作数流程跟MOV –(R1),@(R2)+完全相同。此外,其目的周期与MOV –(R1),@(R2)+也大致相同,只是增加了一步取目的操作数流程。

计算机组成原理复习题

填空题 1. 计算机系统的层次结构由低级到高级为(微程序设计级)、(一般机器级)、操作系统级、汇编语言级、高级语言级。 2. 计算机系统中,传输信息基本有四种方式:(并行传送)、(串行传送)串并行传送、分时传送。 3. Cache的替换算法有(先进先出算法)和(最近最少使用算法) 4. 按CPU能否禁止中断的进入分类,中断分为(可屏蔽中断)和(不可屏蔽中断)。 5. CPU的操作控制器有(存储程序型)和(逻辑控制型)、组合型等几种。 6. 一个具有k级过程的流水线处理n个任务需要的时钟周期数为(k+n-1)。 7. 总线可分为(地址总线)(数据总线)和控制总线三类。 8. 输入输入设备的编址方式有(存储器映像编址)和(I/O独立编址)。 9. CISC指(复杂指令集计算机),RISC指(精简指令集计算机)。 10. 从机器指令的结构分,机器指令由(操作码)和(地址码)组成 21.存储器的访问有存储器的读和存储器两种操作。 22.标准的ASCII码用7位二进制表示,共有128个编码。 23.在cache的直接映像方式中主存的地址分为区号、块号和块内地址三部分。 24.在cache的全相联映像方式中主存的地址分为主存块号和块内地址两部分。 25.虚拟存储器主要解决主存储器的容量问题。 26.一条指令的格式通常由操作码确定,指令译码器对操作码译码后才能知道指令的功 能,同时也明确了指令中个字段的划分。 27.为了执行指令,控制器必须按照一定的时序生成控制信号,生成控制信号的方法主要 有硬件连线逻辑方式和微程序方式。 28.条件转移指令可以将比较操作设计成条件转移指令的一部分,优点是不需要寄存

计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。

《计算机组成原理》练习题

《微机组成原理》练习题 第一章计算机系统概论 一、选择题 1、冯.诺依曼机工作方式的基本特点是() A.多指令流单数据流B.按地址访问并顺序执行指令 C.堆栈操作D.存储器按内容选择地址 2、电子计算机的算术/逻辑单元、控制单元及主存储器合称为() A、CPU B、ALU C、主机 D、CU 3、完整的计算机系统应包括() A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机系统中的存储系统是指() A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 5、用以指定待执行指令所在地址的是() A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 6、微型计算机的发展以()技术为标志。 A.操作系统B.微处理器C.磁盘D.软件 7、存储单元是指() A.存放在一个字节的所有存储元集合B.存放一个存储字的所有存储元集合 C.存放一个二进制信息位的存储元集合D.存放一条指令的存储元集合 8、存储字长是指() A.存放在一个存储单元中的二进制代码组合B.存放在一个存储单元中的二进制代码位数C.存储单元的个数D.机器指令的位数 9、存放欲执行指令的寄存器是() A.MAR B.PC C.MDR D.IR 10、在CPU中跟踪指令后继地址的寄存器是() A.MAR B.PC C.MDR D.IR 二、填空题 1、()和()都存放在存储器中,()能自动识别它们。 2、存储器可分为主存和(),程序必须存于()内,CPU才能执行其中的指令。 3、存储器的容量可以用KB、MB、GB表示,它们分别代表()、()、()。 4、计算机硬件的主要技术指标包括()、()、()。 5、在用户编程所用的各种语言中,与计算机本身最为密切的语言是()。 6、汇编语言是一种面向()的语言,对()依赖性强,用汇编语言编制的程序执行速度比高级 语言()。 7、有些计算机将一部分软件永恒地存于只读存储器中,称为()。 8、基于()原理的()计算机工作方式的基本特点是按地址访问并顺序执行指令。 三、简答题 1、冯.诺依曼计算机体系结构的基本思想是什么?按此思想设计的计算机硬件系统由哪些部件组成?

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

计算机组成原理复习题及答案

一、填空、选择或判断 1.多核处理机是空间并行计算机,它有___多__个CPU。 2.计算机的发展大致经历了五代变化,其中第四代是1972-1990 年的_大规模和超大规 模集成电路______计算机为代表。 3.计算机从第三代起,与IC电路集成度技术的发展密切相关。描述这种关系的是_摩尔__ 定律。 4.1971年,英特尔公司开发出世界上第一片4位微处理器__Intel 4004_____。首次将CPU 的所有元件都放入同一块芯片之内。 5.1978年,英特尔公司开发的___Intel 8086_______是世界上第1片通用16位微处理器, 可寻址存储器是_1MB______。 6.至今为止,计算机中的所有信息仍以二进制方式表示的理由是__物理器件性能所致___。 7.冯。诺依曼计算机工作方式的基本特点是__按地址访问并顺序执行指令_____。 8.20世纪50年代,为了发挥__硬件设备_____的效率,提出了_多道程序___技术,从而发 展了操作系统,通过它对__硬软资源______进行管理和调度。 9.计算机硬件能直接执行的只有__机器语言_________ 。 10.完整的计算机系统应包括__配套的硬件设备和软件系统______。 11.计算机的硬件是有形的电子器件构成,它包括_运算器__、_控制器_、_存储器__、_适配器_、_系统总线__、__外部设备__。 12.当前的中央处理机包括__运算器_____、_控制器_____、__存储器_____。 13.计算机的软件通常分为__系统软件_______和___应用软件_____两大类。 14.用来管理计算机系统的资源并调度用户的作业程序的软件称为__操作系统_____,负责将_高级____-语言的源程序翻译成目标程序的软件称为___编译系统____。 15.计算机系统中的存储器分为__内存____和__外存______。在CPU执行程序时,必须将 指令存放在__内存______中。 16.计算机存储器的最小单位为___位______。1KB容量的存储器能够存储___8192_____个这样的基本单位。 17.在计算机系统中,多个系统部件之间信息传送的公共通路称为_总线_____。就其所传送的信息的性质而言,在公共通路上传送的信息包括__数据__、__地址__和__控制____信息。 18.指令周期由__取指____ 周期和__执行_____周期组成。 19.下列数中最小的数为_______. A (101001)2 B(52)8 C (101001)BCD D(233)16 20.下列数中最大的数为 A ()2 B(227)8 C (96)16D(143)5 21.在机器数中,________的零的表示形式是唯一的。 A原码B补码C反码D原码和反码 22.某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正 小数为___C____,最小负小数为___D_____ A +(231-1) B -(1-2-32) C +(1-2-31)≈+1 D-(1-2-31)≈-1 23.某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正 整数为___A____,最小负整数为___D_____ A +(231-1) B -(1-2-32)

计算机组成原理模拟试题

计算机组成原理 1.(45.75)10=(___________)16 2.若[X]补=1.0110,则[1/2X]补=___________。 3.若X补=1.1001,按舍入恒置1法舍去末位得__________。 4.运算器的核心部件是__________。 5.动态MOS存储器的刷新周期安排方式有____________、 _____________、_____________。 6.若地址码8位,按字节编址则访存空间可达___________,若地址码10位,则访存空间可达_____________,若地址码20位,则访存空间可达_____________。 7.CPU中用于控制的寄存器有_______________________、 __________________ 和_____________________三种;8.控制器的组成方式可分为______________________和微程序控制器两类。 9.按数据传送方式,外围接口可分为_________________和 __________________。 10.指令中的操作数一般可分为_______操作数和_______操作数。11.申请掌握使用总线的设备,被称为__________。 12.某CRT显示器,分辨率800列╳600行,如果工作在256色模式下,则至少需要_________字节的显示存储器。 选择题: 1、浮点加减中的对阶是() A.将较小的一个阶码调整到与较大的一个阶码相同 B.将较大的一个阶码调整到与较小的一个阶码相同 C.将被加数的阶码调整到与加数的阶码相同 D.将加数的阶码调整到与被加数的阶码相同 2、下列哪一个属于检错纠码() A. BCD码 B. ASCII码 C. 奇偶校验码 D. 8421码 3、指令格式可表示为()和地址码的形态 A.指令码 B. 操作码 C.微指令 D. 寄存器码 4、在不同速度的设备之间传送数据( )

计算机组成原理常考计算题

1.机器数字长为8位(含1位符号位),当X= -127 (十进制)时,其对应的二进制表示, (X)原表示,(X)反表示,(X)补表示,(X)移表示分别是多少? 二进制表示为 -01111111 [X]原 = 11111111 [X]反 = 10000000 [X]补 = 10000001 [X]移 = 00000001 2.已知x=0.1011,y=-0.0101,求x+y=?,x-y=? [x]补=00.1011 [x]补=00.1011 +[y]补=11.1011 +[-y]补=00.0101 00.0110 01.0000 x+y=+0.0110 x-y产生溢出 3.用16k×8位的SRAM芯片构成64K×16位的存储器,要求画出该存储器的组成逻辑框图。 存储器容量为64K×16位,其地址线为16位(A15—A0),数据线也是16位(D15—D0)SRAM芯片容量为16K×8位,其地址线为14位,数据线为8位,因此组成存储器时须字位同时扩展。字扩展采用2 :4译码器,以16K为一个模块,共4个模块。位扩展采 4.提高存储器速度可采用哪些措施,请说出至少五种措施。 措施有:①采用高速器件,②采用cache (高速缓冲存储器),③采用多体交叉存储器, ④采用双端口存储器,⑤加长存储器的字长。 5.若机器字长36位,采用三地址格式访存指令,共完成54种操作,操作数可在1K地址 范围内寻找,画出该机器的指令格式。

操作码需用6位,操作数地址码需用10位。格式如下 OP:操作码6位 D1:第一操作数地址,10位 D2:第二操作数地址,10位 D3:第三操作数地址,10位 6.举例说明存储器堆栈的原理及入栈、出栈的过程。 所谓存储器堆栈,是把存储器的一部分用作堆栈区,用SP表示堆栈指示器,M SP表示堆栈指示器指定的存储器的单元,A表示通用寄存器。 入栈操作可描述为(A)→M SP,(SP-1)→SP 出栈操作可描述为(SP+1)→SP,(M SP)→A 7.试画出三总线系统的结构图。 8.若显示工作方式采用分辨率为1024×768,颜色深度为3B,桢频为72Hz,计算刷新存储 器带宽应是多少? 解:刷存所需带宽=分辨率×每个像素点颜色深度×刷新速率,故刷存带宽为: 1024×768×3B×72/s=165888KB/s=162MB/s. 1.求十进制数-113的原码表示,反码表示,补码表示和移码表示(用8位二进制表示, 并设最高位为符号位,真值为7位)。 原码 11110001 反码 10001110 补码 10001111 移码 00001111 2.某机指令格式如图所示: 15 10 9 8 7 0

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理计算题设计题

1.IEEE 754 format of X is (41360000)16, what is its decimal value? 将十六进制数展开,可得二进制数格式为: 0 100 0001 0 011 0110 0000 0000 0000 0000 指数e=阶码-127=10000010-01111111= 00000011 =(3)10 包括隐藏位1的尾数1.M = 1.011 0110 0000 0000 0000 0000 = 1.011011 于是有:X = (-1)s * 1.M * 2e = +(1.011011)2 * 23 = + (1011.011)2= (11.375)10 2.Let the carry bits of an adder are C4, C3, C2, C1. C0 is the carry from the low bit. Please give the logic expressions of C4, C3, C2, C1 in ripple carry mode and carry look ahead mode respectively. (1)串行进位 G1 = A1B1 , P1 = A1 ⊕ B1 G2 = A2B2 , P2 = A2 ⊕ B2 G3 = A3B3 , P3 = A3 ⊕ B3 G4 = A4B4 , P4 = A4 ⊕ B4 C1 = G1 + P1P0 C2 = G2 + P2C1 C3 = G3 + P3C2 C4 = G4 + P4C3 (2)并行进位 C1 = G1 + P1C0 C2 = G2 + P2G1 + P2P1C0 C3 = G3 + P3G2 + P3P2G1 + P3P2P1C0 G4 = G4 + P4G3 + P4G3G2 + P4P3P2G1 + P4P3P2P1C0 3.Suppose a computer with a clock frequency of 100 MHz as four types of instructions, and the frequency of usage and the CPI for each of them are given in table. Instruction operation Frequency of usage Cycles per instruction Arithmetic-logic 40% 2 Load/store 30% 4 compare 8% 2.5 branch 22% 3 (1)Find the MIPS of the computer and the T (CPU time) required to run a program of 107 instructions. (2) Combining comparing and branch instructions together so that compare instructions can be replaced and removed. Suppose each compare instruction was originally used with one branch instruction, and now each branch instruction is changed to a compare&branch instruction. Also suppose that the new proposal would decrease the clock frequency by 5%, because the new compare&branch instruction needs more time to execute. Find the new CPIave, MIPS, and T.

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理试题库(含答案)

计算机组成原理试题 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C)。 A.64K B.32KB C.32K D.16KB 3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C)。 A.21 B.17 C.19 D.20 4.指令系统中采用不同寻址方式的目的主要是(C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度

5.寄存器间接寻址方式中,操作数处在(B)。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 6.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路 C.复杂指令计算机 D.超大规模集成电路 7.CPU响应中断的时间是_C_____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。8.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。10.浮点数的表示范围和精度取决于__C____。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;

计算机组成原理练习题-答案

一、填空题 1.对存储器的要求是速度快,_容量大_____,_价位低_____。为了解决这方面的矛盾,计算机采用多级存储体系结构。 2.指令系统是表征一台计算机__性能__的重要因素,它的____格式__和___功能___不仅直接影响到机器的硬件结构而且也影响到系统软件。 3.CPU中至少有如下六类寄存器__指令____寄存器,__程序_计数器,_地址__寄存器,通用寄存器,状态条件寄存器,缓冲寄存器。 4.完成一条指令一般分为取指周期和执行周期,前者完成取指令和分析指令操作,后者完成执行指令操作。 5.常见的数据传送类指令的功能可实现寄存器和寄存器之间,或寄存器和存储器之间的数据传送。 6.微指令格式可分为垂直型和水平型两类,其中垂直型微指令用较长的微程序结构换取较短的微指令结构。 7.对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数的地址,其中一个操作数通常隐含在累加器中 8.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 2^127(1-2^-23) ,最小正数为 2^-129 ,最大负数为 2^-128(-2^-1-2^-23) ,最小负数为 -2^127 。 9.某小数定点机,字长8位(含1位符号位),当机器数分别采用原码、补码和反码时,其对应的真值范围分别是 -127/128 ~+127/128 -1 ~+127/128 -127/128 ~+127/128 (均用十进制表示)。 10.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用和DMA和CPU交替访问主存。 11.设 n = 8 (不包括符号位),则原码一位乘需做 8 次移位和最多 8 次加法,补码Booth算法需做 8 次移位和最多 9 次加法。 12.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。 13.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。 14.CPU采用同步控制方式时,控制器使用机器周期和节拍组成的多极时序系统。

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

最新计算机组成原理作业练习题

第四章作业 1填空题 1. 计算机中的存储器是用来存放数据和程序的,随机访问存储器的访问速度与储存单元的 物理位置无关。 2. 对存储器的访问包括_直接访问_和_串行访问_两类。 3. 2计算机系统中的存储器分为内存_和_外存_。在CPU执行程序时,必须将指令存在_ 内存③____中。 4. 主存储器的性能指标主要是储存容量、存取速度②、存储周期和存储器带宽。 5. 存储器中用单元地址号来区分不同的存储单元,1GB=②KB。 6. 半导体存储器分为①、②、只读存储器(ROM)和相联存储器等。 7. RAM的访问时间与存储单元的物理位置①,任何存储单元的内容都能被② 8. 存储揣芯片由①、②、地址译码和控制电路等组成。 9. 地址译码分为①方式和②方式。 10.双译码方式采用①个地址译码器,分别产生②和③信号。 11.若RAM芯片内有1024个单元,用单译码方式,地址译码器将有①条输出线;用双译码方式,地址译码器有②条输出线。 12.静态存储单元是由晶体管构成的①,保证记忆单元始终处于稳定状态,存储的信息不需要②。 存储器芯片并联的目的是为了①,串联的目的是为了②。 14.计算机的主存容量与①有关,其容量为②。 1. 要组成容量为4MX8位的存储器,需要①片4MXl位的存储器芯片并联,或者需要②片 1MX3的存储器芯片串联。

16.内存储器容量为256K时,若首地址为00000H,那么末地址的十六进制表示是 17.主存储器一般采用①存储器件,它与外存比较存取速度②、成本③。 18.三级存储器系统是指______这三级: 19.表示存储器容量时KB=_①_,MB=_②_;表示硬盘容量时,KB=③,MB=④。 20.只读存储器ROM可分为①、②、③和④四种。 21.SRAM是①;DRAM是②;ROM是③;EPROM是④。 22.半导体SRAM靠①存储信息,半导体DRAM则是靠②存储信息。 23.广泛使用的①和②都是半导体③存储器。前者的速度比后者快,但④不如后者高,它们的共同缺点是断电后⑤保存信息。 24.CPU是按____访问存储器中的数据。 24.EPROM属于①的可编程ROM,擦除时一般使用②,写入时使用高压脉冲。 25.对存储器的要求是①,②,③。为了解决这三个方面的矛盾,计算机采用多级存储器体系结构。 26.动态MOS型半导体存储单元是由一个①和一个②构成的。

计算机组成原理复习题及参考答案(AB)

《计算机组成原理》课程复习资料 一、选择题: 1.定点运算器用来进行 [ ] A.十进制数加法运算 B.定点数运算 C.浮点数运算 D.即进行定点数运算也进行浮点数运算 2.某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为 [ ] A.64,16 B.16,64 C.64,8 D.16,16 3.目前的计算机中,代码形式是 [ ] A.指令以二进制形式存放,数据以十进制形式存放 B.指令以十进制形式存放,数据以二进制形式存放 C.指令和数据都以二进制形式存放 D.指令和数据都以十进制形式存放 4.采用DMA方式传送数据时,每传送一个数据就要用一个 [ ] A.指令周期 B.数据周期 C.存储周期 D.总线周期 5.冯·诺依曼机工作方式的基本特点是 [ ] A.多指令流单数据流 B.按地址访问并顺序执行指令 C.堆栈操作 D.存储器按内容选择地址 6.某机字长32位。其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数为 [ ] A.+(231-1) B.+(230-1) C.+(231+1) D.+(230+1) 7.下列数中最大的数是 [ ] A.(100110001)2 B.(227)8 C.(98)16 D.(152)10 8.哪种表示法主要用于表示浮点数中的阶码? [ ] A.原码 B.补码 C.反码 D.移码 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用下列哪个 来规定 [ ] A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间 10.下面叙述的概念中哪个是正确的 [ ] A.总线一定要和接口相连 B.接口一定要和总线相连 C.通道可以代替接口 D.总线始终由CPU控制和管理 11.在定点二进制运算器中,减法运算一般通过下列哪个来实现 [ ] A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器 12.下列有关运算器的描述中哪个是正确的 [ ] A.只作算术运算,不作逻辑运算 B.只作加法 C.能暂时存放运算结果 D.以上答案都不对 13.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为 [ ] A.8,512 B.512,8 C.18,8 D.19,8 14.完整的计算机系统应包括 [ ] A.运算器存储器控制器 B.外部设备和主机 C.主机和应用程序 D.配套的硬件设备和软件系统 15.没有外存储器的计算机初始引导程序可以放在 [ ] A.RAM B.ROM C.RAM和ROM D.CPU 二、名词解释: 1.CPU周期 2.存取时间 3.存储设备数据传输率

计算机组成原理试题及答案

《计算机组成原理》试题 一、(共30分) 1.(10分) (1)将十进制数+107/128化成二进制数、八进制数和十六进制数(3分) (2)请回答什么是二--十进制编码?什么是有权码、什么是无权码、各举一个你熟悉的有权码和无权码的例子?(7分) 2.已知X=0.1101,Y=-0.0101,用原码一位乘法计算X*Y=?要求写出计算过程。(10分) 3.说明海明码能实现检错纠错的基本原理?为什么能发现并改正一位错、也能发现二位错,校验位和数据位在位数上应满足什么条件?(5分) 4.举例说明运算器中的ALU通常可以提供的至少5种运算功能?运算器中使用多累加器的好处是什么?乘商寄存器的基本功能是什么?(5分) 二、(共30分) 1.在设计指令系统时,通常应从哪4个方面考虑?(每个2分,共8分) 2.简要说明减法指令SUB R3,R2和子程序调用指令的执行步骤(每个4分,共8分) 3.在微程序的控制器中,通常有哪5种得到下一条指令地址的方式。(第个2分,共10分) 4.简要地说明组合逻辑控制器应由哪几个功能部件组成?(4分) 三、(共22分) 1.静态存储器和动态存储器器件的特性有哪些主要区别?各自主要应用在什么地方?(7分) 2.CACHE有哪3种基本映象方式,各自的主要特点是什么?衡量高速缓冲存储器(CACHE)性能的最重要的指标是什么?(10分) 3.使用阵列磁盘的目的是什么?阵列磁盘中的RAID0、RAID1、RAID4、RAID5各有什么样的容错能力?(5分) 四、(共18分) 1.比较程序控制方式、程序中断方式、直接存储器访问方式,在完成输入/输出操作时的优缺点。(9分) 2.比较针式、喷墨式、激光3类打印机各自的优缺点和主要应用场所。(9分) 答案 一、(共30分) 1.(10分) (1) (+107/128)10 = (+1101011/10000000)2 = (+0.1101011)2 = (+0.153)8 = (+6B)16 (2) 二-十进制码即8421码,即4个基2码位的权从高到低分别为8、4、2、1,使用基码的0000,0001,0010,……,1001这十种组合分别表示0至9这十个值。4位基二码之间满足二进制的规则,而十进制数位之间则满足十进制规则。 1

相关文档
相关文档 最新文档