文档库 最新最全的文档下载
当前位置:文档库 › 数字电子技术试卷

数字电子技术试卷

计算机技术 专业 数字电子技术试卷(A )卷

一、填空(15分)

1、数字电路按照是否有记忆功能通常可分为两类: 、 。

2、二进制码11011110表示的十进制数为 ,相应的8421BCD 码 为 。

3、51个“1”连续进行异或运算,其结果是 。

4、T 触发器的特征方程为 。

5、一个10位地址码、8位输出的ROM ,其存储容量为 。

6、能够实现“线与”的TTL 门电路叫 门,能够实现“线与”的CMOS 门电路叫 门。

7、一个JK 触发器有 个稳态,它可存储 位二进制数。

8、一般ADC 的转换过程由 、 、 和 四个步骤来完成。

二、判断题。正确的在括号内打“√”,错

误的在括号内打“×”。(12分)

1、TTL 或非门多余输入端可以接高电平。( )

2、寄存器属于组合逻辑电路。( )

3、555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。( )

4、逻辑变量的取值,1比0大。( )

5、时序逻辑电路的输出状态与电路当前的输入变量组合有关,还与前一时刻电路的输出状态有关。 ( )

6、RAM 掉电后数据易丢失,而ROM 掉电后仍能保持数据。( )

三、单项选择题(20分)

1、同步时序电路和异步时序电路比较,其差异在于

后者 。

A 、没有触发器

B 、没有统一的时钟脉冲控制

C 、没有稳定状态

D 、输出只与内部状态有关

2、要使JK 触发器的输出Q 从1变成0,它的输入信号JK 应为 。

A 、00

B 、01

C 、10

D 、无法确定

3、引起组合逻辑电路中竞争与冒险的原因 。

A 、逻辑关系错

B 、干扰信号

C 、电路延时

D 、电源不稳定 4、时序逻辑电路中一定是含

A 、触发器

B 、组合逻辑电路

C 、移位寄存器

D 、译码器 5、为实现D 触发器转换为T 触发器,图1的需框内应是 。 A 、或非门 B 、与非门 C 、异或门 D 、同或门

6、用n 个触发器构成计数器,可得到最大计数长度是 。 A 、n B 、2n C 、2n

D 、21n -

7、最小项ABCD 的逻辑相邻项最小项是 。

A 、ABCD

B 、ABCD

C 、ABC

D D 、ABCD

8、十六路数据选择器,其地址输入端有 个。 A 、16 B 、2 C 、4 D 、8

9、一个八位D/A 转换器的最小电压增量为0.01V ,当输入代码为10010001时,输出电压 为 V 。

A 、1.28

B 、1.54

C 、1.45

D 、1.56 10、已知A AB A B +=+成立,根据对偶规则,正确的是 。 A 、()A A B AB += B 、()A A B AB += C 、AB B = D 、无法确定

四、将下列函数化简成最简与或式(15分)

1、1()Z A C B ABC ABC =⊕++------用代数法化简

2、2(,,)

(0,1,2,3,6,7)Z A B C m =

∑--------用卡诺图法化简

3、3(,,,)(0,1,4,6,9,13)(2,3,5,11,15)Z A B C D m d =+∑∑--------用卡

诺图法化简

五、请画出图2电路的0Q 、1Q 的输出波形,假设触发器初始状态皆为0。(8分)

CP A Q Q 0

1

六、试用8选1数据选择器CC74HCT151和门电路设计一个多功能电路,其功能见表1(16分)。

CC74HCT151功能表表1

CC74HCT151功能示意图

七、分析图示电路,写出驱动方程(3分)、

状态方程(3分)、列出状态转换图(4分)、

判断自启动能力(2分)、总结出逻辑功能

(2分)(共14分)

计算机技术 专业数字电子技术试卷(A )卷 参考答案

一、填空(15分)

1、组合逻辑电路 时序逻辑电路

2、222 001000100010

3、1

4、1n n n Q TQ TQ +=+

5、8K 或213

6、OC 门 OD 门

7、2 1 8、采样 保持 量化 编码 二、判断题。正确的在括号内打“√”,错误的在括号内打“×”。(12分) 1、× 2、× 3、√ 4、× 5、√ 6、√ 三、单项选择题(20分)

1、B

2、B

3、C

4、A

5、D

6、D

7、A

8、C

9、C 10、A 四、将下列函数化简成最简与或式(15分)

1Z (A C )B ABC ABC (AC AC )B ABC ABC

ABC ABC ABC ABC ABC ABC

=⊕++=+++=+++=+

2、2Z (A,B,C )m(0,1,2,3,6,7)=

2Z A B =+

3、3Z (A,B,C ,D )m(0,1,4,6,9,13)d(2,3,5,11,15)=

+∑∑

30

Z A D CD

A BC ACD ABCD ?=+??++=??

五、请画出图2电路的0Q 、1Q 的输出波形,假设初始状态皆为0(8分)

1、

六、 七、

n

Q J 20= 10=K

111==K J

n

n Q Q J 0

12= 12=K n n

n Q Q Q 0210=+

n n Q Q 111=+

n n n n Q Q Q Q 2

0112=+ 异步五进制加法计数器 有自启动能力

计算机技术 专业 数字电子技术试卷(B )卷

一、填空(16分)

1、时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。

2、逐次逼近型ADC 的数码位数越多,转换精度越 ,但转换时间越 。

3、函数1F AB BC =+的反演式1F = ;函数

2F A BC =+的对偶式'2F =。

4、如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。

5、将1个包含有32768个基本存储单元的存储电路设计16位为一个字的ROM ,该ROM 有 根地址线,有 根数据读出线。

6、有一8位倒T 型R —2R 电阻网络DAC ,已知f R R =,REF V 10V =,当输入10000000时输出的电压值为 V 。

7、单稳态触发器有两个工作状态 和 ,其中 是一种不能长久保持的状态。

8、TTL 集成JK 触发器,其d R 引脚功能为 ,d S 引脚功能为 ,均为 电平有效。

二、判断题。正确的在括号内打“√”,错

误的在括号内打“×”。(12分)

1、石英晶体振荡器的振荡频率取决于石英晶体的

固有频率。( )

2、八路数据分配器的地址输入(选择控制)端有8个。( )

3、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小。( )

4、三态门的三种状态分别为:高电平、低电平、不高不低的电平。( )

5、普通TTL 与非门的输出端允许直接相连,实现“线与”。( )

6、同步时序逻辑电路中的无效状态是由于状态表没有达到最简所造成的。( )

三、单项选择题(20分)

1、将幅值上时间上离散的阶梯电平统一归并到最邻近的指定电平的

过程称为 。

A 、采样

B 、量化

C 、保持

D 、编码

2、对于T 触发器,若现态1=n Q ,欲使次态11=+n Q ,应使输入T= 。 A 、0 B 、1 C 、Q D 、无法确定

3、组合逻辑电路通常由 组合而成。

A 、门电路

B 、触发器

C 、计数器

D 、寄存器 4、指出下列格式中哪个是四变量A,B,C,D 的最小项? A 、ABC B 、A+B+C+D C 、ABCD D 、A+B+D

5、据逻辑函数(,,)()()L A B C A B B C =++得到的逻辑电路,关于电路竞争冒险描述正确的是 。

A 、当A=C=0时,产生“1”型冒险

B 、当A=C=0时,产生“0”型冒险

C 、当A=1,B=0时,产生“0”型冒险

D 、电路任何状态,都不会产生冒险 6、逻辑表达式 A BC +=。

A 、A+

B B 、(A+B)(A+C)

C 、A+C

D 、B+C

7、在下列逻辑电路中,不是组合逻辑电路的是 。

A 、触发器

B 、编码器

C 、全加器

D 、寄存器

8、构成1024×16位的存储器需要 片256×4位的芯片。 A 、2 B 、4 C 、8 D 、16

9、只能按地址读出信息,而不能写入信息的存储器为 。

A 、RAM

B 、ROM

C 、PROM

D 、EPROM

10、TTL 集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A 2A 1A 0=101时,输出76543210Y Y Y Y Y Y Y Y 为 。

A 、00100000

B 、11110111

C 、11011111

D 、00000100

四、将下列函数化简成最简与或式(15分)

1、

(,,,,)L A B C D E ABCD ABCD BCD BCD BCD B CD BCDE

=++++++

2、(,,,)(0,2,3,4,6,12)(7,8,10,14)Y A B C D m d =+∑∑

3、(,,,)(2,3,6,7,8,9,10,11,13,14,15)F A B C D m =∑

五、请画出图2电路的0Q 、1Q 的输出波形,假设触发器初始状态皆为0。(8分)

六、分析图3逻辑电路,写出逻辑表达式(4分)和真值表(4分),表达式化简(3分)后再画出新的逻辑图(3分)(要求用2输入端与非门实现,非门也用该与非门实现,

但多余端要做不悬空处理)(共14分)

CP A Q Q 0

1

A B C

图3

七、试用两片CT74LS161构成四十二进制

计数器(共15分)

CT74LS161的功能表

CT74LS161的逻辑功能示意图

计算机技术 专业数字电子技术试卷(B )卷 参考答案

一、填空(16分) 1、同步 异步 2、高 长

3、1()()F A B B C =++ 2()F A B C '=+

4、7

5、11 16

6、-5

7、稳态 暂稳态 暂稳态 8、置“0” 置“1” 低

二、判断题。正确的在括号内打“√”,错误的在括号内打“×”。(12分) 1、√ 2、× 3、√ 4、× 5、× 6、× 三、单项选择题(20分)

1、B

2、A

3、A

4、C

5、A

6、B

7、D

8、D

9、B 10、C 四、将下列函数化简成最简与或式(15分) 1、

(,,,,)L A B C D E ABCD ABCD BCD BCD BCD BCD BCDE

BCD BD BCD BCD BCDE BCD BD BCD BCD BD BD BC

=++++++=++++=+++=++

2、(,,,)(0,2,3,4,6,12)(7,8,10,14)Y A B C D m d =

+∑∑

Y D A C

ACD ABD ABCD ?=+??++=??

3、(,,,)(2,3,6,7,8,9,10,11,13,14,15)F A B C D m =

F C AB AD =++

五、

六、

Y ABABC BC C ABC ABC =++==

七、

①将两片CT74LS161接成二进制计数器,输出为d 7d 6d 5d 4d 3d 2d 1d 0

②(42)D =(00101010)B ,由于芯片清0端为异步清0,采用反馈清0法,利用d 1d 3d 5均为1信号为清0端提供清0信号,清0信号为低电平有效,故经与非门即可,具体电路为:

Y (d 5) CP (d 0) (d 1) (d 2) (d 3) (d 4) (d 6) (d 7)

相关文档
相关文档 最新文档