文档库 最新最全的文档下载
当前位置:文档库 › 微机原理及应用试题及答案

微机原理及应用试题及答案

微机原理及应用试题及答案
微机原理及应用试题及答案

电气工程及其自动化专业《微机原理及应用》试题

一、填空题(每空1分)

1. 微型计算机系统的主要性能指标有:字长、存储容量、指令系统、运算速度、系

统配置。

2.微型计算机系统硬件包括:运算器、控制器、存储器、输入设备、输出设备等部

件,这些部件通过数据总线、地址总线、控制总线相连接。

3. 8086的标志寄存器中控制标志有:IF、DF、TF。

4. 8086的标志寄存器中状态标志有: CF 、 AF 、 ZF 、 PF 、 SF 、 OF 。

5. 随机存储器RAM可分为双极型和 MOS型两大类。

6. 只读存储器ROM可分为:ROM、PROM、EPROM、EEPROM。

7. 8255A是可编程并行输入/输出接口,它有3个8位端口,3种工作方式。

8. 8253是可编程定时器/计数器,它有 3 个计数通道, 6 种工作方式。

9. 串行通信中的数据传送模式有:单工,半双工,全双工。

10. 串行通信中最基本的通信方式:异步通信,同步通信。

11. ADC0809有 8 个模拟量输入信号,可用 3 位地址信号控制,有 8 位数据输出。

12. DAC0832是可编程数/模转换器,有8位数字量输入信号,2个模拟量输出信号,可设置3

种工作方式。

13. 8259A是可编程中断控制器,它有 4 个初始化命令字, 3 个操作命令字。

14.汇编语言指令语句格式:

[标号:]操作码助记符[操作数1][,操作数2][;注释]

15.CPU和输入/输出设备之间传送的信息有数据信息、状态信息、控制信息。

16. 串行通信中信号传输时的调制解调方式有:调频、调幅、调相。

17. DAC0832可工作在直通、单缓冲、双缓冲三种方式。

18.地址译码的方式有线译码、部分译码、全译码三种。

19.RS-232C串行通信接口T X D和R X D信号的电气性能中“1”= -3~-25V ;“0”= +3~+25V 。20.8237是可编程DMA控制器,它有 4个独立的DMA 通道。

21. 8253每个计数器有 2 种计数方式,计数范围分别为: BCD 0~9999 ;二进制 0~FFFFH 。22.TTL电平经 1488 转换为RS-232C电平,RS-232C电平经 1489 转换为TTL电平。

23. 8086处理器的基本数据类型是字节、字、双字。

24. 8086指令的操作数寻址方式有:立即数、寄存器、存储单元、 I/O端口。25.常见A/D转换器的类型有:并行比较型、双积分型、逐次比较型。

26. 一个计算机系统所具有的物理地址空间的大小是由地址总线的宽度决定的,8086系统的物

理空间的地址为 1M 。

27. 8086EU的主要部件有算术逻辑单元寄存器组,主要完成编码和运算工作。

28. 堆栈段的基值存入 SS 寄存器,数据段的基值存入 DS 寄存器,数据段的基值存入 DS 寄

存器,代码段的基值存于 CS 寄存器,扩展段的基值存入 ES 寄存器。

29. 8086CPU引脚中,用来控制8086工作方式的引脚为 MN/MX 。

30. 8086CPU引脚中BP默认的段寄存器是(SS),BX默认的段存器是(ES)。

31. 8086CPU所访问的存储器为奇区和偶区,各区的数据总线分别对应CPU数据在线的高

八位和低八位。

32. 设双字数据1A3B5C8DH存于首地址为30000H的数据区中,则该数据的字节从该处起按__地址递

增___的顺序存放,顺序依次为__30000H = 1A__ , __30001H = 3B__ , __30002H = 5C__ , __30003H = 8D__。

33. 执行CLD指令后,串操作地址采用按__地址递增__方向修改。

34. 在半导体存储器中,RAM指的是随机(易失性)存储器,他可读可写,但断电后信息一般

会丢失;而ROM指的是只读(非易失性)存储器,断电后信息可保留。

35. 存储结构为8K*8位的EPROM芯片2764,共有 8个个数据引脚, 13个个地址引脚。用

他组成64KB的ROM存储区共需 8 片芯片。

36. 在8086CPU系统中,假设地址总线A15~A19输出01001时译码电路产生一个有效的片选信号。

这个片选信号将占有主存从48000H 到4FFFFH的物理地址范围,共有容量 32KB 。

37. 单片8259A可管理 8 级可屏蔽中断,6片级联最多可管理 43 级。

38. 8086CPU的中断系统中共有 256 个中断类型码,与中断类型码12对应的向量地址为 48 ,

系统将在内存地址的 00000H~003FFH 处,设置全部中断类型的中断向量。

39. 单片8237A有 4 个DMA通道,5片8237A构成的二级DMA系统,可提供 16 个DMA通道。

40. 程序中断的过程包括__中断请求、__中断判优__、__中断响应__、__中断处理__和__中断返回

__。

二、选择题(单选、多选)

1.计算机中信息存储的最小单位( A )。

(A)位(B)字节(C)字(D)存储单元

2.存储器中存储信息的最小单位( B )

(A)位(B)字节(C)字(D)存储单元

3.微处理器中处理信息的最小单位( C )

(A)位(B)字节(C)字(D)存储单元

4.微处理器由( D )组成。

(A)运算器和存储器(B)运算器和接口电路

(C)控制器和存储器(D)运算器和控制器

5.指令MOV AX, [SI]的寻址方式是( D )

(A)立即寻址(B)直接寻址(C)寄存器寻址(D)寄存器间接寻址

6.( A )是总线控制器芯片。

(A)8288 (B)8253 (C)8282 (D)8251

7.( C D )是地址锁存器芯片。

(A)74LS245 (B)74LS244 (C)74LS373 (D)8282

8.( B C )是总线驱动器芯片。

(A)74LS373 (B)74LS245 (C)8286 (D)8259

9. ( A D )是随机存储器RAM芯片。

(A)2164 (B)8284 (C)28128 (D)6264

10.( A C )是只读存储器EPROM芯片。

(A)27256 (B)8284 (C)2732 (D)6264

11.( B D )是只读存储器EEPROM芯片。

(A)8284 (B)28256 (C)2732 (D)2864

12.8253( C )的输出是方波速率发生器。

(A)工作方式1 (B)工作方式2 (C)工作方式3 (D)工作方式4

13.DAC0832的输出信号是( B )

(A)电压信号(B)电流信号(C)数字信号(D)开关信号

14. 8086微处理器的寄存器中(A)是专用的堆栈指针寄存器。

(A)SP (B)BP (C)SI (D)DI

15. 8086微处理器的寄存器中(C)是专用的源变址指针寄存器。

(A)SP (B)BP (C)SI (D)DI

16. 8086微处理器的寄存器中(D)是专用的目的变址指针寄存器。

(A)SP (B)BP (C)SI (D)DI

17. 8086微处理器的寄存器中(A)是通用的累加器。

(A)AX (B)BX (C)CX (D)DX

18. 8086微处理器的寄存器中(B)是通用的数据指针。

(A)AX (B)BX (C)CX (D)DX

19. 8086微处理器的寄存器中(C)是通用的计数器。

(A)AX (B)BX (C)CX (D)DX

20. 8086微处理器的寄存器中(D)是通用的I/O指针。

(A)AX (B)BX (C)CX (D)DX

21.( A B )是地址译码器芯片。

(A)74LS139 (B)74LS138 (C)74LS244 (D)74LS273

22. 8086CPU从存储器中预取指令,它们采用的存取原则为( A )

(A)先进先出(B)先进后出(C)随情况不同而不同(D)随机

23.8086CPU中寄存器( D )通常用作数据寄存器,且隐含用法作为I/O指令间接寻址时的端口地址寄存器。

(A)AX (B)BX (C)CX (D)DX

24. 由8086CPU组成PC机的数据线是( D )

(A)8根单向线(B)16根单向线(C)8根双向线(D)16根双向线

25. 8086CPU的一个典型总线周期需要( A )个状态。

(A)4 (B)3 (C)2 (D)1

26. 指令队列的作用是( C )。

(A)暂存操作数(B)暂存操作地址(C)暂存指令(D)暂存指令地址

27. 如果8086工作于最大模式,系统的控制总线信号来自( B )

(A)8284 (B)8288 (C)8087 (D)8286

28. 在8086/8088系统中,内存采用分段结构,段与段之间是( D )

(A)分开的(B)连续的(C)重叠的(D)都可以

29. 8086CPU中,当M/IO= 1,RD = 0,WR= 1时CPU执行的操作是( A )

(A)存储器的(B)I/O读(C)存储器写(D)I/O写

30. 8086CPU存储器可寻址1MB的空间,对I/O进行读写操作时,20位地址中只有( B )有效

(A)高16位(B)低16位(C)高8位(D)低8位

31. 在8086CPU从总线上撤消地址,使总线的低16位置成高阻态,其最高4位用来输出总线周期的

( C )

(A)数据信息(B)控制信息(C)状态信息(D)地址信息

32. CPU中,运算器的主要功能是( C )

(A)算术运算(B)逻辑运算(C)算术运算和逻辑运算(D)函数运算

33. 8086/8088CPU在复位后,程序重新开始执行的逻辑地址是( b )

(A)0000:00000H (B)FFFF:0000H (C)FFFF:FFF0 (D)0000:FFFF

34. 具有指令流水线功能的CPU其特点是( A )

(A)提高CPU运行速度(B)提高存储器的存取速度

(C)提高I/O处理速度(D)提高DMA的传递速度

35. 如果80386/80486系统工作于保护虚地址方式,它的段最大长度可达( B )

(A)4GB (B)1MB (C)64KB (D)32KB

36. 在程序控制传送方式中,哪种方式可以提高系统的工作效率( B )。

(A)查询传送(B)中断传送(C)前二项均可(D)DMA方式

37. 采用DMA传送数据时,数据传送过程是由( D )控制的。

(A)软件(B)CPU (C)CPU+软件(D)硬件控制器

38. 8086微处理器可寻址访问的最大I/O空间为( B )。

(A)1KB (B)64KB (C)640KB (D)1MB

39. 传送数据时,占用CPU时间最长的传送方式是(A)。

(A)查询(B)中断(C)DMA(D)无条件传送

40. 采用查询传送方式时,必须要有( C )

(A)中断逻辑(B)请求信号(C)状态端口(D)类型号

41. 当要求74LS138的Y3有效,这时A、B、C的3输入端分别为( C )

(A)A=1,B=1,C=1 (B)A=1,B=0,C=1

(C)A=1,B=1,C=0 (D)A=0,B=1,C=1

42. 下面( B )是正确的。

(A)端口中有1个或多个接口(B)接口中有1个或多个端口

(C)端口内含有很多寄存器(D)一个端口可有多个地址

43. 下列指令中,不含有非法操作数寻址的指令是( D )

(A)ADC [BX] , [30] (B)ADD [SI+DI] , AX

(C)SBB AX , CI (D)SUB [3000H] , DX

44.以下指令中与SUB AX,AX作用相同的是( C )

(A)OR AX , AX (B)AND AX , AX

(C)XOR AX , AX (D)PUSH AX

45. 下列指令中,非法指令是( B )

(A)OUT [BX] , AL (B)ADD [BX+DI] ,AX

(C)SBB AX , [BX] (D)SUB [3000H] ,AX

46. 将十进制数25以压缩BCD码格式送AL,正确的传送指令是( A )

(A)MOV AX , 0025H (B)MOV AX ,0025

(C)MOV AX ,0205H (D)MOV AX ,0205

47. 如果有多个中断申请同时发生,系统将根据中断优先级的高低先响应优先级最高的中断请求。若要调整中断源申请的响应次序,可以利用( B )

(A)中断响应(B)中断屏蔽(C)中断向量(D)中断嵌套

48. 8086CPU响应可屏蔽中断时,CPU( B )

(A)执行一个中断响应周期(B)执行两个连续的中断响应周期(C)执行两个中断响应周期,中间2~3个空闲状态(D)不执行中断响应周期

三、判断题

1.【√】汇编语言的语句与机器指令是一一对应关系。

2.【×】汇编语言的指示性语句与机器指令是一一对应关系。

3.【×】8086物理地址 = 段基址×10+偏移地址。

4.【√】段基址×16+偏移地址。

5.【×】某种存储器芯片容量为16KB*8/片,它需要的片内寻址地址线根数是13根。

6.【√】某种存储器芯片容量为16KB*8/片,它需要的片内寻址地址线根数是14根。

7.【×】8255A有4个输入/输出端口,3种基本工作方式。

8.【√】8255A有3个输入/输出端口,3种基本工作方式。

9.【√】8259A是可编程的中断控制器芯片。

10.【×】8237是可编程的中断控制器芯片。

11.【×】8086数据总线有20位,地址总线有16位。

12.【√】8086数据总线有16位,地址总线有20位。

13.【√】OUT 80H, AL

14.【×】OUT 80H, CL

15.【√】IN AX, DX

16.【×】IN BX, DX

17.【√】8253有3个计数通道,6种工作方式。

18.【×】8237是可编程的并行接口芯片。

19.【×】8255A的B口可工作在方式0、方式1、方式2。

20.【√】8255A的A口可工作在方式0、方式1、方式2。

21.【√】8251是一个全双工的可编程通信接口。

22.【×】8251是一个半双工的可编程通信接口。

23.【×】8253 的最大计数范围:0~7500000。

24.【√】8253 的最大计数范围:64K×64K×64K

25.【×】延时子程序中时间常数增大时,延时时间减小。

26.【√】延时子程序中时间常数增大时,延时时间增大。

27.【×】端口中有1个或多个接口

28.【×】一个端口可有多个地址

29.【√】接口中有1个或多个端口

四、解释题

1. 指令——计算机能够识别和执行的基本操作命令

2. 指令系统——计算机所能执行的全部指令的集合。

3. 程序——为实现某一任务所作的指令(语句)的有序集合。

4. 堆栈——一个按照后进先出原则组织的一段内存区域。

5. 并行通信——利用多根传输线将多位数据的各位同时传送。

6. 串行通信——利用一条传输线江数据一位一位按顺序分时传送。

7. 串行异步通信——收、发双方在约定的波特率下,不需要有严格的同步,允许有相对的迟延,既

两端的频率差别在1/10以内。

8. 串行同步通信——是指在约定的波特率下,发送端和接收端的频率保持一致(同步),收、发双

方的每一位数据均保持同步。

9. 中断源——引起中断的原因,或者说能发出中断请求的来源。

10. EPROM——可用紫外线擦除信息、多次改写的只读存储器。

11.位(bit)—— 1个二进制位,计算机中信息存储的最小单位。

12.字节(Byte)——相邻的8个二进制位,存储器的最小单位。

13.字(Word)——计算机处理数据的最小单位。

14.指令操作码——表示计算机执行什么操作。

15.指令操作数——表示参加操作的数或操作数所在的地址。

16.机器语言——指令机器码编制的源程序。

17.汇编语言——助记符编制的源程序。

18. 8255A中的STB——选通输入,低电平有效。用来将外设输入的数据送入8255A的输入缓冲器。19.8255A中的IBF——输入缓冲器满,高电平有效输出。作为STB的回答信号,

20.8255A中的OBF——输出缓冲器满,低电平有效。当CPU已将要输出的数据送入8255A时有效,用来通知外设可以从8255A取数。

21. 8255A中的ACK——响应信号,低电平有效。作为对OBF的响应信号,表示外设已将数据从8255A

的输出缓冲器中取走。

22.8255A中INTR——中断请求信号,高电平有效。可作为CPU的查询信号,或作为向CPU发送的

中断请求信号。

23.8255A中INTE——中断允许,由C口的相应位控制。

24.波特率——单位时间内线路状态变化(电信号变化)的数目。单位时间里传送的数据位数,即:1波特率 = 1bit/s = /bps,波特率的倒数即为每位所需的时间。

五、简答题

1、微处理器、微型计算机和微型计算机系统三者之间有何不同?

答:微处理器——运算器+控制器+内部总线,CPU,MPU;

微型计算机——微处理器+存储器+输入/输出接口+系统总线,称为计算机的硬件;

微型计算机系统——微型计算机+外围设备+系统软件。

2、在8086总线周期的T1、T2、T

3、T4状态,CPU分别执行什么动作?

答:T1周期:8086发出20位地址信号,同时送出地址锁存信号ALE;

T2周期:8086开始执行数据传送;

T3周期:下降沿采样READY,若有效则T3结束后进入T4,若无效则插入等待周期T W,在T W 继续采样READY,直至其变为有效后再进入T4;

T4周期:8086完成数据传送。

3、指示性语句有哪几种?

答:符号定义、数据定义、段定义、过程定义、结束语句。

4、总线的分类有哪几种?

答:按位置分:片内总线、片总线(局部总线)、内总线(系统总线)、外总线(通信总线)按功能分:数据总线、地址总线、控制总线、电源和地线、备用线

5、总线的特性

答:物理特性——物理连接方式,根数、插头、引脚排列

功能特性——每一根线的功能

电气特性——每一根线信号传送方向、有效电平范围

时间特性——每一根线的时序

6.常用总线类型

答:ISA——工业标准体系结构总线

PCI——外部设备互连总线

USB——通用串行接口总线

7. 8086CPU怎样解决地址线和数据线复用问题?ALE信号何时有效?

答:采用分时复用的方式,在总线周期的T1周期ALE信号有效,传送地址信号,在总线周期的T1周期以后,ALE信号失效,传送数据信号。

8.8086的基本总线周期有哪几种?

答:存储器读或写; I/O端口读或写;中断响应周期;总线保持请求与保持响应周期。

9.RAM存储器与CPU连接时应注意的问题。

答:CPU总线的负载能力;CPU的时序和存储器的存取速度之间的配合;存储器的地址分配和选片;

控制信号的连接。

10.CPU与外设的数据传送方式。

答:程序控制传送方式、中断传送方式、直接数据通道传送DMA

11.如果用74LS273作输入接口,是否可行?说明原因;用74LS244作输出接口,是否可行?说明

原因。

答:否。74LS244是三态门构成的缓冲器,只能用于输入信号的缓冲操作;74LS273是由D触发器和三态门构成的锁存器,只能用于输出信号的锁存,所以不能交换使用。

12. 8086的总线接口单元(BIU)由哪几部分组成?

答:段寄存器CS,DS,SS,ES;指令指针寄存器IP;指令队列缓冲器;加法器和内部总线组成。13.8086的执行单元(EU)由哪几部分组成?

答:算术逻辑单元(ALU);通用寄存器AX、BX、CX、DX;可分为8个8位的寄存器(AL、AH;

BL、BH;CL、CH;DL、DH)使用;4个专用寄存器:SP、BP、DI、SI;状态标志寄存器FLAGS 和内部总线组成。

14.8086的中断系统包括哪些部分?试用文字或图例描述8086的中断系统。

答:

包括外部中断和内部中

断。

外部中断:可屏蔽中

断INTR,非屏蔽中断NMI。

内部中断:除法出错

INT0,单步执行INT1,溢

出中断INTO,软件中断

INT n。

15.8253有几种工作方式?写出每种工作方式的功能。

方式功能启动条件改变计数值GATE 输出波形0 计数完中断写计数初值立即有效有影响电平信号

1 硬触发单拍脉冲写计数初值+

外部触发

外部触发有效有影响

宽度为N个CLK周

期的负脉冲

2 频率发生器写计数初值计数到1后有效有影响宽度为一个CLK周期的连续负脉冲

3 方波速率发生器写计数初值

1、外触发后有效

2、计数到0后有效

有影响连续方波

4 软件触发选通写计数初值立即有效有影响宽度为一个CLK周期的负脉冲

5 硬件触发选通写计数初值+

外部触发

外部触发后有效有影响

宽度为一个CLK周

期的负脉冲

16.列出实验室常见的显示器名称,并简述这些显示器的功能与使用方式。

答:LED——显示高、低电平;

数码管——显示数字,需要进行显示码转换;

点阵显示器——显示字符、汉字,需要代码转换;

液晶显示器——显示数字、字符、汉字,需要代码转换;

CRT——显示数字、字符、汉字和图像

17.8253的CLK0接2MHZ时钟, 3个计数器级联均设为工作方式3,要求OUT2输出1HZ方波,问3个计数器的计数值如何设定(方案不是唯一的)。

答:计数器0初值×计数器1初值×计数器2初值

方案1:1000 100 20

方案2:100 100 200

………

18.8253计数器/定时器中,时钟信号CLK和门脉冲信号GATE各起什么作用?

答:CLK:时钟输入引脚。输入脉冲若周期精确,8253一般工作在定时方式;输入脉冲若周期不定,8253一般工作在计数方式;输入时钟周期不得小于380ns,即输入时钟信号的频率不得高

于2.6MHZ。其功能是作为计数脉冲,每输入一个CLK脉冲,计数值减1。

GATE:门控输入引脚,控制计数器输入脉冲。其功能是禁止、允许或启动计数过程。19.8255A的方式.1有什么特点?

答:方式1是一种选通I/O方式,A口和B口仍作为两个独立的8位I/O数据通道,可单独连接外设,通过编程分别设置它们为输入或输出。而C口则要有6位(分成两个3位)分别作为A口和B口的应答联络线,其余2位仍可工作在方式0,可通过编程设置为基本输入或输出。20.8255A的方式2有什么特点?

答:双向选通I/O方式,只有A口才有此方式。此时,端口C有5根线PC7~PC3用作A口的应答联络信号,其余3根线可用作方式0,也可用作B口方式1的应答联络线。方式2:就是方式1的输入与输出方式的组合,各应答信号的功能也相同。而C口余下的PC0~PC2可以充当B 口方式1

的应答线,若B口不用或工作于方式0,则这三条线也可工作于方式0。

21.试述D/A转换器的主要技术指标。

答:①分辨率(Resolution):单位数字量所对应模拟量增量。即D/A转换器模拟输出电压能够被分离的等级数。

②精度(Accuracy):分绝对精度(Absolute Accuracy)和相对精度(Relative Accuracy)

绝对精度(绝对误差)指的是在数字输入端加有给定的代码时,在输出端实际测得的模拟输出值(电压或电流)与应有的理想输出值之差。它是由D/A的增益误差、零点误差、线性误差和噪声等综合引起的。

相对精度指的是满量程值校准以后,任一数字输入的模拟输出与它的理论值之差。

③建立时间(Settling Time):在数字输入端发生满量程码的变化以后,D/A的模拟输出达到稳定时,所需要的时间。

21.试述A/D转换器的主要技术指标。

答:分辨率(Resolution):单位数字量所对应模拟量增量。

精度:绝对精度(Relative Precision):绝对精度指的是A/D转换器的输出端所产生的数字代码中,分别对应于实际需要的模拟输入值与理论上要求的模拟输入值之差。相对精度(Absolute Precision):相对精度指的是满度值校准以后,任一数字输出所对应的实际模拟输入值(中间值)与理论值(中间值)之差。

转换时间(Conversion Time):转换时间指的是A/D完成一次转换所需要的时间。

量程:所能转换的模拟输入电压范围,分单极性和双极性。

输出逻辑电平:多数A/D转换器的输出逻辑电平与TTL电平兼容。

22.能否用8253的OUT信号直接驱动继电器,试说明原因。

答:否,8253的OUT信号为TTL电平,输出电流不足以直接驱动继电器。

(电平是个电压范围,规定输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。)

23.半导体存储器的分类。

24.ADC0809如果需要多通道巡回采样,硬件如何设置?软件如何设置?

答:ADC0809中ADD A、ADD B、ADD C为8选1模拟开关的三位通道地址输入端,用来选择对应的输入通道。巡回采样时,硬件引脚C、B、A通常与系统地址总线的A2、A1、A0连接;软件循环修改端口地址轮流采样。如下表例:

C(A2)、B(A1)、A(A0)模拟开关输出Vx

000 IN0

001 IN1

010 IN2

011 IN3

100 IN4

101 IN5

110 IN6

111 IN7

25. 80806CPU中,怎样才能找到下一条要执行的指令?

答:要找到下一条要执行的指令,关键是计算下一条要实行指令所在存储器单元的物理地址,8086CPU系统中,指令存放在代码段CS中,指令在段内的偏移量为指令指针IP的值,因此下一条

要执行的指令的物理地址为16*(CS)+IP。

26. 8086CPU复位后,存储器和指令队列处于什么状态?试求出程序执行的起始地址。

答:复位后,8086处于初始化状态。此时,除CS寄存器为FFFFH外,其他所有寄存器全部清0,指令队列亦清空。程序执行地址为CS:IP,犹豫IP等于0,程序执行的起始地址为FFFFH:0,即物理地址为FFFF0H。

27. 已知(DS)=1500H,(ES)=2500H,(S)=2100H,SI=10H,(BX)=20H,(BP)=60H,请指出下列指令的源操作数字段是什么寻址方式?

(1)MOV AL,[]01200H

(2)MOV AX,[BP]

(3)ADD AX,ES:[BP+10]

(4)ADD AL,[BX+SI+125H]

解:如果使用BP寄存器间接寻址,基址加变址寻址、相对基址变址寻址操作数,则隐含的段地址寄存器SS,否则默认为的段为DS,如果操作数中出现段前缀,则段地址为段前缀指定的寄存器。

(1)该指令的源操作数是直接寻址方式

(2)该指令的源操作数是寄存器间接寻址方式

(3)该指令的源操作数是寄存器相对寻址方式

(4)该指令的源操作数是相对基址变址寻址方式

28 .请指出下列指令中的错误。

(1)MOV CS,12H

(2)MOV AL,1400

(3)MOV CX,AL

(4)MOV BX,[SI+DI]

(5)OUT 375H,AL

(6)MOV [BX],[1000H]

(7)MOV [DI],02

(8)PUSH AL

解:

(1)CS不能作为目的操作数

(2)1400超过了一个字节所能表示的范围

(3)目的操作数是字操作,而源操作数是字节操作,类型不匹配

(4)没有这种寻址方式

(5)375H超过了输出指令中直接寻址的范围0~0FFH

(6)源和目的的操作数不能同时为存储器寻址

(7)源和目的操作数的类型不明确,不能确定是字操作还是字节操作

(8)PUSH指令只能是字操作

29. 有一段程序如下。

MOV CX,100

LEA SI,XSI

MOV DI,OFFSET

CLD

REP MOVSW

(1)该程序段完成了什么功能?

(2)REP和MOVSW那条指令先执行?REP执行是完成什么操作?

(3)MOVSW执行是完成什么操作?

解答这类题目,必须要清楚MOVSB串操作的功能(参见教材)

(1)该程序段实现将从DS:XSI存储单元开始的200个字数据转移到ES:XS2开始的存储区中。(2)MOVSW先执行。REP实现的操作室重复执行MOVSW,.具体的操作室CX←CX-1,若CX≠0则重复执行MOVSW,否则结束

(3)MOVSW先执行的操作是将DS:SI逻辑地址所指存储单元的字传送到ES:DI逻辑地址所指的存储单元中;同时,这里CLD使DF=0.因此SI和DI均增2变化

30. 用一条指令完成下述要求。

(1)将DX的高字节清零,低字节不变

(2)将BX的高字节置‘1’,低字节不变

(3)将AX的偶数位变反,奇数位不变

(1)对某些二进制位‘清零’可采取用逻辑‘与’操作 AND DX:0FFH

(2)对某些二进制位‘置位’可采用逻辑‘或’操作 OR BX,0FF00H

(3)对某些二进制位‘求反’可采用逻辑‘异或’操作 XOR AX,5555H

31. 某外设已向CPU申请中断,但未能得到响应,请找出其中的原因。

答可能的原因有4个:1)CPU没有开中断,即IF=0;2)在中断管理芯片中该中断请求端已被屏蔽;3)该中断请求的时间未能保持到某指令的周期结束;4)CPU处于总线保持状态,尚未收回总线控制权。

32. 中断服务程序结束时,用RET指令代替IRET指令能否返回主程序?这样做存在什么问题?

解 RET应该可以使中断服务程序返回主程序,但因为RET是子程序返回指令,他只从堆栈中恢复CS和IP,而不能使状态字PSW得以恢复,所以不能使断点完全恢复,对原程序的继续执行造成不良影响。

33. 微型计算机系统中CPU与外设之间有哪三种基本的数据输入输出方式?试分析它们各自的优缺点。

答 1)程序查询的输入/输出。优点是能够保证CPU与外设之间的协调同步工作,硬、软件暗淡。缺点是把大量的CPU时间都浪费在查询外设是否“准备就绪”上。

2)程序中断输入/输出方式。优点是只有外设发出中断请求信号时,CPU才产生中断,进行输入/输出操作,实时性比较好,系统效率高。缺点是每进行一次数据传送都要中断一次CPU,要执行保护现场,恢复现场等中断处理程序,浪费了很多不必要的CPU时间。

3)直接存储存取方式(DMA)。优点是速度快,数据传送速度只受存储器存取时间的限制,是三种方法中最快的。缺点是需要专用的芯片——DMA控制器来加以控制管理,硬件连线也比较复杂。

六、程序设计题

1.阅读下列程序,写出各语句的注释,说明本程序功能并写出运行结果。(10分)

MOV AL, 00H ;设置计数初值

AGAIN:OUT 80H, AL ;输出到端口

CALL DELAY ;调用延时子程序

INC AL ;计数值递增

JMP AGAIN ;返回,再次输出

DELAY:MOV CX,10 ;设置延时时间常数

DEALY1:LOOP DELAY1 ;循环,实现延时

RET ;延时子程序返回

本程序功能:在相应输出端口输出一个数据序列,00H递增至FFH,返回00H再次递增至FFH,循环。

若输出至DAC,则可输出一个锯齿波信号。

2.已知X以补码形式存放在RAM的3000H单元中,试编程实现下列函数,函数值送回原单元。

X ;当X ﹥0 (10分)Y = 20 ;当X = 0

X+5 ;当X ﹤0

……

START:MOV BX,3000H ;设置指针

MOV AL,[BX] ;取数

AND AL,AL ;建立标志

JZ NEXT1 ;若X = 0,则转移

JS NEXT2 ;若X ﹤0,则转移

MOV [BX],AL ;X ﹥0,将X送回原单元

JMP LP ;跳转到下面程序

NEXT1:MOV [BX], 20 ;X = 0,将20送回原单元

JMP LP ;跳转到下面程序

NEXT2:ADD AL,5 ;X ﹤0,

MOV [BX],AL ;将X+5送回原单元

LP:……

3.已知X以补码形式存放在RAM的1000H单元中,试编程实现下列函数,函数值送回原单元。

+1 ;当X ﹥0

Y = 0 ;当X = 0

-1 ;当X ﹤0

……

START:MOV BX,1000H ;设置指针

MOV AL,[BX] ;取数

AND AL,AL ;建立标志

JZ NEXT1 ;若X = 0,则转移

JS NEXT2 ;若X ﹤0,则转移

MOV [BX],01H ;X ﹥0,将+1送回原单元

JMP LP ;跳转到下面程序

NEXT1:MOV [BX], 0 ;X = 0,将0送回原单元

JMP LP ;跳转到下面程序

NEXT2:MOV [BX],0FFH ;X ﹤0,将-1送回原单元

LP:……

4. 阅读下列程序,写出各语句的注释,说明本程序功能并写出运行结果。(10分)

MOV AH, 0 ;累加器高位清零

MOV AL, 10;累加器低位赋初值10

SAL AX, 1 ;左移1位,(初值×2)

MOV BX, AX ;(初值×2)送入BX保存

MOV CL, 2 ;计数器赋值为2

SAL AX, CL ;左移2次,(初值×2)×2×2

ADD AX,BX ;累加,(初值×2)×2×2+(初值×2)

说明:本程序功能为将累加器中数值×10,运行结果是:累加器AX中为100.

5. 自BLOCK开始的内存缓存区中,有100个8位无符号数,求出其中最大值,存入MAX单元。

MOV BX, OFFSET BLOCK ;设置地址指针

MOV AX, [BX] ;取首个数据

INC BX ;修改指针,指向下一个数据

MOV CX, 99 ;设置计数器,比较次数为N-1 AGAIN: CMP AX, [BX] ;比较两个数

JNC NEXT ;无借位即AX中为大数

MOV AX, [BX] ;有借位即AX中为小数,替换为大数NEXT: INC BX ;修改指针,指向下一个数据DEC CX ;修改计数器

JNZ AGAIN ;计数器≠0返回继续比较

MOV MAX, AX ;计数器=0存入最大值

HLT

6. 自BLOCK开始的内存缓存区中,有100个8位无符号数,求出其中最小值,存入MIN单元。

MOV BX, OFFSET BLOCK ;设置地址指针

MOV AX, [BX] ;取首个数据

INC BX ;修改指针,指向下一个数据

MOV CX, 99 ;设置计数器,比较次数为N-1 AGAIN: CMP AX, [BX] ;比较两个数

JC NEXT ;有借位即AX中为小数

MOV AX, [BX] ;无借位即AX中为大数,替换为小数NEXT: INC BX ;修改指针,指向下一个数据DEC CX ;修改计数器

JNZ AGAIN ;计数器≠0返回继续比较

MOV MIN, AX ;计数器=0存入最小值

HLT

7.判断下列指令的对错,如有错,请说明原因。

MOV AL, BX ;错,数据类型不匹配

MOV AL, CL ;对,寄存器传送

INC [BX] ;对,存储单元内容加1

MOV 5,AL ;错,不能给立即数赋值

MOV [BX], [SI] ;错,不能在存储单元间传送

MOV BL, F5H ;对

MOV DX, 2000H ;对

POSH CS ;对,代码段寄存器内容可以保存

POP CS ;错,不能对代码段寄存器赋值

XCHG CS, AX ;错,不能对代码段寄存器赋值

XCHG BX, IP ;错,不能对指令指针寄存器赋值

IN BX, DX ;错,只能输入到累加器

MOV BYTE[BX], 1000 ;错,字节数的最大值只能到255

8.设某一数组的长度为N,各元素均为字数据,试编制一个程序使该数组中的数据按照从小到大的次序排列。

(1)明确任务,确定算法。

设该数组存放在以DATA开始的存储区中,采用冒泡排序算法。从第一个数据开始相邻的数进行比较,若次序不对,两数交换位置。第一遍比较(N-1)次后,最后的数已到了数组的尾部,第二遍仅需比较(N-2)次就够了,共有两重循环。这是一个典型的两重循环程序设计。

(2)绘流程图

(3)根据流程图编写汇编语言程序

ADATA SEGMENT

DATA DW N DPU(?)

ADATA ENDS

ACODE SEGMENT

ASSUME CS:ACODE,DS:ADATA

START: MOV AX,ADATA

MOV DS,AX

MOV BX,0

MOV CX,N ;设计数器CX,内循环次数

DEC CX

LOP1: MOV DX,CX ;设计数器DX,外循环次数

LOP2: MOV AX,DATA[BX] ;取相邻两数

CMP AX,DATA[BX+2] ;若次序符合,则不交换

JBE CONTI

XCHG AX,DATA[BX+2] ;否则两数交换

MOV DATA[BX],AX

CONTI: ADD BX,2

LOOP LOP2 ;内循环

MOV CX,DX ;外循环次数→CX

MOV BX,0 ;地址返回第一个数据

LOOP LOP1 ;外循环

MOV AH,4CH ;返回DOS

INT 21H

ACODE ENDS

END START

9.在DTX单元中存放了一个小于16的数,试用查表方法计算该数的平方,结束保存到DTY单元中。解首先建立0~15的平方表TABQ,然后查得平方值。

DATA SEGMENT

TABQ DB 0, 1, 4, 9, 16, 25, 36, 49, 64

DB 81, 100, 121, 144, 169, 196, 225 ; 建平方表

DTX DB?

DTY DB?

DATA ENDS

CODE SEGMENT

ASSUME CS:CODE, DS:DATA

START: MOV AX, DATA

MOV DX,AX

MOV SI, OFFSET TABQ ; 取平方表起始地址

MOV AH, 0

MOV AL, DTX ; 取值

ADD SI, AX ; 计算表地址

MOV AL, [SI] ; 求平方值

MOV DTY, AL ; 把平方值保存到DTY单元

INT 20H

CODE ENDS

END START

10. 已知符号函数 1 X>0

Y= 0 X=0

-1 X<0

设任意给定的X(-128≤X≤127)存放在DTX单元,计算函数Y值,要求存放在DTY单元中。

解本题采用分支结构。首先判断X≥0还是X<0,如果X<0,则Y=-1;如果X≥0,则在判断X=0还是X>0,从而确定数值Y。

DATA SEGEMENT

DTX DB ?

DTY DB?

DATA ENDS

CODE SEGEMENT

ASSUME CS:CODE,DS:DATA

START: MOV AX ,DATA

MOV DS,AX

MOV AL,DTX ;取出自变量X

CMP AL,0

JGE BGE ; X>=0时转移

MOV AL,0FFH ; X<0,则AL=-1

JMP EQ1 ; 转向出口

BGE: JZ EQ1 ; 当X=0,转向出口,AL本身为0

MOV AL,1 ; 当X>0,则AL=1

EQ1: MOV DTY,AL ; 把结果送到DTY单元中

MOV AX,4C00H

INT 21H

CODE ENDS

END START

11.填空题

设某接口的状态端口地址为100H,状态位从D7位输入,数据端口的地址为200H,输入数据的总字节数为200,输入数据段放在内存单元的首地址为300,查询式输入数据的程序段如下。

MOV SI, OFFSET BUFF

MOV CX, 200

INPUT:IN AL, 100H

TEST AL, 80H

JZ INPUT

IN AL, 200H

MOV [SI],AL

INC SI

LOOP INPUT

七、分析题

1.8086CPU中断响应时序如下图示,试写出中断响应过程。(6分)

答:CPU在当前指令周期的最后一个T采样中断请求信号,若INTR信号有效且中断系统开放(IF=1),则进入中断响应周期。中断响应周期由2个基本指令周期组成,第一个中断响应周期CPU回应一个中断响应信号INTA给中断源;第二个中断响应周期仍有INTA,中断源必须在T3前将中断向量号送至CPU的数据总线,CPU在T4采样数据总线,获得中断向量号,进入中断处理序列。

2.内存扩展电路如下图示,试写出各芯片的信号名称和存储器地址空间。(10分)

数据信号:D0~D7 (1分)

控制信号:C E——片选(1分)

W E——写允许(1分)

O E——数据输出允许(1分)

片内地址信号:A12~A0 (1分)

译码器输入地址信号:A15、A14、A13 (1分)

RAM 6264:Y0 —— 0000 0000 0000 0000 ~ 0001 1111 1111 1111

0000H ~ 1FFFH (2分)

EEPROM 28C64:Y7 —— 1110 0000 0000 0000 ~ 1111 1111 1111 1111 E000H ~ FFFFH (2分)

3.内存扩展电路如下图示,试写出各芯片的信号名称和存储器地址空间。

数据信号:D0~D7 (1分)

控制信号:C E——片选(1分)

W E——写允许(1分)

O E——数据输出允许(1分)片内地址信号:A12~A0 (1分)

译码器输入地址信号:A15、A14、A13 (1分)RAM 6264:Y1 —— 0010 0000 0000 0000 ~ 0011 1111 1111 1111

2000H ~ 3FFFH (2分) EPROM 2764:Y7 —— 1110 0000 0000 0000 ~ 1111 1111 1111 1111 E000H ~ FFFFH (2分)

微机原理及应用试题库(附答案)

《微机原理及应用》试题库 1. 8086和8088的引脚信号中, D 为地址锁存允许信号引脚。 A.CLK B.INTR C.NMI D.ALE 2. 下面的哪项是有效标识符: B A . 4LOOP: B. DELAYIS: C. MAIN A/B: D. GAMA$1: 3. 如图所示的三态输出电路,当 A 时,V B≈V DD。 A. E(ENABLE)=1, A=1 B. E(ENABLE)=1, A=0 C. E(ENABLE)=0, A=1 D. E(ENABLE)=0, A=0 4. 设(SS)=2000H,(SP)=0100H,(AX)=2107H,则执行指令PUSH AX 后,存放数据21H的物理地址是 D 。 A. 20102H B. 20101H C. 200FEH D. 200FFH 5. 汇编语言中,为了便于对变量的访问, 它常常以变量名的形式出现在程序中, 可以认为它是存放数据存储单元的 A 。 A.符号地址B.物理地址C.偏移地址D.逻辑地址 6. 下列四个寄存器中,不能用来作为间接寻址方式的寄存器是 A 。 A. CX B. BX C. BP D. DI (C)7. 执行下列程序段: MOV AX,0 MOV BX,1 MOV CX,100 AA:ADD AX,BX INC BX LOOP AA HLT 执行后的结果:(AX)= ,(BX)= 。 A. 5050,99 B. 2500,100 C. 5050,101 D. 2550,102 8. 假设V1和V2是用DW定义的变量,下列指令中正确的是 A 。 A.MOV V1, 20H B.MOV V1, V2 C.MOV AL, V1 D.MOV 2000H, V2 9. – 49D的二进制补码为 A 。

微机原理及应用试卷及答案

····································密························封························线································ 学生答题不得超过此线 一、单项选择题(每小题1分,共20分。请将答案填入答题单) 1.8086CPU由两个独立的工作单元组成,它们是执行单元EU和( ). A)总线控制逻辑器 B)内部通信寄存器 C)指令寄存器 D)总线接口单元 2.8086系统若用256KB*1动态存储器芯片可望构成有效存储系统的最小容量是( ). A)256KB B)512KB C)640KB D)1MB 3.Intel8255A使用了()个端口地址。 A)1 B)2 C)3 D)4 4.PC机中为使工作于一般全嵌套方式的8259A中断控制器能接受下一个中断请求,在中断服务程序结束处就( ). A)发送OCW2指令 B)发送OCW3指令 C)执行IRET指令 D)执行POP指令 5.RAM是随机存储器,它分为( )两种. A)ROM和SRAM B)DRAM和SRAM C)ROM和DRAM D)ROM和CD-ROM 6.在程序运行过程中,确定下一条指令的物理地址的计算表达式是() A)CS×16+IP B)DS×16+SI C)SS×16+SP D)ES×16+DI 7.( )是以CPU为核心,加上存储器,I/O接口和系统总线构成的. A)微处理器 B)微型计算机 C)微型计算机系统 D)计算机 8.对于掉电,8086/8088CPU是通过( )来处理的. A)软件中断 B)可屏蔽中断 C)非屏蔽中断 D)DMA 9.计算机的存储器采用分级存储体系的主要目的是()。 A)便于读写数据 B)减小机箱的体积 C)便于系统升级 D)解决存储容量、价格和存取速度之间的矛盾 10.8259A的OCW1----中断屏蔽字( )设置. A)在ICW之前 B)只允许一次 C)可允许多次 D)仅屏蔽某中断源时11.将十六进制数163.5B转换成二进制数是)( ) A)1101010101.1111001 B)110101010.11001011 C)1110101011.1101011 D)101100011.01011011 12.Intel 8086/8088微处理器有()地址线,直接寻址内存空间的范围是()。 A)10条,64KB B)20条,64KB C)16条,1M D)20条,1M 13.Intel 8086/8088微处理器的标志寄存器中,作为记录指令操作结果的标志是()。 A)CF,OF,PF,AF,SF,ZF B) CF,PF,ZF,SF C) OF,DF,IF,SF,ZF,CF D) IF,DF,OF,CF 14.下述对标志寄存器中标志位不产生影响的指令是()。 A)JMP NEXT B) TEST AL,80H C) SHL AL,1 D) INC SI 15.简单的汇编语言程序可以通过()来建立、修改和执行。 A)连接程序 B) 调试程序 C) 汇编程序 D) 编辑程序 16.累加器AL中的内容是74H,执行CMP AL,47H指令后,累加器AL中的内容是()。

《微机原理及应用》期末考试复习参考

《微机原理及应用》期末考试复习参考资料 一、微机原理与应用模拟试题Ⅰ 一、填空题(每空1分,共25分) 1、指令由和组成。 2、I/O接口是微机系统的一种部件,它被设置在与之间。 3、已知[X]补=(11110011)B,则真值X= 。 4、IF是标志;SP称为;CS称为。 5、段地址为A382H,偏移地址为1234H,则对应的物理地址为。 6、8086CPU由和两部分组成。 7、CPU的基本时间计量单位称为周期。 8、SP总是指向堆栈的。 9、指令MOV AX,[BP+200]读取的是段的存储单元。 10、由8个二进制位组成的基本数据表示单元称为。 11、访存空间的是指CPU所能访问的。 12、某存储器芯片的存储容量为32K×8,则该芯片有个存储单元。 13、PENTIUM的工作模式有、、。 14、指令由、和操作数字段组成。 15、8086CPU指令系统中,用20条地址线寻址I/O端口,其端口地址范围 为。 16、电可擦除的可编程只读存储器的英文简写为。 17、逻辑地址由段基值和___ ___组成。 二、判断题(每小题1.5分,共15分,在每小题 后面的括号中认为正确的画“√”,错误的画 “×”) 1、堆栈是处在CPU内部的一个部件。()

2、8086的状态标志位有9个。() 3、IP是EU中的寄存器。() 4、IP中存放的是正在执行的指令的偏移地址。() 5、全地址译码法是指存储器芯片上的所有地址均参加译码。() 6、EPROM是电可擦除的PROM。() 7、中断是指CPU执行程序过程被意外暂停。() 8、EEPROM中存储的数据不会因掉电而丢失。() 9、SRAM是不用刷新的RAM。() 10、总线周期是指CPU通过总线访问一次内存或外设的时间。() 三、单项选择题(每题1.5分,共15分) 1)。 (A) SP (B) IP (C)BP (D)CS 2、源变址寄存器是()。 (A) SI (B)DI (C)SP (D)DX 3、下面4个标志中属于控制标志的是()。 (A) CF (B)DF (C)SF (D)ZF 4、LEA BX,BUFF 指令的功能是()。 (A)将存储单元BUFF的地址送给BX。 (B)将存储单元BUFF的数据送给BX。 (C)将存储单元BUFF的偏移地址送给BX。 (D)将存储单元BUFF的段地址送给BX。 5、DOS功能调用的子功能号存放在()寄存器中。 (A) AH (B)AL (C)DH (D)DL 6、采用DMA方式的I/O系统中,其基本思想是在()间建立直接的数据通道。 (A) CPU与外设 (B)主存与外设 (C)外设与外设 (D)CPU与主存 7、设SP=1110H,执行 PUSH AX 指令后,SP的内容为()。 (A) SP=1112H (B)SP=110EH (C)SP=1111H (D)SP=110FH 8、语句DAI DB 2 DUP(3,5,7)汇编后,与该语句功能等同的语句是()。 (A) DAI DB 3,5,7 (B)DAI DB 2,3,5,7 (C)DAI DB 3,5,7,2 (D)DAI DB 3,5,7,3,5,7 9、给定AL=80H,CL=02H,则SAR AL ,CL指令执行后的结果是()。 (A) AL=40H (B)AL=20H (C)AL=0C0H (D)AL=0E0H 10、对于输入端口,应具有下面何种功能()。 (A)应具备数据缓冲功能。 (B)应具备数据锁存功能。 (C)应同时具备数据缓冲功能和数据锁存功能。 (D)具备缓冲功能和数据锁存功能中的任一种。 四、名词解释题(每题5分,共25分)

微机原理与应用试题库(附答案)

《微机原理及应用》试题库 1. 8086 和 8088 的引脚信号中,D为地址锁存允许信号引脚。 A. CLK B. INTR C.NMI D.ALE 2.下面的哪项是有效标识符:B A . 4LOOP : B. DELAYIS : C. MAIN A/ B : D.GAMA$1 : 3.如图所示的三态输出电路,当 A 时, V B≈V DD。 A. E(ENABLE)=1, A=1 B.E(ENABLE)=1, A=0 C. E(ENABLE)=0, A=1 D.E(ENABLE)=0, A=0 4. 设 (SS)=2000H , (SP)=0100H , (AX)=2107H ,则执行指令PUSH AX后,存放数据21H 的物理地址是 D。 A. 20102H B. 20101H C. 200FEH D. 200FFH 5. 汇编语言中,为了便于对变量的访问, 它常常以变量名的形式出现在程序中, 可以认为它是存放数据存储单元的A。 A.符号地址B.物理地址C.偏移地址 D .逻辑地址 6. 下列四个寄存器中,不能用来作为间接寻址方式的寄存器是A。 A. CX B. BX C. BP D. DI (C)7. 执行下列程序段: MOV AX ,0 MOV BX ,1 MOV CX , 100 AA : ADD AX ,BX INC BX LOOP AA HLT 执行后的结果:(AX)=,(BX)=。 A. 5050 , 99 B. 2500, 100 C. 5050 , 101 D. 2550 , 102 8. 假设 V1 和 V2 是用 DW 定义的变量,下列指令中正确的是A。 A . MOV V1, 20H B. MOV V1, V2 C . MOV AL, V1D. MOV2000H, V2 9. –49D 的二进制补码为A。

微机原理及应用期末试卷及答案

微机原理与汇编语言(期末试卷A答案) 一、单项选择题(每题2分,共40分) 1.(B )用来存放即将执行的指令的偏移地址的寄存器是 A.SP B.IP C.BP D.CS 2.(A )源变址寄存器是 A.SI B.DI C.SP D.BX 3.(B )设SP=1110H,执行PUSH AX后,SP中的内容为 A.SP=1112H B.SP=110EH C.SP=1111H D.SP=110FH 4.(D )语句DA1 DB 2 DUP(3,5,7)汇编后,与该语句功能等同的语句是A.DA1 DB 3,5,7 B.DA1 DB 2,3,5,7 C.DA1 DB 3,5,7,2 D.DA1 DB 3,5,7,3,5,7 5.( B )下面四个寄存器中,不能用来作为间接寻址的寄存器是 A.BX B.CX C.BP D.DI 6.( C )确定下列哪些数据在汇编语言中是非法的 A.19AH B.1372 C.102B D.145 7.(D)若栈顶的物理地址为20100H,当执行完指令PUSH AX后,栈顶的物理地址为 A.20102H B.20101H C.200FFH D.200FEH 8.( C )当执行完下列指令序列后,标志为CF和SF的值是 MOV AL,0C4H ADD AL,9DH A.0,0 B.0,1 C.1,0 D.1,1 9.( D )JMP WORD PTR[BX]的转移目标地址是 A.BX中的内容B.SP+BX的和 C.IP+[BX]之和D.BX指示的内存单元的内容 10.( B )8086/8088CPU的I/O指令采用间接寻址时,可以使用的寄存器是A.BX B.DX C.SI D.DI 11.(C )完成将BX清零,并使标志寄存器CF清零,下面指令错误的是A.SUB BX , BX B.XOR BX ,BX C.MOV BX,0 D.AND BX,0000H 12.(D )下面数据传送指令中,正确的是 A.MOV BUF1,BUF2 B.MOV CS,AX C.MOV CL,1000 D.MOV DX,WORD PTR[BP+DI] 13.(D )下列存储器哪一种存取速度最快 A.硬盘B.DROM C.ROM D.Cache 14.(B )完成将有符号数BX的内容除以2的正确指令是 A.SHR BX,1 B.SAR BX,1 C.ROR BX,1 D.RCR BX,1 15.( C )指令LOOPZ的循环执行条件是 A.CX≠0且ZF=0 B.CX≠0或ZF=0 C.CX≠0且ZF=1 D.CX≠0或ZF=1 16.(B )以8086/8088为CPU的微机内存最大容量为 A .4M B B.1MB C.640KB D.64KB 17 (C )与1A.5H不等的数据是 A.26.3125D B.11010.0101B C.32.5Q 18.( A )8位二进制补码表示的整数数据范围是 A.-128~127 B.-127~127 C.-128~128 D.-127~128 19.( A )下列四个寄存器中,不允许用传送指令赋值的寄存器是 A.CS B.DS C.ES D.SS 20.( B )指令MOV 100[SI][BP],AX的目的操作数的隐含段为 A.数据段 B.堆栈段 C.代码段 D.附加段 二、填空题(每空2分,共20分) 1.225D= 11100001 B= E1 H 2.已知X=-1011011,求[X]补= 10100101 。 3.地址2000H:0480H,其物理地址是20480H ,段地址是2000H ,偏移地址是0480H 。 4.按存储器的位置,可以将存储器分为内存储器和外存储器。5.8086最多可处理256 种中断,对每一个中断设置一个中断类型码。 三、判断题(共10分,对的画√,错的画×) 1.(×)在8位补码表示中,10000000表示的真值为-0 2.(×)奇偶标志位PF,当运算结果的低8位中有偶数个1时,被置为0。3.(×)CS、DS、ES和SS段都可以存放指令代码。 4.(×)MOV CS,[SI] 5.(×)MOV [DI],[SI] 6.(√)两数相等时转移可用JZ指令。 7.(×)OUT [BX],AL 8.(×)当IF=0时,CPU不能响应NMI中断。 9.(√)已知AL,BX为带符号数,计算AL*BX的乘积,使用下述程序段。 CBW IMUL BX 10.(√)在8位补码表示法中,对-128求补会产生溢出。 四、简答题(共20分) 1.冯·诺依曼型计算机的结构由哪些部分组成?各部分的功能是什么?(10分) 答:冯·诺依曼型计算机在硬件结构上主要由运算器,控制器,存储器,输

(微机原理及应用)编程题试题集

重庆科技学院试卷库系统试卷库导出试卷 微机原理及应用-编程题(43题) 题序:0017题型:06难度:01分值:10.0章号:03节号:02 知识点: 。8086/8088指令系统 题干: 变量DATAX和DATAY定义如下: DATAX DW 0148H DW 2316H DA TAY DW 0237H DW 4052H 试编写一个程序段,实现将DATAX和DA TAY两个字数据相乘(用MUL)。答案: 解:(1) MOV AX, DATAX MUL DATAY MOV DATAY,AX MOV DATAY+2,DX 题序:0018题型:06难度:02分值:10.0章号:03节号:02 知识点: 。8086/8088指令系统 题干: 变量DATAX和DATAY定义如下: DATAX DW 0148H DW 2316H DA TAY DW 0237H DW 4052H 试编写一个程序段,实现将DATAX除以23(用DIV)。 答案: 解:(1) MOV AX, DATAX MOV BL, 23 DIV BL MOV BL,AH

MOV AH, 0 MOV DATAY, AX 。存放商 MOV AL,BL MOV DATAY+2, DX 。存放余数 题序:0002题型:06难度:03分值:10.0章号:03节号:02 知识点: 。8086/8088指令系统 题干: 试编写一个程序段,实现将BX中的数除以10,结果仍放在BX中。 答案: 解: MOV CL,0AH MOV AX,BX DIV CL MOV BX,AX 题序:0016题型:06难度:03分值:10.0章号:03节号:02 知识点: 。8086/8088指令系统 题干: 变量DATAX和DATAY定义如下: DATAX DW 0148H DW 2316H DA TAY DW 0237H DW 4052H 试编写一个程序段,实现将DATAX和DA TAY中的两个双字数据相加, 和存放在DA TAY和答案: 解:(1) MOV AX, DATAX ADD AX, DATAY MOV BX, DATAX+2 ADD BX, DATAY+2 MOV DATAY, AX MOV DATAY+2, BX

《微机原理及应用》期末考试复习参考资料

《微机原理及应用》期末考试 复习参考资料 一、微机原理与应用模拟试题Ⅰ 一、填空题(每空1分,共25分) 1、指令由和组成。 2、I/O接口是微机系统的一种部件,它被设置在与之间。 3、已知[X]补=(11110011)B,则真值X= 。 4、IF是标志;SP称为;CS称为。 5、段地址为A382H,偏移地址为1234H,则对应的物理地址为。 6、8086CPU由和两部分组成。 7、CPU的基本时间计量单位称为周期。 8、SP总是指向堆栈的。 9、指令MOV AX,[BP+200]读取的是段的存储单元。 10、由8个二进制位组成的基本数据表示单元称为。 11、访存空间的是指CPU所能访问的。 12、某存储器芯片的存储容量为32K×8,则该芯片有个存储单元。 13、PENTIUM的工作模式有、、。 14、指令由、和操作数字段组成。 15、8086CPU指令系统中,用20条地址线寻址I/O端口,其端口地址范围 为。 16、电可擦除的可编程只读存储器的英文简写为。 17、逻辑地址由段基值和___ ___组成。 二、判断题(每小题1.5分,共15分,在每小题 后面的括号中认为正确的画“√”,错误的画“×”) 1、堆栈是处在CPU内部的一个部件。() 2、8086的状态标志位有9个。() 3、IP是EU中的寄存器。()

4、IP中存放的是正在执行的指令的偏移地址。() 5、全地址译码法是指存储器芯片上的所有地址均参加译码。() 6、EPROM是电可擦除的PROM。() 7、中断是指CPU执行程序过程被意外暂停。() 8、EEPROM中存储的数据不会因掉电而丢失。() 9、SRAM是不用刷新的RAM。() 10、总线周期是指CPU通过总线访问一次内存或外设的时间。() 三、单项选择题(每题1.5分,共15分) 1)。 (A) SP (B) IP (C)BP (D)CS 2、源变址寄存器是()。 (A) SI (B)DI (C)SP (D)DX 3、下面4个标志中属于控制标志的是()。 (A) CF (B)DF (C)SF (D)ZF 4、LEA BX,BUFF 指令的功能是()。 (A)将存储单元BUFF的地址送给BX。 (B)将存储单元BUFF的数据送给BX。 (C)将存储单元BUFF的偏移地址送给BX。 (D)将存储单元BUFF的段地址送给BX。 5、DOS功能调用的子功能号存放在()寄存器中。 (A) AH (B)AL (C)DH (D)DL 6、采用DMA方式的I/O系统中,其基本思想是在()间建立直接的数据通道。 (A) CPU与外设(B)主存与外设(C)外设与外设(D)CPU与主存 7、设SP=1110H,执行PUSH AX 指令后,SP的内容为()。 (A) SP=1112H (B)SP=110EH (C)SP=1111H (D)SP=110FH 8、语句DAI DB 2 DUP(3,5,7)汇编后,与该语句功能等同的语句是()。 (A) DAI DB 3,5,7 (B)DAI DB 2,3,5,7 (C)DAI DB 3,5,7,2 (D)DAI DB 3,5,7,3,5,7 9、给定AL=80H,CL=02H,则SAR AL ,CL指令执行后的结果是()。 (A) AL=40H (B)AL=20H (C)AL=0C0H (D)AL=0E0H 10、对于输入端口,应具有下面何种功能()。 (A)应具备数据缓冲功能。 (B)应具备数据锁存功能。 (C)应同时具备数据缓冲功能和数据锁存功能。 (D)具备缓冲功能和数据锁存功能中的任一种。 四、名词解释题(每题5分,共25分)

微机原理及应用 第4章 习题及答案

CH04 存储系统 习题与思考题 1.存储器的哪一部分用来存储程序指令及像常数和查找表一类的固定不变的信息?哪一部分用来存储经常改变的数据? 解答:只读存储器ROM;随机存储器RAM。 2.术语“非易失性存储器”是什么意思?PROM和EPROM分别代表什么意思? 解答:“非易失性存储器”是指当停电后信息会丢失;PROM--可编程序的只读存储器PROM(Programmable ROM),EPROM--可擦除的可编程的只读存储器EPROM(Erasible Programmable ROM)。 3.微型计算机中常用的存储器有哪些?它们各有何特点?分别适用于哪些场合? 解答: 双极型半导体存储器 随机存储器(RAM) MOS存储器(静态、动态) 主存储器可编程只读存储器PROM 可擦除可编程只读存储器EPROM,EEPROM 只读存储器(ROM)掩膜型只读存储器MROM 快擦型存储器 存储器磁盘(软盘、硬盘、盘组)存储器 辅助存储器磁带存储器 光盘存储器 缓冲存储器 4.现代计算机中的存储器系统采用了哪三级分级结构,主要用于解决存储器中存在的哪些问题? 解答:目前在计算机系统中通常采用三级存储器结构,即使用高速缓冲存储器、主存储器和辅助存储器,由这三者构成一个统一的存储系统。从整体看,其速度接近高速缓存的速度,其容量接近辅存的容量,而位成本则接近廉价慢速的辅存平均价格。三级结构主要用于解决速度、容量和成本的问题。 5.试比较静态RAM和动态RAM的优缺点,并说明有何种方法可解决掉电时动态RAM中信息的保护。 解答:静态RAM----存储一位信息的单元电路可以用双极型器件构成,也可用MOS器件构成。双极型器件构成的电路存取速度快,但工艺复杂,集成度低,功耗大,一般较少使用这种电路,而采用MOS器件构成的电路。静态RAM的单元电路通常是由6个MOS 管子组成的双稳态触发器电路,可以用来存储信息“0”或者“1”,只要不掉电,“0” 或“1”状态能一直保持,除非重新通过写操作写入新的数据。同样对存储器单元信息的读出过程也是非破坏性的,读出操作后,所保存的信息不变。使用静态RAM的优点是访问速度快,访问周期达20~40ns。静态RAM工作稳定,不需要进行刷新,外部电

最新微机原理及应用试卷答案

微机原理及应用试卷答案 一、填空题: 1、锁存复用线上的地址 2、确定是否在T3周期后插入T w周期 3、IP由寻址方式决定的16位偏移量SP 4、微处理器存储器I/O接口电路 5、825908H—OFH 6、n 7、3 2 8、接收移位发送移位 二、判断题: 1、√ 2、√ 3、√ 4、√ 5、√ 6、× 7、√ 8、× 9、×10、√ 11、×12、√13、√14、√ 三、简答题: 1、答:①在刷新周期,是用只有行地址的方法,选中一行对它进行刷新。(3分) ②有效将行地址存入行地址锁存器,被这个地址选中的那一行中的所有单元都读出 和重写,达到刷新的目的。(3分) 2、答:①CUP输出控制字CW=16H,指定它的工作方式;(1.5分) ②CPU向它写入计数初值LSB=4;(1.5分) ③装入计数值后开始计数,一个CLK使计数值减2;(1.5分) ④当计数到0时,使输出改变状态。同时重装这个计数值,开始新的计数。(1.5分) 3、答:①当CPU响应中断时,将发出高电平的中断响应信号;(2分) ②由于F/FA没有中断请求,它的输出为低电平,故A2输出为高,相当于将中断响 应信号传递下去;(2分) ③因为F/FB有中断请求,F/FB输出为高,故B1输出为高,即中断输出2为高,用它去控制转至中断2的服务程序的入口。(2分) 四、问答题: 1、答:①20位物理地址的形成如下图所示:(2分)

②段寄存器内容左移4位与16位偏移量相加,形成20位物理地址。(2分) 2、答:①这是在一个周期内完成的;(2分) ②读出某一单元的内容,修改后再写回这个单元。(2分) 3、答:①停止位和空闲位都是高电平; ②停止位是字符格式中规定好的,是传递字符的一部分;(2分) ③两个互相通信的系统,在传输线上没有字符传送时是高电平。这个高电平称为空 闲位。(2分) 4、答:①全译码方式:存储器芯片中的每一个存储单元对应一个唯一的地址。译码需要的 器件多;(3分) ②部分译码方式:存储器芯片中的一个存储单元有多个地址。译码简单;(3分) ③线选:存储器芯片中的一个存储单元有多个地址。地址有可能不连续。不需要译 码。(2分) 五、应用题: 1、答:可用2种方法实现: ①8255A工作于方式O时,端口C可以指定为输出。每隔1/2方波周期改变其中一位的状态,其它位不变。就可以通过端口C的某一条线输出连续的方波。(4.5分) ②用对端口C某一位置位/复位的方法实现。即每隔1/2方波周期时间,对端口 C 的某一位交替进行置位、复位,即可从端口C的某一条线输出连续的方波。(4.5分) 2、答:①分配给32K×8ROM芯片的地址为:F8000H-FFFFFH(4.5分) ②分配给8K×8ROM的地址为下述4组地址之一: F0000H-F1FFFH F2000H-F3FFFH F4000H-F5FFFH F6000H-F7FFFH(4.5分)

微机原理及应用试题

扬州大学试题纸Array ( 2009-2010学年第1学期) 广陵学院07 班(年)级课程微机原理及应用 (A)卷 1. 以程序存储和程序控制为基础的计算机结构提出者是(B ) A.布尔 B.冯﹒诺依曼 C.图灵 D.帕斯卡尔 2.十进制数95转换成二进制数是(D ) A. 10010101 B. 01100101 C. 0100110 D. 01011111 3.大写字母C的ASCII码是(C ) A. 11001100B B. 00001100B C. 01000011B D. 01000111B 4.在微机中,主机和高速硬盘进行数据交换,一般采用的方式是( D) A. 程序直接控制方式 B. 程序中断控制方式 C. 无条件传送方式 D. DMA方式 5.将寄存器AX的内容求反的正确指令是( C ) A. NEG AX B. CMP AX,0FFFFH C. NOT AX D. CMP AX,AX 6. 指令MOV ARRAY[DI],DX 源操作数的寻址方式是(B ) A.变址寻址 B.寄存器寻址 C.基址寻址 D.基址变址寻址 7. 8086/8088响应不可屏蔽中断时,其中断类型号是(A ) A.由CPU自动产生 B.从外设取得 C.由指令INT给出 D.由中断控制器提供 8.8086指令队列的长度是 ( C ) A. 4个字节 B.5个字节 C.6个字节 D.8个字节 M/、WR、RD信号的状态依次9. 在最小模式下,CPU从外设读取数据操作,IO 为( A ) A. 0,1,0 B. 0,三态,0 C. 0,0,1 D. 1,1,0 10.在8086系统中,CPU被启动后,IP及四个段寄存器的初始状态是(D )

(完整word版)微机原理与应用试卷-有答案

微机原理与应用试卷 一、单项选择题(每小题 1 分共 10 分) 1.十进制33.25转换成十六进制数为( ) A. B1.4H B. 1B.19H C. 21.4H D. 33.4H 2. 若有16条地址线,那么可访问的内存地址范围为。( ) A. 0001H~FFFFH B. 0000H~FFFFH C. 00000H~FFFFFH D. 00001H~FFFFFH 3. 8086 CPU内有指示下条指令有效地址的指示器是( ) A. IP B. SP C. BP D. SI 4.下列指令中语法有错误的是( ) A. IN AX,20H B. LEA SI,[2000H] C. OUT DX,AL D. SHL AX,2 5. 8088CPU内部的数据总线有多少条( ) A. 8条 B. 16条 C. 20条 D. 32条 6. 若(AL)=0FH,(BL)=04H,则执行CMP AL,BL后,AL和BL的内容为( ) A. 0FH和04H B. 0BH和04H C. 0FH和0BH D. 04H和0FH 7. 指令MOV AX,[BX][SI]中源操作数的寻址方式是。( ) A. 寄存器间接寻址 B. 变址寻址 C. 基址变址寻址 D. 相对寻址 8. 与MOV BX,OFFSET X等价的指令是( ) A. MOV BX,X B. LDS BX,X C. LES BX,X D. LEA BX,X 9. 不能实现将AX清零和CF清零的指令是() A. SUB AX,AX B. MOV AX,0 C. XOR AX,AX D. AND AX,0 10.可编程计数/定时器8253的工作方式有几种() A. 3 B. 4 C. 5 D. 6 二、填空题(每空2分,共20分) 1. 计算机通常___________和___________是核心部件,合称为中央处理单元CPU。 2. 8086CPU通过数据总线对__________进行一次访问所需要的时间为一个总线周期,一个总线周期至少包括__________时钟周期。 3. 组成16M*8位的存储器,需要1M*4位的存储芯片___________片。 4. 微机中一般采用__________芯片作为串行通信接口。 5.在8086CPU系统中,设某中断源的中断类型码为08H,中断矢量为0100H:1000H,则相应的中断矢量存储地址为__________;从该地址开始,连续的4个存储单元存放的内容依次为__________。

微机原理及应用习题答案

《微机原理及应用》习题答案 教材:《80X86/Pentium 微型计算机原理及应用》答案第一章 计算机基础 1-3 (1)01101110 真值=110 (2)10001101 真值=-13 1-4 (1)+010111 [+010111]原=[+010111]反=[+010111]补=00010111 (2) +101011 [+101011]原=[+101011]反=[+101011]补=00101011 (3) - 101000 [-101000]原=10101000 [-101000]反= 11010111 [-101000]补=11011000 (4) -111111 [-111111]原=10111111 [-111111]反= 11000000 [-111111]补=11000001 1- 6 (1) [x1+y1] 补=[x1]补+ [y1]补 =00010100+00100001=00110101 (2) [x2-y2]补=[x2]补+ [-y2]补 =11101100+00100001=00001101 1- 7 (1) 85+60 解:[-85] 补=10101011 [60] 补=00111100 [-85] 补+[60] 补=10101011+00111100=11100111 (11100111)补=10011001 真值=—25 CS= 0, CP=0, CS? CP= 0 无溢出 (4)-85-60 [-85] 补=10101011 [-60] 补=11000100 [-85] 补+[-60] 补=10101011+11000100=101101111 CS=1, CP=0 CS? CP=1 有溢出1- 8 (1) [x] 补+ [y] 补=01001010+01100001=10101011 CS=0, CP=1 CS? CP=1 有溢出⑵[X] 补-[y]补=[x]补+ [-y]补 =01001010- 01100001=01001010+10101010 =100010110 CS=1, CP=1 CS? CP=0 无溢出1- 9 (1) (127)10=(000100100111)BCD (2) (74)H=(116)10=(000100010110)BCD (1) 41H 代表 A (2) 72H 代表r (3) 65H 代表e (4) 20H 代表SP 1-14 (1) 69.57 (69.57)10=(1000101.100)B=0.1000101100 X 27 =0.1000101100 X 2+111 浮点规格数为011101000101 (2) -38.405 (-38.405)10=(-100110.011)B -100110.011= -0.100110011 x 26 = - 0.100110011 x 2110 浮点规格数为011011001100 (3) - 0.3125 (-0.3125)10=(-0.0101)2=(-0.101)2 x 2-001 浮点规格数为111111010000 1. +0.00834 2. (+0.00834)10=(0.000000100010001)2=(0.100010 001)2 x 2-110 3. 浮点规格数为101001000100 4. 1-15 5. (1) (69.57)10=(1000101.10010001111010111)2 6. =(1.00010110010001111010111)2 x 2110 7. p=6+127=133=(10000101)2 8. 单精度浮点数为 01000010100010110010001111010111 9. ( 2) (-38.405)10=(-100110.011001111010111000)2 10. = - (1.00110011001111010111000)2 x 2101 11. p=5+127=132=(10000100)2 12. 单精度浮点数为 11000010000110011001111010111000 13. (3) (-0.3125)10=(-0.0101)2=(-1.01)2 x 2-10 14. p=-2+127=125=(1111101)2 15. 单精度浮点数为 10111110101000000000000000000000 第二章80X86/Pentium 微处理器 2- 3 IO/M DT/R DEN RD WR 读存储器0 0 0 0 1 写存储器0 1 0 1 0 2- 17 PA=CS x 16+IP IP 的范围为OOOOH?FFFFH而CS 为 A000H 因此PA的范围即现行代码段可寻址的存储空间范围为 1-10

微机原理及应用试题

名姓 号学 级班 系 院学 扬州大学试题纸 (2009 —2010学年第1学期) 广陵学院07班(年)级课程微机原理及应用(A)卷 题目-一一-——二■——三四五总分 得分 阅卷人 分 ) 1 得分阅卷人审核人、选择题 (20%,每题 1. 以程序存储和程序控制为基础的计算机结构提出者是(B ) A.布尔 B. 冯?诺依曼 C.图灵 D. 帕斯卡尔 2. 十进制数95转换成二进制数是(D ) A.10010101 B.01100101 C. 0100110 D.01011111 3.大写字母C的ASCII码是(C ) A. 11001100B B. 00001100B C. 01000011B D.01000111B 4?在微机中,主机和高速硬盘进行数据交换,一般采用的方式是(D ) A.程序直接控制方式 B. 程序中断控制方式 C.无条件传送方式 D. DMA 方式 5?将寄存器AX的内容求反的正确指令是(C ) A. NEG AX B. CMP AX,0FFFFH C. NOT AX D. CMP AX , AX 6.指令MOV ARRAY[DI], DX 源操作数的寻址方式是(B ) A.变址寻址 B. 寄存器寻址 C.基址寻址 D. 基址变址寻址 7. 8086/8088 响应不可屏蔽中断时,其中断类型号是(A ) A.由CPU自动产生 B. 从外设取得 C.由指令INT给出 D. 由中断控制器提供 8.8086指令队列的长度是(C ) A. 4个字节 B.5 个字节 C.6 个字节 D.8 9.在最小模式下,CPU从外设读取数据操作, M / IO、WR、 个字节 RD信号的状态依次为(A ) A. 0 , 1, 0 B. 0 ,三态,0 C. 0 , 0, 1 D. 1 , 1, 0 10.在8086系统中,CPU被启动后,IP及四个段寄存器的初始状态是 (D )

微机原理及应用

微机原理及应用 K60DN512VLL10 相关寄存器快速查询手册 2015年11月25日编

目录 1.通用输入输出(GPIO) 4 1.1.引言 4 1.2.寄存器说明 4 1.2.1.引脚控制寄存器(PORTx_PCRn) 4 1.2.2.GPIO端口寄存器 4 1.2.3.GPIO时钟门控寄存器(SIM_SCGC5) 5 2.中断 6 3.周期中断定时器(PIT)7 3.1.说明7 3.2.寄存器描述7 3.2.1.PIT 模块控制寄存器(PIT_MCR)7 3.2.2.定时器加载值寄存器(PIT_LDVALn)7 3.2.3.当前定时器值寄存器(PIT_CVALn)7 3.2. 4.定时器控制寄存器(PIT_TCTRLn)8 3.2.5.定时器标志寄存器(PIT_TFLGn)8 3.2.6.PIT时钟门控寄存器6(SIM_SCGC6)8 4.通用异步接收器/发送器(UART)9 4.1.UART 波特率9 4.2.寄存器说明9 4.2.1.UART 波特率寄存器9 4.2.2.UART 控制寄存器4(UARTx_C4)9 4.2.3.UART 控制寄存器1(UARTx_C1)9 4.2.4.UART 控制寄存器2(UARTx_C2)10 4.2. 5.UART 状态寄存器1(UARTx_S1)10 4.2.6.UART 数据寄存器(UARTx_D)10 4.2.7.UART时钟门控寄存器11 5.AD12 5.1.寄存器说明12 5.1.1.ADC 配罝寄存器1(ADCx_CFG1)12 5.1.2.ADC 配罝寄存器2(ADCx_CFG2)12 5.1.3.ADC状态和控制寄存器1(ADCx_SC1n)13 5.1.4.ADC状态和控制寄存器2(ADCx_SC2)14 5.1.5.ADC状态和控制寄存器3(ADCx_SC3)14 5.1. 6.ADC 数据结果寄存器(ADCx_Rn)15 5.1.7.ADC时钟门控寄存器15 6.DA17 6.1.寄存器说明17 6.1.1.DAC数据寄存器(低)(DACx_DATnL)17 6.1.2.DAC数据寄存器(高)(DACx_DATnH)17 6.1.3.DAC 控制寄存器0 (DACx_C0)17 6.1.4.DAC 控制寄存器1 (DACx_C1)18 6.1.5.DAC 控制寄存器2 (DACx_C2)18 6.1.6.DAC 状态寄存器(DACx_SR)18 6.1. 7.DAC时钟门控寄存器(SIM_SCGC2)19 7.附A 时钟门控寄存器汇总20 7.1.寄存器说明20 7.1.1.系统时钟门控寄存器1(SIM_SCGC1)20 7.1.2.系统时钟门控寄存器2(SIM_SCGC2)20 7.1.3.系统时钟门控寄存器3(SIM_SCGC3)20

微机原理及应用课后答案

第一次课外作业题参考答案 1微型计算机由哪5个主要部件组成?微型计算机系统包含哪些部分 答:微型计算机的5个主要组成部分:运算器、控制器、存储器、输入设备、输出设备。微型计算机系统包含:硬件和软件,其中硬件包括微型计算机和外设,软件包括系统软件和应用软件。 2微机总线包括哪几类总线? 答:地址总线AB, 数据总线DB,控制总线CB。 3请简要描述数据总线、地址总线和控制总线的基本特点。 答:地址总线AB:单向,用来传送CPU输出的地址信号,确定被访问的存储单元、I/O端口,地址总线的条数决定CPU的寻址能力。 数据总线DB:双向,用来在CPU与存储器、I/O接口之间进行数据传送,其条数决定一次可最多传送数据的宽度。 控制总线CB:双向,用于传送各种控制信号。 1.CPU内部由哪几个主要功能部件构成?各自的主要作用是什么? 答:CPU是微机的核心芯片,它包括运算器、控制器和寄存器。 运算器的功能是完成数据的算术和逻辑运算。 控制器一般由指令寄存器、指令译码器和控制电路组成。控制器的功能是根据指令的要求,对微型计算机各部件发出相应的控制信息,使它们协调工作,从而完成对整个计算机系统的控制。 CPU内部的寄存器是用来存放经常使用的数据的。 2.指令译码器起什么作用? 答:指令译码器对指令寄存器中的操作码字段进行分析,识别该指令规定的操作,向操作控制器发出具体操作的特定信号。 3.请简述诺依曼计算机的工作原理(指令执行过程或计算机是如何执行一条指 令的)。 答:先由指令寄存器IP给出指令所在内存的地址,地址经地址寄存器—地址总线—地址译码器,选中指令所在的内存的单元,CPU发出内存读控制信

(完整版)微机原理及应用试题库

电气工程及其自动化专业《微机原理及应用》试题 一、填空题(每空1分) 1. 微型计算机系统的主要性能指标有:字长、存储容量、指令系统、运算速度、系统配置。 2.微型计算机系统硬件包括:运算器、控制器、存储器、输入设备、输出设备等部 件,这些部件通过数据总线、地址总线、控制总线相连接。 3. 8086的标志寄存器中控制标志有:IF、DF、TF。 4. 8086的标志寄存器中状态标志有: CF 、 AF 、 ZF 、 PF 、 SF 、 OF 。 5. 随机存储器RAM可分为双极型和 MOS型两大类。 6. 只读存储器ROM可分为:ROM、PROM、EPROM、EEPROM。 7. 8255A是可编程并行输入/输出接口,它有3个8位端口,3种工作方式。 8. 8253是可编程定时器/计数器,它有 3 个计数通道, 6 种工作方式。 9. 串行通信中的数据传送模式有:单工,半双工,全双工。 10. 串行通信中最基本的通信方式:异步通信,同步通信。 11. ADC0809有 8 个模拟量输入信号,可用 3 位地址信号控制,有 8 位数据输出。 12. DAC0832是可编程数/模转换器,有8位数字量输入信号,2个模拟量输出信号,可设置3 种工作方式。 13. 8259A是可编程中断控制器,它有 4 个初始化命令字, 3 个操作命令字。 14.汇编语言指令语句格式: [标号:]操作码助记符[操作数1][,操作数2][;注释] 15.CPU和输入/输出设备之间传送的信息有数据信息、状态信息、控制信息。 16. 串行通信中信号传输时的调制解调方式有:调频、调幅、调相。 17. DAC0832可工作在直通、单缓冲、双缓冲三种方式。 18.地址译码的方式有线译码、部分译码、全译码三种。 19.RS-232C串行通信接口T X D和R X D信号的电气性能中“1”= -3~-25V ;“0”= +3~+25V 。20.8237是可编程DMA控制器,它有 4个独立的DMA 通道。 21. 8253每个计数器有 2 种计数方式,计数范围分别为: BCD 0~9999 ;二进制 0~FFFFH 。22.TTL电平经 1488 转换为RS-232C电平,RS-232C电平经 1489 转换为TTL电平。 23. 8086处理器的基本数据类型是字节、字、双字。 24. 8086指令的操作数寻址方式有:立即数、寄存器、存储单元、 I/O端口。25.常见A/D转换器的类型有:并行比较型、双积分型、逐次比较型。 26. 一个计算机系统所具有的物理地址空间的大小是由地址总线的宽度决定的,8086系统的物 理空间的地址为 1M 。 27. 8086EU的主要部件有算术逻辑单元寄存器组,主要完成编码和运算工作。 28. 堆栈段的基值存入 SS 寄存器,数据段的基值存入 DS 寄存器,代码段的基值存于 CS 寄 存器,扩展段的基值存入 ES 寄存器。 29. 8086CPU引脚中,用来控制8086工作方式的引脚为 MN/MX 。 30. 8086CPU引脚中BP默认的段寄存器是(SS),BX默认的段存器是(DS)。

相关文档
相关文档 最新文档