文档库 最新最全的文档下载
当前位置:文档库 › 计算机组成原理期末典型例题及答案

计算机组成原理期末典型例题及答案

计算机组成原理期末典型例题及答案
计算机组成原理期末典型例题及答案

计算机组成原理期末典型例题

1.CPU结构如图1所示,其中有一个累加寄存器AC,一个状态条件寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。

1)标明图中四个寄存器的名称。

2)简述指令从主存取到控制器的数据通路。

3)简述数据在运算器和主存之间进行存 / 取访问的数据通路。

图1

解:

1)a为数据缓冲寄存器 DR ,b为指令寄存器 IR ,c为主存地址寄存器,d为

程序计数器PC。

2)主存 M →缓冲寄存器 DR →指令寄存器 IR →操作控制器。

3)存贮器读:M →缓冲寄存器DR →ALU →AC

4)存贮器写:AC →缓冲寄存器DR →M

2. 某机器中,配有一个ROM芯片,地址空间0000H—3FFFH。现在再用几个16K×8的芯片构成一个32K×8的RAM区域,使其地址空间为8000H—FFFFH。假设此RAM 芯片有/CS和/WE信号控制端。CPU地址总线为A15—A0,数据总线为D7—D0,控制信号为R//W,MREQ(存储器请求),当且仅当MREQ和R//W同时有效时,CPU 才能对有存储器进行读(或写)。

1)满足已知条件的存储器,画出地址码方案。

2)画出此CPU与上述ROM芯片和RAM芯片的连接图。

解:存储器地址空间分布如图1所示,分三组,每组16K×8位。

由此可得存储器方案要点如下:

1)用两片16K*8 RAM芯片位进行串联连接,构成32K*8的RAM区域。片内地址:

A0 ——A13 ,片选地址为:A14——A15;

2)译码使用2 :4 译码器;

3)用 /MREQ 作为2 :4译码器使能控制端,该信号低电平(有效)时,译码

器工作。

4)CPU的R / /W信号与RAM的/WE端连接,当R // W = 1时存储器执行读操

作,当R // W = 0时,存储器执行写操作。如图1

图1

CPU与芯片连接如图2:

图2

的ROM区域,现在用一3. 某机器中,已知配有一个地址空间为(0000—1FFF)

16

个SRAM芯片(8K×8位)形成一个16K×16位的ROM区域,起始地址为(2000)

。假设SRAM芯片有/CS和/WE控制端,CPU地址总线A15——A0 ,数据总线16

为D15——D0 ,控制信号为R / /W(读 / 写),/MREQ(当存储器读或写时,该信号指示地址总线上的地址是有效的)。要求:

1)满足已知条件的存储器,画出地址码方案。

2)画出ROM与RAM同CPU连接图。

解:存储器地址空间分布如图1所示,分三组,每组8K×16位。

由此可得存储器方案要点如下:

1)组内地址:A12 ——A0 (A0为低位);

2)组号译码使用2 :4 译码器;

3)RAM1 ,RAM 2 各用两片SRAM芯片位进行并联连接,其中一片组成高8位,

另一片组成低8位。

4)用 /MREQ 作为2 :4译码器使能控制端,该信号低电平(有效)时,译码

器工作。

5)CPU的R / /W信号与SRAM的/WE端连接,当R // W = 1时存储器执行读

操作,当R // W = 0时,存储器执行写操作。如图2

图1

图2

4. 参见下图数据通路,画出数据指令“STA R1,(R2)”的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)为地址的存贮单元中。标出各微操作信号序列。

解:

5. 用16K ×1位的动态RAM 芯片构成64K ×8位的存储器,要求: (1)画出该存储器组成的逻辑框图

(2)设存储器的读写周期均为0.5μs ,CPU 在1μs 内至少要访问内存一次。试问采用那种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少? 解:

(1)根据题意,存储器总容量为64KB ,故地址线总需16位。现使用16K ×1位的DRAM 芯片,共需32片。芯片本身地址线占14位,所以采用位并联与地址串联相结合的方法来组成整个存储器 ,其组成逻辑框图如图所示,其中使用一片

2:4译码器

(2) 根据已知条件,CPU在1μs内至少需要访存一次,所以整个存储器的平均读/写周期与单个存储器片的读/写周期相差不多,应采用异步式刷新方式比较合理。

DRAM存储器来讲,两次刷新的最大时间间隔是2ms.

DRAM芯片读/写周期为0.5μs。假定16K×1位的RAM芯片由128×128矩阵存储元构成,刷新时只对128行进行异步式刷新,则刷新间隔为2ms/128 =15.6μs,可取刷新信号周期为15μs .

6.某16位机运算器框图如图所示,其中ALU为加法器,SA,SB为锁存器,4个通用寄存器的读/写控制符号如下表所示:

1) 请设计微指令格式(具体考虑控制字段,顺序控制字段只画框图) 2) “ADD R0,R1”指令完成(R0) + (R1) R1的操作,画出微程序流程图. 解:

(1)微指令格式如下:

其中LDSA,LDSB为锁存器打入信号, /CLR为SB清零信号;

LSB为SB送原码控制信号, /LSB为SB送反码控制信号; I为公共微程序信号(2)流程图如图:

7. 某计算机的数据通路如图所示,其中M—主存, MBR—主存数据寄存器,MAR—主存地址寄存器, R0-R3—通用寄存器, IR—指令寄存器, PC—程序计数器(具有自增能力), C、D—暂存器, ALU—算术逻辑单元(此处做加法器看待),移位器—左移、右移、直通传送。所有双向箭头表示信息可以双向传送。请按数据通路图画出“ADD(R1),(R2)+”指令的指令周期流程图。该指令的含义是两个数进行求和操作。其中源操作地址在寄存器R1中,目的操作数寻址方式为自增型寄存器间接寻址(先取地址后加1)。

解:“ADD (R1),(R2)+”指令是SS型指令,两个操作数均在主存中。其中源操作数地址在R1中,所以是R1间接寻址。目的操作数地址在R2中,由R2间接

寻址,但R2的内容在取出操作数以后要加1进行修改。指令周期流程图如图

8. 下图所示的处理机逻辑框图中,有两条独立的总线和两个独立的存贮器。已知指令存贮器IM最大容量为16384字(字长18位),数据存贮器DM最大容量是

65536字(字长16位)。

17 10 9 0

加法指令可写为“ADD X(Ri)”。其功能是(AC0) + ((Ri)+ X)→AC1,其中

((Ri)+ X)部分通过寻址方式指向数据存贮器,现取Ri为R1。

(1)请写出下列各寄存器的位数:程序计数器PC;指令寄存器IR;累加寄存

器 AC0和AC1;通用寄存器R0—R3;指令存储器的地址寄存器IAR;指令存储器

的数据缓冲寄存器IDR;数据存储器的地址寄存器DAR;数据存储器的数据缓冲

寄存器DDR。

(2)试画出ADD指令从取指令开始到执行结束的指令周期流程图。

解:

(1) PC=14位 IR=18位 AC0=AC1=16位 R0—R3=16位 IAR=14位

IDR=18位 DAR=16位 DDR=16位

(2)加法指令“ADD X(Ri)”是一条隐含指令,其中一个操作数来自AC0,

另一个操作数在数据存贮器中,地址由通用寄存器的内容(Ri)加上指令格式中

的X量值决定,可认为这是一种变址寻址。指令周期流程图如图3。

图3

9.某计算机有8条微指令I1—I8,每条微指令所包含的微命令控制信号见下表,a—j 分别对应10种不同性质的微命令信号。假设一条微指令的控制字段仅限8

位,请安排微指令的控制字段格式。

解:(答案不唯一)为了压缩指令字的长度,必须设法把一个微指令周期中的互

斥性微命令信号组合在一个小组中,进行分组译码。

经分析,(e ,f ,h)和(b, i, j)可分别组成两个小组或两个字段,然后进行译码,可得六个微命令信号,剩下的a, c, d, g 四个微命令信号可进行直接控制,其整个控制字段组成如下:

01 e 01 b

直接控制 10 f 10 i

a c d g 11 h 11 j

4位 2位 2位

10.设有一运算器数据通路如图2所示。假设操作数a和b(补码)已分别放在通用寄存器R1和R2中,ALU有+,-,M(传送)三种操作功能。要求:

1)指出相容性微操作和相斥性微操作。

2)用字段直接译码法设计适用此运算器的微指令格式。

图2

解:

(1)相斥性微操作有如下五组:

移位器(R,L,V)

ALU(+,-,M)

A选通门的4个控制信号

B选通门的7个控制信号

寄存器的4个输入和输出控制信号相容性微操作:

A选通门的任一信号与B选通门控制信号

B选通门的任一信号与A选通门控制信号

ALU的任一信号与加1控制信号

五组控制信号中组与组之间是相容性的

(2)每一小组的控制信号由于是相斥性的,故可以采用字段直接译码法,微指令格式如下:

a b c d e f

3 3 2 2 1 4

001 MDR→A 001 PC→B 01 + 01 R 1+1 0001 Pcout

010 R1→A 010 R1→B 10 - 10 L 0010 Pcin

011 R2→A 011 R1→B 11 M 11 V 0011 R1out

100 R3 →A 100 R2→B 0100 R1in

101 R2→B 0101 R2out

110 R3→B 0110 R2in

111 R3→B 0111 R3out

1000 R3in

11. CPU的地址总线16根(A15—A0,A0为低位),双向数据总线8根(D7—D0),控制总线中与主存有关的信号有MREQ(允许访存,低电平有效),R/W(高电平为读命令,低电平为写命令)。主存地址空间分配如下:0—8191为系统程序区,由只读存储芯片组成;8192—32767为用户程序区;最后(最大地址)2K地址空间为系统程序工作区。上述地址为十进制,按字节编址。现有如下存储器芯片:EPROM:8K×8位(控制端仅有CS);SRAM:16K×1位,2K×8位,4K×8位,8K×8位.请从上述芯片中选择适当芯片设计该计算机主存储器,画出主存储器逻辑框图,注意画出选片逻辑(可选用门电路及3∶8译码器74LS138)与CPU 的连接,说明选哪些存储器芯片,选多少片。

解: 主存地址空间分布如图所示。

根据给定条件,选用EPROM:8K×8位芯片1片。SRAM:8K×8位芯片3片,2K ×8位芯片1片。3∶8译码器仅用Y0,Y1,Y2,Y3和Y7输出端,且对最后的2K×8位芯片还需加门电路译码。主存储器的组成与CPU连接逻辑图如图所示:

详细解答:

1. 写出地址范围,划出高位地址

A15 A12 A0

0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 第一片

0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 0000-1FFFH 共8K

0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 第二片

0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 2000-3FFFH 共8K

0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 第三片

0 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 4000-5FFFH 共8K

0 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 第四片

0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 6000-7FFFH 共8K

1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 第五片

1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 F800-FFFFH 共2K

所选芯片地址线有13和12条两种,则片内译码需13条,剩3条作片外译码,选择3-8译码器,将A15~13接译码器输入端,则:

◆芯片1的高位地址为000时,选译码器的Y0做CS。

◆芯片2的高位地址为001时,选译码器的Y1做CS。

◆芯片3的高位地址为010时,选译码器的Y2做CS。

◆芯片4的高位地址为011时,选译码器的Y3做CS。

◆芯片5的高位地址为111时,选译码器的Y7以及A12 A11一起做/CS。

12. 设控制存储器的容量为512×48位,微程序可在整个控存空间实现转移,而控制微程序转移的条件共有4个(采用直接控制),微指令格式如下:

解:因为控制存储器共有512*48=29*48

所以,下址字段应有9位,微指令字长48位

又因为控制微程序转移的条件有4个,4+1<=23所以判断测试字段占3位

因此控制字段位数为:48-9-3=36

微指令格式为:

13.设CPU 共有16 根地址线和8 根数据线,并用作访存控制信号,

作读写命令信号(高电平读,低电平写)。设计一个容量为32KB,地址范围为0000H~7FFFH,且采用低位交叉编址的四体并行存储器。要求:

(1)采用下图所列芯片,详细画出CPU 和存储芯片的连接图。

(2)指出图中每个存储芯片的容量及地址范围(用十六进制表示)。

解答:答:32KB 四体结构的存储器可由4 片8K×8 位存储芯片组成,由于采用低位交叉编址,因此需用末两位地址A1 、A0 控制片选信号,用13 根地址线A14 ~A2 与存储芯片的地址线相连。满足地址范围为0000H ~7FFFH 的存储器与CPU 的连接图如图4.9 所示,图中每片存储芯片的地址范围是:

第0 片0,4,......,7FFCH

第1 片1,5,......,7FFDH

第2 片2,6,......,7FFEH

第3 片3,7,......,7FFFH

14. 设浮点数字长为32 位,欲表示±6 万的十进制数,在保证数的最大精度条件下,除阶符、数符各取1 位外,阶码和尾数各取几位?按这样分配,该浮点数溢出的条件是什么?

答:因为2的16次方= 65536

则±6 万的十进制数需16 位二进制数表示。

对于尾数为16 位的浮点数,因16 需用5 位二进制数表示,即(16)十= (10000)二,故除阶符外,阶码至少取5 位。为了保证数的最大精度,最终阶码取5 位,尾数取32 -1- 1 -5 = 25 位。

按这样分配,当阶码大于+31 时,浮点数溢出,需中断处理。

15.已知X=0.11011011×2010,Y=(-0.10101100)×2100,求X+Y=?假设浮点数的阶码为4位补码、尾数为9位补码表示。

解:

[E

X ]

=0010, [E

Y

]

= 0100, [-E

Y

]

= 1100

[M

X ]

=0.11011011, [M

Y

]

=1.01010100

①对阶

[ΔE]

补= [E

X

-E

Y

]

= [E

X

]

+[-E

Y

]

= 00010+11100 = 11110

即ΔE=-2。由于X的阶码小,应使M

X 右移两位,E

X

加2,

[E

X+Y ]

=[E

Y

]

=00100 [M

X

]

=00.00110110 11

②尾数相加

[M

X+Y ]

= [M

X

]

+[M

Y

]

= 00.00110110 11 +11.01010100

= 11.10001010 11

③规格化处理

结果的符号位与最高数值位同值,应进行左规。尾数左移1位,阶码减1。

[M

X+Y ]

=11.00010101 10 , [E

X+Y

]

=00011

④舍入处理

采用0舍1入法, [M

X+Y ]

=11.00010110

⑤判断溢出

补码表示的阶码的符号位为00,不溢出。结果:

[M

X+Y ]

=1.00010110, [E

X+Y

]

=0011

X+Y=(-0.11101010)×2+011

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理期末试题

第一章计算机系统概论 计算机的硬件是由有形的电子器件等构成的,它包括运算器、存储器、控制器、适配器、输入输出设备。早起将运算器和控制器合在一起称为CPU(中央处理器)。目前的CPU包含了存储器,因此称为中央处理器。存储程序并按地址顺序执行,这是冯·诺依曼型计算机的工作原理,也是CPU自动工作的关键。 计算机系统是一个有硬件、软件组成的多级层次结构,它通常由微程序级、一般程序级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。 习题:4冯·诺依曼型计算机的主要设计思想是什么?它包括那些主要组成部分? 主要设计思想是:存储程序通用电子计算机方案,主要组成部分有:运算器、逻辑控制装置、存储器、输入和输出设备 5什么是存储容量?什么是单元地址?什么是数据字?什么是指令字? 存储器所有存储单元的总数称为存储器的存储容量。每个存储单元都有编号,称为单元地址。如果某字代表要处理的数据,称为数据字。如果某字为一条指令,称为指令字 7指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 每一个基本操作称为一条指令,而解算某一问题的一串指令序列,称为程序 第二章运算方法和运算器 按 对阶操作。

直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的输入编码、汉字内码、子模码等三种不同用途的编码。 1第三章 内部存储器 CPU 能直接访问内存(cache 、主 存) 双端口存储器和多模块交叉存储器属于并行存储器结构。 cache 是一种高速缓冲存储器,是为了解决CPU 和主存之间速度不匹配而采用的一项重要的硬件技术,并且发展为多级cache 体系,指令cache 与数据cache 分设体 系。要求cache 的命中率接近于1 适度地兼顾了二者的优点又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想,因而得到了普遍采用。 习题: 1设有一个具有20位地址和32位字长的存储器,问: (1)该存储器能存储多少个字节的信息? (2)如果存储器由512K ×8位SRAM 芯片组成,需要多少片; (3)需要多少位地址做芯片选择? (1)字节M 4832*220= (2)片84*28 *51232*1024==K K (3)1位地址作芯片选择 2 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问: (1) 若每个内存条16M ×64位,共需几个内存条? (2)每个内存条共有多少DRAM 芯片? (3)主存共需多少DRAM 芯片?CPU 如何选

(完整版)初中数学圆--经典练习题(含答案)

圆的相关练习题 1、已知:弦AB 把圆周分成1:5的两部分,这弦AB 所对应的圆心角的度数为 。 2、如图:在⊙O 中,∠AOB 的度数为1200,则的长是圆周的 。 3、已知:⊙O 中的半径为4cm ,弦AB 所对的劣弧为圆的3 1,则弦AB 的长为 cm ,AB 的弦心距为 cm 。 4、如图,在⊙O 中,AB ∥CD ,的度数为450,则∠COD 的度数为 。 5、如图,在三角形ABC 中,∠A=700,⊙O 截△ABC 的三边所得的弦长相等,则 ∠BOC=( )。 A .140° B .135° C .130° D .125° (第2题图) (第4题图) (第5题图) 6、下列语句中,正确的有( ) (1)相等的圆心角所对的弧相等; (2)平分弦的直径垂直于弦; (3)长度相等的两条弧是等弧; (4) 圆是轴对称图形,任何一条直径都是对称轴 A .0个 B .1个 C .2个 D .3个 7、已知:在直径是10的⊙O 中, 的度数是60°,求弦AB 的弦心距。 8、已知:如图,⊙O 中,AB 是直径,CO ⊥AB ,D 是CO 的中点,DE ∥AB , 求证:

600 9. 已知:AB 交圆O 于C 、D ,且AC =BD.你认为OA =OB 吗?为什么? 10. 如图所示,是一个直径为650mm 的圆柱形输油管的横截面,若油面宽AB=600mm ,求油面的最大深度。 一、选择题 1.(北京市西城区)如图,BC 是⊙O 的直径,P 是CB 延长线上一点,PA 切⊙O 于点A ,如果PA =3,PB =1,那么∠APC 等于 () (A )ο15 (B )ο30 (C )ο45 (D )ο60 2.(北京市西城区)“圆材埋壁”是我国古代著名的数学菱《九章算术》中的一个问题,“今在圆材,埋在壁中,不知大小.以锯锯之,深一寸,锯道长一尺,问径几何?”用 现在的数学语言表述是:“如图,CD 为⊙O 的直径,弦AB ⊥CD ,垂足为E ,CE =1 寸,AB =10寸,求直径CD 的长”.依题意,CD 长为 ( ) (A )2 25寸 (B )13寸 (C )25寸 (D )26寸 5.(北京市朝阳区)如果圆锥的侧面积为20π平方厘米,它的母线长为5厘米,那么此圆锥的底面半径的长等于 ( ) (A )2厘米 (B )22厘米 (C )4厘米 (D )8厘米 6.(天津市)相交两圆的公共弦长为16厘米,若两圆的半径长分别为 10厘米和17厘米,则这两圆的圆心距为 ( ) (A )7厘米 (B )16厘米 (C )21厘米 (D )27厘米 7.(重庆市)如图,⊙O 为△ABC 的内切圆,∠C =ο 90,AO 的延长线交BC 于点D ,AC =4,DC =1,,则⊙O 的半径等于 ( )

计算机组成原理 试卷含答案

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/ 补考/重修课程 计算机组成原理考核试题 出卷人:毛禄广 课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D 一、单选题(30分,每题2分) 1. 算术逻辑单元的简称为()B A、CPU。 B、ALU。 C、CU。 D、MAR。 2. EPROM是指()D A.读写存储器 B.只读存储器 C.闪速存储器 D.可擦除可编程只读存储器 3. 异步通信的应答方式不包括()D A、不互锁 B、半互锁 C、全互锁 D、以上都不包括 4. 三种集中式总线仲裁中,______方式对电路故障最敏感。A A、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确 5. 下面说法正确的是:()B A、存储系统层次结构主要体现在缓存-主存层次上; B、缓存-主存层次主要解决CPU和主存速度不匹配的问题; C、主存和缓存之间的数据调动对程序员也是不透明的; D、主存和辅存之间的数据调动由硬件单独完成。 6. 动态RAM的刷新不包括( ) D A、集中刷新 B、分散刷新 C、异步刷新 D、同步刷新 7. 关于程序查询方式、中断方式、DMA方式说法错误的是()D A、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高; B、中断方式进一步提高了CPU的工作效率; C、三者中DMA方式中CPU的工作效率最高; D、以上都不正确。 第 1 页共5 页 8. 发生中断请求的条件不包括()D A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 9. DMA的数据传送过程不包括()A A、初始化 B、预处理 C、数据传送 D、后处理 10. 下列数中最大的数为()B A.(10010101)2 B.(227)8 C.(96)8 D.(143)5 11. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()B A +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255D.2+127 -223 12. 定点运算中,现代计算机都采用_______做加减法运算。()B A、原码 B、补码 C、反码 D、移码 13._________中乘积的符号位在运算过程中自然形成。()C A、原码一位乘 B、原码两位乘 C、补码一位乘 D、以上都不是 14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()C A、一定成立 B、不一定成立 C、不能成立 D、以上都不正确 15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。()A A、17 B、16 C、15 D、18 二、填空题(共10分,每题1分) 1.总线控制分为判优控制和________。(通信控制) 2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。(同步通信) 3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。(缓冲存 储器) 4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。(动态RAM) 5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方 式和I/O处理机方式。(DMA方式) 6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。(传 送指令) 7.浮点数由阶码和________两部分组成。(尾数) 8.二进制数-0.1101的补码为__________。(10011) 9._______是补码一位乘中乘数符号为负时的方法。(校正法)

(完整版)计算机组成原理期末考试试题及答案

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.___C___可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指_B_____。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第___B___种说法是正确的。 A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是___C___。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是___C___。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

圆周运动典型例题学生版(含答案)

圆周运动专题总结 知识点一、匀速圆周运动 1、定义:质点沿圆周运动,如果在相等的时间里通过的 相等,这种运动就叫做匀速周圆运 动。 2、运动性质:匀速圆周运动是 运动,而不是匀加速运动。因为线速度方向时刻在变化,向 心加速度方向,时刻沿半径指向圆心,时刻变化 3、特征:匀速圆周运动中,角速度ω、周期T 、转速n 、速率、动能都是恒定不变的;而线速度 v 、加速度a 、合外力、动量是不断变化的。 4、受力提特点: 。 随堂练习题 1.关于匀速圆周运动,下列说法正确的是( ) A .匀速圆周运动是匀速运动 B .匀速圆周运动是匀变速曲线运动 C .物体做匀速圆周运动是变加速曲线运动 D .做匀速圆周运动的物体必处于平衡状态 2.关于向心力的说法正确的是( ) A .物体由于作圆周运动而产生一个向心力 B .向心力不改变做匀速圆周运动物体的速度大小 C .做匀速圆周运动的物体的向心力即为其所受合外力 D .做匀速圆周运动的物体的向心力是个恒力 3.在光滑的水平桌面上一根细绳拉着一个小球在作匀速圆周运动,关于该运动下列物理量中 不变的是(A )速度 (B )动能 (C )加速度 (D )向心力 知识点二、描述圆周运动的物理量 ⒈线速度 ⑴物理意义:线速度用来描述物体在圆弧上运动的快慢程度。 ⑵定义:圆周运动的物体通过的弧长l ?与所用时间t ?的比值,描述圆周运动的“线速度”, 其本质就是“瞬时速度”。 ⑶方向:沿圆周上该点的 方向 ⑷大小:=v = ⒉角速度 ⑴物理意义:角速度反映了物体绕圆心转动的快慢。 ⑵定义:做圆周运动的物体,围绕圆心转过的角度θ?与所用时间t ?的比值 ⑶大小:=ω = ,单位: (s rad ) ⒊线速度与角速度关系: ⒋周期和转速: ⑴物理意义:都是用来描述圆周运动转动快慢的。 ⑵周期T :表示的是物体沿圆周运动一周所需要的时间,单位是秒;转速n (也叫频率f ): 表示的是物体在单位时间内转过的圈数。n 的单位是 (s r )或 (m in r )f 的单位:

计算机组成原理试题集

1.数字电子计算机的主要特点是存储容量大、(运算速度快),(运算精度高)。 2.计算机各组成部件相互连接方式,从早期的以(存储器)为中心,发展到现在以(运算器)为中心。 3.指令寄存器寄存的是(C ) A、下一条要执行的指令 B、已执行完了的指令 C 、正在执行的指令D、要转移的指令 4.衡量计算机的性能指标主要有哪些(答主要的三项指标),并说明为什么? 解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。 5,决定指令执行顺序的寄存器是(PC),而记录指令执行结果的状态的寄存器是(状态字寄存器) 6.最早提出“存储程序程序”概念的是(A ) A、Babbage B、V.Neumann C、Pascal D、Bell 7.如何理解计算机组成和计算机体系结构? 8.第一台电子计算机(ENIAC)是于1946年交付使用。 9.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个采用(隐含)寻址方法。 10.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于()。 11.用n+1位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0﹤﹦N );用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是() 1. CPU包括()两部分。 A、ALU和累加器 B、ALU和控制器 C、运算器和控制器 D、ALU和主存储器 C 2. 计算机运算速度的单位是()。 A、MTBF B、MIPS C、MHZ D、MB B 3. 若十六进数微AC.B,则其十进制数为()。 A、254.54 B、2763 C、172.6875 D、172.625 C 4. 若十进制数据为137.5则其八进制数为()。 A、89.8 B、211.4 C、211.5 D、1011111.101

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理期末考试

计算机组成原理试题 一、选择题 ( c )1、在下列四句话中,最能准确反映计算机主要功能的是下面哪项。 A.计算机可以存储大量信息 B.计算机能代替人的脑力劳动 C.计算机是一种信息处理机 D.计算机可实现高速运算 ( c )2、计算机硬件能直接执行的只能是下面哪项。 A.符号语言 B.汇编语言 C.机器语言 D.机器语言和汇编语言 ( c )3、运算器的核心部件是下面哪项。 A.数据总线 B.数据选择器 C.算术逻辑运算部件 D.累加寄存器 ( c )4、对于存储器主要作用,下面哪项说法正确。 A.存放程序 B.存放数据 C.存放程序和数据 D.存放微程序 ( c )5、至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是下面哪项。 A.节约元件 B.运算速度快 C.物理器件性能决定 D.信息处理方便( a )6、CPU中有若干寄存器,其中存放存储器中数据的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.数据寄存器 D.指令寄存器(d?)7、CPU中有若干寄存器,其中存放机器指令的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.指令寄存器 D.数据寄存器 ( c )8、CPU中有若干寄存器,存放CPU将要执行的下一条指令地址的寄存器是下面哪项。 A.地址寄存器 B.数据寄存器 C.程序计数器 D.指令寄存器 (c)9、CPU中程序状态寄存器中的各个状态标志位是依据下面哪项来置位的。 A.CPU已执行的指令 B.CPU将要执行的指令 C.算术逻辑部件上次的运算结果 D.累加器中的数据 ( b )10、为协调计算机各部件的工作,需要下面哪项来提供统一的时钟。 A.总线缓冲器 B.时钟发生器 C.总线控制器 D.操作命令发生器 ( c )11、下列各种数制的数中最小的数是下面哪项。 A.(101001)2 B.(52)8 C.(101001)BCD D.(233)H ( d )12、下列各种数制的数中最大的数是下面哪项。 A.(1001011)2 B.75 C.(112)8 D.(4F)H ( b )13、将十进制数15/2表示成二进制浮点规格化数(阶符1位,阶码2位,数符1位,尾数4位)是下面哪项。 A.01101110 B.01101111 C.01111111 D.11111111

新初中数学圆的经典测试题含答案

新初中数学圆的经典测试题含答案 一、选择题 1.中国科学技术馆有“圆与非圆”展品,涉及了“等宽曲线”的知识.因为圆的任何一对平行切线的距离总是相等的,所以圆是“等宽曲线”.除了例以外,还有一些几何图形也是“等宽曲线”,如勒洛只角形(图1),它是分别以等边三角形的征个顶点为圆心,以边长为半径,在另两个顶点间画一段圆弧.三段圆弧围成的曲边三角形.图2是等宽的勒洛三角形和圆. 下列说法中错误的是( ) A .勒洛三角形是轴对称图形 B .图1中,点A 到?BC 上任意一点的距离都相等 C .图2中,勒洛三角形上任意一点到等边三角形DEF 的中心1O 的距离都相等 D .图2中,勒洛三角形的周长与圆的周长相等 【答案】C 【解析】 【分析】 根据轴对称形的定义,可以找到一条直线是的图像左右对着完全重合,则为轴对称图形.鲁列斯曲边三角形有三条对称轴. 鲁列斯曲边三角形可以看成是3个圆心角为60°,半径为DE 的扇形的重叠,根据其特点可以进行判断选项的正误. 【详解】 鲁列斯曲边三角形有三条对称轴,就是等边三角形的各边中线所在的直线,故正确; 点A 到?BC 上任意一点的距离都是DE ,故正确; 勒洛三角形上任意一点到等边三角形DEF 的中心1O 的距离都不相等,1O 到顶点的距离是到边的中点的距离的2倍,故错误; 鲁列斯曲边三角形的周长=3×60180DE DE ππ?=? ,圆的周长=22 DE DE ππ?=? ,故说法正确. 故选C. 【点睛】 主要考察轴对称图形,弧长的求法即对于新概念的理解. 2.如图,在ABC ?中,90ABC ∠=?,6AB =,点P 是AB 边上的一个动点,以BP 为

计算机组成原理试题

计算机组成原理试题(A) 教学中心名称考点成绩 专业、班级姓名学号 一、填空题(每空1分,共10分) 1.计算机中的信息可分为两类,它们是信息和信息。 2.第二代电子数字计算机所用的基本器件是。 3.设X=-9/16,[X]补= 。 4.运算器中的核心部件是。 5.浮点表示法中,阶码决定浮点数的,尾数决定浮点数的。 6.CPU中PC的主要功能是。 7.按照信息的传送格式,接口可分为和两大类。 二、选择题(每小题2分,共20分) 1. 某主存储器按字节编址,地址线数目为16,这个存储器的容量为 . A 16K×16位B.32K×8位、C.64K ×8位 2.采用DMA方式传送数据时,每传送一个数据就要占用的时间。 A一个指令周期B.一个存储周期C.一个机器周期 3. Cache是。 A.主存的一部分 B.为扩大存储容量而设置的 C.为提高存储系统的速度而设置的 4.操作控制器的功能是。 A产生操作控制信号,以解释并执行指令 B、产生时序信号C.对指令泽码 5.中断响应时,保存PC并更新PC的内容,主要是为了. A.提高处理机的速度 B.能进入中断处理程字并能正确返回原程序 C.便于编制中断处理程序 6.计算机辅助设计是指。 A.CAD B.CAI C.CAT 7.某机字长32位,内存容量为4MW,若按字节编址,其寻址范围为. A.0~4M B。0~16M C.0~32M 8.在磁盘存储器中,与转速无关的技术指标是。 A.存储密度B.平均等待时间C.数据传输率 9.设指令中的形式地址为以相对寻址时,操作数的有效地址E=. A.(D)B.(PC)+D C.(R)+D

10.计算机中,执行部件接控制部件的命令所作的不可再分的操作称为. A.微命令B.微操作C操作 三.判断改错题(每小题2分,共10分。正确,在括号内打√;错误,则打×并更正) 1.磁盘存储器是一种随机存取存储器。() 2.零地址指令就是没有操作数的指令。() 3.时序发生器是控制器的主要部件之一。() 4.设X=10110110,采奇校验时,其校验位C=1。() 5.中断处理过程中,保存现场必须在中断服务之后进行。() 四.简答题(每小题10分,共40分) 1.CPU由哪些主要部件组成?说明各部件的作用。 2.试述高速缓冲存储器的基本设计思想和特点。 3.主机与外部设备间为什么要设置接口? 4.为什么说取指令是公操作?在取指令阶段,CPU主要完成哪些操作? 五.计算题(共10 分) 1.设X=0.0101,Y=-0.1101,用双符号补码计算X+Y=?和X-Y=?并判断其结果是否溢出。(5分) 2. 设X=8C3E(H),Y=B6DF(H),Z=54D2(H)。求X∧Y⊕Z=? (5分) 七.设计题(10分) 某机字长16 位,主存按字编址,容量为8MW,请用如下RAM芯片为该机设计一个主存。 A A0 07 1.地址线和数据线各有多少根? 2.共用多少这种芯片? 3.画出其组成框图,并正确标出各信号线。

计算机组成原理练习题-答案

一、填空题 1.对存储器的要求是速度快,_容量大_____,_价位低_____。为了解决这方面的矛盾,计算机采用多级存储体系结构。 2.指令系统是表征一台计算机__性能__的重要因素,它的____格式__和___功能___不仅直接影响到机器的硬件结构而且也影响到系统软件。 3.CPU中至少有如下六类寄存器__指令____寄存器,__程序_计数器,_地址__寄存器,通用寄存器,状态条件寄存器,缓冲寄存器。 4.完成一条指令一般分为取指周期和执行周期,前者完成取指令和分析指令操作,后者完成执行指令操作。 5.常见的数据传送类指令的功能可实现寄存器和寄存器之间,或寄存器和存储器之间的数据传送。 6.微指令格式可分为垂直型和水平型两类,其中垂直型微指令用较长的微程序结构换取较短的微指令结构。 7.对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数的地址,其中一个操作数通常隐含在累加器中 8.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 2^127(1-2^-23) ,最小正数为 2^-129 ,最大负数为 2^-128(-2^-1-2^-23) ,最小负数为 -2^127 。 9.某小数定点机,字长8位(含1位符号位),当机器数分别采用原码、补码和反码时,其对应的真值范围分别是 -127/128 ~+127/128 -1 ~+127/128 -127/128 ~+127/128 (均用十进制表示)。 10.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用和DMA和CPU交替访问主存。 11.设 n = 8 (不包括符号位),则原码一位乘需做 8 次移位和最多 8 次加法,补码Booth算法需做 8 次移位和最多 9 次加法。 12.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。 13.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。 14.CPU采用同步控制方式时,控制器使用机器周期和节拍组成的多极时序系统。

《计算机组成原理》期末考试试题及答案

武汉大学计算机学院 2007-2008学年第一学期2006级《计算机组成原理》 期末考试试题A卷答案 __ 学号_______ 班级 ____ _____ 姓名__ _________ 成绩_____ ___ 1.(16分)一浮点数,阶码部分为q位,尾数部分为p位,各包含一位符号位,均用补码表示;该浮点数所能表示的最大正数、最小正数、最大负数和最小负数分别是多少? 解: 2.在一个具有四体低位多体交叉的存储器中,如果处理器的访存地址为以下十进制。求该存储器比单体存储器的平均访问速率提高多少?(忽略初启时的延迟) (1)1、2、3、…… 32 (10分) (2)2、4、6、…… 32 (10分) 解:设存储器的访问周期为T。 (1)四体低位多体交叉的存储器访问的情况如下: 1、2、3 所需时间= T ; 4、5、6、7 所需时间= T ; 8、9、10、11 所需时间= T ; 12、13、14、15 所需时间= T ; 16、17、18、19 所需时间= T ; 20、21、22、23 所需时间= T ; 24、25、26、27 所需时间= T ; 28、29、30、31 所需时间= T ; 32 所需时间= T ; 四体低位多体交叉的存储器访问所需时间=9T; 单体存储器访问所需时间=32T; 所以平均访问速率提高:32/9倍

(2)四体低位多体交叉的存储器访问的情况如下: 2 所需时间= T ; 4、6 所需时间= T ; 8、10 所需时间= T ; 12、14 所需时间= T ; 16、18 所需时间= T ; 20、22 所需时间= T ; 24、26 所需时间= T ; 28、30 所需时间= T ; 32 所需时间= T ; 四体低位多体交叉的存储器访问所需时间= 9T; 单体存储器访问所需时间=16T; 所以平均访问速率提高:16/9倍 3.(20分)假定指令格式如下: 其中: D/I为直接/间接寻址标志,D/I=0表示直接寻址,D/I=1表示间接寻址。 Bit10=1:变址寄存器I寻址; 设有关寄存器的内容为(I)=063215Q 试计算下列指令的有效地址。(Q表示八进制) (1) 152301Q (2) 140011Q 解: (1) 152301Q=1 101 010 011 000 001 因为Bitl0(I)=1,故为变址寄存器寻址,EA=(I)+A=063215+301=063516Q。 (3) 140011Q=1 100 000 000 001 001 因为D/I=0,故为直接寻址,EA=A=011Q。 4. 已知某运算器的基本结构如图所示,它具有+(加)、-(减)、和M(传送)三种操作。 (1) 写出图中1~12表示的运算器操作的微命令;(6分) (2) 设计适合此运算器的微指令格式;(6分) (3) 指令DDA的功能是计算R1、R2和R3三个寄存器的和,若进位C=0,则R1+R2→R2;若进位C=1,则R1+R2+R3→R2,画出指令DDA的微程序流程图,并列出微操作序列(取指令流程不写,取指令微指令安排在0号单元中);(6分) (4)设下址地址为5位,将微程序流程图安排在1~3号单元里;(6分)

初中数学圆 经典练习题(含答案)

圆的相关练习题(含答案) 1、已知:弦AB 把圆周分成1:5的两部分,这弦AB 所对应的圆心角的度数为 。 2、如图:在⊙O 中,∠AOB 的度数为1200,则 的长是圆周的 。 3、已知:⊙O 中的半径为4cm ,弦AB 所对的劣弧为圆的3 1,则弦AB 的长为 cm , AB 的弦心距为 cm 。 4、如图,在⊙O 中,AB ∥CD , 的度数为450,则∠COD 的度数为 。 5、如图,在三角形ABC 中,∠A=700,⊙O 截△ABC 的三边所得的弦长相等,则 ∠BOC=( )。 A .140° B .135° C .130° D .125° (第2题图) (第4题图) (第5题图) 6、下列语句中,正确的有( ) (1)相等的圆心角所对的弧相等; (2)平分弦的直径垂直于弦; (3)长度相等的两条弧是等弧; (4) 圆是轴对称图形,任何一条直径都是对称轴 A .0个 B .1个 C .2个 D .3个 7、已知:在直径是10的⊙O 中, 的度数是60°,求弦AB 的弦心距。 8、已知:如图,⊙O 中,AB 是直径,CO ⊥AB ,D 是CO 的中点,DE ∥AB , 求证:

600 9. 已知:AB 交圆O 于C 、D ,且AC =BD.你认为OA =OB 吗?为什么? 10. 如图所示,是一个直径为650mm 的圆柱形输油管的横截面,若油面宽AB=600mm ,求油面的最大深度。 11. 如图所示,AB 是圆O 的直径,以OA 为直径的圆C 与圆O 的弦AD 相交于点E 。你认为图中有哪些相等的线段?为什么? 答案:1.60度 2. 3 2 3. 1 3 4 4.90度 5.D 6.A 7.2.5 8.提示:连接OE ,求出角COE 的度数为60度即可 9.略 10.100毫米 11.AC=OC , OA=OB , AE=ED B

计算机组成原理试卷与答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同

6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的 时间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间 d)主存中读取一个数据字的平均时间 10.程序控制类指令的功能是______。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送

计算机组成原理典型例题讲解

分析设计计算: 1.CPU结构如图1所示,其中有一个累加寄存器AC,一个状态条件寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。 (1)标明图中四个寄存器的名称。 (2)简述指令从主存取到控制器的数据通路。 (3)简述数据在运算器和主存之间进行存/ 取访问的数据通路。 图1 解: (1)a为数据缓冲寄存器DR ,b为指令寄存器IR ,c为主存地址寄存器,d为程序计数器PC。 (2)主存M →缓冲寄存器DR →指令寄存器IR →操作控制器。 (3)存贮器读:M →缓冲寄存器DR →ALU →AC 存贮器写:AC →缓冲寄存器DR →M

2. 某机器中,配有一个ROM芯片,地址空间0000H—3FFFH。现在再用几个16K×8的芯片构成一个32K×8的RAM区域,使其地址空间为8000H—FFFFH。假设此RAM芯片有/CS和/WE信号控制端。CPU地址总线为A15—A0,数据总线为D7—D0,控制信号为R//W,MREQ(存储器请求),当且仅当MREQ 和R//W同时有效时,CPU才能对有存储器进行读(或写)。 (1)满足已知条件的存储器,画出地址码方案。 (2)画出此CPU与上述ROM芯片和RAM芯片的连接图。 解:存储器地址空间分布如图1所示,分三组,每组16K×8位。 由此可得存储器方案要点如下: (1)用两片16K*8 RAM芯片位进行串联连接,构成32K*8的RAM区域。片内地址:A0——A13,片选地址为:A14——A15; (2)译码使用2 :4 译码器; (3)用/MREQ 作为2 :4译码器使能控制端,该信号低电平(有效)时,译码器工作。 (4)CPU的R / /W信号与RAM的/WE端连接,当R // W = 1时存储器执行读操作,当R // W = 0时,存储器执行写操作。如图1 0000 3FFF 8000

计算机组成原理期末考试试卷及答案(1)

计算机组成原理期末考试试卷(1) 一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。 A. 11001011 B. 11010110 C. 11000001 D. 11001001 2.在定点二进制运算器中,减法运算一般通过______ 来实现。 A. 补码运算的二进制加法器 B. 补码运算的二进制减法器 C. 补码运算的十进制加法器 D. 原码运算的二进制减法器 3.下列关于虚拟存储器的说法,正确的是____。 A. 提高了主存储器的存取速度 B. 扩大了主存储器的存储空间,并能进行自动管理和调度 C. 提高了外存储器的存取速度 D. 程序执行时,利用硬件完成地址映射 4.下列说法正确的是____。 A. 存储周期就是存储器读出或写入的时间 B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取 C. 双端口存储器在左右端口地址码不同时会发生读/写冲突 D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式 5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用____寻址方式。 A. 堆栈 B. 立即 C. 隐含 D. 间接 6.指令系统中采用不同寻址方式的目的主要是______ 。 A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度 C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是____。 A. 指令长度固定,指令种类少 B. 寻址方式种类尽量少,指令功能尽可能强 C. 增加寄存器的数目,以尽量减少访存的次数 D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令

备战中考数学圆的综合-经典压轴题及答案

一、圆的综合真题与模拟题分类汇编(难题易错题) 1.如图,△ABC的内接三角形,P为BC延长线上一点,∠PAC=∠B,AD为⊙O的直径,过C作CG⊥AD于E,交AB于F,交⊙O于G. (1)判断直线PA与⊙O的位置关系,并说明理由; (2)求证:AG2=AF·AB; (3)若⊙O的直径为10,AC=25,AB=45,求△AFG的面积. 【答案】(1)PA与⊙O相切,理由见解析;(2)证明见解析;(3)3. 【解析】 试题分析:(1)连接CD,由AD为⊙O的直径,可得∠ACD=90°,由圆周角定理,证得∠B=∠D,由已知∠PAC=∠B,可证得DA⊥PA,继而可证得PA与⊙O相切. (2)连接BG,易证得△AFG∽△AGB,由相似三角形的对应边成比例,证得结论. (3)连接BD,由AG2=AF?AB,可求得AF的长,易证得△AEF∽△ABD,即可求得AE的长,继而可求得EF与EG的长,则可求得答案. 试题解析:解:(1)PA与⊙O相切.理由如下: 如答图1,连接CD, ∵AD为⊙O的直径,∴∠ACD=90°. ∴∠D+∠CAD=90°. ∵∠B=∠D,∠PAC=∠B,∴∠PAC=∠D. ∴∠PAC+∠CAD=90°,即DA⊥PA. ∵点A在圆上, ∴PA与⊙O相切.

(2)证明:如答图2,连接BG , ∵AD 为⊙O 的直径,CG ⊥AD ,∴AC AD =.∴∠AGF=∠ABG. ∵∠GAF=∠BAG ,∴△AGF ∽△ABG. ∴AG :AB=AF :AG. ∴AG 2=AF?AB. (3)如答图3,连接BD , ∵AD 是直径,∴∠ABD=90°. ∵AG 2=AF?AB ,55∴5 ∵CG ⊥AD ,∴∠AEF=∠ABD=90°. ∵∠EAF=∠BAD ,∴△AEF ∽△ABD. ∴ AE AF AB AD =545=,解得:AE=2. ∴221EF AF AE = -=. ∵224EG AG AE = -=,∴413FG EG EF =-=-=. ∴1132322 AFG S FG AE ?=??=??=.

相关文档
相关文档 最新文档