文档库 最新最全的文档下载
当前位置:文档库 › 嵌入式系统硬件设计

嵌入式系统硬件设计

嵌入式系统硬件设计
嵌入式系统硬件设计

引言

嵌入式系统是以应用为中心,软件硬件可裁剪,适应应用系统对功能、可靠性、成本、体积、功耗等综合性严格要求的专用计算机系统。本文主要研究了基于S3C2410的嵌入式最小系统,围绕其设计出相应的存储器、总电源电路、复位电路等一系列电路模块。

嵌入式最小系统

嵌入式最小系统即是在尽可能减少上层应用的情况下,能够使系统运行的最小化模块配置。以ARM内核嵌入式微处理器为中心,具有完全相配接的Flash电路、SDRAM电路、JTAG电路、电源电路、晶振电路、复位信号电路和系统总线扩展等,保证嵌入式微处理器正常运行的系统,可称为嵌入式最小系统。对于一个典型的嵌入式最小系统,以ARM处理器为例,其构成模块及其各部分功能如图1所示,其中ARM微处理器、FLASH和SDRAM模块是嵌入式最小系统的核心部分。

整体仿真图

微处理器——采用了S3C2410A ;

电源模块——本电源运用5V 的直流电源通过两个三端稳压器转换成我们所设计的最小系统所需要的两个电压,分别是3.3V 和1.8V , 1.8V 电源

LDD 稳压 SDARM

32MB

(use JTAG 接口 REST 电路256字节E2PROM E2PROM

UART 串口功

能扩展 32768Hz 晶

振RTC 时钟

S3C2410A-20

(ARM920T) (16KB I-Cache,16KB D-Cache) SDARM 32MB (use NOR FLASH 2MB (use

3.3V的给VDDMOP,VDDIO,VDDADC等供电,而1.8V的给VDDi和RTC 供电。

时钟模块(晶振)——通常经ARM内部锁相环进行相应的倍频,以提供系统各模块运行所需的时钟频率输入。32.768kHz给RTC 和Reset模块,产生计数时钟,10MHz作为主时钟源;

Flash存储模块——存放嵌入式操作系统、用户应用程序或者其他在系统掉电后需要保存的用户数据等;

SDRAM模块——为系统运行提供动态存储空间,是系统代码运行的主要区域;

复位模块——实现对系统的复位;

上电顺序为3.3V-2.5V。其中5V-2.5V转换电路前面连接RC 延迟网络,可获得比3.3V较晚些的上电时间,时间设为约10ms。

电源电路中使用了大量的去耦电容,用于滤除交流成分,使输出的直流电源更平滑。同时,每个芯片的电源引脚和地之间都连接了这

样的去耦电容,以防止电源噪声影响元件正常工作。

三复位电路

(3).存储器电路原理

1)Nor Flash

SST39VF1601是16位宽的存储器,每次读操作可取2字节数据,对于S3C2410A来说相应于半字节对其操作地址最小变化值为

0x00000002,因此将S3C2410A的ADDR1引脚与SST39VF1601的A0引脚连接,不用ADDR0引脚,其它地址一次递增连接即可。

2)SDRAM存储器

此32位总线的存储器由两片16位的SDRAM(HY57V561620)组成,低16位的存储器的16位数据总线DQ15~Q0与S3c2410A TA15-A0

相连,高16位的存储器的16位数据总线DQ15~Q0与S3c2410A TA31-A16相连。

相关文档