文档库 最新最全的文档下载
当前位置:文档库 › 计算机组成原理题库 2

计算机组成原理题库 2

计算机组成原理题库 2
计算机组成原理题库 2

1.4.1

2、下列描述中正确的是

A控制器能理解、解释并执行所有的指令及存储结果

B一台计算机包括输入、输出、控制、存储及算术逻辑运算五个部件

C所有的数据运算都在CPU的控制器中完成

D以上答案都正确

4、有一些计算机将一部分软件永恒的存于只读存储器中,称之为

A硬件 B软件 C固件 D辅助存储器 E以上都不对

5、输入、输出装置以及外接的辅助存储器称为()

A操作系统 B存储器 C主机 D外围设备

7、完整的计算机系统应包括()

A运算器、存储器、控制器 B外部设备和主机

C主机和实用程序 D配套的硬件设备和软件系统

8、计算机系统中的存储系统是指()

A .RAM存储器 B.ROM存储器 C.主存 D.主存和辅存

19、计算机的算术逻辑单元和控制单元合称为()

A. ALU

B. UP

C. CPU

D. CAD

35、储存单元是指()

A.存放一个字节的所有存储集合

B.存放一个储存字的所有存储集合

C.存放一个二进制信息的存储集合

D.存放一条指令的存储集合

36、存储字是指()

A.存放在一个存储单元中的二进制代码组合

B.存放在一个存储单元中的二进制代码位数

C.存储单元的集合

D.机器指令

39、存放执行执行指令的寄存器是()

A.MAR

B.PC

C.MDR

D.IR

1.4.2

14.有些计算机将一部分软件永恒地存于只读存储器中,称为(A)

15.计算机将存储,算逻辑运算和控制三个部分合称为(A),再加上(B)和(C)

就组成了计算机硬件系统。

2.3.1

8.目前被广泛使用的计算机是()

A.数字计算机

B.模拟计算机

C.数字模拟混合式计算机

D.特殊用途计算机

9.个人计算机(PC)属于()类计算机。

A.大型计算机

B.小型机

C.微型计算机

D.超级计算机

2.3.2

17、操作系统最早出现在第(A)代计算机上。

3.4.1

1.计算机使用总线结构便于增减外设,同时()

A.减少了信息传输量

B.提高了信息的传输速度

C.减少了信息传输线的条数

2.计算机使用总线结构的主要优点是便于实现积木化,缺点是()

A.地址信息,数据信息和控制信息不能同时出现

B.地址信息与数据信息不能同时出现

C.两种信息源的代码在总线中不能同时传送

5.在三中集合式总线控制中,()方式响应时间最快。

A.链式查询

B.计数器定时查询

C.独立请求

8.三种集合式总线控制中,()方式对电路故障最敏感的

A.链式查询

B.计数器定时查询

C.独立请求

13.在独立请求方式下,若有N个设备,则()

A.有一个总线请求信号和一个总线响应信号

B.有N个总线请求信号和N个总线响应信号

C.有一个总线请求信号和N个总线响应信号

14.在链式查询方式下,若有N个设备,则()

A.有N条总线请求线

B.无法确定有几条总线请求线

C.只有一条总线请求线

15.系统总线中的数据线、地址线和控制线是根据()来划分的。

A.总线所处的位置

B.总线的传输方向

C.总线传输内容

21.总线复用方式可以()

A.提高总线的传输带宽

B.增加总线的功能

C.减少总线中信号线的数量

3.4.2

1.在做手术过程中,医生常常将手伸出,等护士将手术刀递上,待医生握紧后,护士才松手,如果把医生和护士看做是两个通信模块,上述一系列动作相当于__A_通信中的__B_方式。

5.一个总线传输周期包括____、____、____和____四个阶段。

7.总线的通信控制主要解决____。通常____、____、____、和____四种。

15.总线的判优控制可分为____式和____式两种。

3.4.3

6.异步通信与同步通信的主要区别是什么,说明通信双方如何联络。

4.4.1

1.存取周期是指____。

A.存储器的写入时间

B.存储器进行连续写操作允许的最短间隔时间

C.存储器进行连续读或写操作所允许的最短间隔时间

3. 一个16K×32位的存储器,其地址线和数据线的总和是____。

A.48

B.46

C.36

6.某计算机字节长是16位,它的存储容量是1MB,按字编址,它的寻址范围是____

A.512K

B.1M

C.512KB

8.某计算机字节长是32位,它的存储容量是256KB,按字编址,它的寻址范围是____。

A.128K

B.64K

C.64KB

9.某一RAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最少数目是____。

17.下述说法中____是正确的。

A.半导体RAM信息可读可写,且断电后仍能保持记忆

B.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的

C.半导体RAM是易失性RAM,而静态RAM只有在电源不掉电时,所以信息是不易失的

28.交叉编址的存储器实质是一种____存储器,它能____执行____独立的读/写操作。

A.模块式,并行,多个

B.模块式,串行,多个

C.整体式,并行,一个

30.采用四体并行低位交叉存储器,设每个体的存储容量为32K×16位,存取周期为400ns,在下述说法中____是正确的。

A. 在0.1μs内,存储器可向CPU提供26位二进制信息

B. 在0.1μs内,每个体可向CPU提供16位二进制信息

C. 在0.4μs内,存储器可向CPU提供26位二进制信息

32.主存和CPU之间增加高速缓冲存储器的目的是____

A.解决CPU和主存之间的速度匹配问题

B.扩大主存容量

C.既扩大主存容量,又提高存取速度

33.在程序的执行过程中,Cache与主存的地址映射是由____。

A.操作系统来管理的

B.程序员调度的

C.由硬件自动完成的

34.采用虚拟存储器的目的是____。

A.提高主存的速度

B.扩大辅存的存取空间

C.扩大存储器的寻址空间

35.常用的虚拟存储器寻址系统由____两级存储器组成。

A.主存–辅存

B.Cache-主存

C.Cache-辅存

36.在虚拟存储器中,当程序正在执行时,由____完成地址映射。

A.程序员

B.编译器

C.操作系统

52.Cache的地址映像中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作____。

54、下列器件中存取速度最快的是____

A.Cache

B.主存

C.寄存器

4.4.2

2、__A_、__B_、和__C_组成三级存储系统,分级的目的是__D_。

8、欲组成一个32K×8位的存储器,当分别选用1K×4位,16K×1位,2K×8位的三种不同规格的存储芯片时,各需__A_、__B_和__C_片。

9、欲组成一个64K×16位的寄存器,若选用32K×8位的存储芯片,共需__A_片;若选用16×1位的存储芯片,则需__B_片;若选用1K×4位的存储芯片共需__C_片。

19、缓存是设在__A_和__B_之间的一种存储器,其速度__C_匹配,其容量与__D_有关。26、将主存地址映射到Cache中定位称为__A_,将主存地址变换成Cache地址称为__B_,当新的主存块需要调入Cache中,而它的可用位置又被占用时,需根据__C_解决调入问题。27、主存和Cache的地址映像方法很多,常用的有__A_、__B_和__C_三种,在存储管理上常用的替换算法是__D_和__E_。

28.Cache的命中率是指__A_,命中率与__B_有关。

44.在写操作时,对Cache与主存单元同时修改的方法称为__A_,若每次只暂时写入Cache,直到替换时才写入主存的方法称为__B_。

4.4.3

13.什么是刷新?刷新有几种方式?请简要明之

28.设有一个具有14位地址和8位字长的存储器,试问该存储器的存储容量是多少?若存储器用1K×1位RAM芯片组成,需要多少片,需要哪几位地址做芯片选择,如何选择?

29、已知某8位机的主存采用半导体存储器,其地址码为18位,采用4K×4位的

静态RAM芯片组成该机所允许的最大主存空间,并选用模块板形式,问:

(1)若每个模块板为32K×8位,工序几个模块板?

(2)每个模块板内共有多少片RAM芯片?

(3)主存共需要多少RAM芯片?CPU如何选择各模块?如何选择具体芯片(说明选用的器件及地址码的分配)?

5.4.1

5、主机与设备传送数据时,采用,主机与设备是串行工作的。

A.程序查询方式

B.中断方式

C.DMA方式

6、主机与I/O设备传送数据时,采用,CPU的效率最高。

A.程序查询方式

B.中断方式

C.DMA方式

8、中断发生时,程序计数器内容的保护和更新,是由完成的。

A.硬件启动

B.进栈指令和转移指令

C.访存指令

9、中断向量地址是。

A.子程序入口地址

B.中断服务程序入口地址

C.中断服务入口地址的地址

13、DMA方式。

A.既然能用于高速外围设备的信息传送,也就能代替中断方式

B.不能取代中断方式

C.也能向CPU请求中断处理数据传送

38、中断服务程序的最后一条指令是。

A. 转移指令

B.出栈指令

C.中断返回指令

5.4.2

2、I/O的编址方式可分为 A 和 B 两大类,前者需有独立的I/O指令,后者可通过 C 指令和设备交换信息。

3、I/O和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式)可分为、、三种。

4、主机与设备交换信息的控制方式中,方式主机与设备是串行工作的,

方式和方式主机与设备室并行工作的,且方式主程序与信息传送是并行进行的。

7、如果CPU处于开中断状态,一旦接受了中断请求,CPU就会自动__A__,防止再次接受中断。同时为了返回主程序断点,CPU需将__B_内容存至__C__中。中断处理结束后,为了正确返回主程序运行,并且允许接受新的中断,必须回复_D_和_E__。

8、CPU响应中断时要保护现场,包括对__A__和__B__的保护,前者通过_C___实现,后者可通过__D__实现。

9、一次中断处理过程大致可分为___A__,____B_,___C__,____D_和__E____等五个阶段. 25.利用访存指令与设备交换信息,这在I/O编址方式中称为_A___.

5.4.3

1、为什么外围设备要通过接口与CPU相连?接口有哪些功能?

2、I/O的编址方式有几种?各有何特点?

3、I/O与主机交换信息由哪几种控制方式?各有何特点?

10、程序查询方式和程序中断方式都要由程序实现外围设备的输入输出,他们有何不同?12、以I/O设备的中断处理过程为例,说明一次程序中断的全过程。

19.画出单重中断和多重中断的处理流程,说明它们的不同之处.

6.4.1

1.下列书数最小的数为____。

A.()101001二

B.八(52)

C.()2B 十六

2.下列数中最大的数为____

A.()10010101二

B.()227八

C.()96十六

8.某机字长8位,采用补码形式(其中1为为符号位),则机器数所能表示的范围是_____。 15.[]X 1.0000=?补,它代表的真值是____

A.-0

B.-1

C.+1

30、1MB=____字节

A 110 B.220 C.230

32.若要表示0~999中的任意一个十进制数,最少需_____位二进制数.

A.6

B.8

C.10

D.1000

54.设寄存器内容为10000000,若它等于0,则为_____。

A.原码

B.补码

C.反码

D.移码

73.在浮点机中,判断原码规格化形式的原则是 。

A.尾数的符号位与第一数位不同

B.尾数的第一数位为1,数符任意

C.尾数的符号位与第一数位相同

D.阶符与数符不同

74.在浮点机中,判断补码规格化形式的原则是 。

A.尾数的第一数位为1,数符任意

B.尾数的符号位与第一数位相同

C.尾数的符号位与第一数位不同

92.在浮点机中 是隐含的。

A.阶码

B.数符

C.尾数

D.基数

108.在各种尾数舍入方法中,平均误差最大的是 。

A.截断法

B.恒置“1”法

C.0舍1入法

D.恒置“0”法 109.浮点数舍入处理的方法除了0舍1入法外,还有 法。

A.末位恒置“0”

B.末位恒置“1”

C.末位加1

D.末位减1

6.4.2

1.计算机中广泛应用A 进制数进行运算、存储和传递,其主要理由是B 。

2.在整数定点机中,机器数为补码,字长8位(含2位符号位),则所能表示的十进制数范围为A 至B ,前者的补码形式为C ,后者的补码形式为D 。

5.某整数定点机,字长8位(含1位符号位),当机器数分别采用原码、补码、反码及无符号数时,其对应的真值范围分别为A 、B 、C 和D (均用十进制数表示)。

26.移码常用来表示浮点数的A 部分,移码和补码除符号位B 外,其他各位C 。

31.最少需用A 位二进制数可表示任一五位长的十进制数。

40.设浮点数字长为16位,(其中阶符1位,阶码5位,数符1位,尾数9位),对应十进制数-87的浮点规格化补码形式为A ,若阶码采用移码,尾数采用补码,

则机器数形式为B 。

53.设3225=x ,则[]补x =A ,补??????2x =B ,补??????4x =C ,[]补x -=D 。

61.已知寄存器位数为8位,机器数取1位符号位,设其内容为11110101当它代表无符号数时,逻辑左移一位后得A ,逻辑右移一位后得B 。当它代表补码时,算术左移一位后得C ,算术右移一位后得D 。

67.正数原码左移时,A 位不变,高位丢1,结果B ,右移时低位丢C ,结果引起误差。负数原码左移时,D 位不变,高位丢1,结果E ,右移时低位丢F ,结果正确。

73.两个n+1位(含1位符号位)的原码在机器中作一位乘运算,共需做A 次B 操作,最多需做C 次D 操作,才能得到最后的乘积,乘积的符号位需E 。

78.在补码除法中,设[]补x 为被除数,[]补y 为除数。除法开始时,若[]补x 和[]补y 同号,需做A 操作,得余数[]补R ,若[]补R 和[]补y 异号,上商B ,再做C 操作。若

机器数为8位(含1位符号位),共需商D 次,且最后一次上商E 。

84.在浮点加减运算中,对阶时需A 阶向B 阶看齐,即小阶的尾数向C 位移,每移一位,阶码D ,直到两数的阶码相等为止。

88.运算器能进行A 运算,运算器中通常需要有三个寄存器,称为B 、C 、D 。

90.浮点运算器由A 和B 组成,它们都是C 运算器。前者只要求能执行D 运算,而后者要求能进行E 运算。

92.按信息的传送方式分,运算器可分A 、B 、C 三种结构。其中D 最省器材,E 运算速度最快。

94.为提高运算器的速度,通常可采用A 、B 和C 三种方法。

106.运算器内通常都设有反映A 状态的寄存器,利用该寄存器的内容可以提供B ,以实现程序的C 。

109.若移码的符号为1,则该数为A 数;若符号为0,则为B 数。

6.4.3

27.原码两位乘法中,部分积需采用几位符号位,为什么?

32.写出浮点补码规格化形式,当尾数出现什么形式是需规格化?如何规格化?

7.4.1

1.指令系统中采用不同寻址方式的目的主要是()

A.可降低指令译码难度

B.缩短指令字长,扩大寻址空间,提高编程灵活性

C.实现程序控制

3.一地址指令中,为完成两个数的算法运算,除地址译码指明的一个操作数外,另一个数常采用()

A.堆栈寻址方式 B,立即寻地址方式 C.隐含寻址方式

5.操作数在寄存器中的寻址方式称为()寻址

A.直接

B.寄存器直接

C.寄存器间接

7.变址寻址方式中,操作数的有效地址是()

A.基址寄存器内容加上形式地址(位移量)

B.程序计数器内容加上形式地址

C.变址寄存器内容加上形式地址

13.堆栈寻址方式中,设A 为累加器,SP 为堆栈指示器,SP M 为SP 指示的栈顶

单元,如果进栈操作的动作顺序是(SP-1)→SP, (A )→SP M ,那么出栈操作

的动作顺序应为 。

A.(SP M )→A ,(SP )+1→SP

B.(SP )+1→SP ,(SP M )→A

C. (SP )-1→SP ,(SP M )→A

15.设变址寄存器为X ,形式地址为D ,某机具有先间址后变址的寻址方式,则这种寻址方式的有效地址为 。

A.EA=(X)+D

B.EA=(X)+(D)

C.EA=((X)+D)

19.指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式可以实现 。

A .程序浮动

B .程序的无条件转移和浮动

C .程序的条件转移和无条件转移

24.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是 。

A .直接、立即、间接

B 、直接、间接、立即

C .立即、直接、间接

26.为了缩短指令中地址码的位数,应采用()寻址

A.立即数

B.寄存器

C.直接

30.设机器字长为16位,存储器按字节编址,CPU 读取一条单字长指令后,PC 值自动加()

A.1

B.2

C.4

34.转移指令的主要操作是()

A .改变程序计数器PC 的值

B .改变地址寄存器的值

C.改变程序计数器的值和堆栈指针SP的值

38.下列()是错误的

A.为了充分利用存储器空间,指令的长度通常可取字节的整数倍

B.一地址指令是固定长度的指令

C.单字长指令可加快取指令的速度

7.4.2

2.在非立即寻址的一地址格式指令中,其中一个操作数通过指令的地址字段安排在()或()中。

12.堆栈寻址需在CPU内设计一个专用的寄存器,成为(),其内容是()

17.某机采用三地址格式指令,其能完成50中操作,若机器可在1K地址范围内间接寻址,则指令字长应取()位,其中操作码占()位,地址码占()位。

22.某机指令字长16位,每个操作数的地址码长6位,设操作码长度固定,指令分为零地址、一地址和二地址三种格式。若零地址指令有P种,一地址指令有Q种,则二地址指令最多有()种。若按长度操作码考虑,则二地址指令最多允许有()种。

24.RISC的英文全名是(),它的中文含义是();CISC的英文全名是(),它的中文含义是()。

26.操作数由指令直接给出的寻址方式为()。

32.操作数的地址在寄存器中的寻址方式是()。

35.在寄存器寻址中,指令的地址码给出(),而操作数在()中。

7.4.3

6.若机器采用三地址格式访存指令,试问完成一条加法指令共需访问几次存储器?若该机共能完成54种操作,操作数可在1K地址范围内寻址,试画出该机器的指令格式。

18.RISC指令系统具有哪些主要特点?

8.4.1

2. 控制器的全部功能是。

A.产生时序信差

B.从驻村去除指令并完成执行操作码译码

C.从驻村去除指令、分析指令并产生有关的操作控制信号

3. 指令周期是。

A.CPU执行一条指令的时间

B.CPU从主存取出一条指令的时间

C.CPU从主存取出一条指令加上执行这条指令的时间

5.中断标志触发器用于。

A.想CPU发布中断请求

B.指示CPU是否进入中断周期

C.开放或关闭中断系统

8. 向量中断是。

A.外设提出中断

B.由硬件形成中断服务程序入口地址

C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

9. 程序计数器的位数取决于。

A.存储器的容量 B。机器字长 C。指令字长

13. 指令寄存器的位数取决于。

A.存储器的容量 B。指令字长 C。机器字长

16.程序计数器PC属于。

A.运算器 B。控制器 C。存储器

20.CPU中的通用寄存器。

A.只能存放数据,不能存放地址

B.可以存放数据和地址

C.可以存放数据和地址,还可以代替指令寄存器

21.某机有司机中断,优先级从高到低为1→2→3→4.若将优先级顺序修改,改后1级中断的屏蔽字为1011. 2级中断的屏蔽字为1111,3级中断的屏蔽字为0014,4级中断的屏蔽字为0001,再修改后的修仙记序从高到低为。

A.3→2→1→4 B.1→3→4→2 C。2→1→3→4

8.4.2

4. 在CPU中,指令寄存器的作用是 A ,其位数取决 B ,程序计数器的作用是

C ,其位数取决于

D 。

20. 柔和指令周期的第一步必定是 A 周期。

36.若采用软件查询的方法形成中断服务程序的入口地址,则CPU在中断周期完成 A , B 和 C 操作。

37. 中断判优可通过 A 和 B 实现,前者速度更快。

38. 中断服务程序入口地址可通过 A 和 B 寻找。

40. 某机有四个中断源,优先操作按1→2→3→4降序排列,弱想将中断处理次序改为3→1→4→2,则1234中断源对应的屏蔽字分别是 A 、 B 、 C 和 D 。

8.4.3

24.中断处理过程中为什么要中断判优?有几种方法实现?若想改变原定的优先级顺序,可采取什么措施?

25.中断处理过程中保护现场需要完成哪些操作?如何实现?

27.什么是多重中断?实现多重中断有无条件约束?

29.什么叫屏蔽字?如何设置屏蔽字?

9.4.1

1.同步控制是()

A.只适用于CPU控制的方式

B.由统一的时序信号控制的方式

C.所有指令执行时间都相同的方式

2.异步控制常用于()

A.CPU访问外围设备

B .微程序控制器中

C .微型机的CPU 控制中

5.计算机操作的最小单位时间是()

A .时钟周期 B.指令周期 C.CPU 周期

7.一个节拍信号的宽度是指()

A.指令周期

B.机器周期

C.时钟周期

9.在取指令操作后,程序计数器中存放的是()

A.当前指令的地址

B.程序中指令的数量

C.下一条指令的地址

10.直接寻址的无条件转移指令功能是将指令中的地址码送入()

A .PC B.地址寄存器 C.累加器

14.在单总线结构的CPU 中,连接在总线上的多个部件()

A.某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据

B.某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据

C.可以有多个同时向总线发送数据,并且可以有多个同时从总线接收数据

19.在间址周期中()

A .所有指令的间址操作都是相同的

B.凡是存储器间接寻址的指令,它们的操作都是相同的

C .对于存储器间接寻址或寄存器间接寻址的指令,它们的操作是不同的

9.4.2

4、 控制器的控制方式 ___、___、___和_____四类。

7控制器在生成各种控制信号时,必须按照一定的_____进行,以便对各种操作实施时间上的控制。

8同步控制是_____。

9异步控制是______。

10联合控制是______。

19假设进栈操作是先存数据再修改堆栈指针SP ,则进入中断的第一个微操作是_____。 20控制单元的输入信号可来自______、______、____和____。

9.4.3

1.什么是计算机的主频,主频和机器周期有什么关系?

6.图9.10所示是双总线结构的机器。图中IR 为指令寄存器,PC 为程序计数器,MAR 为存储器地址寄存器,M 为主存(受R/W 信号控制),MDR 为存储器数据寄存器,0R 、1R 、2R 、3R 、X 、Y 均为寄存器,ALU 由正、负控制信号决定完成何种

操作,控制信号G 控制一个门电路。此外,线上标注有控制信号,如i Y 表示寄存器Y 的输入控制信号,i0R 表示寄存器1R 的输入控制信号,未标字符的线为直

通线,不收控制。

ADD

R,0R指令完成(2R)+(0R)→2R的操作,画出其指令周期信息流2

程图(假设指令的地址已放在PC中),列出相应的微操作控制信号序列。

10.4.1

1.在微程序控制器中,机器指令与微指令的关系式。

A.在一条机器指令由一条微指令来执行

B.每一条机器指令由若干条微指令组成的微程序来解释执行

C.若干条机器指令组成的程序可由一个微程序来执行

2.微指令执行的顺序控制问题,实际上是如何确定下一条微指令地址的问题,通常用的一种方法是断定方式,其基本思想是。

A.用微程序计数器来产生后继微指令地址

B.在指令中指定一个专门字段来产生后继微指令地址

C.由设计者在微指令代码中指定,或者由设计者指定的判别测试字段控制产生后继微指令地址

3.在微指令的控制方式中,若微指令命令个数已确定,则。

A.直接控制方式和编码控制方式不影响微指令的长度

B.直接控制方式的微指令字长比编码控制方式的微指令字长短

C.编码控制方式的微指令字长比直接控制方式的微指令字长短

11.微指令操作控制字段的每一位代表一个控制信号,这种微程序的控制(编码)方式是。

A.字段直接编码

B.直接编码

C.混合编码

13.垂直型微指令的特点是。

A.微指令格式垂直表示

B.控制信号经过编码产生

C.采用微操作码

14.水平型微指令的特点是。

A.一次可以完成多个操作

B.微指令的操作控制字段不进行编码

C.微指令的格式简短

16.在控制器的控制信号中,相容的信号是的信号。

A.可以相互替代

B.可以相继出现

C.可以同时出现

17.以硬连线方式构成的控制器又称为控制器。

A.组合逻辑型

B.存储逻辑型

C.微程序型

10.4.2

3.微指令格式可分为 A 型和 B 型两类,其中 C 型微指令用较长的微程序结构换取较短的微指令结构。

4.在用微程序实现的控制器中,一条机器指令对应若干条 A ,它又包含若干

B 。微指令格式分成

C 型和

D 型两类,(E)型微指令可同时执行若干个微操作,所以执行指令的速度比(F)快。

5.在用微程序实现的控制中,微操作命令可采用(A)和 B 两种控制方式,后者又可分为(C)和(D),其中(E)微指令字长最短。

6.实现机器指令的微程序一般存放在(A)中,而用户程序存放在(B)中,前者的速度比后者(C)。若采用水平型微型指令,则微指令长度一般比机器指令(D)。

13.在设计微程序控制器时,所追求的目标是(A),(B),(C)和(D)等。

14.在组合逻辑控制器中,微操作控制信号由(A),(B),和(C)决定。

10.4.3

7.微指令字中操作控制字段有哪些控制方法?各有何特点?

8.说明微程序控制器中微指令的地址有几种形成方式。

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理样题(无答案)

计算机组成原理往年样题 一、选择题(共15分,每空1分) 1. 计算机中有关ALU的描述,_ _是正确的。 A.只做算术运算,不做逻辑运算 B.只做加法 C.能存放运算结果 D.以上答案都不对 2. 某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线的数目分别为_ ____。 A.64,16 B. 16,64 C. 64,8 D. 16,16 3. 将变址寄存器的内容与指令地址码给出的位移量之和作为操作数地址或转移地址的 寻址方式称为__ ____寻址。 A.寄存器间接 B.变址 C.基址 D.相对 4. 主存贮器和CPU之间增加cache的目的是__ ___。 A. 解决CPU和主存之间的速度匹配问题 B. 扩大主存贮器容量 C. 扩大CPU中通用寄存器的数量 D. 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 5. 存储字长是指____。 A. 存放在一个存储单元中的二进制代码组合 B. 存放在一个存储单元中的二进制代码位数 C. 存储单元的个数 D. 机器指令的位数 6. 寄存器间接寻址方式中,操作数处在____。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7. 微程序控制器中,机器指令与微指令的关系是____。 A. 每一条机器指令由一条微指令来执行 B. 每一条机器指令由一段微指令编写的微程序来解释执行 C. 每一条机器指令组成的程序可由一条微指令来执行 D. 一条微指令由若干条机器指令组成 8. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是_ ____。

A.11001011 B.11010110 C.11000001 D.11001001 9. 若用GB作计算机主存容量的计量单位,1GB等于_ ____字节。 A.210 B.220 C.230 D.240 10. DRAM与SRAM相比,_ ____特点是不正确的。 A.集成度高 B.成本低 C.速度快 D.需要刷新 11. 微指令编译法中,控制字段每位代表一个微命令时,采用的是。 A.直接控制法 B. 字段直接编译法 C. 字段间接编译法 D. 常数源字段 12. 有关cache存储器的叙述是错误的。 A. 它介于CPU与主存之间 B. 它保存的字块是主存相应字块的一个副本 C.它的每一块要有一个标记指明其映像的主存块号 D.它的全部管理通过硬、软件系统实现 13. 有关流水线的叙述中,不正确的是。 A.流水线计算机中,一条指令执行过程分成时间上大致相等的几个阶段 B.同一条指令的不同阶段由计算机不同的部件同时执行着 C. 流水线的级数就等于指令所分的阶段数 D. 不同指令的不同阶段由计算机不同的部件重叠执行着 14. 与水平微指令相比,下面属于垂直微指令特点的是。 A.并行操作能力强 B. 只完成一、两个微操作 C. 用户难以掌握 D. 微指令字长较长,微程序短 15. 按连接部件不同划分,__ ____是指CPU、主存、I/O设备各大部件之间的信息传输 线。 A. 片内总线 B. 系统总线 C. 通信总线 D. 测控总线 二、选择题(共20分,每小题1分) 1. 将下列不同进制数等式填写完整。 (1011.1)2=( )10,(21.8)16 =( )10 ,(11.25)10=( )16, (23/32)10=( )2,(23.75)10 =( )2 2. 设计算机字长8位,请正确填写下列等式。 X=-15/128,[X]补= (定点小数),[X]反=00110110 [X]移=

计算机组成原理期末试题

第一章计算机系统概论 计算机的硬件是由有形的电子器件等构成的,它包括运算器、存储器、控制器、适配器、输入输出设备。早起将运算器和控制器合在一起称为CPU(中央处理器)。目前的CPU包含了存储器,因此称为中央处理器。存储程序并按地址顺序执行,这是冯·诺依曼型计算机的工作原理,也是CPU自动工作的关键。 计算机系统是一个有硬件、软件组成的多级层次结构,它通常由微程序级、一般程序级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。 习题:4冯·诺依曼型计算机的主要设计思想是什么?它包括那些主要组成部分? 主要设计思想是:存储程序通用电子计算机方案,主要组成部分有:运算器、逻辑控制装置、存储器、输入和输出设备 5什么是存储容量?什么是单元地址?什么是数据字?什么是指令字? 存储器所有存储单元的总数称为存储器的存储容量。每个存储单元都有编号,称为单元地址。如果某字代表要处理的数据,称为数据字。如果某字为一条指令,称为指令字 7指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 每一个基本操作称为一条指令,而解算某一问题的一串指令序列,称为程序 第二章运算方法和运算器 按 对阶操作。

直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的输入编码、汉字内码、子模码等三种不同用途的编码。 1第三章 内部存储器 CPU 能直接访问内存(cache 、主 存) 双端口存储器和多模块交叉存储器属于并行存储器结构。 cache 是一种高速缓冲存储器,是为了解决CPU 和主存之间速度不匹配而采用的一项重要的硬件技术,并且发展为多级cache 体系,指令cache 与数据cache 分设体 系。要求cache 的命中率接近于1 适度地兼顾了二者的优点又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想,因而得到了普遍采用。 习题: 1设有一个具有20位地址和32位字长的存储器,问: (1)该存储器能存储多少个字节的信息? (2)如果存储器由512K ×8位SRAM 芯片组成,需要多少片; (3)需要多少位地址做芯片选择? (1)字节M 4832*220= (2)片84*28 *51232*1024==K K (3)1位地址作芯片选择 2 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问: (1) 若每个内存条16M ×64位,共需几个内存条? (2)每个内存条共有多少DRAM 芯片? (3)主存共需多少DRAM 芯片?CPU 如何选

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

计算机组成原理 试卷含答案

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/ 补考/重修课程 计算机组成原理考核试题 出卷人:毛禄广 课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D 一、单选题(30分,每题2分) 1. 算术逻辑单元的简称为()B A、CPU。 B、ALU。 C、CU。 D、MAR。 2. EPROM是指()D A.读写存储器 B.只读存储器 C.闪速存储器 D.可擦除可编程只读存储器 3. 异步通信的应答方式不包括()D A、不互锁 B、半互锁 C、全互锁 D、以上都不包括 4. 三种集中式总线仲裁中,______方式对电路故障最敏感。A A、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确 5. 下面说法正确的是:()B A、存储系统层次结构主要体现在缓存-主存层次上; B、缓存-主存层次主要解决CPU和主存速度不匹配的问题; C、主存和缓存之间的数据调动对程序员也是不透明的; D、主存和辅存之间的数据调动由硬件单独完成。 6. 动态RAM的刷新不包括( ) D A、集中刷新 B、分散刷新 C、异步刷新 D、同步刷新 7. 关于程序查询方式、中断方式、DMA方式说法错误的是()D A、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高; B、中断方式进一步提高了CPU的工作效率; C、三者中DMA方式中CPU的工作效率最高; D、以上都不正确。 第 1 页共5 页 8. 发生中断请求的条件不包括()D A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 9. DMA的数据传送过程不包括()A A、初始化 B、预处理 C、数据传送 D、后处理 10. 下列数中最大的数为()B A.(10010101)2 B.(227)8 C.(96)8 D.(143)5 11. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()B A +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255D.2+127 -223 12. 定点运算中,现代计算机都采用_______做加减法运算。()B A、原码 B、补码 C、反码 D、移码 13._________中乘积的符号位在运算过程中自然形成。()C A、原码一位乘 B、原码两位乘 C、补码一位乘 D、以上都不是 14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()C A、一定成立 B、不一定成立 C、不能成立 D、以上都不正确 15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。()A A、17 B、16 C、15 D、18 二、填空题(共10分,每题1分) 1.总线控制分为判优控制和________。(通信控制) 2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。(同步通信) 3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。(缓冲存 储器) 4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。(动态RAM) 5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方 式和I/O处理机方式。(DMA方式) 6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。(传 送指令) 7.浮点数由阶码和________两部分组成。(尾数) 8.二进制数-0.1101的补码为__________。(10011) 9._______是补码一位乘中乘数符号为负时的方法。(校正法)

计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案 文稿归稿存档编号:[KKUY-KKIO69-OTM243-OLUI129-G00I-FDQS58-

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.______可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指______。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用______,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第______种说法是正确的。

A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相 同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是______。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。 10.将微程序存储在EPROM中的控制器是______控制器。 A.静态微程序; B.毫微程序; C.动态微程序; D.微程序。 11.隐指令是指______。 A.操作数隐含在操作码中的指令; B.在一个机器周期里完成全部操作的指令; C.指令系统中已有的指令;

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理试题集

1.数字电子计算机的主要特点是存储容量大、(运算速度快),(运算精度高)。 2.计算机各组成部件相互连接方式,从早期的以(存储器)为中心,发展到现在以(运算器)为中心。 3.指令寄存器寄存的是(C ) A、下一条要执行的指令 B、已执行完了的指令 C 、正在执行的指令D、要转移的指令 4.衡量计算机的性能指标主要有哪些(答主要的三项指标),并说明为什么? 解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。 5,决定指令执行顺序的寄存器是(PC),而记录指令执行结果的状态的寄存器是(状态字寄存器) 6.最早提出“存储程序程序”概念的是(A ) A、Babbage B、V.Neumann C、Pascal D、Bell 7.如何理解计算机组成和计算机体系结构? 8.第一台电子计算机(ENIAC)是于1946年交付使用。 9.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个采用(隐含)寻址方法。 10.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于()。 11.用n+1位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0﹤﹦N );用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是() 1. CPU包括()两部分。 A、ALU和累加器 B、ALU和控制器 C、运算器和控制器 D、ALU和主存储器 C 2. 计算机运算速度的单位是()。 A、MTBF B、MIPS C、MHZ D、MB B 3. 若十六进数微AC.B,则其十进制数为()。 A、254.54 B、2763 C、172.6875 D、172.625 C 4. 若十进制数据为137.5则其八进制数为()。 A、89.8 B、211.4 C、211.5 D、1011111.101

计算机组成原理样卷及参考答案

题号一二三四合计 分数 阅卷人 一、单选题(每题2分,共30分) 1 冯.诺依曼计算机结构的核心思想是:_____ 。 A 二进制运算 B 有存储信息的功能C运算速度快 D 存储程序控制 2 计算机硬件能够直接执行的只有_____ 。 A 机器语言 B 汇编语言 C 机器语言和汇编语言 D 各种高级语言 3 零的原码可以用哪个代码来表示:_____ 。 A 11111111 B 10000000 C 01111111 D 1100000 4 某数在计算机中用8421码表示为0111 1000 1001 ,其真值为_____。 A 789 B 789H C 1929 D 11110001001B 5目前在小型和微型计算机里最普遍采用的字符编码是_____。 A BCD码 B 十六进制代码 C AS CⅠⅠ码 D海明码

6 当-1<x<0时,【x】原=:______。 A 1-x B x C 2+x D (2-2-n) -︱x ︳ 7 执行一条一地址的加法指令需要访问主存______次。 A 1 B 2 C 3 D 4 8 在寄存器间接寻址中,操作数应在______中。 A 寄存器 B 堆栈栈顶 C 累加器 D 主存单元 9 在串行进位的并行加法器中,影响加法器运算速度的关键因素是:______。 A 门电路的级延迟 B 元器件速度C进位传递延迟 D 各位加法器速度的不同 10 运算器虽由许多部件组成,但核心部件是______。 A 算术逻辑运算单元 B 多路开关 C 数据总线D累加寄存器 11在浮点数编码表示中______在机器中不出现,是隐含的。 A. 阶码 B.符号 C 尾数 D 基数

计算机组成原理期末试题

1.刷新存储器的重要性能指标是它的带宽。若显示工作方式采用分辨率为1024*768,颜色深度24位,帧频(刷新速度)为72Hz,求: 1)刷新存储器的容量是多少 2)刷新存储器的带宽是多少 1)刷新存储器的容量= 1024*768 * 24bit= 2)帧频(刷新速度)为72Hz指的是:每秒钟读72次, 所以,刷新存储器的带宽=1024*768 * 24bit *72 次/秒=162MB/s 2.试推导磁盘存储器读写一块信息所需要的总时间 读写一块总时间TB=平均找道时间Ts+平均等待时间Tw +读写传输时间Tt 读写一块总时间TB=平均找道时间+平均等待时间+读写传输时间=Ts+Tw+Tt 1)Tw 设磁盘每秒r转,每条磁道N个字,则数据传输率=rN个字/秒 转一周的时间=1/r,所以 Tw =1/2*(1/r)=1/(2r) 2)Tt 又设每块的字数是n,一旦读写头定位在该块,则Tt≈n/(rN)秒 所以TB=Ts+ 1/(2r)+ n/(rN) 秒 3.采用串行接口进行7位ASCII码传送,带有一位奇偶校验位、一位起始位和一位停止位,当波特9600波特时,字符传送率是 9600波特=9600bit/秒 =9600 bit*(1字符/10bit)/秒 =960字符/秒 4.某总线在一个总线周期中并行传送8个字节的信息,设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHz,求总线带宽 Dr=8字节/T秒=8*70*10^6≈420MB/秒 5.某机器CPU中有16个寄存器,运行某中断处理程序时,仅用到其中的2个寄存器,请问响应中断而进入该中断处理程序时是否将通用寄存器内容保存到主存中去需保存几个寄存器 要将通用寄存器内容保存到主存中去。 只要保存中断处理程序用到的那2个寄存器的内容。 1.已知cache的存储周期是40ns,主存存储周期200ns, cache/主存系统平均50ns,求cache的命中率访问n个字,设命中率为H cache/主存系统的平均访问时间 =命中cache的时间+不命中cache的主存访问时间 =H*Tc+(1-H)*Tm =H*40+(1-H)*200 =50

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理试题

计算机组成原理试题(A) 教学中心名称考点成绩 专业、班级姓名学号 一、填空题(每空1分,共10分) 1.计算机中的信息可分为两类,它们是信息和信息。 2.第二代电子数字计算机所用的基本器件是。 3.设X=-9/16,[X]补= 。 4.运算器中的核心部件是。 5.浮点表示法中,阶码决定浮点数的,尾数决定浮点数的。 6.CPU中PC的主要功能是。 7.按照信息的传送格式,接口可分为和两大类。 二、选择题(每小题2分,共20分) 1. 某主存储器按字节编址,地址线数目为16,这个存储器的容量为 . A 16K×16位B.32K×8位、C.64K ×8位 2.采用DMA方式传送数据时,每传送一个数据就要占用的时间。 A一个指令周期B.一个存储周期C.一个机器周期 3. Cache是。 A.主存的一部分 B.为扩大存储容量而设置的 C.为提高存储系统的速度而设置的 4.操作控制器的功能是。 A产生操作控制信号,以解释并执行指令 B、产生时序信号C.对指令泽码 5.中断响应时,保存PC并更新PC的内容,主要是为了. A.提高处理机的速度 B.能进入中断处理程字并能正确返回原程序 C.便于编制中断处理程序 6.计算机辅助设计是指。 A.CAD B.CAI C.CAT 7.某机字长32位,内存容量为4MW,若按字节编址,其寻址范围为. A.0~4M B。0~16M C.0~32M 8.在磁盘存储器中,与转速无关的技术指标是。 A.存储密度B.平均等待时间C.数据传输率 9.设指令中的形式地址为以相对寻址时,操作数的有效地址E=. A.(D)B.(PC)+D C.(R)+D

10.计算机中,执行部件接控制部件的命令所作的不可再分的操作称为. A.微命令B.微操作C操作 三.判断改错题(每小题2分,共10分。正确,在括号内打√;错误,则打×并更正) 1.磁盘存储器是一种随机存取存储器。() 2.零地址指令就是没有操作数的指令。() 3.时序发生器是控制器的主要部件之一。() 4.设X=10110110,采奇校验时,其校验位C=1。() 5.中断处理过程中,保存现场必须在中断服务之后进行。() 四.简答题(每小题10分,共40分) 1.CPU由哪些主要部件组成?说明各部件的作用。 2.试述高速缓冲存储器的基本设计思想和特点。 3.主机与外部设备间为什么要设置接口? 4.为什么说取指令是公操作?在取指令阶段,CPU主要完成哪些操作? 五.计算题(共10 分) 1.设X=0.0101,Y=-0.1101,用双符号补码计算X+Y=?和X-Y=?并判断其结果是否溢出。(5分) 2. 设X=8C3E(H),Y=B6DF(H),Z=54D2(H)。求X∧Y⊕Z=? (5分) 七.设计题(10分) 某机字长16 位,主存按字编址,容量为8MW,请用如下RAM芯片为该机设计一个主存。 A A0 07 1.地址线和数据线各有多少根? 2.共用多少这种芯片? 3.画出其组成框图,并正确标出各信号线。

计算机组成原理试题(DOC)

计算机组成原理试卷1 一、选择题(共20分,每题1分) 1.CPU响应中断的时间是_ C _____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。 2.下列说法中___c___是正确的。 A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存; C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存; D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。 3.垂直型微指令的特点是___c___。 A.微指令格式垂直表示;B.控制信号经过编码产生; C.采用微操作码;D.采用微指令码。 4.基址寻址方式中,操作数的有效地址是___A___。 A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。 5.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。 7.在运算器中不包含___D___。 A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。 8.计算机操作的最小单位时间是__A____。 A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。 9.用以指定待执行指令所在地址的是_C_____。 A.指令寄存器;B.数据计数器;C.程序计数器;pc D.累加器。 10.下列描述中____B__是正确的。 A.控制器能理解、解释并执行所有的指令及存储结果; B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元; C.所有的数据运算都在CPU的控制器中完成; D.以上答案都正确。 11.总线通信中的同步控制是__B____。 A.只适合于CPU控制的方式;B.由统一时序控制的方式; C.只适合于外围设备控制的方式;D.只适合于主存。 12.一个16K×32位的存储器,其地址线和数据线的总和是B______。14+32=46 A.48;B.46;C.36;D.32。 13.某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是A______。1mb/2b=1024kb/2b=512k A.512K;B.1M;C.512KB;D.1MB。 14.以下__B____是错误的。(输入输出4) A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序的入口地址; C.中断向量法可以提高识别中断源的速度; D.软件查询法和硬件法都能找到中断服务程序的入口地址。 15.浮点数的表示范围和精度取决于__C____ 。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数; C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。

计算机组成原理期中测试题参考答案

计算机组成原理期中测试题参考答案 公司内部档案编码:[OPPTR-OPPT28-OPPTL98-OPPNN08]

五邑大学期中试卷参考答案 学期: 2014 至 2015 学年度 第 1 学期 课程: 计算机组成原理 课程代号: 0800200 使用班级:130801~120802、130803 一、 单项选择题 1. 计算机各组成部件的相互连接方式,从早期以运算器为中心,发展到现在的以 D 为中心。 A .控制器 B .运算器 C .存储器 D .CPU 2. 下列不同进位计数制的数中,最大的数是 B 。 A .2 B .8 C .10 D .16 3. 电子计算机技术在半个世纪中虽有很大的进步,但至今其运行仍遵循着一位科学家提出的基本 原理。他就是 D 。 A .牛顿 B .爱因斯坦 C .爱迪生 D .冯·诺依曼 4. 一个含符号16位的补码机器数的表示范围是( B )。 A .-215-1 ~ +215-1 B .-215 ~ +215 -1 C .-216-1 ~ +216-1 D .-216 ~ +216-1 5. 采用单符号法判定补码加减运算溢出的法则是 C A .进位是1溢出 B .进位是0无溢出 C .符号位与次高位进位状态相同无溢出 D .符号位与次高位进位状态相异无溢出 6. ___D_____。 A .未出现错误 B .最低位出错 C .出现奇数位错 D .未出现错误或出现偶数位错 7. 寻址512K ×8 存储器所需最少的地址线( C ) A .9 B .11 C .19 D .21 8. 静态RAM 的特点是____C____。 A .工作时存储内容不变 B .断电后存储内容不变 C .不需刷新 D .不需电源提供电流 9. 主存到cache 的映射不需要替换策略的是( A )。

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理试卷与答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同

6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的 时间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间 d)主存中读取一个数据字的平均时间 10.程序控制类指令的功能是______。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送

(完整版)计算机组成原理期末考试试题及答案

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.___C___可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指_B_____。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第___B___种说法是正确的。 A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是___C___。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是___C___。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

相关文档
相关文档 最新文档