文档库 最新最全的文档下载
当前位置:文档库 › 复杂PCB设计指南

复杂PCB设计指南

复杂PCB设计指南
复杂PCB设计指南

复杂PCB设计指南

第一篇DSP系统的降噪技术

随着高速DSP(数字信号处理器)和外设的出现,新产品设计人员面临着电磁干扰(EMI)日益严重的威胁。早期,把发射和干扰问题称之为EMI或RFI(射频干扰)。现在用更确定的词“干扰兼容性”替代。电磁兼容性(EMC)包含系统的发射和敏感度两方面的问题。假若干扰不能完全消除,但也要使干扰减少到最小。如果一个DSP系统符合下面三个条件,则该系统是电磁兼容的。

1.对其它系统不产生干扰。

2.对其它系统的发射不敏感。

3.对系统本身不产生干扰。

干扰定义

当干扰的能量使接收器处在不希望的状态时引起干扰。干扰的产生不是直接的(通过导体、公共阻抗耦合等)就是间接的(通过串扰或辐射耦合)。电磁干扰的产生是通过导体和通过辐射。很多电磁发射源,如光照、继电器、DC电机和日光灯都可引起干扰。AC电源线、互连电缆、金属电缆和子系统的内部电路也都可能产生辐射或接收到不希望的信号。在高速数字电路中,时钟电路通常是宽带噪声的最大产生源。在快速DSP中,这些电路可产生高达300MHz的谐波失真,在系统中应该把它们去掉。在数字电路中,最容易受影响的是复位线、中断线和控制线。

传导性EMI

一种最明显而往往被忽略的能引起电路中噪声的路径是经过导体。一条穿过噪声环境的导线可检拾噪声并把噪声送到另外电路引起干扰。设计人员必须避免导线捡拾噪声和在噪声产生引起干扰前,用去耦办法除去噪声。最普通的例子是噪声通过电源线进入电路。若电源本身或连接到电源的其它电路是干扰源,则在电源线进入电路之前必须对其去耦。

共阻抗耦合

当来自两个不同电路的电流流经一个公共阻抗时就会产生共阻抗耦合。阻抗上的压降由两个电路决定。来自两个电路的地电流流经共地阻抗。电路1的地电位被地电流2调制。噪声信号或DC补偿经共地阻抗从电路2耦合到电路1。

辐射耦合

经辐射的耦合通称串扰,串扰发生在电流流经导体时产生电磁场,而电磁场在邻近的导体中感应瞬态电流。

辐射发射

辐射发射有两种基本类型:差分模式(DM)和共模(CM)。共模辐射或单极天线辐射是由无意的压降引起的,它使电路中所有地连接抬高到系统地电位之上。就电场大小而言,CM 辐射是比DM辐射更为严重的问题。为使CM辐射最小,必须用切合实际的设计使共模电流降到零。

影响EMC的因数

电压——电源电压越高,意味着电压振幅越大而发射就更多,而低电源电压影响敏感度。频率——高频产生更多的发射,周期性信号产生更多的发射。在高频数字系统中,当器件开关时产生电流尖峰信号;在模拟系统中,当负载电流变化时产生电流尖峰信号。

接地——对于电路设计没有比可靠和完美的电源系统更重要的事情。在所有EMC问题中,主要问题是不适当的接地引起的。有三种信号接地方法:单点、多点和混合。在频率低于1MHz时可采用单点接地方法,但不适于高频。在高频应用中,最好采用多点接地。混合接地是低频用单点接地而高频用多点接地的方法。地线布局是关键的。高频数字电路和低电平模拟电路的地回路绝对不能混合。

PCB设计——适当的印刷电路板(PCB)布线对防止EMI是至关重要的。

电源去耦——当器件开关时,在电源线上会产生瞬态电流,必须衰减和滤掉这些瞬态电流来自高di/dt源的瞬态电流导致地和线迹“发射”电压。高di/dt产生大范围高频电流,激励部件和缆线辐射。流经导线的电流变化和电感会导致压降,减小电感或电流随时间的变化可使该压降最小。

降低噪声的技术

防止干扰有三种方法:

1.抑制源发射。

2.使耦合通路尽可能地无效。

3.使接收器对发射的敏感度尽量小。

下面介绍板级降噪技术。板级降噪技术包括板结构、线路安排和滤波。

板结构降噪技术包括:

* 采用地和电源平板

* 平板面积要大,以便为电源去耦提供低阻抗

* 使表面导体最少

* 采用窄线条(4到8密耳)以增加高频阻尼和降低电容耦合

* 分开数字、模拟、接收器、发送器地/电源线

* 根据频率和类型分隔PCB上的电路

* 不要切痕PCB,切痕附近的线迹可能导致不希望的环路

* 采用多层板密封电源和地板层之间的线迹

* 避免大的开环板层结构

* PCB联接器接机壳地,这为防止电路边界处的辐射提供屏蔽

* 采用多点接地使高频地阻抗低

* 保持地引脚短于波长的1/20,以防止辐射和保证低阻抗线路安排降噪技术包括用45。而不是90。线迹转向,90。转向会增加电容并导致传输线特性阻抗变化

* 保持相邻激励线迹之间的间距大于线迹的宽度以使串扰最小

* 时钟信号环路面积应尽量小

* 高速线路和时钟信号线要短和直接连接

* 敏感的线迹不要与传输高电流快速开关转换信号的线迹并行

* 不要有浮空数字输入,以防止不必要的开关转换和噪声产生

* 避免在晶振和其它固有噪声电路下面有供电线迹

* 相应的电源、地、信号和回路线迹要平行以消除噪声

* 保持时钟线、总线和片使能与输入/输出线和连接器分隔

* 路线时钟信号正交I/O信号

* 为使串扰最小,线迹用直角交叉和散置地线

* 保护关键线迹(用4密耳到8密耳线迹以使电感最小,路线紧靠地板层,板层之间夹层结构,保护夹层的每一边都有地)

滤波技术包括:

* 对电源线和所有进入PCB的信号进行滤波

* 在IC的每一个点原引脚用高频低电感陶瓷电容(14MHz用0.1UF,超过15MHz用0.01UF)进行去耦

* 旁路模拟电路的所有电源供电和基准电压引脚

* 旁路快速开关器件

* 在器件引线处对电源/地去耦

* 用多级滤波来衰减多频段电源噪声

其它降噪设计技术有:

* 把晶振安装嵌入到板上并接地

* 在适当的地方加屏蔽

* 用串联终端使谐振和传输反射最小,负载和线之间的阻抗失配会导致信号部分反射,反射包括瞬时扰动和过冲,这会产生很大的EMI

* 安排邻近地线紧靠信号线以便更有效地阻止出现电场

* 把去耦线驱动器和接收器适当地放置在紧靠实际的I/O接口处,这可降低到PCB其它电路的耦合,并使辐射和敏感度降低

* 对有干扰的引线进行屏蔽和绞在一起以消除PCB上的相互耦合

* 在感性负载上用箝位二极管

EMC是DSP系统设计所要考虑的重要问题,应采用适当的降噪技术使DSP系统符合EMC 要求

第二篇PowerPCB在印制电路板设计中的应用技术

作者:中国船舶工业总公司第七0七研究所谷健

印制电路板(PCB)是电子产品中电路元件和器件的支撑件。它提供电路元件和器件之间的电气连接。随着电子技术的飞速发展,PCB的密度越来越高。PCB设计的好坏对抗干扰能力影响很大。实践证明,即使电路原理图设计正确,印制电路板设计不当,也会对电子产品的可靠性产生不利影响。例如,如果印制板两条细平行线靠得很近,则会形成信号波形的延迟,在传输线的终端形成反射噪声。因此,在设计印制电路板的时候,应注意采用正确的方法,遵守PCB设计的一般原则,并应符合抗干扰设计的要求。

一、PCB设计的一般原则

要使电子电路获得最佳性能,元器件的布局及导线的布设是很重要的。为了设计质量好、造价低的PCB,应遵循以下的一般性原则:

1.布局

首先,要考虑PCB尺寸大小。PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰。在确定PCB尺寸后,再确定特殊元件的位置。最后,根据电路的功能单元,对电路的全部元器件进行布局。

在确定特殊元件的位置时要遵守以下原则:

(1)尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。

(2)某些元器件或导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。带高电压的元器件应尽量布置在调试时手不易触及的地方。

(3)重量超过15g的元器件,应当用支架加以固定,然后焊接。那些又大又重、发热量多的元器件,不宜装在印制板上,而应装在整机的机箱底板上,且应考虑散热问题。热敏元件应远离发热元件。

(4)对于电位器、可调电感线圈、可变电容器、微动开关等可调元件的布局应考虑整机的结构要求。若是机内调节,应放在印制板上方便调节的地方;若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。

(5)应留出印制板定位孔及固定支架所占用的位置。

根据电路的功能单元。对电路的全部元器件进行布局时,要符合以下原则:

(1)按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。

(2)以每个功能电路的核心元件为中心,围绕它来进行布局。元器件应均匀、整齐、紧凑地排列在PCB上。尽量减少和缩短各元器件之间的引线和连接。

(3)在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件平行排列。这样,不但美观,而且装焊容易,易于批量生产。

(4)位于电路板边缘的元器件,离电路板边缘一般不小于2mm。电路板的最佳形状为矩形。长宽双为3:2或4:3。电路板面尺寸大于200×150mm时,应考虑电路板所受的机械强度。

2.布线

布线的原则如下:

(1)输入输出端用的导线应尽量避免相邻平行。最好加线间地线,以免发生反馈藕合。

(2)印制板导线的最小宽度主要由导线与绝缘基板间的粘附强度和流过它们的电流值决定。当铜箔厚度为0.5mm、宽度为1~15mm时,通过2A的电流,温度不会高于3℃。因此,导线宽度为1.5mm可满足要求。对于集成电路,尤其是数字电路,通常选0.02~0.3mm 导线宽度。当然,只要允许,还是尽可能用宽线,尤其是电源线和地线。导线的最小间距主要由最坏情况下的线间绝缘电阻和击穿电压决定。对于集成电路,尤其是数字电路,只要工艺允许,可使间距小于5~8mil。

(3)印制导线拐弯处一般取圆弧形,而直角或夹角在高频电路中会影响电气性能。此外,尽量避免使用大面积铜箔,否则,长时间受热时,易发生铜箔膨胀和脱落现象。必须用大面积铜箔时,最好用栅格状。这样有利于排除铜箔与基板间粘合剂受热产生的挥发性气体。

3.焊盘

焊盘中心孔要比器件引线直径稍大一些。焊盘太大易形成虚焊。焊盘外径D一般不小于(d+1.2)mm,其中d为引线孔径。对高密度的数字电路,焊盘最小直径可取(d+1.0)mm。

二、PCB及电路抗干扰措施

印制电路板的抗干扰设计与具体电路有着密切的关系,这里仅就PCB抗干扰设计的几项常用措施做一些说明。

1.电源线设计

根据印制线路板电流的大小,尽量加粗电源线宽度,减少环路电阻。同时,使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。

2.地线设计

在电子产品设计中,接地是控制干扰的重要方法。如能将接地和屏蔽正确结合起来使用,可解决大部分干扰问题。电子产品中地线结构大致有系统地、机壳地(屏蔽地)、数字地(逻辑地)和模拟地等。在地线设计中应注意以下几点:

(1)正确选择单点接地与多点接地

在低频电路中,信号的工作频率小于1MHz,它的布线和器件间的电感影响较小,而接地电路形成的环流对干扰影响较大,因而应采用一点接地的方式。当信号工作频率大于10MHz时,地线阻抗变得很大,此时应尽量降低地线阻抗,应采用就近多点接地。当工作频率在1~10MHz时,如果采用一点接地,其地线长度不应超过波长的1/20,否则应采用多点接地法。

(2)数字地与模拟地分开。

电路板上既有高速逻辑电路,又有线性电路,应使它们尽量分开,而两者的地线不要相混,分别与电源端地线相连。低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地。高频电路宜采用多点串联接地,地线应短而粗,高频元件周围尽量用栅格状大面积地箔。要尽量加大线性电路的接地面积。

(3)接地线应尽量加粗。

若接地线用很细的线条,则接地电位则随电流的变化而变化,致使电子产品的定时信号电平不稳,抗噪声性能降低。因此应将接地线尽量加粗,使它能通过三倍于印制电路板的允许电流。如有可能,接地线的宽度应大于3mm。

(4)接地线构成闭环路。

设计只由数字电路组成的印制电路板的地线系统时,将接地线做成闭路可以明显地提高抗噪声能力。其原因在于:印制电路板上有很多集成电路元件,尤其遇有耗电多的元件时,因受接地线粗细的限制,会在地线上产生较大的电位差,引起抗噪能力下降,若将接地线构成环路,则会缩小电位差值,提高电子设备的抗噪声能力。

3.退藕电容配置

PCB设计的常规做法之一是在印制板的各个关键部位配置适当的退藕电容。退藕电容的一般配置原则是:

(1)电源输入端跨接10~100uf的电解电容器。如有可能,接100uF以上的更好。

(2)原则上每个集成电路芯片都应布置一个0.01pF的瓷片电容,如遇印制板空隙不够,可每4~8个芯片布置一个1~10pF的钽电容。

(3)对于抗噪能力弱、关断时电源变化大的器件,如RAM、ROM存储器件,应在芯片的电源线和地线之间直接接入退藕电容。

(4)电容引线不能太长,尤其是高频旁路电容不能有引线。

此外,还应注意以下两点:

(1)在印制板中有接触器、继电器、按钮等元件时,操作它们时均会产生较大火花放电,必须采用RC电路来吸收放电电流。一般R取1~2K,C取2.2~47uF。

(2)CMOS的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。

三、PowerPCB简介

PowerPCB是美国Innoveda公司软件产品。

PowerPCB能够使用户完成高质量的设计,生动地体现了电子设计工业界各方面的内容。其约束驱动的设计方法可以减少产品完成时间。你可以对每一个信号定义安全间距、布

线规则以及高速电路的设计规则,并将这些规划层次化的应用到板上、每一层上、每一类网络上、每一个网络上、每一组网络上、每一个管脚对上,以确保布局布线设计的正确性。它包括了丰富多样的功能,包括簇布局工具、动态布线编辑、动态电性能检查、自动尺寸标注和强大的CAM输出能力。它还有集成第三方软件工具的能力,如SPECCTRA布线器。

四、PowerPCB使用技巧

PowerPCB目前已在我所推广使用,它的基本使用技术已有培训教材进行了详细的讲解,而对于我所广大电子应用工程师来说,其问题在于已经熟练掌握了TANGO之类的布线工具之后,如何转到PowerPCB的应用上来。所以,本文就此类应用和培训教材上没有讲到,而我们应用较多的一些技术技巧作了论述。

1.输入的规范问题

对于大多数使用过TANGO的人来说,刚开始使用PowerPCB的时候,可能会觉得PowerPCB的限制太多。因为PowerPCB对原理图输入和原理图到PCB的规则传输上是以保证其正确性为前提的。所以,它的原理图中没有能够将一根电气连线断开的功能,也不能随意将一根电气连线在某个位置停止,它要保证每一根电气连线都要有起始管脚和终止管脚,或是接在软件提供的连接器上,以供不同页面间的信息传输。这是它防止错误发生的一种手段,其实,也是我们应该遵守的一种规范化的原理图输入方式。

在PowerPCB设计中,凡是与原理图网表不一致的改动都要到ECO方式下进行,但它给用户提供了OLE链接,可以将原理图中的修改传到PCB中,也可以将PCB中的修改传回原理图。这样,既防止了由于疏忽引起的错误,又给真正需要进行修改提供了方便。但是,要注意的是,进入ECO方式时要选择“写ECO文件”选项,而只有退出ECO方式,才会进行写ECO文件操作。

2.电源层和地层的选择

PowerPCB中对电源层和地层的设置有两种选择,CAM Plane和Split/Mixed。Split/Mixed 主要用于多个电源或地共用一个层的情况,但只有一个电源和地时也可以用。它的主要优点是输出时的图和光绘的一致,便于检查。而CAM Plane用于单个的电源或地,这种方式是负片输出,要注意输出时需加上第25层。第25层包含了地电信息,主要指电层的焊盘要比正常的焊盘大20mil左右的安全距离,保证金属化过孔之后,不会有信号与地电相连。这就需要每个焊盘都包含有第25层的信息。而我们自己建库时往往会忽略这个问题,造成使用Split/Mixed选项。

3.推挤还是不推挤

PowerPCB提供了一个很好用的功能就是自动推挤。当我们手动布线时,印制板在我们的完全控制之下,打开自动推挤的功能,会感到非常的方便。但是如果在你完成了预布线之后,要自动布线时,最好将预布好的线固定住,否则自动布线时,软件会认为此线段可移动,而将你的工作完全推翻,造成不必要的损失。

4.定位孔的添加

我们的印制板往往需要加一些安装定位孔,但是对于PowerPCB来说,这就属于与原理图不一样的器件摆放,需要在ECO方式下进行。但如果在最后的检查中,软件因此而给出我们许多的错误,就不大方便了。这种情况可以将定位孔器件设为非ECO注册的即可。

在编辑器件窗口下,选中“编辑电气特性”按钮,在该窗口中,选中“普通”项,不选中“ECO注册”项。这样在检查时,PowerPCB不会认为这个器件是需要与网表比较的,不会出现不该有的错误。

5.添加新的电源封装

由于我们的国际与美国软件公司的标准不太一致,所以我们尽量配备了国际库供大家使用。但是电源和地的新符号,必须在软件自带的库中添加,否则它不会认为你建的符号是电

源。

所以当我们要建一个符合国标的电源符号时,需要先打开现有的电源符号组,选择“编辑电气连接”按钮,点按“添加”按钮,输入你新建的符号的名字等信息。然后,再选中“编辑门封装”按钮,选中你刚刚建立的符号名,绘制出你需要的形状,退出绘图状态,保存。这个新的符号就可以在原理图中调出了。

6.空脚的设置

我们用的器件中,有的管脚本身就是空脚,标志为NC。当我们建库的时候,就要注意,否则标志为NC的管脚会连在一起。这是由于你在建库时将NC管脚建在了“SINGAL_PINS”中,而PowerPCB认为“SINGAL_PINS”中的管脚是隐含的缺省管脚,是有用的管脚,如VCC和GND。所以,如果的NC管脚,必须将它们从“SINGAL_PINS”中删除掉,或者说,你根本无需理睬它,不用作任何特殊的定义。

7.三极管的管脚对照

三极管的封装变化很多,当自己建三极管的库时,我们往往会发现原理图的网表传到PCB中后,与自己希望的连接不一致。这个问题主要还是出在建库上。

由于三极管的管脚往往用E,B,C来标志,所以在创建自己的三极管库时,要在“编辑电气连接”窗口中选中“包括文字数字管脚”复选框,这时,“文字数字管脚”标签被点亮,进入该标签,将三极管的相应管脚改为字母。这样,与PCB封装对应连线时会感到比较便于识别。

8.表面贴器件的预处理

现在,由于小型化的需求,表面贴器件得到越来越多的应用。在布图过程中,表面贴器件的处理很重要,尤其是在布多层板的时候。因为,表面贴器件只在一层上有电气连接,不象双列直插器件在板子上的放置是通孔,所以,当别的层需要与表面器件相连时就要从表面贴器件的管脚上拉出一条短线,打孔,再与其它器件连接,这就是所谓的扇入(FAN-IN),扇出(FAN-OUT)操作。

如果需要的话,我们应该首先对表面贴器件进行扇入,扇出操作,然后再进行布线,这是因为如果我们只是在自动布线的设置文件中选择了要作扇入,扇出操作,软件会在布线的过程中进行这项操作,这时,拉出的线就会曲曲折折,而且比较长。所以,我们可以在布局完成后,先进入自动布线器,在设置文件中只选择扇入,扇出操作,不选择其它布线选项,这样从表面贴器件拉出来的线比较短,也比较整齐。

9.将板图加入AUTOCAD

有时我们需要将印制板图加入到结构图中,这时可以通过转换工具将PCB文件转换成AUTOCAD能够识别的格式。在PCB绘图框中,选中“文件”菜单中的“输出”菜单项,在弹出的文件输出窗口中将保存类型设为DXF文件,再保存。你就可以AUTOCAD中打开个这图了。

当然,PADS中有自动标注功能,可以对画好的印制板进行尺寸标注,自动显示出板框或定位孔的位置。要注意的是,标注结果在Drill-Drawing层要想在其它的输出图上加上标注,需要在输出时,特别加上这一层才行。

10. PowerPCB与ViewDraw的接口

用ViewDraw的原理图,可以产生PowerPCB的表,而PowerPCB读入网表后,一样可以进行自动布线等功能,而且,PowerPCB中有链接工具,可以与VIEWDRAW的原理图动态链接、修改,保持电气连接的一致性。

但是,由于软件修改升级的版本的差别,有时两个软件对器件名称的定义不一致,会造成网表传输错误。要避免这种错误的发生,最好专门建一个存放ViewDraw与PowerPCB对应器件的库,当然这只是针对于一部分不匹配的器件来说的。可以用PowerPCB中的拷贝功

能,很方便地将已存在的PowerPCB中的其它库里的元件封装拷贝到这个库中,存成与VIEWDRAW中相对应的名字。

11.生成光绘文件

以前,我们做印制板时都是将印制板图拷在软盘上,直接给制版厂。这种做法保密性差,而且很烦琐,需要给制版厂另写很详细的说明文件。现在,我们用PowerPCB直接生产光绘文件给厂家就可以了。从光绘文件的名字上就可以看出这是第几层的走线,是丝印还是阻焊,十分方便,又安全。

转光绘文件步骤:

A.在PowerPCB的CAM输出窗口的DEVICE SETUP中将APERTURE改为999。

B.转走线层时,将文档类型选为ROUTING,然后在LAYER中选择板框和你需要放在这一层上的东西。不注意的是,转走线时要将LINE,TEXT去掉(除非你要在线路上做铜字)。

C.转阻焊时,将文档类型选为SOLD_MASK,在顶层阻焊中要将过孔选中。

D.转丝印时,将文档类型选为SILK SCREEN,其余参照步骤B和C。

E.转钻孔数据时,将文档类型选为NC DRILL,直接转换。

注意,转光绘文件时要先预览一下,预览中的图形就是你要的光绘输出的图形,所以要看仔细,以防出错。

有了对印制板设计的经验,如PowerPCB的强大功能,画复杂印制板已不是令人烦心的事情了。值得高兴的是,我们现在已经有了将TANGO的PCB转换成PowerPCB的工具,熟悉TANGO的广大科技人员可以更加方便的加入到PowerPCB绘图的行列中来,更加方便快捷地绘制出满意的印制板

第三篇PCB互连设计过程中最大程度降低RF效应的基本方法

电路板系统的互连包括:芯片到电路板、PCB板内互连以及PCB与外部器件之间的三类互连。在RF设计中,互连点处的电磁特性是工程设计面临的主要问题之一,本文介绍上述三类互连设计的各种技巧,内容涉及器件安装方法、布线的隔离以及减少引线电感的措施等等。

目前有迹象表明,印刷电路板设计的频率越来越高。随着数据速率的不断增长,数据传送所要求的带宽也促使信号频率上限达到1GHz,甚至更高。这种高频信号技术虽然远远超出毫米波技术范围(30GHz),但的确也涉及RF和低端微波技术。

RF工程设计方法必须能够处理在较高频段处通常会产生的较强电磁场效应。这些电磁场能在相邻信号线或PCB线上感生信号,导致令人讨厌的串扰(干扰及总噪声),并且会损害系统性能。回损主要是由阻抗失配造成,对信号产生的影响如加性噪声和干扰产生的影响一样。高回损有两种负面效应:1. 信号反射回信号源会增加系统噪声,使接收机更加难以将噪声和信号区分开来;2. 任何反射信号基本上都会使信号质量降低,因为输入信号的形状出现了变化。

尽管由于数字系统只处理1和0信号并具有非常好的容错性,但是高速脉冲上升时产生的谐波会导致频率越高信号越弱。尽管前向纠错技术可以消除一些负面效应,但是系统的部分带宽用于传输冗余数据,从而导致系统性能的降低。一个较好的解决方案是让RF效应有助于而非有损于信号的完整性。建议数字系统最高频率处(通常是较差数据点)的回损总值为-25dB,相当于VSWR为1.1。

PCB设计的目标是更小、更快和成本更低。对于RF PCB而言,高速信号有时会限制PCB 设计的小型化。目前,解决串扰问题的主要方法是进行接地层管理,在布线之间进行间隔和降低引线电感(stud capacitance)。降低回损的主要方法是进行阻抗匹配。此方法包括对绝缘材料的有效管理以及对有源信号线和地线进行隔离,尤其在状态发生跳变的信号线和地之间更要进行间隔。

由于互连点是电路链上最为薄弱的环节,在RF设计中,互连点处的电磁性质是工程设计面临的主要问题,要考察每个互连点并解决存在的问题。电路板系统的互连包括芯片到电路板、PCB板内互连以及PCB与外部装置之间信号输入/输出等三类互连。

一、芯片到PCB板间的互连

Pentium IV以及包含大量输入/输出互连点的高速芯片已经面世。就芯片本身而言,其性能可靠,并且处理速率已经能够达到1GHz。在最近GHz互连研讨会(www.az.ww .com)上,最令人激动之处在于:处理I/O数量和频率不断增长问题的方法已经广为人知。芯片与PCB 互连的最主要问题是互连密度太高会导致PCB材料的基本结构成为限制互连密度增长的因素。会议上提出了一个创新的解决方案,即采用芯片内部的本地无线发射器将数据传送到邻近的电路板上。

无论此方案是否有效,与会人员都非常清楚:就高频应用而言,IC设计技术已远远领先于PCB设计技术。

二、PCB板内互连

进行高频PCB设计的技巧和方法如下:

1. 传输线拐角要采用45°角,以降低回损(图1);

2. 要采用绝缘常数值按层次严格受控的高性能绝缘电路板。这种方法有利于对绝缘材料与邻近布线之间的电磁场进行有效管理。

3. 要完善有关高精度蚀刻的PCB设计规范。要考虑规定线宽总误差为+/-0.0007英寸、对布线形状的下切(undercut)和横断面进行管理并指定布线侧壁电镀条件。对布线(导线)几何形状和涂层表面进行总体管理,对解决与微波频率相关的趋肤效应问题及实现这些规范相当重要。

4. 突出引线存在抽头电感,要避免使用有引线的组件。高频环境下,最好使用表面安装组件。

5. 对信号过孔而言,要避免在敏感板上使用过孔加工(pth)工艺,因为该工艺会导致过孔处产生引线电感。如一个20层板上的一个过孔用于连接1至3层时,引线电感可影响4到19层。

6. 要提供丰富的接地层。要采用模压孔将这些接地层连接起来防止3维电磁场对电路板的影响。

7. 要选择非电解镀镍或浸镀金工艺,不要采用HASL法进行电镀。这种电镀表面能为高频电流提供更好的趋肤效应(图2)。此外,这种高可焊涂层所需引线较少,有助于减少环境污染。

8. 阻焊层可防止焊锡膏的流动。但是,由于厚度不确定性和绝缘性能的未知性,整个板表面都覆盖阻焊材料将会导致微带设计中的电磁能量的较大变化。一般采用焊坝(solder dam)来作阻焊层。

如果你不熟悉这些方法,可向曾从事过军用微波电路板设计的经验丰富的设计工程师咨询。你还可同他们讨论一下你所能承受的价格范围。例如,采用背面覆铜共面(copper-backed coplanar)微带设计比带状线设计更为经济,你可就此同他们进行讨论以便得到更好的建议。

优秀的工程师可能不习惯考虑成本问题,但是其建议也是相当有帮助的。现在要尽量对那些不熟悉RF效应、缺乏处理RF效应经验的年轻工程师进行培养,这将会是一项长期工作。此外,还可以采用其他解决方案,如改进计算机型,使之具备RF效应处理能力。

三、PCB与外部装置互连

现在可以认为我们解决了板上以及各个分立组件互连上的所有信号管理问题。那么怎么解决从电路板到连接远端器件导线的信号输入/输出问题呢?同轴电缆技术的创新者Trompeter Electronics公司正致力于解决这个问题,并已经取得一些重要进展(图3)。另外,看一下图4中给出的电磁场。这种情况下,我们管理着微带到同轴电缆之间的转换。在同轴电缆中,地线层是环形交织的,并且间隔均匀。在微带中,接地层在有源线之下。这就引入了某些边缘效应,需在设计时了解、预测并加以考虑。当然,这种不匹配也会导致回损,必须最大程度减小这种不匹配以避免产生噪音和信号干扰。

电路板内阻抗问题的管理并不是一个可以忽略的设计问题。阻抗从电路板表层开始,然后通过一个焊点到接头,最后终结于同轴电缆处。由于阻抗随频率变化,频率越高,阻抗管理越难。在宽带上采用更高频率来传输信号的问题看来是设计中面临的主要问题。

本文总结

PCB平台技术需要不断改进以达到集成电路设计人员的要求。PCB设计中高频信号的管理以及PCB电路板上信号输入/输出的管理都需要不断的改进。无论以后会发生什么令人激动的创新,我都认为带宽将会越来越高,而采用高频信号技术就是实现这种带宽不断增长的前提。

pcb设计心得体会范文

pcb设计心得体会范文 一些基本操作,对更深层的有些就不是很了解了。但是时间有限,只有一个星期实训pcb电路板,老师能教给我们的也只有这么多了,剩下的只有靠我们自己回去自己学习了,作为电子工程系的一名学生,深知掌握这些装也软件的重要性,因为以后我们从事的技术工作需要这些软件工具。 第一天搭接电路,还比较简单,只是有点麻烦,电路搭接好后就要开始封装各个元器件的封装,这就需要很大的耐心,一个一个元器件的进行封装,还不能弄错,不然后面就生成不了报表,生成不了报表,后面进行电路板设计的时候就会导入错误,以致不能进行电路板设计。后面用pcbediter 进行设计电路板设计要导入报表,然后才能开始布局和布线,由于导入的库文件里面没有sop8和sop28两个焊盘的封装,因此在进行设计电路板之前,要先设计那两个器件的焊盘的封装,然后导入库函数,才能导入报表的时候不会报错。不过导入的时候也遇到了一些问题,会提示二极管的管脚不匹配,譬如多一个2脚,少一个3角,然后就觉得很神奇,二极管就只有两个管脚怎么会有3脚了。后面通过老师的讲解,

才明白,原来设计电路板的时候只认封装,不认元器件,是根据封装导入元器件,因此在设计封装的时候,管脚是怎么设计,在原理图里面就要把元器件的管脚改成和封装一样,后面把原理图的管脚改成和导入库函数里面的封装一样,提示就没有了,不过后面又遇到一些小问题,譬如说,下划线写成横线了,然后就有报错,找不到元器件的封装。这给我警示,在原理图的时候,要仔细认真的把管脚封装写对,最然会很麻烦。后面导入报表,开始设计电路板,先开始是布局,大致步好后,然后就开始用软件自带的自动布线,结果发现有很多蝴蝶结,为什么要自动布线,因为最开始我认为如果自动布线可以的话,那手动布线肯定也可以,结果后面一直自动布线不成功。后面老师讲解,才知道,不一定要自动布线成功才能手动布线,浪费了好多时间,以至于后面都要重新排,因为最开始没有把原理图的元器件分块布局,完全是凭感觉乱布局的,后面就是一大片密密麻麻的线,而且很多元器件接点的线都有点长。后面按块先布局,然后再整体布局,然后再微小变动,这样,线明显变少了,而且元器件的接点的线都很少很长了,这样就方便后面的布线了。所以说,布局那是相当的重要啊,先考虑局部,然后再考虑整体。布局步好后,布线就很快了,也没有花多少时间布局,步好后,看了下,还是感觉蛮好的,再没有布电源和地线的情况下,总共打了21个孔,总之,布线的图看起还是蛮自

高速PCB设计指南

高速PCB设计指南 第一篇 PCB布线 在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前,可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。 自动布线的布通率,依赖于良好的布局,布线规则可以预先设定,包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。并试着重新再布线,以改进总体效果。 对目前高密度的PCB设计已感觉到贯通孔不太适应了,它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。 1 电源、地线的处理

既使在整个PCB板中的布线完成得都很好,但由于电源、地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。 对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因,现只对降低式抑制噪音作以表述: (1)、众所周知的是在电源、地线之间加上去耦电容。 (2)、尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5 mm 对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用) (3)、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。 2 数字电路与模拟电路的共地处理 现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。 数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个

今天终于弄懂了PCB高速电路板设计的方法和技巧

[讨论]今天终于弄懂了PCB高速电路板设计的方法和技巧受益匪浅啊 电容, 最大功率, 技巧 高速电路设计技术阻抗匹配是指负载阻抗与激励源内部阻抗互相适配,并且得到最大功率输出的一种工作状态。高速PCB布线时,为了防止信号的反射,要求线路的阻抗为50Ω。这是个大约的数字,一般规定同轴电缆基带50Ω,频带75Ω,对绞线则为100Ω,只是取整数而已,为了匹配方便。根据具体的电路分析采用并行AC端接,使用电阻和电容网络作为端接阻抗,端接电阻R要小于等于传输线阻抗Z0,电容C必须大于100pF,推荐使用0.1UF的多层陶瓷电容。电容有阻低频、通高频的作用,因此电阻R不是驱动源的直流负载,故这种端接方式无任何直流功耗。 串扰是指当信号在传输线上传播时,因电磁耦合对相邻的传输线产生不期望的电压噪声干扰。耦合分为容性耦合和感性耦合,过大的串扰可能引起电路的误触发,导致系统无法正常工作。根据串扰的一些特性,可以归纳出几种减小串扰的方法: 1、加大线间距,减小平行长度,必要时采用jog 方式布线。 2、高速信号线在满足条件的情况下,加入端接匹配可以减小或消除反射,从而减小串扰。 3、对于微带传输线和带状传输线,将走线高度限制在高于地线平面范围要求以内,可以显著减小串扰。 4、在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线,可以起到隔离的作用,从而减小串扰。传统的PCB设计由于缺乏高速分析和仿真指导,信号的质量无法得到保证,而且大部分问题必须等到制版测试后才能发现。这大大降低了设计的效率,提高了成本,在激烈的市场竞争下显然是不利的。于是针对高速PCB设计,业界人士提出了一种新的设计思路,成为“自上而下”的设计方法,经过多方面的方针分析和优化,避免了绝大部分可能产生的问题,节省了大量的时间,确保满足工程预算,产生高质量的印制板,避免繁琐而高耗的测试检错等。利用差分线传输数字信号就是高速数字电路中控制破坏信号完整性因素的一项有效措施。在印制电路板(PCB抄板)上的差分线,等效于工作在准TEM模的差分的微波集成传输线对。其中,位于PCB顶层或底层的差分线等效于耦合微带线,位于多层PCB内层的差分线,等效于宽边耦合带状线。数字信号在差分线上传输时是奇模传输方式,即正负两路信号的相位差是180,而噪声以共模的方式在一对差分线上耦合出现,在接受器中正负两路的电压或电流相减,从而可以获得信号消除共模噪声。而差分线对的低压幅或电流驱动输出实现了高速集成低功耗的要求。

pcb设计心得体会范文

pcb设计心得体会范文 篇一:PCB电路板设计总结 经过五天的PCB电路板训练,通过对软件的使用,以及实际电路板的设计,对电路板有了更深的认识,知道了电路板的相关知识和实际工作原理。同时也感受到了电路板的强大能力,怪不得现在的电路都是采用集成的电路板电路,因为它实在是有太多的好处,节约空间,方便接线,能大大缩小电路的体积。方便人类小型电器的发明。但是电路板也有一定缺陷,就是太小了,散热不是特别好,这就使得器件的性能不能像想象中那么好。 通过使用,不得不说cadence软件确实很好用,功能太强大,而且也很方便使用,接线,布线,绘制电路板等,很方便使用,不过有一点就是,器件接线的时候不能直接把器件接到导线上,这点不够人性化。虽然说,软件学了五天时间,不过对软件使用还不是能完全掌握,只能掌握一些基本操作,对更深层的有些就不是很了解了。但是时间有限,只有一个星期实训PCB电路板,老师能教给我们的也只有这么多了,剩下的只有靠我们自己回去自己学习了,作为电子工程系的一名学生,深知掌握这些装也软件的重要性,因为以后我们从事的技术工作需要这些软件工具。 第一天搭接电路,还比较简单,只是有点麻烦,电路搭接好后就要开始封装各个元器件的封装,这就需要很大的耐心,一个一个元器件的进行封装,还不能弄错,不然后面就生成不了报表,生成不了报

表,后面进行电路板设计的时候就会导入错误,以致不能进行电路板设计。后面用PCB Editer 进行设计电路板设计要导入报表,然后才能开始布局和布线,由于导入的库文件里面没有sop8和sop28两个焊盘的封装,因此在进行设计电路板之前,要先设计那两个器件的焊盘的封装,然后导入库函数,才能导入报表的时候不会报错。不过导入的时候也遇到了一些问题,会提示二极管的管脚不匹配,譬如多一个2脚,少一个3角,然后就觉得很神奇,二极管就只有两个管脚怎么会有3脚了。后面通过老师的讲解,才明白,原来设计电路板的时候只认封装,不认元器件,是根据封装导入元器件,因此在设计封装的时候,管脚是怎么设计,在原理图里面就要把元器件的管脚改成和封装一样,后面把原理图的管脚改成和导入库函数里面的封装一样,提示就没有了,不过后面又遇到一些小问题,譬如说,下划线写成横线了,然后就有报错,找不到元器件的封装。这给我警示,在原理图的时候,要仔细认真的把管脚封装写对,最然会很麻烦。后面导入报表,开始设计电路板,先开始是布局,大致步好后,然后就开始用软件自带的自动布线,结果发现有很多蝴蝶结,为什么要自动布线,因为最开始我认为如果自动布线可以的话,那手动布线肯定也可以,结果后面一直自动布线不成功。后面老师讲解,才知道,不一定要自动布线成功才能手动布线,浪费了好多时间,以至于后面都要重新排,因为最开始没有把原理图的元器件分块布局,完全是凭感觉乱布局的,后面就是一大片密密麻麻的线,而且很多元器件接点的线都有点长。后面按块先布局,然后再整体布局,然后再微小变动,这样,线明显变

PCB设计原理及规范处理

PCB 设计规范二O 一O 年八月

目录 一.PCB 设计的布局规范- - - - - - - - - - - - - - - - - - - - - - - - -- - 3 ■布局设计原则- - - - - - - - - - - - - - - - - - - - - - - - - - - ------ - - 3 ■对布局设计的工艺要求- - - - - - - - - - - - - - - - - - - - - ------- - - 4 二.PCB 设计的布线规范- - - - - - - - - - - - - - - - - - - - - - - - - - 15 ■布线设计原则- - - - - - - - - - - - - - - - - - - - - - - - - - - ----- - - 15 ■对布线设计的工艺要求- - - - - - - - - - - - - - - - - - - - - - - ------ 16 三.PCB 设计的后处理规范- - - - - - - - - - - - - - - - - - - -- - - - - 25 ■测试点的添加- - - - - - - - - - - - - - - - - - - - - - - - - - ----- - - - 25 ■PCB 板的标注- - - - - - - - - - - - - - - - - - - - - - - - ----- - - - - 27 ■加工数据文件的生成- - - - - - - - - - - - - - - - - - - - - - ----- - - - 31 四.名词解释- - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -- - - 33 ■金属孔、非金属孔、导通孔、异形孔、装配孔- - - - - - - - - ---- - 33 ■定位孔和光学定位点- - - - - - - - - - - - - - - - - - - - - - - ------ - 33 ■负片(Negative)和正片(Positive)- - - - - - - - - - - --- - - - - 33 ■回流焊(Reflow Soldering)和波峰焊(Wave Solder)- - --- - - 34 ■PCB 和PBA - - - - - - - - - - - - - - - - - - - - - - - - - - ---- --- - - 34

干货-PCB设计经验总结-精

干货-PCB设计经验总结 随着新能源汽车的发展,汽车电气化越来越严重,相关的EMC问题也越来越突出,因此为了从根本上降低EMC的风险,需要从设计阶段尤其是PCB layout 入手,来防患于未然。下面是一位从业十余年的硬件工程师的经验笔记! 如觉得有帮助欢迎支持转发分享给更多需要的人! 叠层: 1.电源和地的平面尽可能近(利于电源噪声高频滤波) 2.信号层:避免两信号层相邻(如果必须相邻,加大两层间距); 3.电源层:避免两电源层相邻; 4.外层:铺地; 布线: 5.关键信号线:避免跨分割(参考平面); 6.关键信号线:“换层不换面(参考平面)”; 7.关键信号线:长度尽可能短; 8.关键信号线:位置远离PCB板边缘及接口; 9.信号线:不能跨越分割间隙布线(否则电磁辐射及信号串扰剧增);

10.信号线:换层(返回路径)必须跨分割时,须使用过孔或滤波电容(10nf); 11.总线:相同功能的并行布置,中间勿参杂其他信号; 12.接收发送信号:分开布线,勿交叉; 13.高速信号线:走线宽度勿突变; 14.电源:电源线不要形成环路(近似包裹的环路) 15.地:地线不要形成环路(近似包裹的环路); 16.地:干扰源的地勿与信号地就近共用(晶振等干扰源的地不干净); 17.地:多芯片并排共电源与地时,电源与地的主线路宜在芯片同侧(回流面积小); 18.分割:模拟地与数字地分割布线,建立“地连接桥”,如有必要进行磁珠滤波; 19.分割:电源/地平面分割需合理(否则高速信号存在EMI、EMC风险); 20.拐角走线:优选45度(降低拐角对走线阻抗影响) 21.拐角走线:长度越长越好(降低拐角对走线阻抗影响) 22.拐角走线:过孔处上下走线拐角要求同上; 23.高频干扰源:下方禁止布线(晶振、开关电源等干扰源); 24.高频干扰源:附近尽量避免布电源主路线(晶振、开关电源等干扰源); 25.接插件:下方禁止布线; 电源滤波: 26.滤波区域为原理信号区域(降低耦合); 27.高频滤波电容需靠近电源PIN脚(容值越小越近);

电源pcb设计指南包括PCB安规emc布局布线PCB热设计PCB工艺

电源pcb设计指南包括:PCB安规、emc、布局布线、PCB热设计、PCB工艺 导读 1.安规距离要求部分 2.抗干扰、EMC部分 3.整体布局及走线部分 4.热设计部分 5.工艺处理部分 1.安规距离要求部分 安全距离包括电气间隙(空间距离),爬电距离(沿面距离)和绝缘穿透距离。 1、电气间隙:两相邻导体或一个导体与相邻电机壳表面的沿空气测量的最短距离。 2、爬电距离:两相邻导体或一个导体与相邻电机壳表面的沿绝绝缘表面测量的最短距离。 一、爬电距离和电气间隙距离要求,可参考NE61347-1-2-13/GB19510.14. (1)、爬电距离:输入电压50V-250V时,保险丝前L—N≥2.5mm,输入电压250V-500V时,保险丝前L—N≥5.0mm;电气间隙:输入电压50V-250V时,保险丝前L—N≥1.7mm,输入电压250V-500V时,保险丝前L—N≥3.0mm;保险丝之后可不做要求,但尽量保持一定距离以避免短路损坏电源。 (2)、一次侧交流对直流部分≥2.0mm (3)、一次侧直流地对地≥4.0mm如一次侧地对大地 (4)、一次侧对二次侧≥6.4mm,如光耦、Y 电容等元器零件脚间距≤6.4mm 要开槽。 (5)、变压器两级间≥6.4mm 以上,≥8mm加强绝缘。 2.抗干扰、EMC部分 在图二中,PCB 布局时,驱动电阻R3应靠近Q1(MOS管),电流取样电阻R4、C2应靠近IC1的第4 Pin,如图一所说的R应尽量靠近运算放大器缩短高阻抗线路。因运算放大器输入端阻抗很高,易受干扰。输出端阻抗较低,不易受干扰。一条长线相当于一根接收天线,容易引入外界干扰。 在图三的A中排版时,R1、R2要靠近三极管Q1放置,因Q1的输入阻抗很高,基极线路过长,易受干扰,则R1、R2不能远离Q1。 在图三的B中排版时,C2要靠近D2,因为Q2三极管输入阻抗很高,如Q2至D2的线路太长,易受干扰,C2应移至D2附近。 二、小信号走线尽量远离大电流走线,忌平行,D>=2.0mm。 三、小信号线处理:电路板布线尽量集中,减少布板面积提高抗干扰能力。 四、一个电流回路走线尽可能减少包围面积。 如:电流取样信号线和来自光耦的信号线

PCB设计总结

PCB设计总结 、概述 PCB是一个连接电子元器件的载体。PCB设计是一个把原理设计上的电气连接变成实实在 在的,可用的线路连接。简单的PCB设计就是将器件的管脚按照一定的需要连通,但对于 高速,高密度的PCB设计,涉及到很多的方面,包括结构方面,信号完整性,EMC,EMI, 电源设计,加工工艺方面等等。 、布局 1材料 PCB材料很多,我们目前使用的基本都是FR4的,TG参数(高耐热性)是一个很重要的指 标,一般结构工程师会在他们提供的cutout里面给出TG参数的要求。 2合理的层数安排 一块板PCB层数多少合适,要基于生产成本和信号质量需求两方面考虑。对于速度低,密度小的板块,可以考虑层数少些,对于高速,高密度板,要尽可能多的安排完整的电地层,以保证较好的信号质量。 3电源层和地层 3.1、电源层和地层的作用和区别 电源层和地层都可以作为参考平面,在一定程度上来说他们是一样的。但是,相对来说,电源平面的特性阻抗较高,与参考平面存在较大的电位势差。而地平面作为地基准,地平面的屏蔽作用要远远好于电源屏幕,对于重要信号,最好选择地平面作为参考屏幕。 3.2、电源层,信号层,地层位置 A、第二层为地层,用于屏蔽器件(如果有更重要的信号需要地,可以进行调整) B、所有信号层都有参考平面。 C、最好不要相邻信号层,有的话,要安排信号走向为垂直方向。 D、关键信号参考平面为完整的地平面不跨分割区。

3.3、几种常用的板子的叠层方案 四层版 BOT 在该方案中表层具有较好的信号质量,对器件也有较好的屏蔽,使电源层和地层距离适当拉近,可以降低电源地的分布阻抗,保证电源地的去耦效果。 其它一些方案参考 paul wang发的一份emc规范。

高速PCB设计指南

高速PCB设计指南之一 第一篇PCB布线 在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前,可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。自动布线的布通率,依赖于良好的布局,布线规则可以预先设定,包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。并试着重新再布线,以改进总体效果。 对目前高密度的PCB设计已感觉到贯通孔不太适应了,它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。 1 电源、地线的处理 既使在整个PCB板中的布线完成得都很好,但由于电源、地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。 对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因,现只对降低式抑制噪音作以表述: (1)、众所周知的是在电源、地线之间加上去耦电容。 (2)、尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5 mm 对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用) (3)、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。 2 数字电路与模拟电路的共地处理 现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和

PCB-10年设计经验总结

电子产品设计经验总结之PCB设计 1. 根据线路板厂家的能力设定线路板基本参数 根据沧州一带线路板厂的水平,按下列参数设计线路板质量应能保证: *最小导线宽度:8mil; *最小导线间距:8mil; *最小过孔焊盘直径:30 mil; *最小过孔孔径:16 mil; * DRC检查最小间距:8mil; 2. 线路板布局 *固定孔和线路板外形按结构要求以公制尺寸绘制; *螺钉固定孔的焊盘要大于螺钉帽和螺母的直径,以M3的螺钉为例,其焊盘直径为6.5mm,钻孔直径为3.2mm。 *外围接插件位置要总体考虑,避免电缆错位、扭曲; *其他器件要以英制尺寸布置在最小25 mil的网格上,以利布线; *按功能把器件分成多个单元,在显示网络飞线的情况下把单元的各个器件定位; *把各个单元移到线路板的合适位置,利用块移动和旋转功能使大部分走线合理; *模拟电路与数字电路分片布置,数字部分的电流尽量不要穿越模拟区; *模拟电路按信号走向布置,大信号线不得穿越小信号区; *晶体和连接电容下方不得走其他信号线,以免振荡频率不稳; *除单列器件外只允许移动、旋转,不得翻转,否则器件只能焊于焊接面; *核对器件封装 同一型号的贴片器件有不同封装。例如SO14 塑料本体宽度有0.15英寸(3.8mm)和5.1mm的区别。 *核对器件安装位置 器件布局初步完成后,应打出1:1的器件图,核对边沿器件安装位置是否合适。 3. 布线

3.1 线宽 信号线:8~12mil; 电源线:30~100mil(A级电源线可用矩形焊盘加焊裸导线以增加通过电流量); 3.2 标准英制器件以25 mil间距走线。 3.3 公制管脚以5 mil间距走线,距离管脚不远处拐弯,尽量走到25 mil 网格上,便于以后导线调整。 3.4 8mil线宽到过孔中心间距为30mil。 3.5 大量走线方向交叉时可把贴片器件改到焊接面。 3.6 原理图连线不见得合理,可适当修改原理图,重作网络表,使走线尽量简洁、合理。 * 62256 RAM芯片的数据、地址线可不按元件图排列; * MCU 的外接IO管脚可适当调整; * 地址锁存芯片的引脚可适当变动,但要注意信号的对应关系; * CPLD和GAL的引脚可适当调整。 3.7在用贴片管脚较多的器件时,布线不一定坚持横竖各在一面的原则,应以走线简洁、合理为准。 3.8 预留电源和地线走线空间。 3.9 电源线换面时最好在器件管脚处,过孔的电阻较大。 3.10 不应连接的器件有飞线,可能是原理图网络标号相同所致,应修改原理图。 4. 线间距压缩 在引线密度较高,差几根线布放困难时可采取以下办法: * 8mil线宽线间距由25 mil改为20 mil; *过孔较多时可把经过孔的相反方向的走线调整到一排; *经过孔的走线弯曲,压缩线间距; * 5. DRC检查 DRC检查的间距一般为10 mil,如布线困难也可设为8 mil。 布地网前应作一次DRC检查,即除GND没布线外不得有其他问题。如发现问题也容易处理。 6. 佈地网(铺铜) 佈地网首先能减小地线电阻,即减小由地线电阻(电感)形成的电压降,使电路工作稳定。另外也可减少对外辐射,增强电磁兼容性。早期采用网格,近来很多采用连在一起的铜箔。 佈地网用DXP软件较好,即缺画导线较少。

高速PCB设计心得

一:前言 随着PCB系统的向着高密度和高速度的趋势不断的发展,电源的完整性问题,信号的完整性问题(SI),以及EMI,EMC的问题越来越突出,严重的影响了系统的性能甚至功能的实现。所谓高速并没有确切的定义,当然并不单单指时钟的速度,还包括数字系统上升沿及下降沿的跳变的速度,跳变的速度越快,上升和下降的时间越短,信号的高次谐波分量越丰富,当然就越容易引起SI,EMC,EMI的问题。本文根据以往的一些经验在以下几个方面对高速PCB的设计提出一些看法,希望对各位同事能有所帮助。 ●电源在系统设计中的重要性 ●不同传输线路的设计规则 ●电磁干扰的产生以及避免措施 二:电源的完整性 1.供电电压的压降问题。 随着芯片工艺的提高,芯片的内核电压及IO电压越来越小,但功耗还是很大,所以电流有上升的趋势。在内核及电压比较高,功耗不是很大的系统中,电压压降问题也许不是很突出,但如果内核电压比较小,功耗又比较大的情况下,电源路径上的哪怕是0.1V 的压降都是不允许的,比如说ADI公司的TS201内核电压只有 1.2V,内核供电电流要 2.68A,如果路径上有0.1欧姆的电阻,电 压将会有0.268V的压降,这么大的压降会使芯片工作不正常。如何尽量减小路径上的压降呢?主要通过以下几种方法。

a:尽量保证电源路径的畅通,减小路径上的阻抗,包括热焊盘的连接方式,应该尽量的保持电流的畅通,如下图1和图2的比较,很明显图2中选择的热焊盘要强于图1。 b:尽量增加大电流层的铜厚,最好能铺设两层同一网络的电源,以保证大电流能顺利的流过,避免产生过大的压降,关于电流大小和所流经铜厚的关系如表1所示。 (表1) 1 oz.铜即35微M厚, 2 oz.70微M, 类推 举例说,线宽0.025英寸,采用2 oz.盎斯的铜,而允许温升30度,

pcb设计指南

mp3的设计原理及制作 高速PCB设计指南之一 第一篇PCB布线 在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,在整个PCB中,以布线的设计过程 限定最高,技巧最细、工作量最大。PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布 线,在自动布线之前,可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生 反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。 自动布线的布通率,依赖于良好的布局,布线规则可以预先设定,包括走线的弯曲次数、导通孔的数目、步进的数目等。一般 先进行探索式布经线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要 断开已布的线。并试着重新再布线,以改进总体效果。 对目前高密度的PCB设计已感觉到贯通孔不太适应了,它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技 术,它不仅完成了导通孔的作用,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过 程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。 1 电源、地线的处理 既使在整个PCB板中的布线完成得都很好,但由于电源、地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影 响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。 对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因,现只对降低式抑制噪音作以表述: (1)、众所周知的是在电源、地线之间加上去耦电容。 (2)、尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~ 0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5 mm。对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个 地网来使用(模拟电路的地不能这样使用) (3)、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用 一层。 2 数字电路与模拟电路的共地处理 现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑 它们之间互相干扰问题,特别是地线上的噪音干扰。 数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人 PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们 之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有 在PCB上不共地的,这由系统设计来决定。 3 信号线布在电(地)层上 在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量, 成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是 保留地层的完整性。 4 大面积导体中连接腿的处理 在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘 与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。所以兼顾电气 性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散 热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。 5 布线中网络系统的作用 在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对 设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有极大的影响。而有些通路是无效的,如被元件腿的 焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来 支持布线的进行。 标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54 mm)或小于0.1英寸的整倍数, 如:0.05英寸、0.025英寸、0.02英寸等。 6 设计规则检查(DRC) 布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的 需求,一般检查有如下几个方面: (1)、线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要 求。 (2)、电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在PCB中是否还有能让地线加宽的地 方。 (3)、对于关键的信号线是否采取了最佳措施,如长度最短,加保护线,输入线及输出线被明显地分开。 (4)、模拟电路和数字电路部分,是否有各自独立的地线。 (5)后加在PCB中的图形(如图标、注标)是否会造成信号短路。 (6)对一些不理想的线形进行修改。 (7)、在PCB上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影 响电装质量。 (8)、多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造成短路。 Copyright by BroadTechs Electronics Co.,Ltd 2001-2002

ADI的高速PCB设计

The World Leader in High Performance Signal Processing Solutions A Practical Guide to High-Speed Printed Circuit Board Layout

Agenda Overview Schematic Location location location Location, location, location Power supply bypassing Parasitics Ground and power planes Packaging RF Signal routing and shielding Summary

Overview PCB layout is one of the last steps in the design process and often one of the most critical High-speed circuit performance is heavily dependant on High speed circuit performance is heavily dependant on layout A high-performance design can be rendered useless due to a poor or sloppy layout poor or sloppy layout Today’s presentation will help: p y p z Improve the layout process z Ensure expected circuit performance is achieved z Reduce design time L t z Lower cost z Lower stress for you and the PCB designer

PCB设计问题(个人总结)知识分享

1.工作空间是一个比较大的概念,(先创建一个工作空间,再在这个空间内创建一个工程)——创建一个工程,就自动进入了一个工件空间里,在一个空间里可以有多个工程。 2.原理图向PCB转化的过程中,会出现一些问题:1>某些元器件没有对应的封装(元件管理器,封装管理器)。要将元器件的封装添加到对应项目的库中来。 3.端口与网络标号的概念是不区别的,网络标号是引脚上的相连,而端口的概念就是指输入输出的端口,与外部的接口! 4.对于过孔的类型,应该对电源/接地线与信号线区别对待。一般将电源/接地线过孔的参数设置为:孔径20mil,宽度50mil。一般信号类型的过孔则为:孔径20mil,宽度40mil。 5.安全间距的设置:对同一个层面中的两个图元之间的元件之间的允许的最小的间距,默认情况下可设置为10mil. 6.对于双面板而言,可将顶层布线设置为沿垂直方向,将底层布线设置为沿水平方向。 7.对走线宽度的要求,根据电路抗干扰性和实际的电流的大小,将电源和接地线宽确定为20mil, 其它走线宽度10mil. 8.层的管理: 在Atilum中共可进行74个板层的设计,从物理上可将板层分为6类,即信号层、内部电源层、丝印层、保护层、机械层和其他层。另外还有一个系统的颜色层,但它在物理上并不存在。 ①信号层:在信号层中,有一个Top Layer层,一个Bottom Layer层和30个Mid-Layer,其中各层的作用如下所述: Top Layer:元器件面的信号层,可用来放置元器件和布线。(红色线) Bottom Layer:焊接面信号层,可用来放置元器件和布线。(绿色线) Mid-Layer:中间信号层,共30层,(Mid-Layer1--Mid-Layer30),主要用于布置信号线。 内部电源线:系统共提供了16个内部电源层,(Internal Plane 1--Internal Plane 16).内部电源层又称为电气层,主要用于布置电源线和地线。 ②机械层:系统共提供16个机械层(Mechanical 1--Mechanical 16),主要用于放置电路板的边框和标注尺寸,一般情况下只需要一个机械层。(紫色线) ③掩膜层:掩膜层也叫保护层,共提供4个,分别为2个Paste Layer(锡膏防护层)和2个Solder Layer(阻焊层)。其中锡膏防护层用于在焊盘和过孔的周围设置保护区;而阻焊层则用于为光绘和丝印层屏蔽工艺提供与表面有贴装器件的印制电路板之间的焊接粘贴。当表面无粘贴器件时不需要使用该层。 ④丝印层:丝印层(Overlay Layer)共有两层,分别为TOP Overlay和Bottom Overlay。主要用于绘制元器件的外形轮廓、字符串标注等文字和图形说明。(黄色线) ⑤其他层:Drill Guide 用于绘制钻孔导引层。Keep-out Layer 用于定义能有效放置元件和布线的区域。Drill Drawing 用于选择绘制钻孔图层。Multi-Layer 设置是否显示复合层。 尽管在Altium中提供了多达74层的工作层面,但在设计过程中经常用到的只有顶层、底层、丝印层和禁止布线层等少数几个。 9.一般板子的层数指的是板子所含的信号层和电源层的总个数。 10.规划PCB板(三条框):定义板子的外形尺寸(design-Board shape),定义在机械层;定义板子的物理边界(用画线工具)也是定义在机械层;设定电气边界,用画线工具(Keep-out 层中完成的)。 11.敷铜,喷漆,阻焊层,锡膏防护层。Paste Layer到底是什么意思,焊接层?锡膏防护层?(作用在焊盘和过孔周围设置保护区) Paste层:表面意思是指焊膏层,就是说可以用它来制作印刷锡膏的钢网,这一层只需露出所有需要贴片焊接的焊盘,并且开孔可能会比实际焊盘小。这一层资料不需要提供给

高速pcb设计指南之五

高速PCB设计指南之五 第一篇DSP系统的降噪技术 随着高速DSP(数字信号处理器)和外设的出现,新产品设计人员面临着电磁干扰(EMI)日益严重的威胁。早期,把发射和干扰问题称之为EMI或RFI(射频干扰)。现在用更确定的词“干扰兼容性”替代。电磁兼容性(EMC)包含系统的发射和敏感度两方面的问题。假若干扰不能完全消除,但也要使干扰减少到最小。如果一个DSP系统符合下面三个条件,则该系统是电磁兼容的。 1.对其它系统不产生干扰。 2.对其它系统的发射不敏感。 3.对系统本身不产生干扰。 干扰定义 当干扰的能量使接收器处在不希望的状态时引起干扰。干扰的产生不是直接的(通过导体、公共阻抗耦合等)就是间接的(通过串扰或辐射耦合)。电磁干扰的产生是通过导体和通过辐射。很多电磁发射源,如光照、继电器、DC电机和日光灯都可引起干扰。AC电源线、互连电缆、金属电缆和子系统的内部电路也都可能产生辐射或接收到不希望的信号。在高速数字电路中,时钟电路通常是宽带噪声的最大产生源。在快速DSP中,这些电路可产生高达300MHz的谐波失真,在系统中应该把它们去掉。在数字电路中,最容易受影响的是复位线、中断线和控制线。 传导性EMI 一种最明显而往往被忽略的能引起电路中噪声的路径是经过导体。一条穿过噪声环境的导线可检拾噪声并把噪声送到另外电路引起干扰。设计人员必须避免导线捡拾噪声和在噪声产生引起干扰前,用去耦办法除去噪声。最普通的例子是噪声通过电源线进入电路。若电源本身或连接到电源的其它电路是干扰源,则在电源线进入电路之前必须对其去耦。 共阻抗耦合 当来自两个不同电路的电流流经一个公共阻抗时就会产生共阻抗耦合。阻抗上的压降由两个电路决定。来自两个电路的地电流流经共地阻抗。电路1的地电位被地电流2调制。噪声信号或DC补偿经共地阻抗从电路2耦合到电路1。 辐射耦合 经辐射的耦合通称串扰,串扰发生在电流流经导体时产生电磁场,而电磁场在邻近的导体中感应瞬态电流。 辐射发射 辐射发射有两种基本类型:差分模式(DM)和共模(CM)。共模辐射或单极天线辐射

高速PCB设计的基本知识及概念

高速PCB设计的基本知识及概念 1、“层(Layer)”的概念 与字处理或其它许多软件中为实现图、文、色彩等的嵌套与合成而引入的“层”的概念有所同,Protel的“层”不是虚拟的,而是印刷板材料本身实实在在的各铜箔层。现今,由于电子线路的元件密集安装。防干扰和布线等特殊要求,一些较新的电子产品中所用的印刷板不仅有上下两面供走线,在板的中间还设有能被特殊加工的夹层铜箔,例如,现在的计算机主板所用的印板材料多在4层以上。这些层因加工相对较难而大多用于设置走线较为简单的电源布线层(如软件中的Ground Dever和Power Dever),并常用大面积填充的办法来布线(如软件中的ExternaI P1a11e和Fill)。上下位置的表面层与中间各层需要连通的地方用软件中提到的所谓“过孔(Via)”来沟通。有了以上解释,就不难理解“多层焊盘”和“布线层设置”的有关概念了。举个简单的例子,不少人布线完成,到打印出来时方才发现很多连线的终端都没有焊盘,其实这是自己添加器件库时忽略了“层”的概念,没把自己绘制封装的焊盘特性定义为”多层(Mulii一Layer)的缘故。要提醒的是,一旦选定了所用印板的层数,务必关闭那些未被使用的层,免得惹事生非走弯路。 2、过孔(Via) 为连通各层之间的线路,在各层需要连通的导线的文汇处钻上一个公共孔,这就是过孔。工艺上在过孔的孔壁圆柱面上用化学沉积的方法镀上一层金属,用以连通中间各层需要连通的铜箔,而过孔的上下两面做成普通的焊盘形状,可直接与上下两面的线路相通,也可不连。一般而言,设计线路时对过孔的处理有以下原则: (1)尽量少用过孔,一旦选用了过孔,务必处理好它与周边各实体的间隙,特别是容易被忽视的中间各层与过孔不相连的线与过孔的间隙,如果是自动布线,可在“过孔数量最小化”(Via Minimiz8tion)子菜单里选择“on”项来自动解决。 (2)需要的载流量越大,所需的过孔尺寸越大,如电源层和地层与其它层联接所用的过孔就要大一些。 3、焊盘(Pad)

PCB设计总结讲解

PCB设计总结 一. PCB板框设计 1. 物理板框的设计一定要注意尺寸精确,避免安装出现麻烦,确保能够将电路板顺利安装进机箱,外壳,插槽等。 2. 拐角的地方(例如矩形板的四个角)最好使用圆角。一方面避免直角,尖角刮伤人,另一方面圆角可以减轻应力作用,减少PCB 板因各种原因出现断裂的情况。 3. 在布局前应确定好各种安装孔(例如螺丝孔)及各种开口,开槽。一般来说,孔与PCB板边缘的距离至少大于孔的直径。 4. 当电路板的面积大于200 x 150 mm时,应重视该板所受的机械强度。从美学角度来看,电路板的最佳形状为矩形。宽和长之比最好是黄金比值0.618(黄金比值的应用也是很广的)。实际应用时可取宽和长为2:3或3:4等。 5. 结合产品设计要求(尤其是批量生产),综合考虑PCB板的尺寸大小。尺寸过大,印刷铜线过长,阻抗增加,抗噪声能力下降;尺寸过小,散热不好,线距不好控制,相邻导线容易干扰。 6. 一般来说,板框的规划是在KeepOutLayer层进行。 二.PCB板布局设计 元件布置是否合理对整板的寿命,稳定性,易用性及布线都有很大的影响,是设计出优秀PCB板的前提。不同的板的布局各有其要求和特点,但当中不乏一些通用的规则,技巧。。

1. 元件的放置顺序 ①一般来说,首先放置与整板的结构紧密相关的且固定位置的元件。比如常见的电源插座,开关,指示灯,各种有特殊位置要求的接口(连接件之类),继电器等,并且不要与PCB板中的开孔,开槽相冲突,位置要正确。放置好后,最好用软件的锁定功能将其固定。 ②接着放置体积大的元件和核心元件以及一些特殊的元件。例如变压器等大元件,集成电路,处理器等核心IC元件,发热元件等。这些元件会随着布线的考虑有所移动,因此是大致的放置,更不用锁定。 ③最后放置小元件。例如阻容元件,辅助小IC等。 2. 注意点 ①原则上所有元件都应该放置在距离板边缘3mm以上的地方。尤其在大批量生产时的流水线插件和波峰焊,此举是要提供给导轨槽使用的,同时可以防止外形切割加工时引起边缘部分缺损。 ②要重视散热问题。 对于一些大功率的电路,应该将其发热严重的元件(如功率管,高功率变压器等)尽量分布在板的边缘,便于热量散发,不要过于集中在一个地方。总之要适当,尤其在一些精密的模拟系统中,发热器件产生的温度场对一些放大电路的影响是严重的。除了保证有足够的散热措施外,一些功率超大的部分建议做成一个单独的模块,并作好

相关文档