文档库

最新最全的文档下载
当前位置:文档库 > DSP课后习题

DSP课后习题

习题一

1.简述DSP芯片的主要特点

DSP的主要特点有哈佛结构、多总线结构、指令系统的流水线操作、专用的硬件乘法器、特殊的DSP 指令、快速的指令周期、硬件配置强。

2.请详细描述冯·诺依曼结构和哈佛结构,并比较它们的不同。

冯·诺依曼结构结构的特点是数据和程序共用总线和存储空间,因此在某一时刻,只能读写程序或者只能读写数据。哈佛结构的主要特点是将程序和数据存储在不同的存储空间,即程序存储器和数据存储器是两个相互独立的存储器,每个存储器独立编址,独立访问。

3.简述DSP系统的设计过程

确定DSP系统的性能指标、进行算法优化和模拟、选择DSP芯片和外围芯片、进行硬件电路设计、进行软件设计、进行软硬件综合调试。

4.在进行DSP系统设计时,如何选择合适的DSP芯片?

根据系统运算量的大小、对运算精度的要求、存储器的要求、系统成本限制以及体积等要求选择合适的DSP芯片。

5.TI公司的DSP产品目前有哪三大主流系列?各自的应用领域是什么?

TMS320C2000——主推TMS320C24x和TMS320C28x定点DSP,主要用于数字化控制领域;

TMS320C5000——TMS320C54x和TMS320C55x 16位定点DSP,主要用于通信、便携式应用领域;TMS320C6000——TMS320C62x和TMS320C64x 32位定点DSP、TMS320C67x 32/64位浮点DSP,主要用于超高速、大容量实时信号处理的场合,如音视频技术、通信基站。

习题二

1.请描述TMS320C54x的总线结构。

TMS320C54x DSP采用先进的哈佛结构并具有八组总线,其独立的程序总线和数据总线允许同时读取指令和操作数,实现高度的并行操作。八组16位总线的功能如下:

程序总线(PB)传送从程序存储器来的指令代码和立即数。

三组数据总线(CB,DB,EB)连接各种元器件,CB和DB总线传送从数据存储器读出的操作数,EB 总线传送写入到存储器中的数据。

四组地址总线(PAB,CAB,DAB和EAB)传送执行指令所需要的地址。

2.写出提取B=03 6543 4321中的指数值的指令,执行后T中的值为多少?

3.TMS320C54x芯片的CPU包括哪些部分?其功能是什么?

CPU状态和控制寄存器:C54x有3个状态控制寄存器:状态寄存器0(ST0)、状态寄存器1(ST1)、处理器工作方式状态寄存器(PMST)。ST0和ST1中包含各种工作条件和工作方式状态;PMST中包含存储器的设置状态及其它控制信息。

40位算术逻辑单元(ALU):输出40位的数据送往累加器A或B,进行溢出处理、进位位和双十六位算术运算。

两个40位累加器A和B:可以配制成乘法器/加法器或ALU目的寄存器。

桶形移位寄存器:为输入的数据定标、对累加器的值进行算术或逻辑移位。

乘法器/加法器单元:在一个流水线状态周期内完成一次乘法累加(MAC)运算。

比较、选择和存储单元(CSSU):专为Viterbi算法设计的进行加法/比较/选择运算的硬件单元。

指数编码器:它可以在单个周期内执行EXP指令,求得累加器中数的指数值,并以2的补码形式存放到T寄存器中。

4.TMS320C54x有几个状态和控制寄存器?它们的功能是什么?

TMS320c54x有三个状态和控制寄存器,它们分别为:状态寄存器ST0、状态寄存器ST1和处理器方式状态寄存器PMST。ST0和ST1包括了各种工作条件和工作方式的状态,PMST包括了存储器配置状态和控制信息。

5.TMS320c54x片内存储器一般包括哪些种类?如何配置TMS320c54x片内存储器。

TMS320c54x片内存储器包括随机访问存储器(RAM)和只读存储器(ROM),RAM又分为两种:双访问RAM(DARAM)和单访问RAM(SARAM)。

片内存储器的配置:在器件复位时MP/MC引脚上的逻辑电平被采样并存储到寄存器PMST的MP/ MC位。MP/MC位的状态可以确定片内ROM的使能与否。如果MP/MC=1,器件设置为微处理器工作模式,片内ROM在程序存储空间不被使能,则从外部程序存储器0FF80H起执行程序;如果

DSP课后习题

(共4页)