文档库 最新最全的文档下载
当前位置:文档库 › 2014微机接口作业2

2014微机接口作业2

2014微机接口作业2
2014微机接口作业2

一、单选题(总分28分)

A. 单向驱动器、双向驱动器

B. 锁存器、双向驱动器

C. 锁存器、锁存器

D. 双向驱动器、双向驱动器

答案:【1】B

2.(1分) 8086的/RD 、/WE 控制信号的作用是【2】。

A. 控制CPU数据总线上数据流的流向

B. 控制存储器读写操作的方向

C. 控制流入、流出I/O接口信息的方向

D. 以上三种作用

答案:【2】D

3.(1分)若8086CPU工作于最大模式,试指出当CPU将AL的内容送到端口地址为91H的外设中时,以下【3】信号应为低电平。

A. MEMR

B. MEMW

C. IOR

D. IOW

答案:【3】D

4.(1分)若用8086CPU分别构成一个最小模式系统和最大模式系统,关于两者主要差别,下列叙述中不正确的是【4】。

A. 前者不使用总线控制器,后者要使用

B. 前者不使用地址锁存器,后者要使用

C. 前者总线请求只有1路,后者有2路

D. 前者不使用状态编码输出信号(S2、S1、S0),后者要使用

答案:【4】B

5.(1分)8086工作在最大方式时应将引脚MN/MX接【5】。

A. 负电源

B. 正电源

C. 地

D. 浮空

答案:【5】C

6.(1分) 8086CPU组成的微机系统的数据总线是【6】。

A. 8条单向线

B. 8条双向线

C. 16条单向线

D. 16条双向线

答案:【6】D

7.(1分) 8088工作于最小工作模式时,其地址总线需要【7】片8282。

A. 1

B. 2

C. 3

D. 4

答案:【7】C

8.(1分) 8086微处理器的引脚DEN是【8】。

A. 数据总线缓冲器传输方向控制信号

B. 地址锁存器锁存允许信号

C. 数据总线缓冲器接通允许信号

D. 数据准备就绪信号

答案:【8】C

9.(1分)在8086CPU从总线上撤消地址之后,总线的低16位用于传送【9】。

A. 数据信息

B. 控制信息

C. 状态信息

D. 数据和控制信息

答案:【9】A

10.(1分) 8086在最小模式下,分时使用AD0~AD15,所以必须外接地址锁存器,当总线上为地址信息时,通过【10】将地址送入地址锁存器。

A. DEN

B. ALE

C. BHE

D. DT/R

答案:【10】B

11.(1分)连接微处理器同内存储器以及I/O接口之间的总线是【11】。

A. 片总线

B. 内总线

C. 系统总线

D. 外总线

答案:【11】C

12.(1分)由8086CPU组成的PC机的地址总线是【12】。

A. 8条单向线

B. 16条单向线

C. 20条双向线

D. 20条单向线

答案:【12】D

13.(2分) 8086CPU通过【13】控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX指令时,该信号线为【14】电平。

【13】 A. M/IO B. RD C. ALE D. WR

【14】 A. 高 B. 低 C. 高阻 D. 任意

答案:【13】A 【14】B

14.(1分) 8086高8位数据总线的选择信号是【15】。

A. ALE

B. -BHE

C. A0

D. -DEN

答案:【15】B

15.(1分) Intel 8286的作用是【16】。

A. 地址锁存

B. 产生时钟

C. 总线控制

D. 数据驱动

答案:【16】D

16.(1分) Intel 8284的作用是【17】。

A. 地址锁存

B. 产生时钟

C. 总线控制

D. 数据驱动

答案:【17】B

17.(1分) 8086/8088CPU有两种工作模式,决定工作于那一模式的CPU引脚信号是【18】。

A. ALE

B. HOLD

C. MN/MX

D. DEN

答案:【18】C

18.(1分) 8086/8088的时钟信号是由【19】提供。

A. 8259

B. 8255

C. 8284

D. 8253

答案:【19】C

19.(1分) 8086在响应中断请求时【20】。

A. /INTA输出一个负脉冲,将中断类型码从AD0~AD7读入

B. /INTA输出两个负脉冲,在第二个负脉冲时读入中断类型码

C. /INTA输出一个负脉冲,再进行一次I/O读周期,读取中断类型码

D. /INTA输出一个负脉冲,同时提供I/O读的控制信号,读取中断类型码答案:【20】B

20.(1分)

如图,当8086CPU工作在最小模式下时,如果读I/O口,在T1~T4期间【21】。

A. M/IO为高电平

B. M/IO为低电平

C. AD0~AD15上传送的信息都是由CPU输出

D. AD0~AD15上传送的信息都是由I/O口提供

答案:【21】B

21.(1分)某8086系统的时钟频率为8MHz,其时钟周期为【22】ns。

A. 25

B. 125

C. 250

D. 500

答案:【22】B

22.(1分)以下叙述中,不正确的是【23】。

A. 一个总线周期含4个T状态。

B. 一个时钟周期也称为一个T状态。

C. 一个指令周期由4个总线周期组成。

D. 执行一条指令所需时间为一个指令周期。

答案:【23】C

23.(1分)某系统的时钟CLK信号为5MHz,读写I/O端口时需插入两个Tw 周期,则该总线周期的时间为【24】。

A. 0.8μs

B. 1μs

C. 1.2μs

D. 1.4μs 答案:【24】C

24.(1分) 8086最小模式下的-INTA信号是【25】。

A. 一个总线周期的一个负脉冲信号

B. 一个总线周期的两个负脉冲信号

C. 两个总线周期(连续)的两个负脉冲信号

D. 两个总线周期的一个负脉冲信号

答案:【25】C

25.(2分)

图示表示的是8086系统中的【26】操作。

A. 读存储器

B. 写存储器

C. 读I/O口

D. 写I/O 口

答案:【26】B

26.(1分) 8086CPU的主频为5MHz,内存芯片的存取时间为250ns,下面4种说法中正确的是【27】。

A. 读/写内存时不需要加入等待周期Tw

B. 读/写内存时至少需加入1个等待周期Tw

C. 读/写内存时至少需加入2个等待周期Tw

D. 读/写内存时至少需加入3个等待周期Tw

答案:【27】A

二、是非题(总分2分)

共有21条引脚信号需锁存。

答案:【1】T

2.(1分)【2】对存储器进行访问时,地址线有效和数据线有效的时间关系是数据线较先有效。

答案:【2】F

三、填空题(总分35分)

【1 】产生。

答案:【1】8288

2.(4分) 8086CPU是一个【2 】位的微处理器,具有

【3 】位数据总线,【4 】位地址总线,可寻址空间为【5 】。

答案:【2】16』十六【3】16』十六【4】20』二十【5】1M』1兆

3.(1分) 8086/8088CPU 的数据线和地址线是以【6 】方式轮流使用的。

答案:【6】分时复用

4.(3分)在实模式下,8086微处理器使用的地址线是【7 】条,存储器的最大寻址空间是【8 】,存储器分段的最大容量是【9 】。

答案:【7】20【8】1MB【9】64KB

5.(2分)在8086最大模式的典型配置中,需要【10 】片8286数据收发器和【11 】片8288总线控制器。

答案:【10】2【11】3

6.(3分) CPU从主存取出一条指令并执行该指令的时间称为

【12 】,它通常用若干个【13 】来表示,而后者又包含有若干个【14 】。

答案:【12】指令周期【13】总线周期』机器周期【14】时钟周期

7.(2分) 8086CPU的读/写总线周期通常包含【15 】个时钟周期。如果对READY信号检测了4次,则插入了【16 】个等待周期。

答案:【15】4【16】3

8.(1分) 8088/8086的AD7~AD0是地址数据复用引脚,在T1时传送

【17 】。

答案:【17】地址信号』地址信息』地址

9.(5分)

图示为8086 CPU工作在最小模式下的读操作时序图。如果读I/O口,在T1~T4期间,M/IO为【18 】(高/低)电平;数据来自

【19 】(I/O口或存储器);AD0~AD15上的数据由

【20 】(I/O口或CPU)流向【21 】(I/O口或CPU)。在此总线周期中没有画出信号WR,在T1~T4期间WR信号为

【22 】电平。

答案:【18】低【19】I/O口【20】I/O口【21】CPU【22】高

10.(9分)

当8086 CPU工作在最小模式下时,如果AL=F0H,在执行OUT 80H,AL指令过程中,其中CPU有一个操作时序如图所示,请问(若需要填写地址/数据线,请先填写低位线后填写高位线):

1. 在【23 】—【24 】期间数据F0H出现在【25 】—【26 】信号线上;

2. 在【27 】—【28 】期间地址80H出现在【29 】—【30 】信号线上;

3. 图中未画出RD信号,在T1—T4期间RD信号为【31 】电平。答案:【23】T3【24】T4【25】AD0』D0【26】AD15』A15』AD7』D7【27】T1【28】T2【29】AD0』A0【30】AD15』AD7』A7』A15【31】高

11.(4分)当8086CPU与存储器或外设端口交换一个字节的数据,称之为一个【32 】周期。在存储器的周期中,控制信号M/IO为【33 】电平。

答案:【32】总线【33】高』1

微机接口作业整理

作业一 1.字长=8,用补码形式完成下列十进制数运算。写出补码运算的结果并讨论结果是否有溢出?A(+75)补+(-6)补=101000101(填写连带进位的9个比特)是否溢出?否 2.字长=8,用补码形式完成下列十进制数运算。写出补码运算的结果并讨论结果是否有溢出?(B)(-35)补+(-75)补= (110010010)补(填写连带进位的9个比特)是否溢出? 否 3.字长=8,用补码形式完成下列十进制数运算。写出补码运算的结果并讨论结果是否有溢出?(C)(-85)补+(15)补= (010111010)补(填写连带进位的9个比特)是否溢出?否 4.字长=8,用补码形式完成下列十进制数运算。写出补码运算的结果并讨论结果是否有溢出?(D)(+120)补+(+18)补= (010001010)补(填写连带进位的9个比特)是否溢出?是 5.(11101.1011)2=(29.6875)10 6. (147)10=(10010011)2 7. (147)10=(93)16 8. (3AC)16=(940)10 9.(10010110)BCD= (1100000)2 10.字长=8,[-1]补=(FF)16 11.字长=8,[x]补=(A5),则x= (-5B)16 12.设字长=8,X=(8E)16, 当X分别为原码的时候,其真值=(-0E)16 13.设字长=8,X=(8E)16, 当X分别为补码的时候,其真值=(-72)16 14.设字长=8,X=(8E)16, 当X分别为反码的时候,其真值=(-71)16 15.设字长=8,X=(8E)16, 当X分别为无符号数的时候,其真值=(8E)16 作业二 1. 主存储器和CPU之间增加高速缓冲器的主要目的是(b) a. 扩大CPU通用寄存器数量 b. 解决主存与CPU之间速度匹配问题 c. 扩大主存储器容量 2.中央处理机(CPU)是指(b) a. 控制器 b. 运算器和控制器 c. 运算器 3.若内存容量为64KB,则访问内存所需地址线( c)条 a. 20 b. 18 c. 16 4.断电后存储的资料会丢失的存储器是(a) a. RAM b. ROM c. 硬盘 5. 8086/8088 CPU中ES是(b) a. 代码段寄存器 b. 附加段寄存器

通信电路与系统作业

通信电路与系统作业 第二章 2-1 对于某高频功率放大器,若选择甲、乙、丙三种不同工作状态时,集电极效率分别为η甲=50%,η乙=50%,η丙=50%,试求: (1)当输出功率P0=5 W时,三种工作状态下的晶体管集电极损耗Pc各多大? (2)若晶体管的Pc=1 W保持不变,求三种工作状态下放大器输出功率各多大? 2-3 晶体管谐振功率放大器工作在临界状态,已知Vcc=36 V,θ=75°,ICo=100 mA,Rp=200 ,求Po和ηc。 2-4 高频功率晶体管3DA4的参数为fT=100 MHz,hFE=20,临界线的斜率为Gcr=0.8s,用它作成2MHz的谐振功率放大器,电源电压Vcc=24 V,集电极电流通角θ=75°,余弦脉冲幅度icmax=2.2 A,工作于临界状态,计算放大器的负载电阻Rp及Po、Pdc、Pc、ηc。 2-11 考比兹振荡电路如图P2-11所示。已知回路元件参数为C1=140 pF,C2=680pF,L=2.5μH,回路的有载品质因数为Qp=50,晶体管的Cbe=40 pF,Cce=4 pF。 (1)画出其交流等效电路; (2)求振荡频率fg、反馈系数B。 (3)满足起振条件所需要的gm 值。

2-13 基极交流接地的克拉泼振荡电路如图P2-13所示。 (1)若要求波段复盖系数K=1.2,波段中心频率f0=10MHz,求可变电容C3取值范围。 (2)若回路的Qp=60,求满足频段内均能起振所需要的晶体管跨导gm(按C3=C3min时的情况计算)。 图2-13 2-17 晶体振荡电路如图P2-17所示。晶体为标称频率fN=15MHz的五次泛音晶体,电路中Ct为频率微调电容。 (1)画出交流等效电路并写出振荡器的名称。 (2)为使电路工作频率fg=fN,集电极回路L1C1的谐振频率f1值应选择为多少?

微机原理第7章习题与答案

习题 一、选择题 1.在程序控制传送方式中,_______可提高系统的工作效率。 A. 无条件传送 B. 查询传送 C. 中断传送 D.以上均可 答案:C 2.在8086的中断中,只有______需要硬件提供中断类型码。 A.外部中断 B.可屏蔽中断 C.不可屏蔽中断 D.内部中断 答案:B 3.在中断响应周期,CPU从数据总线上获取______。 A.中断向量的偏移地址 B.中断向量 C.中断向量的段地址 D.中断类型码 答案:D 4.执行INT n指令或响应中断时,CPU保护现场的次序是______。 A.FLAGS寄存器(FR)先入栈,其次是CS,最后是IP B.CS在先,其次是IP,最后FR入栈 C.FR在先,其后一次是IP,CS D.IP在先,其次是CS,最后FR 答案:A 5.在PC/XT中,NMI中断的中断向量在中断向量表中的位置_______。 A.是由程序指定的 B.是由DOS自动分配的 C.固定在0008H开始的4个字节中 D.固定在中断向量表的表首 答案:C 6.中断调用时,功能调用号码应该_______。 A.写在中断指令中 B.在执行中断指令前赋给AH C. 在执行中断指令前赋给AX D. 在执行中断指令前赋给DL 答案:B 7.若8259A的ICW2设置为28H,从IR3引入的中断请求的中断类型码是_____。 A. 28H B.2BH C.2CH D.2DH 答案:B 8.8259A有3中EOI方式,其目的都是为了_____。 A.发出中断结束命令,使相应的ISR=1 B. 发出中断结束命令,使相应的ISR=0 C. 发出中断结束命令,使相应的IMR=1 D. 发出中断结束命令,使相应的IMR=0答案:B 9.8259A特殊全嵌套方式要解决的主要问题是______。 A.屏蔽所有中断 B.设置最低优先级 C.开发低级中断 D.响应同级中断 答案:D

微机接口与通信作业

《微机接口与通讯》平时作业 1.从微型计算机的结构分析微处理器与存储器及I/O 的关系,并说明总线结构的优点。答:微型计 算机是以微处理器即CPU 为核心,系统总线连接内存储器和I/O 接口电路而构成的。微型计算机采用了总线结构,这种结构可以使得系统内部各部件之间的相互关系变为各部件之间面向总线的单一关系。 2.从计算机应用角度分析不同结构、规模、表现形式的微型计算机的应用目标以及性能指 标。 答:8 位机,在80年代初期和中期使用。字符、数字信息,适合于一般的数据处理。16 位机,可进行大量的数据处理的多任务控制。32 位机,除用于过程控制、事务处理、科学计算等领域、多媒体处理以及计算机辅助设计、计算机辅助制造等。单片机,体积小、功耗低,主要应用于智能仪器仪表以及其它控制领域。个人计算机,适用于家用、商用、教育等各种应用领域。工程工作站是一种微型化的功能强大的计算机,有速度快、内存大等特点,又有小巧灵活、轻便价廉等优点。 3. 阐述并比较8086、80286、80386、80486、Pentium CPU 的内容结构。 答: 80286:四个独立的处理部件,即执行部件EU、总线部件BU、指令部件IU和地址部件 AU 。采用流水线作业方式,使各部件能同时并行地工作。 80386:由六部分组成,即总线接口部件、指令译码部件、执行部件、分段部件和分页部件。 80486:基本沿用80386 的体系结构,由8 个基本部件组成:总线接口部件、指令预取部件、指令译码部件、执行部件、控制部件、存储管理部件、高速缓存部件和高性能浮点处理部件。 Pentium:采用了许多过去在大型机中才采用的技术,迎合了高性能微型机系统需要,其主要体现在超标量流水线设计、双高速缓存、分支预测、改善浮点运算等方面。 4.阐述指令周期、总线周期、时钟周期的相互关系,并举若干条8086CPU 机器指令的执 行过程来说明上述三种周期。 答:时钟周期是微处理器动作处理的最小时间单位,一个总线周期由若干个时钟周期所组成。一个指令周期通常由若个总线周期所组成,对于读取指令代码,就是一个存储器读总线周期。将微处理器内部累加器中的值写入指定存储器单元中,执行这条指令可能就需要二个总线周期:读总线周期和写总线周期。 读总线周期:写总线周期: T1 :提供地址T1 :提供地址 T2 :读信号有效T2 :写信号有效 T3 :数据有效T3 :数据有效 T4 :读操作结束T4 :写操作结束 5.给出8086CPU 处于最小模式时的CPU 子系统结构图,并说明组成CPU 子系统的各芯片的功 能。 答:结构图如下

17年西交《微机原理与接口技术》在线作业考核免费答案

一、单选题(共30道试题,共60分。) 1. CPU与I /设备间传送的信号有(D) U A.数据信息 也B.控制信息 目C.状态信息 ID D.以上三种都是 满分:2分 2. 假定DX=10111001B ,CL=3,CF=1,则执行指令SHLDX,CL 后,DX 的值为(D)已 A. 005CH B. 0017H C. 1700H D. 05C8H 满分:2分 3. 下列引起CPU程序中断的四种情况中,(C)需要由硬件提供中断类型码 J A. INTO B. NMI C. INTR D. INT n 满分:2分 4. 利用程序查询方式传送数据时,CPU必须读(A)以判断是否传送数据 已A.外设的状态 B. DMA的请求信号 目C.数据输入信息 目D.外设中断请求 满分:2分 5. CPU与慢速的外设进行数据传送时,采用(B)方式可提高CPU的效率 A. 查询

二B.中断 1U C. DMA D.无条件传送 满分:2分 6. 通常,中断服务程序中的一条STI指令目的是(D) L A.允许低一级中断产生 二3 B.开放所有可屏蔽中断 目C.允许同级中断产生 昌 D.允许高一级中断产生 满分:2分 7. 寄存器间接寻址方式中,操作数在(C)中 A. 通用寄存器 B. 堆栈 二C.主存单元 D.段寄存器 满分:2分 8. 如果有多个中断请求同时发生,系统将根据它们的优先级高低, 响应优先级最高的中断请求, 若要调整响应顺序,则应使用(C) 匕A.中断嵌套 —B.中断响应 目C.中断屏蔽 二^ D.中断向量 满分:2分 9. 若SI=0053H ,BP=0054H,执行SUBSI,BP 后,则(C) A. CF=0,OF=0 B. CF=0,OF=1 C. CF=1 ,OF=0

通信电路与系统实验一

班级: 05111104 学号: 1120111244 姓名: 李伟奇 桌号: 实验一 电容反馈三点式振荡器的实验研究 一、实验目的 1.通过实验深入理解电容反馈三点式振荡器的工作原理,熟悉改进型电容反馈三点式振荡器的构成及电路各元件作用; 2.研究在不同的静态工作点时,对振荡器起振、振荡幅度和振荡波形的影响; 3.学习使用示波器和数字式频率计测量高频振荡器振荡频率的方法; 4.观察电源电压和负载变化对振荡幅度、频率及频率稳定性的影响。 二、实验原理 电容反馈三点式振荡器的基本原理电路(考比兹振荡器)如图2-1(a)所示。由图可知,反馈电压由C 1和C 2分压得到,反馈系数为 112 C B C C = + (2-1) 起振的幅度条件为 p m g B g 1> (忽略三极管g e ) (2-2) 其中,g m 为晶体管跨导,g p 为振荡回路的等效谐振电导。图2-1(a)所示等效电路中的回路总电容为 2121C C C C C +?= (2-3) 振荡频率近似为 LC f g π21 ≈ (2-4) 当外界条件(如温度等)发生变化时,振荡回路元件及晶体管结电容要发生变化,从而使得振荡频率发生漂移。因此,为了改善普通电容反馈三点式振荡器的频稳度,可在振荡回路中引入串接电容C 3,如图2-1(b)所示,当满足C 3<< C 1、C 2时,C 3明显减弱了晶体管与振荡回路的耦合程度。为了得到较宽的波段覆盖效果,引入并联电容C 4(它和C 3为同一个数量级),回路总电容近似为C≈C 3+C 4。这种改进型电容反馈振荡器称为西勒电路,其振荡频率为 ) (2143C C L f g +≈π (2-5) 当改变C 4调节f g 时,振荡器的反馈系数不会受显著影响。

微型计算机原理及其接口技术第七章部分习题答案林志贵

7-1、I/O接口的信号有哪几种?各有什么特点? 答:接口信号通常有以下四种: 1、开关量:只有2种状态,用一位二进制数(0或1)表示开或关。 2、数字量:二进制形式的数据或是已经过编码的二进制形式的数据。 3、脉冲量:脉冲信号是以脉冲形式表示的一种信号。关注的是信号发生的跳变情况。 4、模拟量:用模拟电压或模拟电流幅值大小表示的物理量。 7-2、什么是接口?接口的主要功能是什么? 答:接口是CPU与外设之间进行数据传输的桥梁。接口的主要功能: 1、信号形式转换 2、电平转换和放大 3、锁存器缓冲 4、I/O定向 5、并行及串行I/O转换 7-3、什么是端口?端口和存储单元有什么区别? 答:端口指输入/输出接口中的寄存器。 区别:I/O单元地址使用的是绝对地址,而内存单元需要使用段地址和偏移地址来寻址。 7-4、I/O端口编址有几种方式?他们各有什么特点? 答、I/O端口有两种编址方式: 统一编址方式是将I/O端口与内存单元统一起来进行编号。该方式优点是不需要专门的 I/O指令,对I/O端口操作的指令类型多;缺点是端口要占用部分存储器的地址空间,不容易区分是访问存储器还是外部设备。 独立编址的端口单独构成I/O地址空间,不占用存储器地址。优点是地址空间独立,控制电路和地址译码电路简单,采用专用的I/O指令,使得端口操作的指令在形式上与存储器 操作指令有明显区别,程序容易阅读;缺点是指令类别少,一般只能进行传送操作。 7-5、I/O接口的控制方式有几种?简述各个方式的特点? 答:CPU和外设之间的数据传送方式通常有四种:程序传送方式、中断传送方式、DMA传 送方式和I/O处理机方式。 1、程序控制方式:在程序控制下进行信息传送,分为有条件传送方式和无条件传送方式。无条件传送方式主要用于对简单外设进行操作,或者外设的定时是固定的或已知的场合。 条件传送方式主要用于不能保证输入设备总是准备好了数据或者输出设备已经处在可以接 收数据的状态。 2、中断控制方式:中断传送方式下,当外设要求交换数据时,向CPU发中断请求,CPU

2014浙大远程药理学(药)在线作业二答案.

2014浙大远程药理学(药)在线作业二答案 您的本次作业分数为:100分单选题 1.不属于哌替啶的适应证的是 A 术后疼痛 B 人工冬眠 C 心源性哮喘 D 麻醉前给药 E 支气管哮喘正确答案:E 单选题 2.以下对吗啡类镇痛药的叙述,错误的是 A 反复多次应用易成瘾 B 可称为麻醉性镇痛药 C 镇痛作用强大 D 作用与激动阿片受体有关 E 镇痛作用同时意识消失正确答案:E 单选题 3.甲亢的术前准备宜选用 A 大剂量碘剂 B 硫脲类加大剂量碘剂 C 小剂量硫脲类 D 硫脲类加小剂量碘剂 E 131I加大剂量碘剂正确答案:B 单选题 4.治疗急性心肌梗死所致室性心律失常的首选药物是 A 奎尼丁 B 胺碘酮 C 普萘洛尔 D 利多卡因 E 维拉帕米正确答案:D 单选题 5.甲亢术前准备正确给药方法是 A 先给碘化物,术前2周再给硫脲类 B 先给硫脲类,术前2周再给碘化物 C 只给硫脲类 D 只给碘化物 E 同时给予硫脲类和碘化物正确答案:B 单选题 6.氢氯噻嗪的适应证不包括 A 中度高血压 B 尿崩症 C 肾性水肿 D 痛风 E 高尿钙伴肾结石正确答案:D 单选题 7.以下关于新型磺酰脲类药物的叙述,不正确的是 A 通过刺激胰岛β细胞释放胰岛素而产生降糖作用 B 长期使用可增加靶细胞膜上胰岛素受体的数目和亲和力 C 可使血小板粘附力减弱,刺激纤溶酶原的合成 D 主要用于1型糖尿病

E 较严重的不良反应为低血糖症正确答案:D 单选题 8.雷尼替丁治疗消化性溃疡的机制是 A 阻断M受体 B 中和过多的胃酸 C 阻断H1受体 D 阻断H2受体 E 阻断胃泌素受体正确答案:D 单选题 9.以下对胃肠道刺激最轻微的药物是 A 对乙酰氨基酚 B 吲哚美辛 C 布洛芬 D 阿司匹林 E 保泰松正确答案:A 单选题 10.关于H1受体阻断药的叙述错误的是 A 有抗晕动作用 B 有止吐作用 C 有抑制胃酸分泌的作用 D 可部分对抗组胺引起的血管扩张作用 E 多数H1受体阻断药具有抗胆碱作用正确答案:C 单选题 11.用哌唑嗪降压不引起心率加快的原因是 A 阻断α1受体而不阻断α2受体 B 阻断α1受体与α2受体 C 阻断α1与β受体 D 阻断α2受体 E 阻断α2受体而不阻断α1受体正确答案:A 单选题 12.急性吗啡中毒时发生呼吸抑制,以下解救效果最好的药物是 A 肾上腺素 B 曲马多 C 喷他佐辛 D 纳洛酮 E 尼莫地平正确答案:D 单选题 13.以下有关哌替啶作用特点的叙述,正确的是 A 镇痛作用较吗啡强 B 成瘾性比吗啡小 C 作用持续时间较吗啡长 D 等效镇痛剂量抑制呼吸作用弱 E 大量也不易引起支气管平滑肌收缩正确答案:B 单选题 14.硝普钠的降压机制为 A 直接扩张小静脉血管平滑肌 B 直接扩张小动脉血管平滑肌 C 阻断血管平滑肌的α1受体 D 促进血管平滑肌K+通道开放 E 直接松弛小动脉和静脉血管平滑肌正确答案:E 单选题 15.钙拮抗药不具有的作用是

计算机接口与通信习题答案

第一章 1.答:接口,是指计算机和其他设备之间的物理和逻辑系统的连接结构。它用于解决计算机和相关设备的硬件连接及信息联通的问题。 2.答:计算机传送控制信息、状态信息和数据信息。传送的方式有无条件传送方式、有条件传送方式、中断传送方式、DMA传送方。 3.答:计算机的硬接口有专门的集成式电路组成,可分为系统内部部件接口芯片、串并行数据传送接口芯片和外部设备接口芯片。它们用于CPU和各种部件或外部设备进行数据交换。 7.答:串口进行通信的方式有两种:同步通信方式和异步通信方式。同步通信方式要求通信双方以相同的时钟频率进行,而且准确协调,通过共享一个单个时钟或定时脉冲源保证发送方和接收方的准确同步,效率较高;异步通信方式不要求双方同步,收发方可采用各自的时钟源,双方遵循异步的通信协议,以字符为数据传输单位,发送方传送字符的时间间隔不确定,发送效率比同步传送效率低。 查阅资料: 8254的引脚功能 8254芯片由数据总线缓冲器、读/写控制逻辑、控制字寄存器和3个计数器通道组成。3个计数器通道和控制字寄存器通过内部总线相连,内部总线再经缓冲器与CPU数据总线相接。 控制字寄存器是8位只写寄存器,用于存放由CPU写入芯片的方式选择控制字或命令字,由它来控制8254中各计数器通道的工作方式。 3个计数器通道相互间是完全独立的,但结构和功能完全相同。每个通道的内部结构大体如图8.1所示,只是其中的控制字寄存器并非每个通道各有一个,而是3个通道共用一个。当写入控制字时,将同时清除计数初值寄存器的内容。计数工作单元(CE)和计数初值寄存器(CR)、输出锁存器(OL)均为16位,而内部总线的宽度为8位,因此CR的写入和OL的读出都必须分两次进行。若在初始化时只写入CR的一个字节,则另一个字节的内容保持为0。CE是CPU不能直接读/写的,需要修改其初值时,只能通过写入CR实现;需要读CE的当前内容时,必须先写入读回命令,将CE的内容锁存于OL,然后再读出OL内容。经锁存后的OL内容将一直保持至CPU读出时为止。在CPU读出OL之后,OL又跟随CE变化。状态寄存器保持有当前控制字寄存器的内容、输出状态以及CR内容是否已装入CE的指示状态,同样必须先锁存到状态锁存器,才允许CPU读取。(8253中没有状态寄存器和状态锁存器,这是8254和8253的主要区别之一)。OUT、CLK和GA TE的作用已在前面说明过,它们是每个通道和外界联系的引脚信号。当某通道用作计数器时,应将要求计数的次数预置到该通道的CR中,被计数的事件应以脉冲方式从CLKi端输入,每输入一个计数脉冲,计数

微机原理与接口技术作业(含答案)剖析

浙江大学远程教育学院 《微机原理与接口技术》课程作业 姓名:学号: 年级:学习中心: 第2章P52 2.80C51单片机引脚有哪些第二功能? 第一功能第二功能 P0.0~P0.7 地址总线Ao~A7/数据总线D0~D7 P2.0~P2.7 地址总线A8~A15 P3.0 RXD(串行输入口) P3.1 TXD(串行输出口) P3.2 INT0外部中断0) P3.3 IINT1(外部中断1) P3.4 TO(定时器/计数器0的外部输入) P3.5 T1(定时器/计数器0的外部输出) P3.6 WR(外部数据存储器或I/O的写选通) P3.7 RD外部数据存储器或I/O的读选通) 4.80C51单片机的存储器在结构上有何特点?在物理上和逻辑上各有哪几种地址空间?访问片内RAM和片外RAM的指令格式有何区别? 1、80C5l单片机采用哈佛结构,即将程序存储器和数据存储器截然分开,分别进行寻址。不仅在片内驻留一定容量的程序存储器和数据存储器及众多的特殊功能寄存器,而且还具有较强的外部存储器扩展能力,扩展的程序存储器和数据存储器寻址范围都可达64 KB。 2、在物理上设有4个存储器空间 ·片内程序存储器; ·片外程序存储器; ·片内数据存储器;. ·片外数据存储器。 在逻辑上设有3个存储器地址空间 ●片内、片外统一的64 KB程序存储器地址空间。 ●片内256字节(80C52为384字节)数据存储器地址空间。 片内数据存储器空间在物理上又包含两部分: ●对于80C51型单片机,0~127字节为片内数据存储器空间;128~255字节为特殊 功能寄存器(SFR)空间(实际仅占用了20多个字节)。 ●对于80C52型单片机,O~127字节为片内数据存储器空间;128~255字节共128 个字节是数据存储器和特殊功能寄存器地址重叠空间。 片外64 KB的数据存储器地址空间。 3、在访问3个不同的逻辑空间时,应采用不同形式的指令,以产生不同存储空间的选

【通信电路与系统】期末复习提纲(投影版)

《通信电路与系统》课程期末复习提纲 特别说明 (一)首先建立正确、牢固的电路概念(物理概念) 对电路工作原理的理解、对分析公式的理解 (二)务必建立强烈的“非线性电路”的概念 非线性电路与大家所学的模拟电路课程中的线性电路分析方法截然不同。请大家谨慎使用诸如拉氏变换这类线性系统的分析方法。 (三)要建立信号“频率变换”、“频谱搬移”的概念 实现这类信号变换非得“非线性电路”不可。 (四)“线性”与“非线性”的对立统一关系 在混频电路中介绍的“时变参量分析法”、锁相环路中的“线性分析”等。 (五)不同的知识点应该做到融会贯通 第一章 通信概论 1、通信系统的基本组成 2、模拟与数字通信的概念 3、通信方式:基带/频带;TDM/FDM ;单工/半双工/全双工 4、信道:有线/无线;衡参/变参 5、比特速率/码元速率:二进制与多进制码率的关系 比特率指的是信息速率,单位:bit/s 码元速率指的是不同进制符号的符号速率,单位:波特 当0、1等概率时,二进制码率数值上等于比特率 当一个M 进制编码是由一个二进制编码转换而来时,有 b M 2R R = log M

第二章 谐振功率放大 1、LC 并联谐振回路(各电路的基础) (1)阻抗频率特性,谐振与失谐;振荡频率,谐振电阻 (2)频率响应:幅频特性与相频特性 (3)品质因数Q ,与谐振电阻的关系 (4)滤波作用,通频带 (5)重要的关系式 00R Q =; P P R Q =; 00 p p R Q R Q =; 00p P p R R R R R =+ 0 3dB p f B Q ≈ 2、放大效率 (1)功率放大必须注重效率问题 (2)放大器甲、乙、丙类工作状态的定义 (3)丙类(C 类)工作状态效率高的原因 提高放大效率的关键是减小管耗,主要措施: A .减小c i 的导通角θ(C 类放大,以增大激励功率为代价) B .减小电流与电压的乘积c ce i u ?, 借助LC 电路,保证c i 大时ce u 小,或者ce u 大时c i 小(1958年提出的D 类放大,推挽PDM 开关模式放大,在音频放大、电机控制、电源逆变上应用。高频音质和EMI 特性有待改进)

201403学期信号与系统作业二答案

201403学期信号与系统作业二答案 第1题已知某系统的系统函数H(s), 唯一决定该系统冲激响应h(t)函数形式的是( )。 A、H(s)的零点 B、H(s)的极点 C、系统的激励 D、激励与H(s)的极点 答案:B 第2题下列 ( )不是LTI系统的性 质。 A、线性 B、时不变性 C、非因果性 D、稳定性 答案:C 第3题信号的时宽与信号的频宽之间呈 ( )。 A、正比关系 B、反比关系 C、平方关系 D、没有关系 答案:B 第4题时域是实偶函数,其傅氏变换一定是 ( )。 A、实偶函数 B、纯虚函数 C、任意复函数 D、任意实函数

答案:A 第5题信号〔ε(t)-ε(t-2)〕的拉氏变换的收敛域为 ( )。 A、Re[s]>0 B、Re[s]>2 C、全S平面 D、不存在 答案:C 第6题已知某连续时间系统的系统函数H(s)=1/(s+1),该系统属于什么类型( )。 A、高通滤波器 B、低通滤波器 C、带通滤波器 D、带阻滤波器 答案:B 第7题线性系统具有 ()。 A、分解特性 B、零状态线性 C、零输入线性 D、ABC 答案:D 第8题零输入响应是( )。 A、全部自由响应 B、部分自由响应 C、部分零状态响应 D、全响应与强迫响应之差 答案:B

第9题在工程上,从抽样信号恢复原始信号时需要通过的滤波器 ( )。 A、高通滤波器 B、低通滤波器 C、带通滤波器 D、带阻滤波器 答案:B 第10题理想低通滤波器一定是 ( )。 A、稳定的物理可实现系统 B、稳定的物理不可实现系统 C、不稳定的物理可实现系统 D、不稳定的物理不可实现系统 答案:B 判断题 第11题 H (s)的零点和极点中仅极点决定了h (t) 的函数形式。() 正确 错误 答案:正确 第12题系统的系统函数为 H(s),若同时存在频响函数H(jω),则该系统必须满足条件稳定系统。() 正确 错误 答案:正确 第13题对于信号f(t)=sin2Πt的最小采样频率是2Hz。()

16年春《微机原理与接口技术》第二次作业答案

我的作业列表- 《微机原理与接口技术》第二次作业答案 你的得分: 100.0 完成日期:2016年05月21日 14点52分 说明:每道小题选项旁的标识是标准答案。 一、单项选择题。本大题共20个小题,每小题 3.0 分,共60.0分。在每小题给出的选项中,只有一项是符合题目要求的。 1.“A”的ASCII码值是() A.51H B.41H C.61H D.31H 2.二进制数10101101转换为十进制数的值是() A.174 B.175 C.173 D.172 3.十六进制数ECH转换为十进制数的值是() A.236 B.235 C.234 D.237 4.设A=186,B=273Q,C=0BBH,它们之间的关系是() A.A>B>C B.A

D.10100001B 6.二进制数10110101B-11011011B的值(只取8位)是() A.11001011B B.01011010B C.11011010B D.01011011B 7.二进制数10010111B与11010011B求和后,ZF与CF标志位的值为() A.1、1 B.0、1 C.1、0 D.0、0 8.二进制数10010111B与11010011B求和后,PF与OF标志位的值为() A.1、1 B.0、1 C.1、0 D.0、0 9.标志寄存器中属于控制标志位的是() A.DF,OF,SF B.OF,CF,PF C.AF,OF,SF D.DF,IF,TF 0、0 10.8088/8086存储器分段,每个段不超过() A.64K个字 B.32K个字节 C.1兆个字节 D.64K个字节 11.在汇编语言程序中,对END语句正确的叙述是() A.END语句是一可执行语句

北理工通信电路与系统软件实验

实验1 简单基带传输系统分析举例 一、分析内容 构造一个简单示意性基带传输系统。以双极性PN码发生器来模拟一个数据信源,码速率为100bit/s,低通型信道噪声为加性高斯噪声(标准差=0.3V)。要求: 1. 观测接收输入和滤波输出的时域波形; 2. 观测接收滤波器输出的眼图。 二、分析目的 掌握观察系统时域波形,重点学习和掌握观察眼图的操作方法。三、系统组成及原理 简单的基带传输系统原理框图如下所示,该系统并不是无码间干扰设计的,为使基带信号能量更集中,形成滤波器采用高斯滤波器。 图1-1 简单基带传输系统组成框图

四、创建分析 第1步:进入System View系统视窗,设置“时间窗”参数如下: ①运行时间:Start Time:0秒;Stop Time:0.5秒。 ②采样频率:Sample Rate:10000Hz。 第2步:调用图符块创建如下图所示的仿真分析系统: 图1-2 创建的简单基带传输仿真分系统 系统中各图符块的设置如表1-1所示: 表格1-1

其中,Token1为高斯脉冲形成滤波器;Token3为高斯噪声发生器,设标准偏差Std Deviation=0.3V,均值Mean=0V;Token4为模拟低通滤波器,它来自操作库中的“LinearSys”图符按钮,在设置参数时,将出现一个设置对话框,在“Design”栏中单击Analog按钮,进一步点击“Filter PassBand”栏中Lowpass按钮,选择Butterworth型滤波器,设置滤波器极点数目:No.of Poles=5(5阶),设置滤波器截止频率:LoCuttoff=200Hz。

接口作业

作业1(第二章) 1、8086系统中,设段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时指令的物理地址为多少,指向此地址的CS和IP值是唯一的吗? 2、T1状态下,8086的数据/地址线上是什么信息,用哪个信号将此信息锁存起来 4、若CS=A000H,求当前代码段在存储器中的物理地址范围是什么?若数据段位于52000H 到61FFFH的64K范围内,问DS=? 5、若当前SS=3500H,SP=0800H,说明堆栈段在存储器中的物理地址,若此时入栈10个字节,SP内容是什么?若再出栈6个字节,SP为什么值? 6、某程序数据段中存放了两个字,1EE5H和2A8CH,已知(DS)=7850H,数据存放的偏移地址为3121H及285AH。试画图说明它们在存储器中的存放情况,若要读取这两个字,需要对存储器进行几次操作? 作业2:(第五章) 1、某一个微机系统中,有8块I/O接口芯片,每个芯片占有8个端口地址,若起始地址为9000H,8块芯片的地址连续分布,用74LS138作译码器,试画出端口译码电话,并说明每块芯片的端口地址范围。 作业3:(第七章) 1、已知:SP=0100H、SS=0500H、PSW=0240H,在存储单元中已有内容为(00024)=0060H、(00026H)=1000H,在(0800H:00A0H)中有中断指令INT 9。试问,执行INT 9指令后,SS、SP、CS、IP、PSW的内容是什么?栈顶的三个字是什么? 2、中断向量指什么,放在哪里?,对应8086的1CH的中断向量存放在哪里,如果1CH的中断处理程序从5110H:2030H开始,则中断向量应怎样存放? 3、假如外设A1、A2、A3、A 4、A5按优先级排列,外设A1优先级最高,按下列提问,说明中断处理的运行次序,(中断服务程序中有STI指令) (1)外设A3,A4同时发中断请求; (2)外设A3中断处理中,外设A1发中断请求; (3)外设A1中断处理未完成前,发出EOI结束命令,外设A5发中断请求。 3、某系统中有3片8259A级联使用,1片为8259A主片,2片为8259A从片,从片接入8259A 主片的IR2和IR5端,并且当前8259A主片的IR3及两片8259A从片的IR4各接有一个外部中断源。中断类型基号分别为80H、90H、A0H、中断入口段基址在2000H,偏移地址分别为1800H、2800H、3800H、主片8259A的端口地址为CCF8H、CCFAH。一片8259A从片的端口地址为FEE8H、FEEAH,另一片为FEECH、FEEEH。中断采用电平触发,完全嵌套工作方式,普通EOI结束。

2014中央电大操作系统作业参考答案 (2).

操作系统课程作业 作业说明: 1. 操作系统课程作业共安排3次,每次作业总分为100分。 2. 课程作业总分为各次作业的平均分数。 第一次作业(共100分) 第一章操作系统引论 一、单项选择题(每题1分,共16分) 1、操作系统是一种()。 A.应用软件 B. 系统软件 C.通用软件 D. 工具软件 2、操作系统是一组()。 A.文件管理程序 B.中断处理程序 C.资源管理程序 D.设备管理程序 3、现代操作系统的基本特征是()、资源共享和操作的异步性。 A.多道程序设计 B. 中断处理 C.程序的并发执行 D. 实现分时与实时处理 4、()不是操作系统关心的主要问题。 A.管理计算机裸机 B.设计、提供用户程序与计算机硬件系统的界面 C.管理计算机系统资源 D.高级程序设计语言的编译器 5、引入多道程序的目的在于()。 A.充分利用CPU,减少CPU等待时间 B.提高实时响应速度 C.有利于代码共享,减少主、辅存信息交换量 D.充分利用存储器 6、()没有多道程序设计的特点。 A. DOS B. UNIX C. Windows D.OS/2 7、下列操作系统中,为分时系统的是()。 A. CP/M B. MS-DOS C. UNIX D. Windows NT 8、在分时系统中,时间片一定,(),响应时间越长。 A.内存越多 B.用户数越多 C.后备队列越短 D.用户数越少 9、批处理系统的主要缺点是()。 A.CPU的利用率不高 B.失去了交互性 C.不具备并行性 D.以上都不是 10、在下列性质中,()不是分时系统的特征。 A. 交互性 B. 同时性 C. 及时性 D. 独占性 11、实时操作系统追求的目标是()。 A.高吞吐率 B.充分利用内存 C. 快速响应 D. 减少系统开销 12、CPU状态分为系统态和用户态,从用户态转换到系统态的唯一途径是()。 A. 运行进程修改程序状态字 B. 中断屏蔽 C. 系统调用 D. 进程调度程序 13、系统调用的目的是()。 A.请求系统服务 B.终止系统服务 C.申请系统资源 D.释放系统资源 14、系统调用是由操作系统提供的内部调用,它()。

微机接口与通讯B&K

《微机接口与通讯》模拟试题2 一、选择题(共10分,每小题1分) 1. 微型计算机由_____ B _____等部件组成。 A 运算器、控制器 B 微处理器、存储器、I/O接口 C 微处理器、控制电路、存储器 D CPU、存储器、I/O设备 2. 一般而言,在以下各类周期中,每一个___ C _____的时间长短是相同的。 A 指令周期 B 总线周期 C 时钟周期 D 响应周期 3. 当8086CPU内部的寄存器CS=2000H,DS=4000H,SS=6000H,IP=1000H,则当前执行指令代码所在存储器单元地址为____ D ____。 A 3000H B 7000H C 71000H D 21000H 4. 当8086CPU正在执行存储器读操作的时候,CPU信号线M/IO、WR、RD状态分别为_____ C ____。 A 低、高、低 B 高、低、高 C 高、高、低 D 低、低、高 5. Pentium MMX微处理器,又称为“多能奔腾”,其MMX技术主要指___ A _____。 A 多媒体处理 B 协处理器功能 C 动态执行技术 D 流水线技术 6. 在CPU与静态存储器的连接中,存储器的片选信号线一般与____ C ____相联接。 A CPU的写信号线 B CPU的读信号线 C 地址译码信号线 D CPU的存储器/IO控制线 7. 某一个动态存储器芯片的外部地址输入有8根,数据输入和输出线各一根,控制行有效和列有效的控制线各一根,则可以估算,该存储器芯片的存储量为___ B _____。 A 256*1 B 64K*1 C 256*2 D 64K*2 8. 在以下中断类型中,属于外部中断的是____ A _____。 A NMI B INTn C单步中断 D 溢出中断 9. 在执行DMA操作期间,____ D ______。 A CPU地址线处于低电平状态 B 所在存储器不工作 C I/O设备独享CPU资源 D CPU的总线请求和总线响应信号线处于有效状态 10. 针对EPROM芯片,通常会在其芯片表面的玻璃窗口上贴一标签纸,其最主要作用是___ A ____。 A 阻止光照 B 标明芯片型号 C 美观修饰 D 标明软件版本 二、填空题(共10分,每空2分) 采用程序查询方式时,CPU需要不断输入外设___状态______进行判断。采用中断传送方式时,CPU从启动外设直到外设就绪这段时间,一直仍在____执行主程序________,在一定程度上实现了主机和外设的并行工作。当外设提出可屏蔽中断请求,CPU的引脚__ INTR _____变高,CPU在完成当前指令后进入___中断响应______周期,读取中断矢量,获取____中断服务程序______的入口地址。 三,简单题(共20分,每小题4分) 1. 在80X86系列CPU中,各种不同性能的CPU,请你列举4种CPU,并说明其外部数据总线位数。 任意4种CPU及数据总线位数,每一个得1分,例如:8088,8位;80286,16位;80386,32位;80486,32位等. 2. 在8086CPU中,如何获得下一条执行指令的地址,试简要说明。

微机接口大作业

南京航空航天大学研究生实验报告 姓名 学号 学院 专业 课程名称微机接口技术指导教师张乐年 二〇一六年八月

原理图

元器件列表 C语言程序: #include #include #include #include struct time { unsigned char second; unsigned char minute; unsigned char hour; unsigned char day; unsigned char weekday; unsigned char month; unsignedint year; } time; sbittim_sda=P1^0;

sbittim_scl=P1^1; sbitsbDIN= P3^5; //MAX7219的数据引脚sbitsbLOAD = P3^6; //MAX7219的控制引脚sbitsbCLK = P3^7; //MAX7219的时钟引脚 sbit OE = P2^3; //OE引脚 sbit EOC = P2^2; //EOC引脚定义 sbit ST = P2^1; //启动引脚定义START sbit CLK = P2^0; //时钟引脚定义CLK sbit ADDRA = P2^5; sbit ADDRB = P2^6; sbit ADDRC = P2^7; sbit button1=P1^2; sbit button2=P1^3; sbit button3=P1^4; sbit button4=P1^5; sbit jian0=P0^0; sbit jian1=P0^1; sbit jian2=P0^2; sbit jian3=P0^3; sbit jian4=P0^4; sbit jian5=P0^5; sbit jian6=P0^6; sbit jian7=P0^7; unsigned char Disp_Buffer[8]; bit tim_ack; // i2c slave ack. bit tim_err; unsigned char tim_rd_buffer[16]; unsigned char tim_wr_buffer[16]; /*****************11us延时函数*************************/ void delay11us(unsigned char t) { for (;t>0;t--); } void delay(unsigned int x) { unsignedinta,b; for(a=x;a>5;a--); for(b=10;b>0;b--);

微机原理第七章课后答案

第7章内存组成、原理与接口 1.存取周期是指(C)。 A.存储器的读出时间 B.存储器的写入时间 C.存储器进行连续读和写操作所允许的最短时间间隔 D.存储器进行连续写操作所允许的最短时间间隔 2.某计算机的字长是16位,它的存储器容量是64KB,若按字编址,那么它的最大寻址范围是(B)。 A.64K字B.32K字C.64KB D.32KB 3.某一RAM芯片的容量为512×8位,除电源和接地线外,该芯片的其他引脚数最少应为(D)。 A.25 B.23 C.21 D.19 地址线9根,数据线8根,控制线2根。 4.EPROM是指(D)。 A.随机读写存储器B.只读存储器 C.可编程的只读存储器D.可擦除可编程的只读存储器 5.下列RAM芯片各需要多少个地址引脚和数据引脚? (1)4K×8位(2)512K×4位(3)1M×l位(4)2K×8位 答:SRAM:(1)12和8 (2)19和4 (3)20和1 (4)11和8 DRAM:(1)6和16 (2)5和8 (3)10和2 (4)6和16 。 6.下列ROM芯片各需要多少个地址引脚和数据引脚? (1)16×4位(2)32× 8位(3)256×4位(4)512× 8位 答:(1)4和4 (2)5和8 (3)8和4 (4)9和8 11.用下列芯片构成存储系统,各需要多少个RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。 (1)512×4位RAM构成l6KB的存储系统。 (2)1024×1位RAM构成l28KB的存储系统。 (3)2K×4位RAM构成64KB的存储系统。 (4)64K×1位RAM构成256KB的存储系统。 答:(1)需要64片RAM和11位地址作为片外地址译码。 (2)需要l024片RAM和10位地址作为片外地址译码。 (3)需要64片RAM和9位地址作为片外地址译码。 (4)需要32片RAM和4位地址作为片外地址译码。 12.已知某微机控制系统中的RAM容量为4K×8位,首地址为4800H,求其最后一个单元的地址。 答:最后一个单元地址=起始地址+容量一1 4800H+1000H-1=57FFH 、 13.某微机系统中内存的首地址为3000H,末地址为63FFH,求其内存容量。 答:容量=最后一个单元地址一起始地址+1 63FFH-3000H+1=3400H=13KB 14.某微机系统中ROM为6KB,最后一个单元的地址为9BFFH,RAM为3KB。已知其地址为连续的,且ROM在前,RAM在后,求该内存系统的首地址和末地址。

相关文档
相关文档 最新文档