文档库 最新最全的文档下载
当前位置:文档库 › 组成原理复习题

组成原理复习题

组成原理复习题
组成原理复习题

第二章 运算方法和运算器

1.设x=2010

×0.11011011,y=2100

×(-0.10101100),求x+y 。(答案参考课本P55~P56) 解:假设两数均以补码表示,阶码采用双符号位,尾数采用单符号位,隐藏位1已经放在

小数点后面,则它们的浮点表示分别为

[x]浮=00010, 0.11011011 [y]浮=00100 0.01010100 (1)求阶差并对阶 △E=Ex-Ey=[ Ex]补+[-Ey]补=00010+11100=11110

即△E 为-2,x 的阶码小,应使Mx 右移2位,Ex 加2,[x]浮=00010, 0.00110110(11) 其中(11)表示Mx 右移2位后移出的最低两位数。 (2)尾数求和

0.00110110(11) + 1.01010100

______________________________ 1.10001010(11) (3)规格化处理

尾数运算结果的符号位和最高数值位为同值,应执行左规处理,结果为1.00010101(10) 阶码为00011。 (4)舍入处理

采用0舍1入法处理,则有 1.00010101 + 1

_______________________ 1.00010110 (5)判溢出

阶码符号位为00,不溢出,故得最终结果为 x+y=2001

×(-0.11101010)

2.设计一个ALU (4位),完成加、减、取反、取补、逻辑乘、逻辑加、传送、加1等8种运算功能。

Cn+i+1 C

n+i

X i Y i

S 0 S 1 S 2

全加器 函数发生器

A i

B i

000:逻辑0

001:AB

010:A+B

011:A 异或B

100:A加B

101:A减B减1

110:A加A

111:A

其中,000~011为四种逻辑运算,100~111为四种算术运算。根据功能表可以很容易地设计出简化的函数发生器。

第三章存储器

1.用16K×16位的DRAM芯片构成64K×32位存储器。问需要多少个这样的DRAM芯片?画出该存储器的组成逻辑框图。

解:DRAM芯片容量为16K×16位=214×16

片内地址线14位(A13—A0),数据线16位。

存储器容量为64K×32位=216×32

全部地址线16位(A15—A0),数据线32位。

所需芯片总数为(64K×32)÷(16K×16)=8(片)

因此存储器可分为4个模块,每个模块16K×32位,各模块通过A15、A14进行2:4译码器选择。

存储器的组成逻辑框图如下:

2.已知某16位机的主存采用半导体存贮器,地址码为18位,若使用8K×8位SRAM芯片组

成该机所允许的最大主存空间,并选用模块板结构形式。问:

(1)若每个模板为32K×16位,共需几个模块板?

(2)每个模块内共有多少片RAM芯片?

(3)主存共需多少RAM芯片?CPU如何选择模块板?

解:(1)由于主存地址码给定18位,所以最大存储空间为218 = 256K,主存的最大容量为256KB。现每个模块条的存储容量为32KB,所以主存共需256KB / 32KB = 8块板。

(2)每个模块条的存储容量为32KB,现使用4K×4位的RAM芯片拼成4K×8位(共8组),用地址码的低12(A0——A11)直接接到芯片地址输入端,然后用地址的高3位(A14——A12)通过3 :8译码器输出分别接到8组芯片的选片端。共有8×2 = 16个RAM。

(3)据前面所得,共需8个模条,每个模条上有16片芯片,故主存共需8×16 =128片RAM芯片。

3.设存储器容量为64M,字长为64位,模块数m=8,分别用顺序和交叉方式进行组织,存储周期T=100ns,数据总线宽度为64位,总线传送周期τ=50ns。求:顺序存储器和交叉存储器的带宽各是多少?使用交叉方式的好处?

解:顺序存储器和交叉存储器连续读出m=8个字的信息总量都是:

q = 64位× 8 = 512位

顺序存储器和交叉存储器连续读出8个字所需的时间分别是:

t1 = mT = 8×100ns = 8×10-7 s

t2 = T + (m-1)τ = 100ns + 7*50ns =450ns = 4.5*10-7 ns 顺序存储器和交叉存储器的带宽分别是:

W1 = q/t1 = 512÷(8*10-7) = 64×107[位/s]

W2 = q/t2 = 512÷(4.5*10-7) = 113.8*107[位/s]

对于连续字的成块出传送,交叉方式的存储器可以实现多模块流水式的并行存取,大大提高存储器的带宽

4.有一主存-CACHE层次的存储器,其主存容量是1M,CACHE的容量32K,每快4K,采用直接地址映像方式

(1)写出主存地址的格式,并标出各字段的长度。

(2)画出主存与Cache之间各个块的映像对应关系。

(3)计算主存地址为23401H的存储单元如果映射应该在CHCHE的哪个块中?

解:(1)32/4=8=2^3,所以cache中可容纳8个区块,索引部分含3位,用来选择8个区块中的一个,另加12位用来区分区块内的4K字节,1M/32K=32=2^5,故用5位标记选择Cache子系统

31 19 15 14 12 11 0

标记索引块内地址选择

(2)

标记(5位)

索引(3位)

块内地址(12位)

主存地址:

***

***

*** Cache 地址: *** ***

(3)

23401H 的低15位用二进制表示为:011 010*********

其中011表示在Cache 的第4个区块中(000表示第一块)

第三章 指令系统和微程序控制

1.下图给出了微程序控制的部分微指令序列,图中每一框代表一条微指令。分支点a 由指令寄存器I R5 ,I R6两位决定,分支点b 由条件码标志c 决定。现采用断定方式实现微程序的程序控制,已知微地址寄存器长度为8位,要求:

(1)设计实现该微指令序列的微指令字顺序控制字段的格式。(5分) (2)画出微地址转移逻辑图。(5分)

解:(1)已知微地址寄存器长度为8位,故推知控存容量为256单元。所给条件中微程序有两处分支转移。如不考虑他分支转移,则需要判别测试位P 1 ,P 2(直接控制),故顺序控制字段共10位,其格式如下,A I 表示微地址寄存器: P 1 P 2 A 1,A 2 … A 8

(2)转移逻辑表达式如下:

A 8 = P 1·IR 6·T 4 A 7 = P 1·IR 5·T 4 A 6 = P 2·C 0·T 4

其中T

4为节拍脉冲信号。在P 1条件下,当IR 6 = 1时,T 4脉冲到来时微地址寄存器的第8位A 8将置“1”,从而将该位由“0”修改为“1”。如果IR 6 = 0,则A 8的“0”状态保持不变,A 7,A 6 的修改也类似。

根据转移逻辑表达式,很容易画出转移逻辑电路图,可用触发器强制端实现。

判别字段 下地址字段

1.已知某机采用微程序控制方式,其控制存储器容量为512×48(位),微程序在整个控制存储器中实现转移,可控制的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式,如图所示:

微命令字段判别测试字段下地址字段

←操作控制→←——————顺序控制————————→

(1)微指令中的三个字段分别应多少位?(4分)

(2)画出对应这种微指令格式的微程序控制器逻辑框图。(6分)

解:(1)假设判别测试字段中每一位为一个判别标志,那么由于有4个转移条件,故该字段为4位(如采用字段译码只需3位),下地址字段为9位,因此控制存储器容量为512个单元,微命令字段是( 48 – 4 - 9 )= 35 位。

(2)对应上述微指令格式的微程序控制器逻辑框图如B1.2如下:其中微地址寄存器对应下地址字段,P字段即为判别测试字段,控制字段即为微命令子段,后两部分组成微指令寄存器。地址转移逻辑的输入是指令寄存器OP码,各状态条件以及判别测试字段所给的判别标志(某一位为1),转移逻辑输出修改微地址寄存器的适当位数,从而实现微程序的分支转移。

附录简单题

1.从常用PCI总线结构图,说明三种桥的功能。

(1)HOST总线:连接主存、多个CPU。

(2)PCI总线:连接各种高速的PCI设备。亦可使用HOST桥与HOST总线相连或使用PCI/PCI 桥与已经同HOST桥连接的PCI总线相连。从而可扩充整个系统的PCI总线负载能力。(3)LAGACY总线:可以是ISA,EISA,MCA等性能较低的传统总线,以便充分利用市场上现有的适配器卡,支持中低速I/O设备。

桥在PCI总线体系结构中起着重要作用,它连接两条总线,使彼此间相互通信。桥是一个总线转换部件,可以把一条总线的地址空间映射到另一条总线的地址空间上,从而使系统中任意一个总线主设备都能看到同样的一份地址表。利用桥可以实现总线间的猝发式传送,可使所有的存取都按CPU的需要出现在总线上。由上可见,以桥连接实现的PCI总线结构具有很好的扩充性和兼容性,允许多条总线并行工作。

2.微程序控制的基本思想是:把指令执行所需要的所有控制信号存放在控制存储器中,需要时从这个存储器中读取,即把操作控制信号编成微指令,存放在控制存储器中。一条机器指令的功能通常用许多条微指令组成的序列来实现,这个微指令序列称为微程序。微指令在控制存储器中的存储位置称为微地址。

3.RISC指令系统具有哪些主要特点?(p124)

答:RISC是精简指令系统计算机。RISC指令系统通过简化指令,使计算机的结构更加简单合理,并通过减少指令执行周期数的途径,达到提高机器速度的目的。

主要特点:

(1)选取使用频度较高的一些简单指令,复杂指令的功能由执行频度高的简单指令组合来实现。

(2)指令长度固定,指令格式和寻址方式种类少。

(3)CPU中通用寄存器数量多,大多数指令操作都在寄存器之间进行,只有取数和存数指令访问存储器。

(4)采用流水线技术,大部分指令在一个时钟周期内完成。

(5)控制器采用组合逻辑控制,不用微程序控制。采用优化的编译程序。

4.什么是闪速存储器?它有哪些特点?

闪速存储器是高密度、非易失性的读/写半导体存储器。从原理上看,它属于ROM型存储器,但是它又可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM与RAM的定义和划分已失去意义。因而它是一种全新的存储器技术。

特点:(1)固有的非易失性,(2)廉价的高密度,(3)可直接执行(4)固态性能

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

10-11(1)计算机组成原理练习题

一、单项选择题(20分, 每小题2分) 1.运算器虽由许多部件组成,但核心部件是___ ____。 A.数据总线B.算术逻辑运算单元 C.多路开关D.累加寄存器 2.目前在小型和微型计算机里最普遍采用的字符编码是_________。 A.BCD码B.海明码C.ASCII码D.十六进制码 3.某机字长16位,其中1位符号位,15位表示尾数,若用定点整数表示,则最大正整数是______。 A.216B.216?1 C.215?1 D.215 4.执行一条一(内存)地址加法指令共需要_________次访问主存。 A.1 B.2 C.3 D.4 5.在寄存器间接寻址方式中,操作数应在_________中。 A.寄存器B.堆栈栈顶C.累加器D.主存单元 6.两补码数相加,采用1位符号位,当_________时,表示结果溢出。 A.符号位有进位B.符号位进位和最高位进位异或结果为0 C.符号位为1 D.符号位进位和最高位进位异或结果为1 7.存储器进行一次完整的读写操作所需的全部时间称为_________。 A.存取周期B.存取时间C.CPU周期D.机器周期 8.动态RAM的刷新是以_________为单位进行的。 A.存储单元B.存储位C.行D.列 9.在计算机系统中,表征系统运行状态的部件是_________。 A.IR B.AR C.PC D.PSW 10.主机与设备传送数据时,采用_________,主机与设备是串行工作的。 A.程序查询方式B.中断方式C.DMA方式D.通道方式 二、判断题(10分,每小题1分) 1._______在I/O接口电路中,主机和接口一侧的数据传送总是并行的。 2._______有符号阵列乘法可用无符号阵列乘法器和求补器实现。 3._______磁带和磁盘都是直接存储设备。 4._______操作控制器的功能是完成指令操作的译码。 5._______微指令的操作控制字段采用字段编码时,兼容的微命令应该安排在同一段中。

组成原理复习题目

填空题: 1.计算机的硬件包括(运算器)、(存储器)、(控制器)、适配器、输入输出设备。 2.按IEEE754标准,一个浮点数由(符号位S)、(阶码E)、(尾数M)三个域组成。 3.计算机采用多级存储体系结构,即(cache)、(主存)和(外存)。 4.形成指令地址的方式,称为(指令寻址方式)。有(顺序寻址)和(跳跃寻址)两种,由指令计数器来跟踪。 5.CPU是计算机的中央处理器部件,具有(指令控制)、(操作控制)、时间控制、(数据加工)的基本功能。 6.为了解决(多个)主设备同时竞争总线(控制权)的问题,必须具有总线(仲裁部件)。 7.磁表面存储器由于存储容量大,(位成本低),在计算机系统中作为(辅助)大容量存储器使用,用以存放系统软件、大型文件、数据库等大量程序与数据信息。 (2) 1.早期将(运算器)和(控制器)合在一起称为Cpu(中央处理器)。 2.数的真值变成机器码时有四种表示方法:原码表示法,(反码表示法),(补码表示法),(移码表示法)。 3.Cache是一种(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的(硬件)技术 4.形成操作数地址的方式,称为(数据寻址方式)。操作数可放在专用寄存器、(通用寄存器)、内存和(指令)中。 5.CPU中至少要有如下六类寄存器:(指令寄存器)、(程序计数器)、(地址寄存器)、数据缓冲器、通用寄存器、状态条件寄存器。 6.接口部件在它动态联结的两个功能部件间起着(缓冲器)和(转换器)的作用,以便实现彼此之间的(信息传送)。 7.外围设备的功能是在计算机和(其他机器)之间,以及计算机与(用户)之间提供联系。 (3) 1.(存储)程序并按(地址)顺序执行是冯·诺依曼型计算机的(工作原理)。 2.移码主要用于表示浮点数的(阶码E),以利于比较两个指数的(大小)和(对阶)操作。 3.存储器的技术指标有(存储容量)、(存取时间)、(存储周期)、存储器带宽。 4.RISC指令系统的最大特点是:①(指令条数少);②指令长度固定,指令格式和寻址方式种类少;③只有取数/存数指令访问(存储器),其余指令的操作均在(寄存器)之间进行 5.互斥的微操作,是指不能(同时)或不能在(同一个节拍内)并行执行的微操作。可以(编码)。 6.当代流行的标准总线内部结构包含:①(数据传送总线)(由地址线、数据线、控制线组成);②(仲裁总线);③中断和同步总线;④(公用线)(电源、地线、时钟、复位灯信号线)。 7.中断系统是计算机实现中断功能的(软硬件)总称。一般在CPU中设置中断机构,在外设接口中设置中断控制器,在软件上设置相应的(中断服务程序)。 选择题

计算机组成原理试题及答案

中国自考人——700门自考课程永久免费、完整在线学习快快加入我们吧! 全国2002年4月高等教育自学考试 计算机组成原理试题 课程代码:02318 一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个选项中只有一个选项是符 合题目要求的,请将正确选项前的字母填在题后的括号内。 1.若十进制数为,则相应的十六进制数为( )。 若x=1011,则[x]补=( )。 3.某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为( )。 4.设某浮点数共12位。其中阶码含1位阶符共4位,以2为底,初码表示;尾数含1位数符共8位,补码 表示,规格化。则该浮点数所能表示的最大正数是( )。 5.原码乘法是指( ) A.用原码表示乘数与被乘数,直接相乘 B.取操作数绝对值相乘,符号位单独处理 C.符号位连同绝对值一起相乘 D.取操作数绝对值相乘,乘积符号与乘数符号相同 6.一般来讲,直接映象常用在( ) A.小容量高速Cache B.大容量高速Cache C.小容量低速Cache D.大容量低速Cache 7.下列存储器中,( )速度最快。 A.硬盘 B.光盘 C.磁带 D.半导体存储器 8.采用直接寻址方式,则操作数在( )中。 A.主存 B.寄存器 C.直接存取存储器 D.光盘 9.零地址指令的操作数一般隐含在( )中。 A.磁盘 B.磁带 C.寄存器 D.光盘 10.微程序存放在( ) A.主存中 B.堆栈中 C.只读存储器中 D.磁盘中 11.在微程序控制方式中,机器指令和微指令的关系是( )。 A.每一条机器指令由一条微指令来解释执行 B.每一条机器指令由一段(或一个)微程序来解释执行 C.一段机器指令组成的工作程序可由一条微指令来解释执行 D.一条微指令由若干条机器指令组成 12.异步传送方式常用于( )中,作为主要控制方式。 A.微型机的CPU内部控制 B.硬连线控制器 C.微程序控制器 D.串行I/O总线 13.串行总线主要用于( )。 A.连接主机与外围设备 B.连接主存与CPU C.连接运算器与控制器 D.连接CPU内部各部件 14.在常用磁盘中,( )。 A.外圈磁道容量大于内圈磁道容量 B.各道容量不等 C.各磁道容量相同 D.内圈磁道容量大于外圈磁道容量 15.在下列存储器中,( )可以作为主存储器。 A.半导体存储器 B.硬盘 C.光盘 D.磁带 二、改错题(本大题共5小题,每小题2分,共10分)针对各小题的题意,改正其结论中的错误,或补充

计算机组成原理经典复习题集锦(附答案)

计算机组成原理复习题 一、填空题 1.用二进制代码表示的计算机语言称为(机器语言),用助记符编写的语言称为(汇编语言)。 2. 计算机硬件由(控制单元)、(运算器)、(存储器)、输入系统和输出系统五大部件组成。 3.十六进制数CB8转换成二进制数为(110010111000)。 4.某数x的真值-0.1011B,其原码表示为( 1.1011)。 5.在浮点加减法运算过程中,在需要(对阶)或(右规)时,尾数需向右移位。 6.指令通常由(操作码)和(地址码)两部分组成。 7.要组成容量为4K*8位的存储器,需要(8)片4K×1位的芯片并联,或者需要(4)片1K×8位的芯片串联。 8. 中断处理过程包括(关中断)、(保护现场)、(执行中断服务程序)、(恢复现场)和(开中断)阶段。 9.操作数寻址方式包括(直接寻址)、(间接寻址)、(立即寻址)、(隐含寻址)、(寄存器寻址)、(寄存器间接寻址)、(基址寻址)等。 10.动态RAM的刷新包括(分散刷新)、(集中刷新)和(异步刷新)三种方式。 11.高速缓冲存储器的替换算法有(先进先出)和(近期最少使用)。 12.影响流水线性能的因素有(数据相关)、(控制相关)和(资源相关)。 13.主存储器容量通常以KB为单位,其中1K=(),硬盘的容量以GB为单位,其中1G=()。 14.主存储器一般采用(动态RAM)存储器,CACHE采用(静态RAM )存储器。 15.世界上第一台计算机产生于(1946 )年,称为(ENIAC)。 16. I/O的编址可分为(不统一编址)和(统一编址),前者需要单独的I/O指令,后者可通过(访存)指令和设备交换信息。 17.CPU从主存取出一条指令并执行该指令的全部时间叫做(指令周期),它通常包含若干个(机器周期),而后者又包含若干个(时钟周期)。 18.计算机中各个功能部件是通过(总线)连接的,它是各部件之间进行信息传输的公共线路。 19.浮点数由(阶码)和(尾数)两部分构成。 20.禁止中断的功能可以由(中断允许触发器)来完成。 21.指令的编码中,操作码用来表明(所完成的操作),N位操作码最多表示(2^N )中操作。 22.静态RAM采用(双稳态触发器)原理存储信息,动态RAM采用(电容)原理存储信息。 23.典型的冯·诺依曼计算机是以(运算器)为核心的。 24.计算机硬件由(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五大部件组成。 25.系统总线按系统传输信息的不同,可分为三类:(地址)、(控制)、(数据)。 26.数x的真值-0.1011,其原码表示为( 1.1011 ),其补码表示为( 1.0101 )。 27.Cache称为(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的硬件技术。 28.浮点运算器由(尾数)运算器和(阶码)运算器组成。 29.计算机系统中的存储器分为:(主存)和(辅存)。在CPU执行程序时,必须将指令存放在(主存)中,即(辅存)不能够直接同CPU交换信息。

计算机组成原理期末考试试题及答案 (2)

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它得操作数来自____C__。 A、立即数与栈顶; ?B。暂存器; ??C.栈顶与次栈顶; ?D.累加 2。___C___可区分存储单元中存放得就是指令还就是数据。 A.存储器; B.运算器; C.控制器; D。用户。 3.所谓三总线结构得计算机就是指_B_____。 A.地址线、数据线与控制线三组传输线、 B。I/O总线、主存总统与DMA总线三组传输线; C。I/O总线、主存总线与系统总线三组传输线; D。设备总线、主存总线与控制总线三组传输线.。 4。某计算机字长就是32位,它得存储容量就是256KB,按字编址,它得寻址范围就是_____B_、 A。128K; B.64K; C.64KB; D、128KB、 5、主机与设备传送数据时,采用___A___,主机与设备就是串行工作得。 A.程序查询方式; B.中断方式; C。DMA方式; D.通道。 6.在整数定点机中,下述第___B___种说法就是正确得。、 A。原码与反码不能表示—1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数得表示范围相同; D、三种机器数均不可表示—1、 7.变址寻址方式中,操作数得有效地址就是___C___。 A.基址寄存器内容加上形式地址(位移量); ??B.程序计数器内容加上形式地址; ?C。变址寄存器内容加上形式地址; ?D、以上都不对。 8.向量中断就是___C___。 A.外设提出中断; B.由硬件形成中断服务程序入口地址;

C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号得宽度就是指_____C_。 A.指令周期; B.机器周期; C。时钟周期; D。存储周期、 10.将微程序存储在EPROM中得控制器就是____A__控制器。 A。静态微程序; B。毫微程序; C。动态微程序; D.微程序。 11、隐指令就是指___D___。 A.操作数隐含在操作码中得指令; B.在一个机器周期里完成全部操作得指令; C.指令系统中已有得指令; ?D.指令系统中没有得指令、 12。当用一个16位得二进制数表示浮点数时,下列方案中第____B_种最好。 A.阶码取4位(含阶符1位),尾数取12位(含数符1位); B、阶码取5位(含阶符1位),尾数取11位(含数符1 位); C。阶码取8位(含阶符1位),尾数取8位(含数符1位); D。阶码取6位(含阶符1位),尾数取12位(含数符1位)、 13、DMA方式__B____、 A、既然能用于高速外围设备得信息传送,也就能代替中断方式; B、不能取代中断方式; C.也能向CPU请求中断处理数据传送; D.内无中断机制。 14.在中断周期中,由____D__将允许中断触发器置“0"。 A.关中断指令; B、机器指令; C。开中断指令; D.中断隐指令、 15.在单总线结构得CPU中,连接在总线上得多个部件__B____。 A.某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据; B.某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据; C、可以有多个同时向总线发送数据,并且可以有多个同时从总线接收数据; D.可以有多个同时向总线发送数据,但可以有一个同时从总线接收数据。 16.三种集中式总线控制中,___A___方式对电路故障最敏感。 A。链式查询; B、计数器定时查询; C.独立请求; D、以上都不对。 17.一个16K×8位得存储器,其地址线与数据线得总与就是__D____。

组成原理试题库 有答案版

《计算机组成原理》试题库 选择题 1.一张3.5英寸软盘的存储容量为______,每个扇区存储的固 定数据是______。 A.1.44MB,512B B.1MB,1024BC.2MB,256BD.1.44MB,512KB 2.机器数______中,零的表示形式是唯一的。 A.原码 B.补码 C.校验码 D.反码 3.在计算机中,普遍采用的字符编码是______。 A.BCD码 B.16进制 C.格雷码 D.ASCⅡ码 4.______表示法主要用于表示浮点数中的阶码。 A.原码 B.补码 C.反码 D.移码 5.程序控制类指令的功能是______。 A.改变程序执行的顺序 B.进行主存和CPU之间的数据传送 C.进行CPU和I/O设备之间的数据传送 D.进行算术运算和 逻辑运算 6.EPROM是指______。 A.读写存储器 B.只读存储器 C.光擦除可编程的只读存储器 D.可编程的只读存储器 7.Intel80486是32位微处理器,Pentium是______位微处理器。 A.16 B.32 C.48 D.64 8.CPU主要包括______。

A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 9.下列数中最大的数是______。 2B.(227)8 C.(98)16D.(152)10 10.以下四种类型指令中,执行时间最长的是______。 A.寄存器—存储器型 B.寄存器—寄存器型 C.存储器-存储器型 D.程序控制指令 11.下列______属于应用软件。 A.操作系统 B.编译系统 C.连接程序 D.文本处理 12.在主存和CPU之间增加cache存储器的目的是______。 A.增加内存容量 B.解决CPU和主存之间的速度匹配问题 C.提高内存可靠性 D.增加内存容量,同时加快存取速度 13.信息只用一条传输线,且采用脉冲传输的方式称为 ______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 14.扩展操作码是_____。 A、操作码字段外辅助操作字段的代码 B、指令格式中不同字段设置的操作码 C、操作码的长度随地址数的减少而增加 D、指令系统新增加的操作码 15.下述I/O控制方式中,主要由程序实现的是______。 A.PPU(外围处理机)方式 B.中断方式 C.DMA方式 D.通道方式

组成原理复习题11.docx

1.名词解析3*3=9 缩写-------- 全称 -------- 中文: PLA:可编程逻辑阵列Programmable Logic Array PAL:可编程阵列逻辑Programmable Array Logic GAL:通用阵列逻辑Generic Array Logic ALU:算术逻辑单元(Arithmetic&logical Unit)是中央处理器(CPU)的执行单元〃。ALU ArithmeticLogicUnit 算术逻辑运算单元为运算器的 核心部件其功能是进行算术、逻辑运算。 CPU:中央处理器(CPU, Central Processing Unit)是一块超大规模的集成电路,是一台计算机的运算核心和控制核心 RISC: RISC 的英文全称是Reduced Instruction Set Computer,中文是精简指令系统计算机。 CISC: CISC (Complex Instruction Set Computer)复杂指令系统计算机 微程序:是实现程序的一种手段,具体就是将一条机器指令编写成一段微程序。每一个微 程序包含若干条微指令,每一条微指令对应一条或多条微操作〃存储在控制存 储中的完成指令功能的程序,由微指令组成 微操作:在微程序控制器屮,执行部件接受微指令后所进行的操作 微操作字段: 形式地址:指令字结构中给定的地址量 有效地址:有效地址EA是一16位无符号数,表示操作数所在单元到段首的距离即逻辑地址的偏移地址 相容性微操作:同一个CPU周期屮,可以并行执行的微操作叫相容性微操作// 在同时或同一个CPU周期内可以并行执行的微操作 相斥性微操作:同一个CPU周期中,不可以并行执行的微操作叫相容性微操作〃不能在同时或不能在同一个CPU周期内并行执行的微操作 P261加减交替法:不恢复余数法运算规则 加减交替法的规则是:当余数为正时,商“1”,余数左移一位减除数;当 余数为负时,商“0” ,余数左移一位,加除数。 存储地址:存储单元一般应具有存储数据和读写数据的功能,一般以8位二进制作为一个存储单元,也就是一个字节。每个单元有一个地址,是一个整数编码,可以表示为 二进制整数,那就是存储地址 2.选择题3*10=30 3.填空题 (1)BCD P215 例:0010 1000 1001= (289) BCD (256) BCD=0010 0101 0110 (2)三态门:P67 高电平1 低电平0 高阻态(悬空):可理解为开路,电阻无限大 (3)AM2901 运算器(算术/逻辑运算) 定序器(确定微指令地址)

计算机组成原理期末考试试题及复习资料

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.______可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指______。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用______,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第______种说法是正确的。 A.原码和反码不能表示 -1,补码可以表示 -1; B.三种机器数均可表示 -1; C.三种机器数均可表示 -1,且三种机器数的表示范围相同; D.三种机器数均不可表示 -1。 7.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是______。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。 10.将微程序存储在EPROM中的控制器是______控制器。 A.静态微程序; B.毫微程序; C.动态微程序; D.微程序。 11.隐指令是指______。 A.操作数隐含在操作码中的指令; B.在一个机器周期里完成全部操作的指令; C.指令系统中已有的指令; D.指令系统中没有的指令。 12.当用一个16位的二进制数表示浮点数时,下列方案中第_____种最好。 A.阶码取4位(含阶符1位),尾数取12位(含数符1位); B.阶码取5位(含阶符1位),尾数取11位(含数符1 位); C.阶码取8位(含阶符1位),尾数取8位(含数符1位); D.阶码取6位(含阶符1位),尾数取12位(含数符1位)。 13.DMA方式______。 A.既然能用于高速外围设备的信息传 送,也就能代替中断方式;

组成原理复习题

一、单项选择题 1.CPU包括()两部分。 A.ALU和累加器 B.ALU和控制器 C.运算器和控制器 D.ALU 和主存储器 2.CPU与主存合称为()。 A、中央处理器 B、微机 C、主机 D、接口 3.下列数值中与二进制数10000相等的是()。 A.10 B. 10BCD C.0FH D.10Q 4、在8421码表示的二一十进制数中,代码1001表示()。 A、3 B、6 C、9 D、1 5.若某数的二进制编码为0010101,采用奇校验后,该数的校验码为()。 A.10010101 B. 00010101 C.00110101 D.00101001 6.用8位二进制数补码整数的表示范围,其所能表示的数据个数分别为()。 A.-128~127 B.-127~127 C.-127~128 D.-128~128 7、定点数作加减运算时,其符号位与数位一起参与运算的编码是()。 A、原码与补码 B、补码与反码 C、反码与原码 D、原码8.定点数作加减运算时,其符号位与数位一起参与运算的编码是()。 A.原码与补码 B.补码与反码 C.反码与原码 D.原码 9、在浮点数表示中,为保持真值不变,尾数向右移2位,阶码要()。 A、加1 B、减1 C、加2 D、减2 10.浮点数的尾数右移2位,为了保证其值不变,阶码要()。 A.左移1位 B.右移1位 C.左移2位 D.右移2位11.若某数的二进制编码为0010101,采用奇校验后,该数的校验码为()。 A.10010101 B. 00010101 C.00110101 D.00101001 12.用于表示下一条将要执行的指令的地址寄存器为()。 A.AC B.IR C.DR D.PC 13.设[X]补=10000000,则X的真值为()。

计算机组成原理复习题及参考答案(AB)

《计算机组成原理》课程复习资料 一、选择题: 1.定点运算器用来进行 [ ] A.十进制数加法运算 B.定点数运算 C.浮点数运算 D.即进行定点数运算也进行浮点数运算 2.某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为 [ ] A.64,16 B.16,64 C.64,8 D.16,16 3.目前的计算机中,代码形式是 [ ] A.指令以二进制形式存放,数据以十进制形式存放 B.指令以十进制形式存放,数据以二进制形式存放 C.指令和数据都以二进制形式存放 D.指令和数据都以十进制形式存放 4.采用DMA方式传送数据时,每传送一个数据就要用一个 [ ] A.指令周期 B.数据周期 C.存储周期 D.总线周期 5.冯·诺依曼机工作方式的基本特点是 [ ] A.多指令流单数据流 B.按地址访问并顺序执行指令 C.堆栈操作 D.存储器按内容选择地址 6.某机字长32位。其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数为 [ ] A.+(231-1) B.+(230-1) C.+(231+1) D.+(230+1) 7.下列数中最大的数是 [ ] A.(100110001)2 B.(227)8 C.(98)16 D.(152)10 8.哪种表示法主要用于表示浮点数中的阶码? [ ] A.原码 B.补码 C.反码 D.移码 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用下列哪个 来规定 [ ] A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间 10.下面叙述的概念中哪个是正确的 [ ] A.总线一定要和接口相连 B.接口一定要和总线相连 C.通道可以代替接口 D.总线始终由CPU控制和管理 11.在定点二进制运算器中,减法运算一般通过下列哪个来实现 [ ] A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器 12.下列有关运算器的描述中哪个是正确的 [ ] A.只作算术运算,不作逻辑运算 B.只作加法 C.能暂时存放运算结果 D.以上答案都不对 13.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为 [ ] A.8,512 B.512,8 C.18,8 D.19,8 14.完整的计算机系统应包括 [ ] A.运算器存储器控制器 B.外部设备和主机 C.主机和应用程序 D.配套的硬件设备和软件系统 15.没有外存储器的计算机初始引导程序可以放在 [ ] A.RAM B.ROM C.RAM和ROM D.CPU 二、名词解释: 1.CPU周期 2.存取时间 3.存储设备数据传输率

计算机组成原理复习题(含答案)

计算机组成原理复习题(含答案) 10道选择题,共20分 一.名词解释(5*3=15分) 1.总线 总线是连接多个部件的信息传输线,是各部件共享的传输介质。 2.系统总线 系统总线指CPU,主存,I/O各大部件之间的信息传输线,按系统总线传输信息的不同,分为数据总线,地址总线,控制总线。 3.总线判优 主要解决在多个主设备在申请占用总线时,由总线控制器仲裁出优先级别最高的设备,允许其占用总线。 4.机器字长 机器字长是指CPU一次能处理数据的位数,通常与CPU寄存器位数有关。 5.周期挪用 6.向量地址 向量地址是硬件电路(向量编码器)产生的中断源的内存中断向量表表项地址编号。7.多重中断 多重中断是CPU在处理中断的过程中,又出现了新的中断请求,此时若CPU暂停现行的中断处理,转去处理新的中断请求,即多重中断。 8.硬件向量法 硬件向量法就是利用硬件产生向量地址,再由向量地址找到中断服务程序的入口地址。 9.中断隐指令及功能 中断隐指令是指在机器指令系统中没有的指令,它是CPU在中断周期内由硬件自动完成的一条指令。 功能:①保护程序断点 ②寻找中断服务程序的入口地址 ③关中断 10.系统的并行性 所谓并行性包含同时性和并发性。同时性是指两个或两个以上的事件在同一时刻发生,并发性是指两个或多个事件在同一时间段发生。即在同一时刻或同一时间段内完成两个或两个以上性质相同或性质不同的功能,只要在时间上存在相互重叠,就存在并行性。 11.间接寻址 倘若指令字中的形式地址不直接指出操作数的地址,而是指出操作数有效地址所在的存储单元地址,也就是说,有效地址是由形式地址间接提供的,即为间接寻址,即EA=(A)。 12.基址寻址 基址寻址需设有基址寄存器BR,其操作数的有效地址EA等于指令字中的形式地址与基址寄存器中的内容(称为基地址)相加,即EA=A+(BR)。 13.流水线中的多发技术 设法在一个时钟周期(机器主频的倒数)内,产生更多条指令的结果。 14.指令字长 指令字长即指机器指令中含二进制代码的总位数。

组成原理 试题及答案

1. 用ASCII码(七位)表示字符5和7是(1) ;按对应的ASCII码值来比较(2) ;二进制的十进制编码是(3) 。 (1) A. 1100101和1100111 B. 10100011和01110111 C. 1000101和1100011 D. 0110101和0110111 (2) A.“a”比“b”大 B.“f”比“Q”大 C. 空格比逗号大 D.“H”比“R”大 (3) A. BCD码 B. ASCII码 C. 机内码 D. 二进制编码 2. 运算器由许多部件组成,但核心部件应该是________。 A. 数据总线 B. 数据选择器 C. 算术逻辑运算单元 D 累加寄存器。 3. 对用户来说,CPU 内部有3个最重要的寄存器,它们是。 A. IR,A,B B. IP,A,F C. IR,IP,B D. IP,ALU,BUS 4. 存储器是计算机系统中的记忆设备,它主要用来。 A. 存放程序 B. 存放数据 C. 存放微程序 D. 存放程序和数据 5. 完整的计算机系统由组成。 A. 主机和外部设备 B. 运算器、存储器和控制器 C. 硬件系统和软件系统 D. 系统程序和应用程序 6.计算机操作系统是一种(1) ,用于(2) ,是(3) 的接口。 (1) A. 系统程序 B. 应用程序 C. 用户程序 D. 中间程序 (2) A.编码转换 B. 操作计算机 C. 控制和管理计算机系统的资源 D. 把高级语言程序翻译成机器语言程序 (3) A. 软件和硬件 B. 主机和外设 C. 用户和计算机 D. 高级语言和机器语言机 7.磁盘上的磁道是 (1) ,在磁盘存储器中查找时间是 (2) ,活动头磁盘存储器的平均存取时间是指 (3) ,磁道长短不同,其所存储的数据量 (4) 。 (1) A. 记录密度不同的同心圆 B. 记录密度相同的同心圆 C. 阿基米德螺线 D. 随机同心圆 (2) A. 磁头移动到要找的磁道时间 B. 在磁道上找到扇区的时间 C. 在扇区中找到数据块的时间 D. 以上都不对 (3) A. 平均找道时间 B. 平均找道时间+平均等待时间 C. 平均等待时间 D. 以上都不对 (4) A. 相同 B.长的容量大 C. 短的容量大 D.计算机随机决定 8. 中断向量地址是。 A.子程序入口地址 B.中断服务子程序入口地址

计算机组成原理复习题11及答案

本科生期末试卷十一 一.选择题(每小题1分,共10分) 1.目前大多数集成电路生产中,所采用的基本材料为______。 A.单晶硅 B.非晶硅 C.锑化钼 D.硫化镉 2.用16位字长(其中一位符号位)表示定点小数时,所能表示的数值范围是______。 A.0≤│N│≤1-2-(16+1) B.0≤│N│≤1-2-16 C.0≤│N│≤1-2-(16-1) D.0≤│N│≤1 3.运算器虽有许多部件组成,但核心部件是______。 A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加寄存器 4.某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是______。 A. 1M B. 4MB C. 4M D. 1MB 5.常用的虚拟存贮系统由______两级存贮器组成,其中辅存是大容量的磁表面存贮器。 A.主存-辅存 B.快存-主存 C.快存-辅存 D.通用寄存器-主存 6.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一 个数常需采用______。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 7.为确定下一条微指令的地址,通常采用断定方式,其基本思想是______。 A.用程序计数器PC来产生后继微指令地址 B.用微程序计数器μPC来产生后继微指令地址 C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继 微指令地址 D.通过指令中指定一个专门字段来控制产生后继微指令地址 8.描述PCI总线中基本概念不正确的句子是______。 A.PCI总线是一个与处理器无关的高速外围总线 B.PCI总线的基本传输机制是猝发式传送 C.PCI设备一定是主设备 D.系统中只允许有一条PCI总线 9. 为了使设备相对独立,磁盘控制器的功能全部转移到设备中,主机与设备间采用 ______接口。 A.SCSI B.专用 C.ESDI D.RISC 10.I/O标准接口SCSI中,一块主适配器可以连接______台具有SCSI接口的设备。 A.6 B.7--15 C.8 D.10 二.填空题(每小题3分,共15分) 1.IEEE754标准,一个浮点数由A______、阶码E、尾数M三个域组成。其中阶码E的值等于指数的B______加上一个固定C______。 2.相联存储器不按地址而是按A______访问的存储器,在cache中用来存放B______,在虚拟存储器中用来存放C______。 3.显示适配器作为CRT和CPU的接口由A______存储器、B______控制器、C______三部分组成。 4.根据地址格式不同,虚拟存贮器分为A______、B______和C______三种。 5.CPU从主存取出一条指令并执行该指令的时间叫做A______,它常用若干个B______

计算机组成原理复习题

第一章 一、填空 1.计算机系统主要由()、()两大部分组成。 2.计算机硬件子系统由()、()、()、()、() 3.计算机软件子系统由()、() 4.计算机应用软件由()、()、()、() 5.计算机系统软件由()、()、()、() 6.计算机的主要技术指标()、()、() 7.计算机发展五代主要代表计算机()、()、()、()、() 8.计算机未来发展方向()、()、()、() 9.计算机按功能可分为()、()、() 10. ( )与()、输入输出接口和系统总线合称为计算机主机。 11.用高级语言编写的程序称为()程序,经编译程序或解释程序翻译后成为()程序。 12.程序设计语言一般分为三类()、()、()。 13.数控机床是计算机在()方面的应用,邮局自动分拣信件是计算机在()方面的应用。 14.现代计算机主要采用()结构作为计算机硬件之间的连接方式。 15.用二进制代码表示的计算机语言称为(),用助记符编写的语言称为()。 二、选择题 1.“从中间开始”设计的“中间”目前多数在() A.传统机器语言机器级与操作系统机器级之间 B.传统机器语言机器级与微程序机器级之间 C.微程序机器级与汇编语言机器级之间 D.操作系统机器级与汇编语言机器级之间 2.在计算机系统设计中,比较好的方法是( ) A .从上向下设计B.从下向上设计 C .从两头向中间设计 D .从中间开始向上、向下设计 第二章 1.R-S触发器逻辑框图是什么?它有几个输入端各是什么?它有几个输出端?各是什么? 2.D触发器逻辑框图是什么?它有哪几个同步输入端?哪几个异步输入端?它有哪几个输出端?

3.二—四译码器的工作原理?(如图) 4.并行四位寄存器的工作原理?(如图) 1. 三态开关的工作原理: D IN D OUT E 5.半加器本位和逻辑表达式 6. 半加器进位逻辑表达式。 7.全加器本位和逻辑表达式是: 8 . 全加器向高位进位的逻辑表达式: 9.SN74181是什么芯片?作什么运算取决哪些引脚? 10. SN74182是什么芯片?作用? 11.用SN74181芯片组成一个16位运算器,片内并行进位片间串行进位。(给定引脚)。 181给定引脚: 12.用SN74181,SN74182组成一个16位运算器,并行相加并行进位(给定引脚)。 0~A 3 0~B 3 0~S 3 0~F 3 CC C n C n+4 A = B M P G

计算机组成原理复习题及答案

计算机组成原理复习题 一、选择题 (C)1、在下列四句话中,最能准确反映计算机主要功能的是下面哪项。 A.计算机可以存储大量信息 B.计算机能代替人的脑力劳动 C.计算机是一种信息处理机 D.计算机可实现高速运算 (C)2、计算机硬件能直接执行的只能是下面哪项。 A.符号语言 B.汇编语言 C.机器语言 D.机器语言和汇编语言(C)3、运算器的核心部件是下面哪项。 A.数据总线 B.数据选择器 C.算术逻辑运算部件 D.累加寄存器 (C)4、对于存储器主要作用,下面哪项说法正确。 A.存放程序 B.存放数据 C.存放程序和数据 D.存放微程序 ( D )5、至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是下面哪项。 A.节约元件 B.运算速度快 C.物理器件性能决定 D.信息处理方便(C)6、CPU中有若干寄存器,其中存放存储器中数据的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.数据寄存器 D.指令寄存器(DC)7、CPU中有若干寄存器,其中存放机器指令的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.指令寄存器 D.数据寄存器( A)8、CPU中有若干寄存器,存放CPU将要执行的下一条指令地址的寄存器是下面哪项。 A.地址寄存器 B.数据寄存器 C.程序计数器 D.指令寄存器(C)9、CPU中程序状态寄存器中的各个状态标志位是依据下面哪项来置位的。 A.CPU已执行的指令 B.CPU将要执行的指令 C.算术逻辑部件上次的运算结果 D.累加器中的数据 (B)10、为协调计算机各部件的工作,需要下面哪项来提供统一的时钟。 A.总线缓冲器 B.时钟发生器 C.总线控制器 D.操作命令发生器(C)11、下列各种数制的数中最小的数是下面哪项。 A.(101001)2 B.(52)8 C.(101001)BCD D.(233)H (D)12、下列各种数制的数中最大的数是下面哪项。 A.(1001011)2 B.75 C.(112)8 D.(4F)H (B)13、将十进制数15/2表示成二进制浮点规格化数(阶符1位,阶码2位,数符1位,尾数4位)是下面哪项。 A.01101110 B.01101111 C.01111111 D.11111111 (A)14、能发现两位错误并能纠正一位错的编码是下面哪种编码。 A.海明码 B.CRC码 C.偶校验码 D.奇校验码

计算机组成原理复习题

1.2 如何理解计算机系统的层次结构? (1)第一级:实际机器M1(机器语言机器),机器语言程序直接在M1上执行; (2)第二级:虚拟机器M2(汇编语言机器),将汇编语言程序先翻译成机器语言程序,再在M1上执行; (3)第三级:虚拟机器M3(高级语言机器),将高级语言程序先翻译成汇编语言程序,再在M2、M1(或直接到M1)上执行; (4)第零级:微程序机器M0(微指令系统),由硬件直接执行微指令; (5)实际上,实际机器M1和虚拟机器M2之间还有一级虚拟机,它是由操作系统软件构成,该级虚拟机用机器语言解释操作系统; (6)虚拟机器M3还可以向上延伸,构成应用语言虚拟系统。 1.5 冯·诺依曼计算机的特点是什么? (1)计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; (2)指令和数据以同等地位存放于存储器内,并可以按地址访问; (3)指令和数据均用二进制表示; (4)指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置; (5)指令在存储器中顺序存放,通常自动顺序取出执行; (6)机器以运算器为中心(典型的冯·诺依曼机)。 1.6 画出计算机硬件组成框图,说明各部件的作用及计算机硬件的主要技术指标。 解:各部件的作用: (1)运算器用来完成算术运算和逻辑运算,并将运算的中间结果暂存在运算器内; (2)存储器用来存放数据和程序; (3)控制器用来控制、指挥程序和数据的输入,运行以及处理运算结果。 (4)输入设备用来将人们熟悉的信息形式转换为机器能识别的信息形式,常见有键盘、鼠标等。 (5)输出设备可以将机器运算结果转换为人们熟悉的信息形式,如打印机输出,显示器输出。 硬件的主要技术指标: (1)机器字长:指CPU一次能处理数据的位数,通常与CPU的寄存器位数有关。 (2)存储容量:包括主存容量和辅存容量,存放二进制代码的总数=存储单元个数×存储字长。 (3)运算速度:主频、Gibson法、MIPS每秒执行百万条指令、CPI执行一条指令所需时钟周期数、FLOPS每秒浮点运算次数。 3.4为什么要设置总线判优控制?常见的集中式总线控制有几种?各有何特点?哪种方式 响应时间最快?哪种方式对电路故障最敏感? 总线判优控制(或称仲裁逻辑)解决多个部件同时申请总线时的使用权分配问题。 分为集中式和分布式两种,前者将控制逻辑集中在一处(如在CPU中),后者将控制逻辑分散在与总线连接的各个部件或设备上。 常见的集中式总线控制有三种:链式查询、计数器定时查询、独立请求; 特点:链式查询方式连线简单,易于扩充,对电路故障最敏感;计数器定时查询方式优先级设置较灵活,对故障不敏感,连线及控制过程较复杂;独立请求方式速度最快,但硬件器件

相关文档
相关文档 最新文档