文档库 最新最全的文档下载
当前位置:文档库 › 使用74LS74芯片

使用74LS74芯片

使用74LS74芯片
使用74LS74芯片

使用74LS74芯片,14号管脚接在_____________孔。

74LS74芯片的异步置位端

和异步复位端

接高电平时可

以悬空吗?

A:可以

对于74LS192,当选用加法计数时,时钟脉冲应接到哪个引脚对于74LS161,当计数功能选

预考核题目

试题1、

驱动74LS161的时钟动作沿是____________

A:时钟上升沿

B:时钟下降沿

C:上升和下降沿都有效

D:上升沿和下降沿随机

试题2、

A:1)

B:2)

C:3)

试题3、

对于74LS192,当选用减法计数时,时钟脉冲应接到哪个引脚?

A:能

B:不能

试题4、

对于74LS192,当选用加法计数时,时钟脉冲应接到哪个引脚?

A:1)

B:2)

C:3)

D:4)

试题5、对于74LS192,第14引脚CR接什么电平时,计数器清零?

A:低电平

B:高电平

C:任意电平

择控制端为___________,计数器处于计数状态?

预考核题目

试题1、

A:时钟上升沿

B:时钟下降沿

C:上升和下降沿都有

D:上升沿和下降沿随

你的答案:C 错

试题2、

A:1)

B:2)

C:3)

你的答案:C 错

试题3、

A:能

B:不能

你的答案:B 错

试题4、

A:1)

B:2)

C:3)

D:4)

你的答案:B

试题5、

A:低电平

B:高电平

C:任意电平

你的答案:A 错

你未通过本次考核,明天才能再进行这个实验项目的考核,通过后才可

进行实验!

增大时,输出波形的______________。

多谐振荡器的可调电阻R

A

A:周期增大,占空比增大

B:周期减小,占空比增大

C:周期增大,占空比减小

D:周期减小,占空比减小

试题2、555定时器的Vcc是第几管脚?GND是第几管脚?

A:1脚;8脚

B:8脚;1脚

C:8脚;14脚

D:8脚;16脚

试题3、555芯片的管脚为___________。

A:8个

B:14个

C:16个

D:18个

试题4、

单稳态触发器的暂稳时间t w与输入信号的关系应为_______________。(1) t w小于输入信号的周期 (2) t w小于输入信号的低电平时间

(3) t w小于输入信号的高电平时间 (4) t w大于输入信号的低电平时间

A:1)

B:2)

C:3)

D:4)

试题5、压控振荡电路中,随着控制电压的增大,输出波形的

_______________。

A:周期增大,占空比增大

B:周期减小,占空比增大

C:周期增大,占空比减小

D:周期减小,占空比减小

题1、

增大

B:周期减小,占空比

增大

C:周期增大,占空比

减小

D:周期减小,占空比

减小

你的答案:B 错

试题2、

A:1脚;8脚

B:8脚;1脚

C:8脚;14脚

D:8脚;16脚

你的答案:B

试题3、

A:8个

B:14个

C:16个

D:18个

你的答案:A

试题4、

A:1)

B:2)

C:3)

D:4)

你的答案:C 错

试题5、

A:周期增大,占空比

增大

增大

C:周期增大,占空比

减小

D:周期减小,占空比

减小

你的答案:B 错

你未通过本次考核,明天才

预考核题目

试题1、

对于一个8位D/A转换器:其分辨率为____?

A:1/255

B:1/256

试题2、

某D/A转换器满刻度输出电压为10V,其最小输出电压增量为U LSB=39mV,由此可知该转换器是____为D/A转化器?

A:8

B:10

试题3、

ADC0804是____位A/D转换器?

A:8

B:10

试题4、

D/A转换器是将____信号转换为____信号?

A:数;模

B:模;数

试题5、

ADC0804是____的A/D转换器?

A:逐次逼近式

B:双积分型

预考核题目

试题1、

A:1/255

B:1/256

你的答案:A

试题2、

A:8

B:10

你的答案:A

试题3、

A:8

B:10

你的答案:A

试题4、

A:数;模

B:模;数

你的答案:B 错

试题5、

A:逐次逼近式

B:双积分型

你的答案:A

你未通过本次考核,明天才能再进行这个实验项目的考核,通过后才可

进行实验!

74ls74中文资料

74ls74中文资料 时间:2010-06-04 16:32:22 来源:资料室作者: 74LS74内含两个独立的D上升沿双d触发器,每个触发器有数据输入(D)、置位输入 ()复位输入()、时钟输入(CP)和数据输出(Q、)。、的低电平使输出预 置或清除,而与其它输入端的电平无关。当、均无效(高电平式)时,符合建立时间要求的D数据在CP上升沿作用下传送到输出端。 74ls74功能表: 图1 74ls74引脚图 实验: 用74LS74构成4位寄存器

一个D触发器可实现一位二进数的存储,因此应采用4个D触发器实现4位寄存器。由于要实现移位寄存,4个D触发器之间应相互联接。 (1)首先在图2中完成相应的联线,构成可实现并入并出、串入串出、并入串出、串入并出的多功能移位寄存。按图接好电路。 (2) D3 D2 D1 D0分别接逻辑开关,Q3 Q2 Q1 Q0接发光二极管; (3) 先清零; (4) 按下列要求,实现相应功能,观察结果,并描述工作过程。 并入并出: 使数据输入端D3D2D1D0=1011,给CP端输入一个正单脉冲,观察Q3Q2Q1Q0发光二极管的状态,、将结果填入表中。 并入串出: 使数据输入端D3D2D1D0=1011,给CP端输入4个正单脉冲,观察Q3端发光二极管的状态,将结果填入表6中。 串入并出: 使数据输入端D0分别为1011,同时通过给CP端输入正单脉冲将D0端的4 个数据送入寄存器。观察Q3Q2Q1Q0端发光二极管的状态,将结果填入表中。 串入串出: 使数据输入端D0分别为1011,同时通过给CP端输入正单脉冲,将D0端的4 个数据送入寄存器。在CP端输完8个脉冲后,观察Q3端发光二极管的状态,将结果填入表2中。 图2

SN74LS748N中文资料

10-LINE-TO-4-LINE AND 8-LINE-TO-3-LINE PRIORITY ENCODERS The SN54/74LS147 and the SN54/74LS148 are Priority Encoders. They provide priority decoding of the inputs to ensure that only the highest order data line is encoded. Both devices have data inputs and outputs which are active at the low logic level. The LS147 encodes nine data lines to four-line (8-4-2-1) BCD. The implied decimal zero condition does not require an input condition because zero is encoded when all nine data lines are at a high logic level. The LS148 encodes eight data lines to three-line (4-2-1) binary (octal). By providing cascading circuitry (Enable Input EI and Enable Output EO) octal expansion is allowed without needing external circuitry. The SN54/74LS748 is a proprietary Motorola part incorporating a built-in deglitcher network which minimizes glitches on the GS output. The glitch occurs on the negative going transition of the EI input when data inputs 0–7 are at logical ones. The only dc parameter differences between the LS148 and the LS748 are that (1) Pin 10 (input 0) has a fan-in of 2 on the LS748 versus a fan-in of 1 on the LS148; (2) Pins 1, 2, 3, 4, 11, 12 and 13 (inputs 1, 2, 3, 4, 5, 6, 7) have a fan-in of 3 on the LS748 versus a fan-in of 2 on the LS148. The only ac difference is that t PHL from EI to EO is changed from 40 to 45ns. SN54/74LS147 (TOP VIEW) OUTPUT INPUTS OUTPUT 45678C B INPUTS OUTPUTS SN54/74LS148 SN54/74LS748 (TOP VIEW) OUTPUTS INPUTS OUTPUT 3210 4567E1A2A1 INPUTS OUTPUTS

74ls74中文资料

74ls74中文资料 74LS74内含两个独立的D上升沿双d触发器,每个触发器有数据输入(D)、置位输入()复位输入()、时钟输入(CP)和数据输出(Q、)。、的低电平使输出预置或清除,而与 其它输入端的电平无关。当、均无效(高电平式)时,符合建立时间要求的D数据在CP上升沿作用下传送到输出端。 74ls74功能表: 输入输出 S D R D CP D Qn+1 Qn+1 0 1 ×× 1 0 1 0 ××0 1 0 0 ××φ φ 1 1 ↑ 1 1 0 1 1 ↑0 0 1 1 1 ↓×Qn Qn 图1 74ls74引脚图 实验: 用74LS74构成4位寄存器

一个D触发器可实现一位二进数的存储,因此应采用4个D触发器实现4位寄存器。由于要实现移位寄存,4个D触发器之间应相互联接。 (1)首先在图2中完成相应的联线,构成可实现并入并出、串入串出、并入串出、串入并出的多功能移位寄存。按图接好电路。 (2) D3 D2 D1 D0分别接逻辑开关,Q3 Q2 Q1 Q0接发光二极管; (3) 先清零; (4) 按下列要求,实现相应功能,观察结果,并描述工作过程。 并入并出: 使数据输入端D3D2D1D0=1011,给CP端输入一个正单脉冲,观察Q3Q2Q1Q0发光二极管的状态,、将结果填入表中。 并入串出: 使数据输入端D3D2D1D0=1011,给CP端输入4个正单脉冲,观察Q3端发光二极管的状态,将结果填入表6中。 串入并出: 使数据输入端D0分别为1011,同时通过给CP端输入正单脉冲将D0端的4 个数据送入寄存器。观察Q3Q2Q1Q0端发光二极管的状态,将结果填入表中。 串入串出: 使数据输入端D0分别为1011,同时通过给CP端输入正单脉冲,将D0端的4 个数据送入寄存器。在CP端输完8个脉冲后,观察Q3端发光二极管的状态,将结果填入表2中。并入并出:D3D2D1D0=10111个CP脉冲Q3Q2Q1Q0=结论:并入串出D3D2D1D0=10114个CP脉冲Q3=结论 串入并出D3=10114个CP脉冲Q3Q2Q1Q0=结论 串入串出D3=10118个CP脉冲Q3=结论

2DPSK调制器(课程设计)

2DPSK调制器 文章作者:汪兴华日期:2004-01-08 1.1中文摘要和关键字 本次课程设计实现载波的2DPSK调制输出。晶振电路产生10MHz正弦波,经过74LS190的10分频,一路通过74LS74D1触发器产生触发器输出Q端产生正相的载波,另外一端产生反相载波,实现载波的两路 输出。经过74LS153数据选择器,m序列对载波进行相位选择,形成BPSK的调制。要实现2DPSK调制需要在74LS164的输出端再加74LS74的D2触发器,使绝对码输入成为相对码输出,成DPSK调制输出。其间电路用到74LS04反相器,74LS86进行m序列产生的模2的反馈。关键字:m序列,BPSK,2DPSK 1.2 英文摘要和关键字 Abstract: Research on 2DPSK modulate is an important aspect of research,the 2DPSK have more superiority,compared with other Signal modulate . The paper shows how the 2DPSK signal produce. In this class design we will use CMOS chip 74LS153, 74LS04 and so on. Keyword s: m sequence,BPSK,2DPSK 第二章前言

2.1 m序列 m序列: m序列是最长线性反馈移存器序列的简称,是由带线性反馈的移存器产生的周期最长的一种序列。具有较强的抗干扰能力和较低的截获概率,而且长的m序列更容易在一定的强噪声中被提取,这样就能够充分保证数据的正常通信。 通常产生伪随机序列的电路为反馈移存器.一般说来,一个n级反 馈移位寄存器可能产生的最大周期等于(2n-1).现在我们引入M序列的本原多项式的概念。若一个n次多项式f(x)满足以下条件(1)f(x)为既约的(2)f(x)可整除(x m+1),m=2n-1(3)f(x)除不尽 (x q+1),q

过流检测保护电路

目录 中文摘要 (3) 英文摘要 (3) 1 过流保护电路的设计要求 2过流(多档)高速检测保护电路的设计原理 2.1:过流检测电路 2.2:过流检测电路的元器件细节分析 3:过流信号保护电路 3.1:74LS74芯片简介 3.2过流信号保护电路分析 3.3:未知元器件简介 4:结论 参考文献 (12) 附录 (14) 谢辞 (15) 综述 (16) 封底 (17)

内容摘要: 设计了通用过流(多档)高速检测保护电路,该电路具有结构简单、易于调整、保护得当且容易实现等特点。实验证明该电路可以广泛地应用于大功率电路工作中的过流保护,且响应速度快,系统调试方便,有实用价值。 关键词:过流保护;检测; ABSTRACT Design of a common over-current (multi-file) high-speed detection protection circuit, the circuit has a simple, easy to adjust, well protected and easy to realize. Experiments show that this circuit can be widely used in high power circuit overcurrent protection, and response speed, system commissioning accessible, practical value. KEY WORDS Overcurrent protection; detection 通用过流(多档)高速检测保护电路设计 1 过流保护电路的设计要求 设计过流(多档 )高速检测保护电路应满足以下要求: 1)过流保护电路首先要包含有检测输出电流的器件与模块,当输出电流IO达到 一定的数值时(及超过设定的最高电流),保护电路应被触发启动,对电路起过流保护。 2)当电路没有过流时,电子器械应能正常工作,过流保护电路应尽量不对电路产 生影响。 2过流(多档)高速检测保护电路的设计原理 本设计题为过流高速检测保护电路的设计,则可分为检测电路与保护电路两块来具体说明。本次设计为交流电的情况下发生,会出现正向电流与反向电流。交流电为正弦交流电。 检测电路检测的电流来源自主电路,电路中的C1与R1组成低通滤波器,起到高频滤波作用。R2起到分压降压作用,C2为一个积分小电容。LF353是集成运算放大器,双运算放大器。 则当正向出现过流时,二极管D1导通,二极管D2截止,则检测到正向过流信号,图中R9为为正向过流信号电路中的调节变阻器,可通过调节其大小,来实现多档检测的目的,从而确定正向过流的具体设定值。检测到的正向过流信号对于低电平有效。 当反向出现过流时,二极管D1截止,D2导通,则检测到正向过流信号,图中R10为反向过流信号电路中的调节变阻器,可通过调节它的大小,来实现多档检测的目的,从而确定反向过流的具体设定值。检测到的反向过流信号对于低电平有效。 2.1:过流检测电路

74ls74中文资料

74ls74中文资料

74ls74中文资料 74LS74内含两个独立的D上升沿双d触发器,每个触发器有数据输入(D)、置位输入()复位输入()、时钟输入(CP)和数据输出(Q、)。、的低电平使输出预置或清除,而 与其它输入端的电平无关。当、均无效(高电平式)时,符合建立时间要求的D数据在CP上升沿作用下传送到输出端。 74ls74功能表: 输入输出 S D R D CP D Qn+1 Qn+1 0 1 ×× 1 0 1 0 ××0 1 0 0 ××φ φ 1 1 ↑ 1 1 0 1 1 ↑0 0 1 1 1 ↓×Qn Qn 图1 74ls74引脚图 实验: 用74LS74构成4位寄存器

一个D触发器可实现一位二进数的存储,因此应采用4个D触发器实现4位寄存器。由于要实现移位寄存,4个D触发器之间应相互联接。(1)首先在图2中完成相应的联线,构成可实现并入并出、串入串出、并入串出、串入并出的多功能移位寄存。按图接好电路。 (2) D3 D2 D1 D0分别接逻辑开关,Q3 Q2 Q1 Q0接发光二极管; (3) 先清零; (4) 按下列要求,实现相应功能,观察结果,并描述工作过程。 并入并出: 使数据输入端D3D2D1D0=1011,给CP端输入一个正单脉冲,观察Q3Q2Q1Q0发光二极管的状态,、将结果填入表中。 并入串出: 使数据输入端D3D2D1D0=1011,给CP端输入4个正单脉冲,观察Q3端发光二极管的状态,将结果填入表6中。 串入并出: 使数据输入端D0分别为1011,同时通过给CP 端输入正单脉冲将D0端的4 个数据送入寄存

器。观察Q3Q2Q1Q0端发光二极管的状态,将结果填入表中。 串入串出: 使数据输入端D0分别为1011,同时通过给CP 端输入正单脉冲,将D0端的4 个数据送入寄存器。在CP端输完8个脉冲后,观察Q3端发光二极管的状态,将结果填入表2中。 并入并出:D3D2D1D0=10 11 1 个 C P 脉 冲 Q3Q2Q1Q0 = 结 论: 并入串出D3D2D1D0=10 11 4 个 C P 脉 冲 Q3=结 论 串入并D3=10114 个 C Q3Q2Q1Q0 = 结 论

74系列数据手册

74系列全攻略 74系列芯片资料 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴─┴─┴─┴─┴─┴─┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │1 2 3 4 5 6 7│ └┬─┬─┬─┬─┬─┬─┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴─┴─┴─┴─┴─┴─┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │1 2 3 4 5 6 7│ └┬─┬─┬─┬─┬─┬─┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴─┴─┴─┴─┴─┴─┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │1 2 3 4 5 6 7│ └┬─┬─┬─┬─┬─┬─┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴─┴─┴─┴─┴─┴─┴─┴─┴─┴┐ 8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬─┬─┬─┬─┬─┬─┬─┬─┬─┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器正逻辑与门,与非门:

角度测量装置研究报告与设计方案

唐山师范学院本科毕业论文 题目角度测量装置的研究与设计 学生 222222 指导教师尹义斌高级实验师 年级 2008级 专业电子信息科学与技术 系别物理系 唐山师范学院物理系 2018年5月

郑重声明 本人的毕业论文<设计)是在指导教师尹义斌老师的指导下独立撰写完成的。如有剽窃、抄袭、造假等违反学术道德、学术规范和侵权的行为,本人愿意承担由此产生的各种后果,直至法律责任,并愿意通过网络接受公众的监督。特此郑重声明。 毕业论文<设计)作者<签名): 年月日

目录 标题 (1) 中文摘要 (1) 1 序言 (1) 2 系统基本方案设计 (1) 2.1各模块方案的选择 (1) 2.2系统总体概述 (5) 2.3系统结构框图 (2) 2.4系统总电路图 (3) 3 硬件系统设计 (3) 3.1单片机芯片介绍 (3) 3.2传感器芯片介绍 (4) 3.3AD转换装置 (6) 3.4四分频电路 (9) 3.5液晶显示电路 (10) 4系统程序设计 (13) 系统程序流程图 (13) 5结论 (14) 参考文献 (14) 致谢 (15) 附录 (16) 外文页 (19)

电子角度测量仪的研究与制作 李洪卫 摘要角度测量装置是某控制系统中瞄准装置的关键部件.在以往的控制系统中,多数都是仅凭设备操作人员眼睛瞄准指定目标,然后作出相应的控制,这样就带来一系列问题,如操作人员的经验、瞄准装置转盘的空回都可能会严重会影响瞄准目标的精确程度,从而严重影响控制系统的精度.为了提高控制系统的瞄准精度,在控制系统的瞄准装置中增加了角度测量装置,操作人员要求目标后所要达到的角度值能够精确定量地显示在操作面板上,帮助操作人员更加准确地实现对角度的精确需求,因此,极大地提高了控制系统的控制精确度.本系统就是角度测量装置的一个简单的应用,设计采用单片机为控制单元,用倾角传感器检测平衡板倾斜角度,采取步进电机控制平衡板角度并使其达到预置角度的目的。 关键词角度传感器单片机 AD转换分频 1 序言 现如今,角度测量装置在很多机械应用系统中都是关键的部位,而且是需要高精度的重要装置,但是在以往的一些控制系统中多数都是单凭依靠设备操作人员的主观判断来锁定目标,然后来做出相应的判断和控制,这就带来了很多问题,比如这会由于操作人员的经验,目测误差以及对装置操作问题所引起的操作误差,甚至误差过大而远远不符合实际要求。所以为了提高角度测量的精度,提高装置的可操作性,所以需要角度测量装置来帮助实现。 本设计开始利用角度传感器SCA60C的角度测量功能对其所在位置的角度输出模拟信号,然后利用模数转换芯片ADC0809将传感器所输出的将模拟量转变为数字量,然后将数字量输入到单片机89c52内部控制并通过数码管输出显示出实际的角度值。 2系统基本方案设计 2.1 各方案论证与比较

Altium_designer元件对照

Altium designer中常用库及部分元件名中英文1 原理图常用库文件: Miscellaneous Devices.ddb Dallas Microprocessor.ddb Intel Databooks.ddb Protel DOS Schematic Libraries.ddb PCB元件常用库: Advpcb.ddb General IC.ddb Miscellaneous.ddb 部分分立元件库元件名称及中英对照AND 与门 ANTENNA 天线 BATTERY 直流电源 BELL 铃,钟 BVC 同轴电缆接插件 BRIDEG 1 整流桥(二极管) BRIDEG 2 整流桥(集成块) BUFFER 缓冲器 BUZZER 蜂鸣器 CAP 电容 CAPACITOR 电容 CAPACITOR POL 有极性电容CAPVAR 可调电容

CIRCUIT BREAKER 熔断丝 COAX 同轴电缆 CON 插口 CRYSTAL 晶体整荡器 DB 并行插口 DIODE 二极管 DIODE SCHOTTKY 稳压二极管DIODE VARACTOR 变容二极管DPY_3-SEG 3段LED DPY_7-SEG 7段LED DPY_7-SEG_DP 7段LED(带小数点) ELECTRO 电解电容 FUSE 熔断器 INDUCTOR 电感 INDUCTOR IRON 带铁芯电感INDUCTOR3 可调电感 JFET N N沟道场效应管 JFET P P沟道场效应管 LAMP 灯泡 LAMP NEDN 起辉器 LED 发光二极管 METER 仪表

MICROPHONE 麦克风MOSFET MOS管 MOTOR AC 交流电机 MOTOR SERVO 伺服电机NAND 与非门 NOR 或非门 NOT 非门 NPN NPN三极管 NPN-PHOTO 感光三极管OPAMP 运放 OR 或门 PHOTO 感光二极管 PNP 三极管 NPN DAR NPN三极管 PNP DAR PNP三极管 POT 滑线变阻器 PELAY-DPDT 双刀双掷继电器RES1.2 电阻 RES3.4 可变电阻 RESISTOR BRIDGE ? 桥式电阻RESPACK ? 电阻 SCR 晶闸管

74LS系列芯片中文解释

74LS系列芯片中文解释 74LS00 TTL 2输入端四与非门 74LS01 TTL 集电极开路2输入端四与非门 74LS02 TTL 2输入端四或非门 74LS03 TTL 集电极开路2输入端四与非门 74LS04 TTL 六反相器 74LS05 TTL 集电极开路六反相器 74LS06 TTL 集电极开路六反相高压驱动器 74LS07 TTL 集电极开路六正相高压驱动器 74LS08 TTL 2输入端四与门 74LS09 TTL 集电极开路2输入端四与门 74LS10 TTL 3输入端3与非门 74LS107 TTL 带清除主从双J-K触发器 74LS109 TTL 带预置清除正触发双J-K触发器 74LS11 TTL 3输入端3与门 74LS112 TTL 带预置清除负触发双J-K触发器 74LS12 TTL 开路输出3输入端三与非门 74LS121 TTL 单稳态多谐振荡器 74LS122 TTL 可再触发单稳态多谐振荡器 74LS123 TTL 双可再触发单稳态多谐振荡器 74LS125 TTL 三态输出高有效四总线缓冲门 74LS126 TTL 三态输出低有效四总线缓冲门 74LS13 TTL 4输入端双与非施密特触发器 74LS132 TTL 2输入端四与非施密特触发器 74LS133 TTL 13输入端与非门 74LS136 TTL 四异或门 74LS138 TTL 3-8线译码器/复工器 74LS139 TTL 双2-4线译码器/复工器 74LS14 TTL 六反相施密特触发器 74LS145 TTL BCD—十进制译码/驱动器 74LS15 TTL 开路输出3输入端三与门 74LS150 TTL 16选1数据选择/多路开关 74LS151 TTL 8选1数据选择器 74LS153 TTL 双4选1数据选择器 74LS154 TTL 4线—16线译码器 74LS155 TTL 图腾柱输出译码器/分配器 74LS156 TTL 开路输出译码器/分配器 74LS157 TTL 同相输出四2选1数据选择器 74LS158 TTL 反相输出四2选1数据选择器 74LS16 TTL 开路输出六反相缓冲/驱动器 74LS160 TTL 可预置BCD异步清除计数器 74LS161 TTL 可予制四位二进制异步清除计数器 74LS162 TTL 可预置BCD同步清除计数器

相关文档