文档库 最新最全的文档下载
当前位置:文档库 › 计算机组成原理期末考试总复习

计算机组成原理期末考试总复习

计算机组成原理期末考试总复习
计算机组成原理期末考试总复习

计算机组成原理

期末考试复习题,很给力的!!!

一、选择题

( c )1、在下列四句话中,最能准确反映计算机主要功能的是下面哪项。

A.计算机可以存储大量信息 B.计算机能代替人的脑力劳动

C.计算机是一种信息处理机 D.计算机可实现高速运算

( c )2、计算机硬件能直接执行的只能是下面哪项。

A.符号语言 B.汇编语言 C.机器语言 D.机器语言和汇编语言

( c )3、运算器的核心部件是下面哪项。

A.数据总线 B.数据选择器 C.算术逻辑运算部件 D.累加寄存器

( c )4、对于存储器主要作用,下面哪项说法正确。

A.存放程序 B.存放数据C.存放程序和数据 D.存放微程序

( c )5、至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是下面哪项。

A.节约元件 B.运算速度快C.物理器件性能决定 D.信息处理方便

( a )6、CPU中有若干寄存器,其中存放存储器中数据的寄存器是下面哪项。

A.地址寄存器 B.程序计数器 C.数据寄存器 D.指令寄存器

(d?)7、CPU中有若干寄存器,其中存放机器指令的寄存器是下面哪项。

A.地址寄存器 B.程序计数器C.指令寄存器 D.数据寄存器

( c )8、CPU中有若干寄存器,存放CPU将要执行的下一条指令地址的寄存器是下面哪项。

A.地址寄存器 B.数据寄存器 C.程序计数器 D.指令寄存器

(c)9、CPU中程序状态寄存器中的各个状态标志位是依据下面哪项来置位的。

A.CPU已执行的指令 B.CPU将要执行的指令

C.算术逻辑部件上次的运算结果 D.累加器中的数据

( b )10、为协调计算机各部件的工作,需要下面哪项来提供统一的时钟。

A.总线缓冲器B.时钟发生器 C.总线控制器 D.操作命令发生器

( c )11、下列各种数制的数中最小的数是下面哪项。

A.(101001)2 B.(52)8 C.(101001)BCD D.(233)H

( d )12、下列各种数制的数中最大的数是下面哪项。

A.(1001011)2 B.75 C.(112)8D.(4F)H

( b )13、将十进制数15/2表示成二进制浮点规格化数(阶符1位,阶码2位,数符1位,尾数4位)是下面哪项。

( a )14、能发现两位错误并能纠正一位错的编码是下面哪种编码。

A.海明码 B.CRC码 C.偶校验码 D.奇校验码

()15、假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是下面哪项。

A.11001011 B.11010110 C.11000001 D.11001001

( c )16、下列存储器中,速度最慢的是下面哪项。

A.半导体存储器 B.光盘存储器C.磁带存储器 D.硬盘存储器

( c )17、某一SRAM芯片,容量为16K×1位,则其地址线条数下面哪项正确。

A.18根 B.16K根C.14根 D.22根

( b )18、下列部件(设备)中,存取速度最快的是下面哪项。

A.光盘存储器B.CPU的寄存器 C.软盘存储器 D.硬盘存储器

( a )19、在主存和CPU之间增加Cache的目的是下面哪项。

A.解决CPU和主存之间的速度匹配 B.增加CPU中通用寄存器的数量

C.代替CPU中的寄存器工作 D.扩大主存的容量

( d )20、计算机的存储器采用分级存储体系的目的是下面哪项。

A.便于读写数据 B.减小机箱的体积

C.便于系统升级D.解决存储容量、价格与存取速度间的矛盾

( a )21、某SRAM芯片,其容量为1K×8位,加上电源端和接地端后,该芯片的引出线的最少数目下面哪项正确。

A.20 B.24 C.50 D.30

(a)22、常用的虚拟存储器由两级存储器组成,下面哪项说法正确。

A.主存—辅存 B.快存—主存 C.快存—辅存 D.通用寄存器—主存

(b)23、在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一快的位置上,下面哪项符合这种特点。

A.直接映射B.全相联映射 C.组相联映射 D.混合映射

(b)24、指令系统中采用不同寻址方式的目的主要是下面哪项。

A. 实现程序控制和快速查找存储器地址

B. 缩短指令长度,扩大寻址空间,提高编程灵活性

C. 可以直接访问主存和外存

D. 降低指令译码难度

( d )25、CPU组成中不包括下面哪项。

A.指令寄存器 B.地址寄存器 C.指令译码器D.地址译码器

( c )26、程序计数器PC在下面哪项部件中。

A.运算器 B.存储器C.控制器 D.I/O接口

(b)27、CPU内通用寄存器的位数取决于下面哪项。

A.存储器容量B.机器字长 C.指令的长度 D.CPU的管脚数

A.存储逻辑型控制器B.组合逻辑型控制器 C.微程序控制器 D.运算器( c )29、直接转移指令的功能是将指令中的地址代码送入下面哪个部件中。

A.累加器 B.地址寄存器C.PC寄存器 D.存储器

( b )30、状态寄存器用来存放下面哪些内容。

A.算术运算结果B.算术、逻辑运算及测试指令的结果状态

C.运算类型 D.逻辑运算结果

( d )31、微程序放在下面哪个部件中。

A.指令寄存器 B.RAM C.内存D.控制存储器

( b )32、微程序控制器中,机器指令与微指令的关系下面哪项说法正确。

A. 每一条机器指令由一条微指令执行

B.一段机器指令组成的程序可由一条微指令来执行

C. 每一条机器指令由一段用微指令编成的微程序来解释执行

D. 一条微指令由若干条机器指令组成

( b )33、异步控制常作为下面哪项的主要控制方式。

A. 微型机的CPU控制中

B. 单总线计算机结构计算机中访问主存和外部设备时

C.组合逻辑的CPU控制中

D. 微程序控制器中

( d )34、在显示器的技术指标中,数据640×480,1024×768等表示下面哪项特征。

A.显示器屏幕的大小 B.显示器显示字符的最大行数和列数

C.显示器的颜色指标D.显示器的分辩率

( b )35、主机、外设不能并行工作的方式是下面哪项。

A.中断方式B.程序查询方式 C.通道方式 D.DMA方式

( b )36、在I/O单独(独立)编址下,下面的说法哪项正确。

A.一个具体地址只能对应输入输出设备

B.一个具体地址既可对应输入输出设备,也可对应内存单元

C.一个具体地址只能对应内存单元

D.只对应内存单元或只对应I/O设备

( d )37、禁止中断的功能可由下面哪项来完成。

A.中断触发器 B.中断禁止触发器

C.中断屏蔽触发器D.中断允许触发器

( c )38、在微机系统中,主机与高速硬盘进行数据交换一般用下面哪种方式。

A.程序中断控制 B.程序直接控制C.DMA方式 D.通道方式( c )39、常用于大型计算机的控制方式是下面哪项。

A.程序中断控制 B.程序直接控制C.通道方式 D.DMA方式

A.可实现多道程序、分时操作、实时操作

B.对硬盘采用中断可能引起数据丢失

C.CPU和I/O设备可并行工作,但设备间不可并行工作

D.计算机的中断源可来自主机,也可来自外设

( c )41、DMA方式数据的传送是以下面哪项为单位进行的。

A.字节 B.字 C.数据块 D.位

(a)42、DMA方式在哪两个设备之间建立的直接数据通路。

A.主存与外设 B.CPU与外设 C.外设与外设 D.CPU与主存

( b )43、信息只用一条传输线,且采用脉冲传输的方式是下面哪种传输方式。

A.并行传输B.串行传输 C.并串行传输 D.分时传输

(b)44、在哪种总线结构的计算机系统中,外设地址可以主存储器单元统一编址。

A.三总线B.单总线 C.双总线 D.以上三种都可以

( d )45、系统总线中地址线的功能,下面哪项说法正确。

A.用于选择主存单元地址 B.用于选择进行信息传输的设备

C.用于选择外存地址D.用于指定主存和I/O设备接口电路的地址

( a )46、有一个CRT的分辨率是1024×768像素,颜色数为256色,则刷新存储器的容量是下面哪项。A.768KB B.512KB C.256KB D.2MB

( a )47、十进制数5的单精度浮点数IEEE754代码是下面哪项。

A.01000000101000000000000000000000 B.11000000101000000000000000000000

C.01100000101000000000000000000000 D.11000000101000000000000000000000

例3:求十进制数-5的单精度浮点数IEEE754代码。

解: -5=-101B=-1.01×22,阶码E=127+2=129=10000001B

IEEE754代码是1 10000001 01000000000000000000000

例4:求十进制数0.15625的单精度浮点数IEEE754代码。

解: -0.15625=-1.01×2-3,阶码E=127-3=124=01111100B

IEEE754代码是1 01111100 01000000000000000000000

( a )48、在微机系统中,外设通过下面哪项与主板的系统总线相连接。

A.适配器 B.设备控制器 C.计数器 D.寄存器

二、填空题

1、计算机的硬件包括运算器、控制器、存储器、输入设备和输出设备五部分。

2、总线一般可分为三类,它们分别是地址总线、数据总线和控制总线。

3、将二进制数01100100转换成十进制数是 100 ,转换成八进制数是 144 ,转换成十六进制数是64H 。

4、在一个8位的机器系统中,补码表示数的范围从 -128 到 +127 。

5、CPU能直接访问主存和 Cache ,但不能访问外存和 I/O设备。

6、Cache的映射方式有直接映像、全相联映像和组相联映像三种。其中

组相联映像方式,适度地兼顾了前两者的优点又尽量避免其缺点,比较理想。

7、磁盘的寻址信息格式由驱动器号、盘面号、磁道号、扇区号四部分组成。

8、目前的CPU包括运算器,控制器和CACHE(一级)。

9、在程序执行过程中,控制器控制计算机的运行总是处于取指令、分析指令和

执行指令的循环之中。

10、微程序入口地址是译码器根据指令的操作码产生的。

11、微程序控制器的核心部件是控制存储器,它一般用只读存储器构成。

16、计算机中各功能部件是通过总线连接的,它是各部件间进行信息传输的公共通路。

和共享。

21、一个定点数由符号位和数值域两部分组成。根据小数点位置不同,定点数据有和纯

23、码距的定义是编码系统中任两个合法码之间的最少二进制位数的差异。

24、8421码用二进制求和时,当和超过 9 时,需要做加6调整修正。

25、有二进制数D4D3D2D1,奇偶校验值用P表示,则奇校验为 P=D4+D3+D2+D1,偶校验为

P=D4+D3+D2+D1,奇偶校验只能检测奇数个错,无法检测偶数个错。

26、在浮点加减法运算中,当运算结果的尾数的绝对值大于1时,需要对结果进行向右规格化,其操

28、一个完整的磁盘存储器由三部分组成,其中磁盘驱动器又称磁盘机或磁盘子系统,是独立于主机的一个完整的设备,磁盘控制器是磁盘机与主机的接口部件,磁记录介质用于保存信息。

29、CPU中保存当前正在执行的指令的寄存器为指令寄存器IR,保存下一条指令地址的寄存器为程序计数器PC。

30、沿磁盘半径方向单位长度上的磁道数称为__道密度,而磁道单位长度上能记录的二进制代码位数称为__位密度 _。

三、简答题

1、试述浮点数规格化的目的和方法。

答:浮点的规格化是为了使浮点数尾数的最高数值位为有效数位。当尾数用补码表示时,若符号位与小数点后的第一位不相等,则被定义为已规格化的数,否则便是非规格化数。通过规格化,可以保证运算数据的精度。

方法:进行向左规格化,尾数左移一位,阶码减1,直到规格化完毕。

2、简述循环冗余码(CRC)的纠错原理。

答:CRC码是一种纠错能力较强的校验码。在进行校验时,先将被检数据码的多项式用生成多项式G (X)来除,若余数为0,说明数据正确;若余数不为0,则说明被检数据有错。

只要正确选择多项式G(X),余数与CRC码出错位位置的对应关系是一定的,由此可以用余数作为判断出错位置的依据而纠正出错的数据位。

3、DRAM存储器为什么要刷新?有几种刷新方式?

DRAM存储元是通过栅极电容存储电荷来暂存信息。由于存储的信息电荷终究是有泄漏的,电荷数又不能像SRAM存储元那样由电源经负载管来补充,时间一长,信息就会丢失。为此必须设法由外界按一定规律给栅极充电,按需要补给栅极电容的信息电荷,此过程叫“刷新”。

①集中式---正常读/写操作与刷新操作分开进行,刷新集中完成。

②分散式---将一个存储系统周期分成两个时间片,分时进行正常读/写操作和刷新操作。

③异步式---前两种方式的结合,每隔一段时间刷新一次,保证在刷新周期内对整个存储器刷新一遍。

4、CPU中有哪些主要寄存器?简述这些寄存器的功能。

(1)指令寄存器(IR):用来保存当前正在执行的一条指令。

(2)程序计数器(PC):用来确定下一条指令的地址。

(3)地址寄存器(AR):用来保存当前CPU所访问的内存单元的地址。

(4)缓冲寄存器(DR):

<1>作为CPU和内存、外部设备之间信息传送的中转站。

<2>补偿CPU和内存、外围设备之间在操作速度上的差别。

<3>在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。

(5)通用寄存器(AC):当运算器的算术逻辑单元(ALU)执行全部算术和逻辑运算时,为ALU提供一个工作区。

(6)状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。除此之外,还保存中断和

系统工作状态等信息,以便使CPU和系统能及时了解机器运行状态和程序运行状态。

5、中断处理过程包括哪些操作步骤?

关闭中断标识,重要数据入栈, 处理中断服务功能, 数据出栈, 恢复中断标识, 开中断.

6、DMA方式和程序中断方式比较有什么不同?

DMA:采用内在和外设直接数据交换的方式,只有当有一段数据传送时才会请求CPU中断,减少了CPU 的负担。

程序中断:只适用于简单的少量外设的计算机系统,会耗费大量的CPU时间,当有大量中断时容易导致数据的丢失。

7、按照冯.诺依曼原理,现代计算机应具备哪些功能?

答:按照冯.诺依曼原理,现代计算机应具备以下5个功能:

⑴输入输出功能:能把原始数据和解题步骤及中间结果接收下来(输入),把计算结果与计算过程中出现的情况告诉(输出)给用户。

⑵记忆功能:应能“记住”原始数据、解题步骤及中间结果。

⑶计算功能:应能进行一些最基本的运算。这些基本运算能组成人们所需要的复杂运算。

⑷判断功能:计算机在进行一步操作后,应能从预先无法确定的几种方案中选择一种操作方案。

⑸自我控制功能:计算机应能保证程序执行的正确性和各部件间的协调性。

8、用二进制数表示一个四位十进制的整数最少需要几位(不含符号位)。

解:2X=104,N=4×1/㏒2=14位。

9、某机器字长16位,浮点表示时,其中含1位阶符、5位阶码、1位尾符、9位尾数,请写出它能表示的最大浮点数和最小浮点数。

解:最大浮点数=2+21×(1-2-9)

最小浮点数=-2+31×(1-2-9)。

10、字符“F”的ASCII码为46H,请写出它的奇校验码和偶校验码(假定校验位加在最高位)。

解:字符“F”的ASCII码为46H,奇校验码为10110110(B6H),偶校验码为00110110(36H)。

11、试比较定点带符号数在计算机内的四种表示方法。

答:带符号数在计算机内部的表示方法有原码、反码、补码和移码。

补码的特点是加、减法运算规则简单,正负数的处理方法一致。

反码通常只用来计算补码,由于用反码运算不方便,在计算机中没得到实际应用。

移码由于保持了数据原有的大小顺序,便于进行比较操作,常用于浮点数中的阶码,使用比较方便。

12、在检错码中,奇偶校验法能否定位发生错误的信息位?是否具有纠错功能?

答:⑴不能。

13、简述CPU的主要功能。

CPU:包括运算器和控制器。基本功能为:指令控制、操作控制、时间控制、数据加工。

14、一个较完善的指令系统应包括哪几类?

数据传送指令、

算术运算指令、逻辑运算指令、

程序控制指令、

输入输出指令、

字符串指令、特权指令等。

15、指令和数据均存放在内存中,计算机如何从时间和空间上区分它们是指令还是数据。

1. 指令和数据分开存放

2. 设置程序计数器PC,存放当前指令所在的存储单元。

16、外围设备的I/O控制方式分哪几类?各具什么特点?

(1)程序查询方式:CPU的操作和外围设备的操作能够同步,而且硬件结构比较简单

(2)程序中断方式:一般适用于随机出现的服务,且一旦提出要求应立即进行,节省了CPU的时间,但硬件结构相对复杂一些。

(3)直接内存访问(DMA)方式:数据传输速度很高,传输速率仅受内存访问时间的限制。需更多硬件,适用于内存和高速外设之间大批交换数据的场合。

(4)通道方式:可以实现对外设的统一管理和外设与内存之间的数据传送,大大提高了CPU的工作效率。

(5)外围处理机方式:通道方式的进一步发展,基本上独立于主机工作,结果更接近一般处理机。

17、请说明指令周期、机器周期、时钟周期之间的关系。

时钟周期是最基本的时间单位一般是10ns

机器周期是读一条指令最少的时间一般是12倍的时钟周期

指令周期是读出指令并且执行指令的时间一般是几个机器周期

18、CPU响应中断应具备哪些条件?

※允许中断触发器为“1”状态;

※ CPU结束了一条指令的执行过程;

※新请求的中断优先级较高;

(1)水平型微指令并行操作能力强,效率高,灵活性强,垂直型微指令则较差。 (2)水平型微指令执行一条指令的时间短,垂直型微指令执行时间长。

(3)由水平型微指令解释指令的微程序,有微指令字较长而微程序短的特点。垂直型微指令则相反。 (4)水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说,比较容易掌握。

四、综合应用题

1、设有一个具有24位地址和8位字长的存储器,求: (1)该存储器能存储多少字节的信息?

(2)若存储器由4M ×1位的RAM 芯片组成,需要多少片?

(3)需要哪种译码器实现芯片选择?

解:⑴ 存储单元数为224

=16M =16777216,故能存储16M 字节的信息。 ⑵ 由于存储容量为16MB (8位字长),每4M 字节需要4片(位并联方式),故需芯片数为16/4×8=32片。

⑶ 若用32片组成一个16M (8位字长),地址总线的低22位可直接连到芯片的A0-A21管脚,而地址总线的高2位(A22,A23)需要通过2:4线译码器进行芯片选择。存储器组成方案为位并联和地址串联相结合的方式。

存储器24位地址(A23-A0),而单个芯片22位地址(A21-A0), 32片,8个芯片一组,共4组。所以采用2:4译码器。 组成方案为:地址串联,位并联。

2、下图表示使用页表的虚实地址转换条件,页表存放在相联存储器中,其容量为8个存储单元,求:

(1)当CPU 按虚拟地址1去访问主存时,主存的实地码是多少? (2)当CPU 按虚拟地址2去访问主存时,主存的实地码是多少?

(3)当CPU 按虚拟地址3去访问主存时,主存的实地码是多少?

解:⑴ 用虚拟地址为1的页号15作为页表检索项,查得页号为15的页在主存中的起始地址为80000,故将80000与虚拟地址中的页内地址码0324相加,求得主存实地址码为80324。

⑵ 同理,主存实地址码=96000+0128=96128。

1 2 3

的执行,转去查页表程序。如该页面在主存中,则将该页号及该页在主存中的起始地址写入主存;如该页面不在主存中,则操作系统要将该页面从外存调入主存,然后将页号及其主存中的起始地址写入页表。

3、某磁盘组有4个盘片,5个记录面,每个记录面的内磁道直径为22cm,外磁道直径为33cm,最大位密度为1600b/cm,道密度为80道/cm,转速7200转速/分。

⑴磁盘的总存储容量(非格式化)?

最内圈磁道的容量=22*3.14*1600字节/道

磁道数=(33-22)/2*80字节

每面

⑵最大数据传输率是多少?

解:⑴总容量=每面容量×记录面数

每面容量=某一磁道容量×磁道数

某磁道容量=磁道长×本道位密度

所以,最内圈磁道的容量=1600×22×3.14=110528字节/道

磁道数=存储器域长×道密度=(33—22)/2×80=253616000字节

⑵最大数据传输率=转速×某磁道容量=7200/60×110528=13263360字节/秒

4、某磁盘存储器的转速为3000转/分,共有4个记录面,每毫米5道,每道记录信息为12288B,最小磁道直径为230mm,共有275道.问:

(1) 磁盘存储器的存储容量是多少?

(2) 最大位密度,最小位密度是多少?

(3) 磁盘数据传输率是多少?

(4) 平均等待时间是多少?

解:

⑴磁盘存储器的存储容量=4×275×12288=13516800字节

⑵因为最小半径R1=230/2=115,

最小磁道长度为2πR1=2×3.14159×115=722.57mm

所以最高位密度=12288/722.57=17字节

又因为最大半径R2=R1+275/5=115+55=170

最大磁道长度为2πR2=2×3.14159×170=1068

所以最低位密度=12288/1068=11.5字节

⑶磁盘数据传输率c=r×N

r=3000/60=50转/秒;N=12288字节/道

所以c=50×12288=614400字节。

⑷平均等待时间= 旋转一圈时间的一半= 1/(2×r)=1/(2×50)=10ms

5、有一个16K×16位的存储器,由1K×4位的DRAM芯片构成(芯片是64×64结构)问:

(1)共需要多少RAM芯片?

(2)画出存储体的组成框图。

(3)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少?

(2)由于存储单元数为16K,故地址长度为14位(设A13~A0)。

芯片单元数为1K则占用地址长度为10位(A9~A0)。

每一组16位(4片),共16组,组与组间译码采用4:16译码。

组成框图如图所示。

(3) 采用异步刷方式,在2ms时间内分散地把芯片64行刷新一遍,故刷新信号的时间间隔为2ms/64 = 31.25μs,即可取刷新信号周期为30μs。

7、CPU执行一段程序时,cache完成存取的次数为1900次,主存完成存取的次数为100次,已知cache 存取周期为50ns,主存存取周期为250ns,问:

(1)cache/主存系统的效率是多少;

(2)平均访问时间是多少;

解:h=N c/(N c+N m)=1900/(1900+100)=0.95

r=t m/t c=250ns/50ns=5

e=1/(r+(1-r)h)=1/(5+(1-5)×0.95)=83.3%

t a=t c/e=50ns/0.833=60ns

8、某计算机系统的内存由Cache和主存构成,Cache的存取周期为45ns,主存的存取周期为200ns。已知在一段给定的时间内,CPU共访问内存4500次,其中340次访问主存,求:

(1)Cache的命中率是多少?

(2)CPU访问内存的平均访问时间是多少?

(3)Cache/主存系统的效率是多少?

解:⑴命中率H=(4500-340)/ 4500=0.92。

⑵ CPU访存的平均时间T=0.92×45+(1-0.92)×200=57.4ns

⑶ cache-主存系统的效率e=45/57.4=78℅

9、已知cache/主存系统效率为85%,平均访问时间为60 ns,cache比主存快4倍,求主存存储器周期是多少?cache 命中率是多少?

因为Ta=Tc/e 所以Tc=Ta×e =60×0.85=51ns (cache存取周期);

r=4, Tm=Tc×r =510×4 =204ns (主存存取周期);

因为 e =1/[r+(1-r)H] 所以H= 2 .4/2.55 = 0.94;

15、已知cache命中率H=0.98,主存比cache慢4倍,已知主存存取周期为200ns,求cahce/主存系统的效率和平均访问时间。

∵r = t m/t c = 4 ∴t c = t m /4 = 50ns

e = 1/[r+(1-r)h] = 1/[4+(1-4)×0.98]

t a = t c /e = t c ×[4-3×0.98] = 50×1.06 = 53ns。

10、用异步方式传送ASCII码,数据格式为:数据位8位、奇校验位1位、停止位1位。当波特率为4800b/s 时,每个字符传送的速率是多少?每个数据位的时间长度是多少?数据位的传送速率又是多少?

解:每个字符包含10位,因此字符传送速率为:4800÷10=480字符/s

每个数据位长度T=1÷4800≈0.208ms

数据位传输速率为8×480=3840位/秒。

11、假定某外设向CPU传送信息最高频率为40K次/秒,而相应中断处理程序的执行时间为40μS,问该外设能否用中断方式工作?

解:外设传送一个数据的时间=1/40×=25μS,所以请求中断的周期为25μS,而相应中断处理程序的执行时间为40μS,这样会丢失数据,故不能采用中断方式。

12、在一个16位的总线中,若时钟频率为100MHz,总线数据周期为5个时钟周期传输一个字。试计算总线的数据传输率。

解:时钟频率为100MHz,所以

5个时钟周期=5×10n s=50ns

数据传输率=16bit/0.5n s=40×106字节/秒

13、⑴某总线在一个总线周期中并行传送4个字节的数据,若一个总线周期等于一个时钟周期,总线频率为33MHz,问总线带宽是多少?

⑵若一个总线周期中并行传送64位数据,总线时钟提高为66MHz,问总线带宽是多少?

⑶分析影响带宽的有哪些因素?

解:⑴设带宽用Dr表示,总线时钟周期用T=1/f 表示,一个总线周期传送的数据量用D表示,根据定义可得

Dr=D/T=D×f=4B×33×106/S=132MB/S

⑵因为64位=8B,所以Dr=D/T=D×f=8B×66×106/S=528MB/S

⑶总线带宽是总线能提供的数据传送速率,通常用每秒传送信息的字节数(或位数)来表示。影响总线带宽的主要因素有:总线宽度、传送距离、总线发送和接收电路工作频率限制及数据传送形式。

14、在异步串行传输系统中,若每秒可传输20个数据帧,一个数据帧包含1个起始位、7个数据位、一个奇校验位和1个结束位。试计算其波特率和比特率。

解:波特率=(1+7+1+1)×20=200b/s,比特率=20×7=140b/s。

(1)将x,y的尾数转换为二进制补码形式。

(2)设阶码2位,阶符1位,数符1位,尾数3位。通过补码运算规则求出z=x-y的二进制浮点规格化结果。

答:(1)设S1为X的尾数,S2为Y的尾数,

则S1=(-0.875)10=(-0.111)2,[S1]补=1.001,

S2=(0.625)10=(+0.101)2,[S2]补=0.101.

(2)

对阶:

设X的阶码为JX,Y的阶码为JY,JX=(+01)2,JY=(+10)2,

JX-JY=(-01)2,小阶的尾数S1右移一位S1=(-0.0111)2,JX阶码加1,则JX=(10)2=JY,S1经舍入后,S1=(-0.100)2, 对阶完毕.X的补码浮点格式:010 1100,Y的补码浮点格式:010 0101.

尾数相减:

[S1]补=11.100,[-S2]补=11.011,[S1-S2]补=[S1]补+[-S2]补=10.111,尾数求和绝对值大于1,尾数右移一位,最低有效位舍掉,阶码加1,

则[S1-S2]补=11.011(规格化数),JZ=11

规格化结果:011 1011

17、设机器字长16位,主存容量128K字节,指令字长度16位或32位,共78条指令,设计计算机指令格式,要求有直接,立即数,相对,变址四种寻址方式。

参考此例:

某计算机字长为16位,主存容量为64K字,采用单字长单地址指令,共有40条指令。试采用直接、立即、变址、相对四种寻址方式设计指令格式。

答:根据题意,

40种指令至少需6位OP;

四种寻址方式至少需用2位表示;

主存为640K,则地址需要20位,而机器字长为16位,所以只能用分段方式来实现,设段寄存器为16位,作为段内地址的位移量可以在指令指定的寄存器中,可设计如下格式:

15 10 9 8 7 0

X = 00 直接寻址方式 E = D

X = 01 立即寻址方式

X = 10 变址寻址方式 E = (R)+D

X = 11 相对寻址方式 E = (PC)+D

18、有一台磁盘机,其平均寻道时间为30ms,平均旋转等待时间为10ms,数据传输率为500B/ms,磁盘机口存放着1000件,每件3000B的数据,现欲把一件件数据取走,更新后再放回原地,假设一次取出或写入所需时间为:平均寻道时间+ 平均等待时间+ 数据传送时间,另外使用CPU更新信息所需的时间为4ms,并且更新时间因输入输出操作不相重叠,试问:

(1)更新磁盘上全部数据需多少时间?

(2)若磁盘机旋转速度和数据传输率都提高一倍,更新全部数据需多少时间?

参考此例:

14.有一台磁盘机,其平均寻道时间为了30ms,平均旋转等待时间为120ms,数据传输速率为500B/ms,磁盘机上存放着1000件每件3000B 的数据。现欲把一件数据取走,更新后在放回原地,假设一次取出或写入所需时间为:

平均寻道时间+平均等待时间+数据传送时间

试问:

(1)盘上全部数据需要多少时间?

(2)若磁盘及旋转速度和数据传输率都提高一倍,更新全部数据需要多少间?

解:(1)磁盘上总数据量= 1000×3000B = 3000000B

读出全部数据所需时间为3000000B ÷ 500B / ms = 6000ms

重新写入全部数据所需时间= 6000ms

所以,更新磁盘上全部数据所需的时间为:

2×(平均找道时间+ 平均等待时间+ 数据传送时间)+ CPU更新时间

= 2(30 + 120 + 6000)ms + 4ms = 12304ms

(2) 磁盘机旋转速度提高一倍后,平均等待时间为60ms;

数据传输率提高一倍后,数据传送时间变为:

3000000B ÷ 1000B / ms = 3000ms

更新全部数据所需时间为:

2 ×(30 + 60 + 3000)ms + 4ms = 6184ms

19、现有一64K×2位的存储器芯片,欲设计具有同样存储容量的存储器,应如何安排地址线和数据线引脚的数目,使两者之和最小。并说明有几种解答。

设地址线x根,数据线y根,则

2x·y=64K×2

若 y=1 x=17

y=2 x=16

y=4 x=15

y=8 x=14

因此,当数据线为1或2时,引脚之和为18

故:共有2种解答

一、基本概念

指令周期,CPU周期(机器周期),存储周期,刷新周期,流水线周期,流水线加速比,相联存储器,cache存储器,cache的三种映射方式,控制存储器,虚拟存贮器,存储器三级结构,动态SRAM特点,静态SRAM特点,微程序控制器及组成,硬布线控制器,微指令格式,微指令的编码方式,指令流水线,算术流水线,并行处理技术,流水线中的主要问题,输入/输出的信息交换方式,程序中断,补码运

位,串行进位,矩阵乘法器、矩阵除法器、规格化小数标准,浮点数的表示方法,指令寻址方式,操作数寻址方式,总线的特性。

二、选择题练习

1、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。

A. 阶符与数符相同为规格化数

B. 阶符与数符相异为规格化数

C. 数符与尾数小数点后第一位数字相异为规格化数

D. 数符与尾数小数点后第一位数字相同为规格化数

2、16位字长的定点数,采用2的补码形式表示时,所能表示的整数范围是______。

A . -215 ~ +(215-1) B. -(215–1)~ +(215–1)

C. -(215 + 1)~ +215

D. -215~ +215

3、容量是128M*32的内存,若以字节编址,至少需要______根地址线。

A. 16

B. 29

C. 27

D. 32

4、某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是____。

A、0~64K

B、0~32K

C、0~64KB

D、0~32KB

5、主存贮器和CPU之间增加cache的目的是______。

A. 扩大主存贮器的容量

B. 解决CPU和主存之间的速度匹配问题

C. 扩大CPU中通用寄存器的数量

D. 既扩大主存的容量,又扩大CPU通用寄存器的数量

6、以某个寄存器的内容为操作数地址的寻址方式称为______寻址。

A. 直接

B. 间接

C. 寄存器直接

D. 寄存器间接

7、在cache的映射方式中不需要替换策略的是______。

A. 全相联映射方式

B. 直接映射方式

C. 组相联映射方式

8、在CPU中跟踪指令后继地址的寄存器是______。

A 主存地址寄存器

B 程序计数器

C 指令寄存器

D 状态条件寄存器

9、. 微程序控制器中,机器指令与微指令的关系是______。

A. 每一条机器指令由一条微指令来执行

B. 每一条机器指令由一段微程序来解释执行

C. 每一段机器指令组成的程序可由一条微指令来执行

D. 每一条微指令由机器指令来解释执行

10、微程序控制存储器容量为128 X 36位,测试条件有4个,微指令采用水平格式,则对应的3个字

段长度分配是。

A . 控制字段29位,测试字段2位,微地址字段5位

B . 控制字段26位,测试字段4位,微地址字段6位

C . 控制字段25位,测试字段4位,微地址字段7位

D . 控制字段26位,测试字段2位,微地址字段8位

11、SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为______。

A 64,16

B 16,64

C 64,8

D 16,16 。

12、四片74181ALU和一片74182CLA器件相配合,具有如下进位传送功能______。

A.行波进位

B.组内先行进位,组间先行进位

C.组内先行进位,组间行波进位

D.组内行波进位,组间先行进位

13、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传

输率最高的是______。

A.DRAM

B.SRAM

C.闪速存储器

D.EPROM

14、相联存储器是按______ 进行寻址的存储器。

A.地址指定方式 B.堆栈存取方式

C.内容指定方式 D。地址指定与堆栈存取方式结合

15、操作控制器的功能是______。

A.产生时序信号

B.从主存取出一条指令

C.完成指令操作的译码

D.从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令

16、以下四种类型指令中,执行时间最长的是______。

A .RR型指令 B. RS型指令 C SS型指令 D. 程序控制指令

17、在多级存储体系中,“cache—主存”结构的作用是解决______的问题。

C.辅存与CPU速度不匹配

D.主存与CPU速度不匹配

18、采用虚拟存贮器的主要目的是______。

A.提高主存贮器的存取速度

B.扩大主存贮器的存贮空间,并能进行自动管理和调度

C.提高外存贮器的存取速度

D.扩大外存贮器的存贮空间

19、程序控制类指令的功能是______。

A.进行算术运算和逻辑运算

B.进行主存与CPU之间的数据传送

C.进行CPU和I/O设备之间的数据传送

D.改变程序执行的顺序

20由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。

A.主存中读取一个指令字的最短时间

B.主存中读取一个数据字的最长时间

C.主存中写入一个数据字的平均时间

D.主存中取一个数据字的平均时间

21、某机字长32位,其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数是______。

A. +(231-1)

B.+(230-1)

C. +231

D. +232

22、在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用______来实现。

A.译码电路与非门

B.编码电路或非门

C.溢出判断电路异或门

D.移位电路与或非门

23、双端口存储器所以能高速进行读写,是因为采用______。

A.高速芯片

B.两套相互独立的读写电路

C.流水技术

D.新型器件

24、某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是______。

A.0-1M

B.0-4MB

C.0-4M

D.0-1MB

25、寄存器间接寻址方式中,操作数处在______。

A.通用寄存器

B.主存单元

C.程序计数器

D.堆栈

26、存贮单元是指______。

A.存放一个二进制信息位的存贮元

B.存放一个机器字的所有存贮元集合

C.存放一个字节的所有存贮元集合

D.存放两个字节的所有存贮元集合

27、计算机字长16位,它的存贮容量是64K,若按字编址,那么它的寻址范围是______。

A.0~64K

B.0~32K

C.0~64KB

D.0~32KB

28、对于对某个寄存器中操作数的寻址方式称为______寻址。

A.直接

B.间接

C.寄存器直接

D.寄存器间接

29、没有外存贮器的计算机监控程序可以存放在______。

A RAM

B ROM

C RAM 和ROM

D CPU

30、定点二进制运算其中,减法运算一般通过______来实现

A 原码运算的二进制减法器

B 补码运算的二进制减法器

C 补码运算的十进制加法器

D 补码运算的二进制加法器

31、在虚拟存贮器中,当程序正在执行时,由______完成地址映射。

A 程序员

B 编译器

C 装入程序

D 操作系统

32、指令系统中采用不同寻址方式的目的主要是______。

A 实现存贮程序和程序控制

B 缩短指令长度,扩大寻址空间,提高编程灵活性

C 可以直接访问外存

D 提供扩展操作码的可能并降低指令译码难度

33、用16位字长(其中一位符号位)表示定点小数时,所能表示的数值范围是______。

A.0≤│N│≤1-2-(16+1)

B.0≤│N│≤1-2-16

C.0≤│N│≤1-2-(16-1)

D.0≤│N│≤1

34、运算器虽有许多部件组成,但核心部件是______。

A.数据总线

B.算术逻辑运算单元

C.多路开关

D.累加寄存器

A.用程序计数器PC来产生后继微指令地址

B.用微程序计数器μPC来产生后继微指令地址

C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址

D.通过指令中指定一个专门字段来控制产生后继微指令地址

36、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,

另一个数常需采用______。

A.堆栈寻址方式

B.立即寻址方式

C.隐含寻址方式

D.间接寻址方式

37、某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为______。

A 8,512

B 512,8

C 18,8

D 19,8

38、在机器数______中,零的表示是唯一的。

A 原码

B 补码

C 移码

D 反码

39、微程序控制器中,机器指令与微指令的关系是______。

A 每一条机器指令由一条微指令来执行;

B 每一条机器指令由一段用微指令编成的微程序来解释执行;

C 一段机器指令组成的程序可由一条微指令来执行;

D 一条微指令由若干条机器指令组成;

40、 32位字长(其中1位符号位)表示定点小数是,所能表示的数值范围是______。

A [0,1 – 2-32]

B [0,1 – 2-31]

C [0,1 – 2-30]

D [0,1]

41、 CPU中跟踪指令后继地址的寄存器是______。

A 主存地址寄存器

B 程序计数器

C 指令寄存器

D 状态条件寄存器

三、填空题练习

1、真值为—1011011则它的原码为,反码为,

补码为,移码为。

2、微程序控制器主要由 __, _ _和___ __三大部分组成。

3、流水线CPU存在的主要问题是相关冲突,主要包括、

、和

和映射方式。

5、128K*8的DRAM芯片内部采用行列相等的双译码结构,则共有行和

列,若单元刷新间隔不超过2mm ,采用异步刷新方式,则刷新信号的间隔是μS。

6、虚拟存贮器通常由主存和两级存贮系统组成。为了在一台特定的机器上执行程序,

必须把映射到这台机器主存贮器的空间上,这个过程称为地址映

射。

7、并行处理技术已经成为计算机技术发展的主流。从原理上概括,主要有三种形式:

并行、空间并行和。

8、操作控制器依据信号、信号

和信号来产生控制命令信号的。

9、指令的寻指方式有寻指和寻指两种。

10、为了兼顾速度、容量和价格的要求,计算机存储体系一般由、

和组成三级存储系统。

11、硬布线控制器的基本思想是:某一微操作控制信号是_ __ ___译码输出,

__信号和信号的逻辑函数.

12、CPU周期也称为______;一个CPU周期包含若干个______。任何一条指令的指令周期至少需要

______个CPU周期。

13、移码表示法主要用于表示.______数的阶码,以利于比较两个______的大小和

.______操作。

14、微程序设计技术是利用______方法设计______的一门技术。具有规整性、可维护

性、______等一系列优点。

15、广泛使用的______和______都是半导体随机读写存储器。前者的速度比后者快,

但______不如后者高。

16、形成指令地址的方式,称为______方式,有______寻址和______寻址。

17、CPU从______取出一条指令并执行这条指令的时间和称为______。由于各种指

令的操作功能不同,各种指令的指令周期是______。

18、个定点数由______和______两部分组成。根据小数点位置不同,定点数有______和纯整数之

分。

19、总线是构成计算机系统的______,是多个______部件之间进行数据传送的

______通道

20、主存与cache的地址映射有______、______、______三种方式。其中组相连

计算机组成原理期末试题

第一章计算机系统概论 计算机的硬件是由有形的电子器件等构成的,它包括运算器、存储器、控制器、适配器、输入输出设备。早起将运算器和控制器合在一起称为CPU(中央处理器)。目前的CPU包含了存储器,因此称为中央处理器。存储程序并按地址顺序执行,这是冯·诺依曼型计算机的工作原理,也是CPU自动工作的关键。 计算机系统是一个有硬件、软件组成的多级层次结构,它通常由微程序级、一般程序级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。 习题:4冯·诺依曼型计算机的主要设计思想是什么?它包括那些主要组成部分? 主要设计思想是:存储程序通用电子计算机方案,主要组成部分有:运算器、逻辑控制装置、存储器、输入和输出设备 5什么是存储容量?什么是单元地址?什么是数据字?什么是指令字? 存储器所有存储单元的总数称为存储器的存储容量。每个存储单元都有编号,称为单元地址。如果某字代表要处理的数据,称为数据字。如果某字为一条指令,称为指令字 7指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 每一个基本操作称为一条指令,而解算某一问题的一串指令序列,称为程序 第二章运算方法和运算器 按 对阶操作。

直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的输入编码、汉字内码、子模码等三种不同用途的编码。 1第三章 内部存储器 CPU 能直接访问内存(cache 、主 存) 双端口存储器和多模块交叉存储器属于并行存储器结构。 cache 是一种高速缓冲存储器,是为了解决CPU 和主存之间速度不匹配而采用的一项重要的硬件技术,并且发展为多级cache 体系,指令cache 与数据cache 分设体 系。要求cache 的命中率接近于1 适度地兼顾了二者的优点又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想,因而得到了普遍采用。 习题: 1设有一个具有20位地址和32位字长的存储器,问: (1)该存储器能存储多少个字节的信息? (2)如果存储器由512K ×8位SRAM 芯片组成,需要多少片; (3)需要多少位地址做芯片选择? (1)字节M 4832*220= (2)片84*28 *51232*1024==K K (3)1位地址作芯片选择 2 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问: (1) 若每个内存条16M ×64位,共需几个内存条? (2)每个内存条共有多少DRAM 芯片? (3)主存共需多少DRAM 芯片?CPU 如何选

计算机组成原理复习题

填空题 1. 计算机系统的层次结构由低级到高级为(微程序设计级)、(一般机器级)、操作系统级、汇编语言级、高级语言级。 2. 计算机系统中,传输信息基本有四种方式:(并行传送)、(串行传送)串并行传送、分时传送。 3. Cache的替换算法有(先进先出算法)和(最近最少使用算法) 4. 按CPU能否禁止中断的进入分类,中断分为(可屏蔽中断)和(不可屏蔽中断)。 5. CPU的操作控制器有(存储程序型)和(逻辑控制型)、组合型等几种。 6. 一个具有k级过程的流水线处理n个任务需要的时钟周期数为(k+n-1)。 7. 总线可分为(地址总线)(数据总线)和控制总线三类。 8. 输入输入设备的编址方式有(存储器映像编址)和(I/O独立编址)。 9. CISC指(复杂指令集计算机),RISC指(精简指令集计算机)。 10. 从机器指令的结构分,机器指令由(操作码)和(地址码)组成 21.存储器的访问有存储器的读和存储器两种操作。 22.标准的ASCII码用7位二进制表示,共有128个编码。 23.在cache的直接映像方式中主存的地址分为区号、块号和块内地址三部分。 24.在cache的全相联映像方式中主存的地址分为主存块号和块内地址两部分。 25.虚拟存储器主要解决主存储器的容量问题。 26.一条指令的格式通常由操作码确定,指令译码器对操作码译码后才能知道指令的功 能,同时也明确了指令中个字段的划分。 27.为了执行指令,控制器必须按照一定的时序生成控制信号,生成控制信号的方法主要 有硬件连线逻辑方式和微程序方式。 28.条件转移指令可以将比较操作设计成条件转移指令的一部分,优点是不需要寄存

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

(完整版)计算机组成原理期末考试试题及答案

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.___C___可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指_B_____。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第___B___种说法是正确的。 A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是___C___。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是___C___。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

计算机组成原理复习题及答案

一、填空、选择或判断 1.多核处理机是空间并行计算机,它有___多__个CPU。 2.计算机的发展大致经历了五代变化,其中第四代是1972-1990 年的_大规模和超大规 模集成电路______计算机为代表。 3.计算机从第三代起,与IC电路集成度技术的发展密切相关。描述这种关系的是_摩尔__ 定律。 4.1971年,英特尔公司开发出世界上第一片4位微处理器__Intel 4004_____。首次将CPU 的所有元件都放入同一块芯片之内。 5.1978年,英特尔公司开发的___Intel 8086_______是世界上第1片通用16位微处理器, 可寻址存储器是_1MB______。 6.至今为止,计算机中的所有信息仍以二进制方式表示的理由是__物理器件性能所致___。 7.冯。诺依曼计算机工作方式的基本特点是__按地址访问并顺序执行指令_____。 8.20世纪50年代,为了发挥__硬件设备_____的效率,提出了_多道程序___技术,从而发 展了操作系统,通过它对__硬软资源______进行管理和调度。 9.计算机硬件能直接执行的只有__机器语言_________ 。 10.完整的计算机系统应包括__配套的硬件设备和软件系统______。 11.计算机的硬件是有形的电子器件构成,它包括_运算器__、_控制器_、_存储器__、_适配器_、_系统总线__、__外部设备__。 12.当前的中央处理机包括__运算器_____、_控制器_____、__存储器_____。 13.计算机的软件通常分为__系统软件_______和___应用软件_____两大类。 14.用来管理计算机系统的资源并调度用户的作业程序的软件称为__操作系统_____,负责将_高级____-语言的源程序翻译成目标程序的软件称为___编译系统____。 15.计算机系统中的存储器分为__内存____和__外存______。在CPU执行程序时,必须将 指令存放在__内存______中。 16.计算机存储器的最小单位为___位______。1KB容量的存储器能够存储___8192_____个这样的基本单位。 17.在计算机系统中,多个系统部件之间信息传送的公共通路称为_总线_____。就其所传送的信息的性质而言,在公共通路上传送的信息包括__数据__、__地址__和__控制____信息。 18.指令周期由__取指____ 周期和__执行_____周期组成。 19.下列数中最小的数为_______. A (101001)2 B(52)8 C (101001)BCD D(233)16 20.下列数中最大的数为 A ()2 B(227)8 C (96)16D(143)5 21.在机器数中,________的零的表示形式是唯一的。 A原码B补码C反码D原码和反码 22.某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正 小数为___C____,最小负小数为___D_____ A +(231-1) B -(1-2-32) C +(1-2-31)≈+1 D-(1-2-31)≈-1 23.某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正 整数为___A____,最小负整数为___D_____ A +(231-1) B -(1-2-32)

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理期末考试

计算机组成原理试题 一、选择题 ( c )1、在下列四句话中,最能准确反映计算机主要功能的是下面哪项。 A.计算机可以存储大量信息 B.计算机能代替人的脑力劳动 C.计算机是一种信息处理机 D.计算机可实现高速运算 ( c )2、计算机硬件能直接执行的只能是下面哪项。 A.符号语言 B.汇编语言 C.机器语言 D.机器语言和汇编语言 ( c )3、运算器的核心部件是下面哪项。 A.数据总线 B.数据选择器 C.算术逻辑运算部件 D.累加寄存器 ( c )4、对于存储器主要作用,下面哪项说法正确。 A.存放程序 B.存放数据 C.存放程序和数据 D.存放微程序 ( c )5、至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是下面哪项。 A.节约元件 B.运算速度快 C.物理器件性能决定 D.信息处理方便( a )6、CPU中有若干寄存器,其中存放存储器中数据的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.数据寄存器 D.指令寄存器(d?)7、CPU中有若干寄存器,其中存放机器指令的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.指令寄存器 D.数据寄存器 ( c )8、CPU中有若干寄存器,存放CPU将要执行的下一条指令地址的寄存器是下面哪项。 A.地址寄存器 B.数据寄存器 C.程序计数器 D.指令寄存器 (c)9、CPU中程序状态寄存器中的各个状态标志位是依据下面哪项来置位的。 A.CPU已执行的指令 B.CPU将要执行的指令 C.算术逻辑部件上次的运算结果 D.累加器中的数据 ( b )10、为协调计算机各部件的工作,需要下面哪项来提供统一的时钟。 A.总线缓冲器 B.时钟发生器 C.总线控制器 D.操作命令发生器 ( c )11、下列各种数制的数中最小的数是下面哪项。 A.(101001)2 B.(52)8 C.(101001)BCD D.(233)H ( d )12、下列各种数制的数中最大的数是下面哪项。 A.(1001011)2 B.75 C.(112)8 D.(4F)H ( b )13、将十进制数15/2表示成二进制浮点规格化数(阶符1位,阶码2位,数符1位,尾数4位)是下面哪项。 A.01101110 B.01101111 C.01111111 D.11111111

计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案 文稿归稿存档编号:[KKUY-KKIO69-OTM243-OLUI129-G00I-FDQS58-

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.______可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指______。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用______,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第______种说法是正确的。

A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相 同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是______。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。 10.将微程序存储在EPROM中的控制器是______控制器。 A.静态微程序; B.毫微程序; C.动态微程序; D.微程序。 11.隐指令是指______。 A.操作数隐含在操作码中的指令; B.在一个机器周期里完成全部操作的指令; C.指令系统中已有的指令;

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

《计算机组成原理》期末考试试题及答案

武汉大学计算机学院 2007-2008学年第一学期2006级《计算机组成原理》 期末考试试题A卷答案 __ 学号_______ 班级 ____ _____ 姓名__ _________ 成绩_____ ___ 1.(16分)一浮点数,阶码部分为q位,尾数部分为p位,各包含一位符号位,均用补码表示;该浮点数所能表示的最大正数、最小正数、最大负数和最小负数分别是多少? 解: 2.在一个具有四体低位多体交叉的存储器中,如果处理器的访存地址为以下十进制。求该存储器比单体存储器的平均访问速率提高多少?(忽略初启时的延迟) (1)1、2、3、…… 32 (10分) (2)2、4、6、…… 32 (10分) 解:设存储器的访问周期为T。 (1)四体低位多体交叉的存储器访问的情况如下: 1、2、3 所需时间= T ; 4、5、6、7 所需时间= T ; 8、9、10、11 所需时间= T ; 12、13、14、15 所需时间= T ; 16、17、18、19 所需时间= T ; 20、21、22、23 所需时间= T ; 24、25、26、27 所需时间= T ; 28、29、30、31 所需时间= T ; 32 所需时间= T ; 四体低位多体交叉的存储器访问所需时间=9T; 单体存储器访问所需时间=32T; 所以平均访问速率提高:32/9倍

(2)四体低位多体交叉的存储器访问的情况如下: 2 所需时间= T ; 4、6 所需时间= T ; 8、10 所需时间= T ; 12、14 所需时间= T ; 16、18 所需时间= T ; 20、22 所需时间= T ; 24、26 所需时间= T ; 28、30 所需时间= T ; 32 所需时间= T ; 四体低位多体交叉的存储器访问所需时间= 9T; 单体存储器访问所需时间=16T; 所以平均访问速率提高:16/9倍 3.(20分)假定指令格式如下: 其中: D/I为直接/间接寻址标志,D/I=0表示直接寻址,D/I=1表示间接寻址。 Bit10=1:变址寄存器I寻址; 设有关寄存器的内容为(I)=063215Q 试计算下列指令的有效地址。(Q表示八进制) (1) 152301Q (2) 140011Q 解: (1) 152301Q=1 101 010 011 000 001 因为Bitl0(I)=1,故为变址寄存器寻址,EA=(I)+A=063215+301=063516Q。 (3) 140011Q=1 100 000 000 001 001 因为D/I=0,故为直接寻址,EA=A=011Q。 4. 已知某运算器的基本结构如图所示,它具有+(加)、-(减)、和M(传送)三种操作。 (1) 写出图中1~12表示的运算器操作的微命令;(6分) (2) 设计适合此运算器的微指令格式;(6分) (3) 指令DDA的功能是计算R1、R2和R3三个寄存器的和,若进位C=0,则R1+R2→R2;若进位C=1,则R1+R2+R3→R2,画出指令DDA的微程序流程图,并列出微操作序列(取指令流程不写,取指令微指令安排在0号单元中);(6分) (4)设下址地址为5位,将微程序流程图安排在1~3号单元里;(6分)

计算机组成原理期末试题

1.刷新存储器的重要性能指标是它的带宽。若显示工作方式采用分辨率为1024*768,颜色深度24位,帧频(刷新速度)为72Hz,求: 1)刷新存储器的容量是多少 2)刷新存储器的带宽是多少 1)刷新存储器的容量= 1024*768 * 24bit= 2)帧频(刷新速度)为72Hz指的是:每秒钟读72次, 所以,刷新存储器的带宽=1024*768 * 24bit *72 次/秒=162MB/s 2.试推导磁盘存储器读写一块信息所需要的总时间 读写一块总时间TB=平均找道时间Ts+平均等待时间Tw +读写传输时间Tt 读写一块总时间TB=平均找道时间+平均等待时间+读写传输时间=Ts+Tw+Tt 1)Tw 设磁盘每秒r转,每条磁道N个字,则数据传输率=rN个字/秒 转一周的时间=1/r,所以 Tw =1/2*(1/r)=1/(2r) 2)Tt 又设每块的字数是n,一旦读写头定位在该块,则Tt≈n/(rN)秒 所以TB=Ts+ 1/(2r)+ n/(rN) 秒 3.采用串行接口进行7位ASCII码传送,带有一位奇偶校验位、一位起始位和一位停止位,当波特9600波特时,字符传送率是 9600波特=9600bit/秒 =9600 bit*(1字符/10bit)/秒 =960字符/秒 4.某总线在一个总线周期中并行传送8个字节的信息,设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHz,求总线带宽 Dr=8字节/T秒=8*70*10^6≈420MB/秒 5.某机器CPU中有16个寄存器,运行某中断处理程序时,仅用到其中的2个寄存器,请问响应中断而进入该中断处理程序时是否将通用寄存器内容保存到主存中去需保存几个寄存器 要将通用寄存器内容保存到主存中去。 只要保存中断处理程序用到的那2个寄存器的内容。 1.已知cache的存储周期是40ns,主存存储周期200ns, cache/主存系统平均50ns,求cache的命中率访问n个字,设命中率为H cache/主存系统的平均访问时间 =命中cache的时间+不命中cache的主存访问时间 =H*Tc+(1-H)*Tm =H*40+(1-H)*200 =50

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理期末考试试卷及答案(1)

计算机组成原理期末考试试卷(1) 一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。 A. 11001011 B. 11010110 C. 11000001 D. 11001001 2.在定点二进制运算器中,减法运算一般通过______ 来实现。 A. 补码运算的二进制加法器 B. 补码运算的二进制减法器 C. 补码运算的十进制加法器 D. 原码运算的二进制减法器 3.下列关于虚拟存储器的说法,正确的是____。 A. 提高了主存储器的存取速度 B. 扩大了主存储器的存储空间,并能进行自动管理和调度 C. 提高了外存储器的存取速度 D. 程序执行时,利用硬件完成地址映射 4.下列说法正确的是____。 A. 存储周期就是存储器读出或写入的时间 B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取 C. 双端口存储器在左右端口地址码不同时会发生读/写冲突 D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式 5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用____寻址方式。 A. 堆栈 B. 立即 C. 隐含 D. 间接 6.指令系统中采用不同寻址方式的目的主要是______ 。 A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度 C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是____。 A. 指令长度固定,指令种类少 B. 寻址方式种类尽量少,指令功能尽可能强 C. 增加寄存器的数目,以尽量减少访存的次数 D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令

【精品】计算机组成原理期末考试简答题重点

一、简答题 1、试述浮点数规格化的目的和方法。 答:浮点的规格化是为了使浮点数尾数的最高数值位为有效数位。当尾数用补码表示时,若符号位与小数点后的第一位不相等,则被定义为已规格化的数,否则便是非规格化数。通过规格化,可以保证运算数据的精度。 方法:进行向左规格化,尾数左移一位,阶码减1,直到规格化完毕。 2、简述循环冗余码(CRC)的纠错原理。 答:CRC码是一种纠错能力较强的校验码。在进行校验时,先将被检数据码的多项式用 生成多项式G(X)来除,若余数为0,说明数据正确;若余数不为0,则说明被检数据有错。 只要正确选择多项式G(X),余数与CRC码出错位位置的对应关系是一定的,由此可以 用余数作为判断出错位置的依据而纠正出错的数据位。 3、DRAM存储器为什么要刷新?有几种刷新方式? DRAM存储元是通过栅极电容存储电荷来暂存信息。由于存储的信息电荷终究是有泄漏的,电荷数又不能像 SRAM存储元那样由电源经负载管来补充,时间一长,信息就会丢失。为此必须设法由外界按一定规律给栅 极充电,按需要补给栅极电容的信息电荷,此过程叫“刷新”。 ①集中式---正常读/写操作与刷新操作分开进行,刷新集中完成。 ②分散式---将一个存储系统周期分成两个时间片,分时进行正常读/写操作和刷新操作。 ③异步式---前两种方式的结合,每隔一段时间刷新一次,保证在刷新周期内对整个存储器 刷新一遍。 4、CPU中有哪些主要寄存器?简述这些寄存器的功能。 (1)指令寄存器(IR):用来保存当前正在执行的一条指令。 (2)程序计数器(PC):用来确定下一条指令的地址。 (3)地址寄存器(AR):用来保存当前CPU所访问的内存单元的地址。 (4)缓冲寄存器(DR): <1>作为CPU和内存、外部设备之间信息传送的中转站。 <2>补偿CPU和内存、外围设备之间在操作速度上的差别。 <3>在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。 (5)通用寄存器(AC):当运算器的算术逻辑单元(ALU)执行全部算术和逻辑运算时,为ALU提供一个工作区。 (6)状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。除此之外,还保存中断和系统工作状态等信息,以便使CPU和系统能及时了解机器运行状态和程序运行状态。 5、中断处理过程包括哪些操作步骤? 关闭中断标识,重要数据入栈, 处理中断服务功能, 数据出栈, 恢复中断标识, 开中断.

最新计算机组成原理作业练习题

第四章作业 1填空题 1. 计算机中的存储器是用来存放数据和程序的,随机访问存储器的访问速度与储存单元的 物理位置无关。 2. 对存储器的访问包括_直接访问_和_串行访问_两类。 3. 2计算机系统中的存储器分为内存_和_外存_。在CPU执行程序时,必须将指令存在_ 内存③____中。 4. 主存储器的性能指标主要是储存容量、存取速度②、存储周期和存储器带宽。 5. 存储器中用单元地址号来区分不同的存储单元,1GB=②KB。 6. 半导体存储器分为①、②、只读存储器(ROM)和相联存储器等。 7. RAM的访问时间与存储单元的物理位置①,任何存储单元的内容都能被② 8. 存储揣芯片由①、②、地址译码和控制电路等组成。 9. 地址译码分为①方式和②方式。 10.双译码方式采用①个地址译码器,分别产生②和③信号。 11.若RAM芯片内有1024个单元,用单译码方式,地址译码器将有①条输出线;用双译码方式,地址译码器有②条输出线。 12.静态存储单元是由晶体管构成的①,保证记忆单元始终处于稳定状态,存储的信息不需要②。 存储器芯片并联的目的是为了①,串联的目的是为了②。 14.计算机的主存容量与①有关,其容量为②。 1. 要组成容量为4MX8位的存储器,需要①片4MXl位的存储器芯片并联,或者需要②片 1MX3的存储器芯片串联。

16.内存储器容量为256K时,若首地址为00000H,那么末地址的十六进制表示是 17.主存储器一般采用①存储器件,它与外存比较存取速度②、成本③。 18.三级存储器系统是指______这三级: 19.表示存储器容量时KB=_①_,MB=_②_;表示硬盘容量时,KB=③,MB=④。 20.只读存储器ROM可分为①、②、③和④四种。 21.SRAM是①;DRAM是②;ROM是③;EPROM是④。 22.半导体SRAM靠①存储信息,半导体DRAM则是靠②存储信息。 23.广泛使用的①和②都是半导体③存储器。前者的速度比后者快,但④不如后者高,它们的共同缺点是断电后⑤保存信息。 24.CPU是按____访问存储器中的数据。 24.EPROM属于①的可编程ROM,擦除时一般使用②,写入时使用高压脉冲。 25.对存储器的要求是①,②,③。为了解决这三个方面的矛盾,计算机采用多级存储器体系结构。 26.动态MOS型半导体存储单元是由一个①和一个②构成的。

计算机组成原理试题及答案

《计算机组成原理》试题 一、(共30分) 1.(10分) (1)将十进制数+107/128化成二进制数、八进制数和十六进制数(3分) (2)请回答什么是二--十进制编码?什么是有权码、什么是无权码、各举一个你熟悉的有权码和无权码的例子?(7分) 2.已知X=0.1101,Y=-0.0101,用原码一位乘法计算X*Y=?要求写出计算过程。(10分) 3.说明海明码能实现检错纠错的基本原理?为什么能发现并改正一位错、也能发现二位错,校验位和数据位在位数上应满足什么条件?(5分) 4.举例说明运算器中的ALU通常可以提供的至少5种运算功能?运算器中使用多累加器的好处是什么?乘商寄存器的基本功能是什么?(5分) 二、(共30分) 1.在设计指令系统时,通常应从哪4个方面考虑?(每个2分,共8分) 2.简要说明减法指令SUB R3,R2和子程序调用指令的执行步骤(每个4分,共8分) 3.在微程序的控制器中,通常有哪5种得到下一条指令地址的方式。(第个2分,共10分) 4.简要地说明组合逻辑控制器应由哪几个功能部件组成?(4分) 三、(共22分) 1.静态存储器和动态存储器器件的特性有哪些主要区别?各自主要应用在什么地方?(7分) 2.CACHE有哪3种基本映象方式,各自的主要特点是什么?衡量高速缓冲存储器(CACHE)性能的最重要的指标是什么?(10分) 3.使用阵列磁盘的目的是什么?阵列磁盘中的RAID0、RAID1、RAID4、RAID5各有什么样的容错能力?(5分) 四、(共18分) 1.比较程序控制方式、程序中断方式、直接存储器访问方式,在完成输入/输出操作时的优缺点。(9分) 2.比较针式、喷墨式、激光3类打印机各自的优缺点和主要应用场所。(9分) 答案 一、(共30分) 1.(10分) (1) (+107/128)10 = (+1101011/10000000)2 = (+0.1101011)2 = (+0.153)8 = (+6B)16 (2) 二-十进制码即8421码,即4个基2码位的权从高到低分别为8、4、2、1,使用基码的0000,0001,0010,……,1001这十种组合分别表示0至9这十个值。4位基二码之间满足二进制的规则,而十进制数位之间则满足十进制规则。 1

计算机组成原理期末考试A卷-含答案

广东外语外贸大学信息学院计算机系 2004—2005学年第2学期 《计算机组成原理》期末考试试卷A 考卷适用班级:计算机专业03级考试时间:120分钟 班级_______ 学号_____________姓名_________成绩_______ 一、填空题(每空1分,共20分) 1.8位二进制补码表示整数的最小值为__-128____,最大值为__127___。 2.计算机常用的校验码有奇偶校验码、海明校验码、____CRC码_____。 3.一个浮点数,当其补码尾数右移1位时,为使其值不变,阶码应该__加1____。4.ALU的基本逻辑结构是__快速进位__加法器,它比行波进位加法器优越,具有先行进位逻辑,不仅可以实现高速运算,还能完成逻辑运算。 5.采用双符号位的方法进行溢出检测时,若运算结果中两个符号位__不相同__,则表明发生了溢出。 6.要组成容量为4M×8位的存储器,需要__8__片4M×1位的存储器芯片并联,或者需要__4____片1M×8位的存储器芯片串联。 7.一台计算机所具有的各种机器指令的集合称为该计算机的__指令系统__。 8.指令编码中,操作码用来指定__操作的类型__,n位操作码最多可以表示___2n____条指令。 9.CPU中,保存当前正在执行的指令的寄存器为__指令寄存器IR_,保存下一条指令地址的寄存器为_程序计数器PC__,保存CPU访存地址的寄存器为__内存地址寄存器AR__。10.控制器在生成各种控制信号时,必须按照一定的__时序__进行,以便对各种操作实施时间上的控制。 11.微程序控制器的核心部件是存储微程序的__控制存储器____,它一般用_只读存储器_构成。 12.任何指令周期的第一步必定是__取指__周期。 13.异步方式下,总线操作周期时间不固定,通过_握手(就绪/应答)_信号相互联络。14.输入输出操作实现的CPU与I/O设备的数据传输实际上是CPU与__IO设备接口寄存器__之间的数据传输。 二、选择题(每小题1分,共20分) 1.冯·诺曼机工作方式的基本特点是___________。 A.多指令流单数据流B.按地址访问并顺序执行指令 C.堆栈操作D.存储器按内容选择地址 2.主机中能对指令进行译码的器件是_________。 A.ALU B.运算器 C.控制器D.存储器 3.运算器的主要功能是进行_______。 A.逻辑运算B.算术运算

计算机组成原理试卷及答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同 6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时 间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间

相关文档
相关文档 最新文档