文档库 最新最全的文档下载
当前位置:文档库 › 2013年全国大学生电子设计竞赛简易频率特性测试仪(E)资料

2013年全国大学生电子设计竞赛简易频率特性测试仪(E)资料

2013年全国大学生电子设计竞赛简易频率特性测试仪(E)资料
2013年全国大学生电子设计竞赛简易频率特性测试仪(E)资料

2013年全国大学生电子设计竞赛

简易频率特性测试仪(E)

【本科组】

2013年9月6日

摘要

本作品以FPGA和单片机为控制核心及数据处理核心,采用高分辨率DDS9854芯片产生1MHz-40MHz以0.1MHz为最小步进单位的任意频率正交扫描信号,其频率稳定度、幅度平衡误差、幅度平坦度及扫频时间均满足要求。通过精确的参数选择制作的RLC串联谐振电路其中心频率误差、有载品质因数、有载最大电压增益符合设计要求。利用零中频正交解调原理,经乘法器、低通滤波器、A/D转换后将信号送入FPGA控制模块运算得到被测RLC网络的幅频特性和相频特性数据,最终在液晶显示屏和示波器上同时显示幅频特性和相频特性数据及曲线。用键盘通过单片机控制系统设置点频、扫频步进和扫频频率范围,人机交互界面友好。报告中阐明了软硬件设计依据及相关电路,给出了系统功能和性能测试结果。

关键词:正交解调原理;扫频;频率特性测试仪;FPGA;DDS

Abstract

This work is based on FPGA and single chip microcomputer as the control core and the data processing core, using high resolution DDS9854 chip generate 1MHz to 40MHz any frequency orthogonal scanning signal, whose smallest step unit is 0.1MHz. The frequency stability, amplitude balance error, amplitude flatness and frequency sweeping time are all satisfy the design requirements. Through choosing the precise parameters, produced the RLC series resonant circuit, whose center frequency error, loaded quality factor, loaded maximum voltage gain are all meet the design requirements. Using the zero if quadrature demodulation principle, make the signal through the multiplier, low pass filter, A/D conversion in turn, and then put it into the FPGA control module to calculate the amplitude frequency characteristic and the phase frequency characteristic data of the tested RLC network, finally show the amplitude frequency characteristic and phase frequency characteristic data and curve on both LCD screen and oscilloscope. Using the single chip controlled keyboard set point frequency, sweep frequency step and sweep frequency range, it also has friendly man-machine interface. The report describes the software and hardware design basis and relevant circuit, the test results of system function and performance are also presented.

Keywords: Quadrature demodulation principle, sweep frequency, frequency characteristic tester, FPGA, DDS

目录

1 方案比较与选择 (1)

1.1 扫频信号产生方案 (1)

1.2 相位检测方案 (1)

1.3 幅值检测 (2)

1.4 数据处理和控制系统选择 (3)

2 理论分析与计算 (3)

2.1 系统原理 (3)

2.2 RLC被测网络设计 (4)

2.3 正交解调原理 (5)

2.4 DDS信号源 (6)

3 电路与程序设计 (6)

3.1 椭圆滤波器设计 (6)

3.2 乘法器电路设计 (7)

3.3 程序设计 (7)

4 测试方案与测试结果 (8)

4.1 测试条件与仪器 (8)

4.2 测试方法和测试结果 (8)

4.3 测试结果分析 (10)

5 参考文献 (10)

6 附图:正交扫频信号源电路原理图 (11)

1 方案比较与选择

综合分析题目要求,AD9854为具有80管脚的贴片芯片,制作DDS9854模块PCB是本题的最大难点,也是制作的重点之一。另一难点是信号源输出频率范围为40MHz时,AD的转换速度至少要在200MHz以上,这样高速的AD市场上基本找不到,价格也相当昂贵。此外,在整个电路的设计中,要考虑其成本和性价比。

1.1 扫频信号产生方案

方案一:采用数字直接频率合成技术(DDFS)。以单片机和FPGA为控制核心,利用FPGA中的N位地址存储相应的正弦表值,通过改变频率控制字K,寻址相位累加器波形存储器的数据,以产生所需频率的正弦信号fout=fin *K/2N。该方案频率比较稳定,抗干扰能力强,但程序实现会有一定的繁琐性,并且会占用FPGA的大量资源。

方案二:采用程控锁相环频率合成方案。锁相环频率合成是将高稳定度和高精确度的标准频率经过加减乘除的运算产生同样稳定度和精确度的大量离散频率,在一定程度上既解决了频率稳定精确、又解决了频率在较大范围可变的矛盾,能产生方波,通过积分电路就可以得到同频率的三角波,再经过滤波器就可以得到正弦波,但采用了多次积分电路,这种具有惰性特性的电路误差大且不能满足相频曲线和幅频曲线的输出要求,功能扩展能力有限

方案三:采用数字频率发生器DDS芯片AD9854。AD9854是AD公司采用先进的DDS技术生产的具有高级集成度的DDS器件,它的最高工作时钟为300MHz,正常输出工作频率范围为0~140MHz,精度可达0.04Hz,它还具有调频和调相功能,通过单片机的适当控制便可产生高带宽的正弦波信号。根据题目要求,结合性价比,选用AD9854。该方案产生的信号频率稳定度较好,操作简易,但抗干扰性有一定的不足。

综上论证比较:与DDFS及锁相环频率合成相比,采用DDS芯片合成正弦信号的频率建立与切换简单,频率单一,频率覆盖范围广,精度高,可控性强,功能扩展能力大。故采用方案三。

1.2 相位检测方案

方案一:A/D采样查找最值法。A/D采样查找最值法。采用两片高速A/D转换器同时对输入的两路信号进行等时间等间隔采样并将其分别存储,然后对所测信号的波形数据进行分析。用单片机扫描存储在RAM中的波形数据,查找出两部分数据的最大值或最小值,计算出两片A/D转换器采集两部分波形数据的最大值

或最小值的时间间隔,则信号的相位差可由下式得到:

Фx=(Tx/T0)*360°

其中,Tx为两路信号相临最值的时间间隔,T0为信号周期。这种方案需要用软件对大量的波形数据进行处理才能达到较高的精确度且采集时间间隔难以精确控制。

方案二:FPGA鉴相法。基于FPGA数字逻辑处理功能。将待测网络的正弦信号输入和输出端分别通过一个过零比较器,对两路方波信号进行“异或”操作,所得脉冲的宽度可反映相位差的大小,这就将对信号相位差测量转化成对脉冲的占空比的测量。分别测量脉冲高电位时间内与原方波周期内的基准源脉冲数N h 与N t。则信号相位差为:

Фx=(N h/N t)*360°

这种方案以主控芯片的时钟信号作为计数脉冲,但原方波信号及脉冲信号都是单个不长的时间单位,其数值相对较小,故存在误差。当待测信号频率较高时误差会更大。

方案三:考虑方案二中误差的主要来源,测量中采用多周期同步计数法,此方案基于方案二,对输入信号周期进行填充式脉冲计数。其原理为:用FPGA产生一个门宽为1秒的闸门信号,将DDS的40MHz时钟频率7倍频为280MHz,用闸门信号与倍频时钟脉冲“相与”送入计数器1,进行计数,计数值为N1。将同步闸门信号、鉴相脉冲和时钟脉冲三者“相与”后送入记数器2,进行计数,计数值为N2,则相位差为:Фx=(N2/N1)*360°。此方法缺陷来自于所取的闸门信号宽度并非整个原信号周期,这样会带来一定的误差,但其实这种误差在允许范围内是可以忽略的。总体上在测量高频率时更精确。综上采用此方案。

1.3 幅值检测

方案一:峰值检波法。用二极管电路和电压跟随器组成的峰值检波电路,其原理为:当输入电压正半周通过时,检波管导通,对电容C充电。适当选择电容值,使得电容放电速度大于充电速度,这样,电容两端的电压可以保持在最大电压处从而实现峰值检波。二极管D2用于补偿D1的导通压降,提高测量精度。为隔离后级,增加由运算放大器构成的射极跟随器。此电路能够检测的信号频率范围很宽,被测信号频率低时检波的纹波较大,通过增加小电容和大电容并联构成的电容池可以滤除纹波,但二极管的管压降必然会带来一定误差,此电路只适合于测量中高频率段的信号。

方案二:采用真有效值芯片AD637。所谓“真正有效值”亦称真均方根值。借助TRMS/DC转换器对输入电压进行“平方-取平均值-开平方”运算,就能获得交流电压的有效值。在输入有效值为1V时1%误差的带宽可达到200kHz。

综合论证,峰值检波法在低幅度、过低或过高频时误差较大,而应用集成真

有效值检测芯片AD637进行有效值检波具有准确度高、测量面广、显示直观的优点,故采用方案二。

1.4 数据处理和控制系统选择

方案一:采用FPGA最小系统。即由FPGA来实现整个系统的统一控制和数据处理。

方案二:采用FPGA+单片机最小系统板。即由FPGA和单片机来实现数据处理和人机界面控制等功能。

本系统涉及大量的数据存储和复杂处理,方案一虽然将FPGA的资源充分利用,但控制键盘和液晶不方便。而通过FPGA控制处理大量的数据存储和复杂运算,由单片机控制键盘和液晶能够使系统相互补充。故采用方案二。

2 理论分析与计算

2.1 系统原理

系统总体框图如图1所示。系统由电源模块、正交扫频信号源、被测RLC 网络、乘法器、低通滤波器、AD转换模块、FPGA控制模块、单片机控制模块及显示模块等构成。

图1 系统总体框图

电源部分由220V交流取电,经变压、整流、滤波(AC–DC变换)后,由开关电压芯片降压,再经线性稳压至+5V,+12V,–12V三路电源供DDS9854等模块使用,在此不再详述。

2.2 RLC 被测网络设计

图2所示是RLC 串联电路,其中R 是电感线圈的内阻,电路中有正弦电流

I

(I =Imsin ωt)通过,根据基尔霍夫定律有: I Z I jX R I jX I jX I R U C L =+=-+=)(

其中电抗X =L X —X C ,电路的阻抗Z=R+jX 。

图2 RLC 串联谐振电路

分析可知当电感上的电压与电容的电压相等时,它们正好相互抵消,电路中的电流和电压同相位,这时电路就发生谐振。调整图2的电路参数或者改变外加电压的频率,使电抗

X =L X —X C =0

即L ω—1 / (C ω)=0 (1)

这时电路中的阻抗Z=R+jX=R 是电阻性的,故电流与电压同相位,也就是说电路发生谐振。由于电路中的电阻、电感、电容元件是串联的,故称为串联谐振。

由(1)式得谐振时的角频率LC 1=ω 谐振频率f 0=1 / (2*π*LC ) (2)

电路谐振时,电压U = RI ,电感线圈或电容上的电压U L = U C = X L I = X C I 。谐振时电感或是电容的两端的电压与外加电压的比值称为谐振电路的品质因数。是用来评价回路损耗大小的指标。一般,Q 值在几十到几百范围内。

品质因数Q = U L / U = X L I / RI = X L / R = ω0L / R (3) 当Q=4,f 0=20MHz ,R=51?时,计算的L=1.5μH ,C=39pF

则 f 0=12

-6-1039*10*5.1*21

*π=20.8085MHz

精度误差=20

8085

.0=0.04

Q=12

-6-10

*3910*5.1*511=3.8454 精度误差=4

8454

.0=0.0077

精度符合题目要求。

RLC 谐振仿真电路图如图3示,RLC 谐振仿真频谱图如图4示。通过仿真图可以看出,其中心频率、有载最大电压增益均符合题目要求。

图3 RLC 谐振仿真电路图

图4 RLC 谐振仿真频谱图

2.3 正交解调原理

正交解调也叫正交基带变换,其目的是去掉调制信号中的载频,将信号变换到零中频(基带)。一个载频为ωc 的调制信号可以表示为:

x(t) = a(t)cos[t c ω+θ(t) ] 则其复信号解析为:

z(t)= a(t)cos[t c ω +θ(t) ]+j a(t)sin[t c ω+θ(t) ]

其中a(t)表示为信号的瞬时包络,α(t) = t c ω +θ (t)表示信号的瞬时相位,而 ω (t)= d α(t)/ dt=c ω+θ′ (t)表示信息的瞬时角频率。各种调制方式的信号调制信息都包括在这3个特征量中。经正交解调后得到的零中频信号(基带信号)为:

Z B (t)= a(t)cos θ (t)+j a(t)sin θ(t) =BI Z (t) + j BQ Z (t) 式中BI Z (t) =a(t)cos θ(t)

BQ Z (t) =a(t)sin θ(t)

BI Z (t) 和 BQ Z (t)分别为基带信号中的同相分量和正交分量,或称为I 路分

量和Q 路分量。

2.4 DDS 信号源

根据DDS 原理所产生的波形频率为:

f =N c

M f 2/

式中c

f 为基准频率,M 为相位增量因子,N 为累加器的位数,在本系统中,

N=48,

c f 为280MHz (DDS 七倍频40*7=280)。c

f 取40MHz ,则频率的最小步

进为c f 48

21=280*610*4821

=1μHz 。

3 电路与程序设计

3.1 椭圆滤波器设计

设计了–3 dB 截止频率为40MHz 的7阶无源椭圆滤波器。根据滤波器设计手册中的归一化设计表格,可以查找得到所需要的电容电感值。并通过滤波器软件仿真,根据仿真得到的幅频特性曲线对电容电感值做调整。图5、图6分别为40MHz 的7阶椭圆滤波器的仿真电路及幅频特性曲线图。实际测试结果为:截止频率为40.4MHz ,带内起伏不大于0.6dB 。

图5 40MHz7阶椭圆滤波器仿真电路

图6 40MHz7阶椭圆滤波器幅频特性仿真曲线图

3.2 乘法器电路设计

采用模拟乘法器AD835作为信号的调制和解调单元。AD835是一款电压输出四象限模拟乘法器,带宽高达250MHz,很适合宽带调制和解调应用。由于片内电路的优化和带隙电压基准的使用,AD835的输出噪声典型值仅为50Nv/Hz,保证尽可能小的失真,另外,AD835需要的外围电路非常少,配置相当方便,其典型连接如图7所示。

图7 乘法器电路

其中X、Y、Z为信号输入端,W为信号输出端,W和Z之间的电阻网络起微调电路增益的作用。

3.3 程序设计

图8所示为FPGA+单片机系统主流程图,其余子模块在此不再详细介绍。单片机通过扫描获取用户通过键盘输入的命令信息,同时将设置信息显示在LCD 上,以方便用户知道获知系统当前状态和进行后续操作,单片机根据用户命令信息进行相应的计算处理后将结果送至FPGA进行相应的操作控制,FPGA根据单片机送来的相关信息控制相关模块完成相应操作。

图8 系统主流程图

4 测试方案与测试结果

4.1 测试条件与仪器

测试条件:检查多次,仿真电路和硬件电路必须与系统原理图完全相同,并且检查无误,硬件电路保证无虚焊。

测试仪器:数字示波器:DS1052E,数字合成函数信号发生器:ATTEN ATF20B 数字合成函数信号发生器,四位半万用表:FLUKE。

4.2 测试方法和测试结果

(1)电源电压220V市电加到自制线性稳压电源上。通过键盘控制改变输入频率并在液晶上显示输入频率,在示波器上观察测试输出频率和测试电压值,测试数据如表1所示。

(2)自制被测网络测试,输入2V正弦波信号,测试数据如表2所示。

(3)正交两路信号幅度在同频点上的相对误差测量数据如表3所示。

(5)键盘控制输入扫频范围,观察扫频输出。

4.3 测试结果分析

由测试数据可知正交扫频信号源频率输出满足题目要求。频率稳定度从频率

10以内。扫频信号电压的峰峰值>=1V,计的显示数据看,显示的频率稳定度在4-

幅度平坦度<=5%,幅度平衡误差的绝对值≤5%。本系统实现了题目要求的大部分功能,整体性能取得了较为满意的效果。

5 参考文献

[1] 康华光.电子技术基础(模拟部分)(第五版).北京:高等教育出版设,2006.

[2] 张肃文.高频电子线路(第三版).北京:高等教育出版社,2006

[3] 马忠梅.单片机的C语言语言应用程序设计.北京:北京航空航天大学出版社

[4]李朝青.单片机原理及接口技术.北京:北京航空航天大学出版社

[5] 汪国强.EDA技术与应用(第二版).北京:电子工业出版社

6 附图:正交扫频信号源电路原理图

- 11 -

频率特性测试仪(精)

频率特性测试仪 摘要:本频率特性测量仪以 MSP430单片机为控制核心,由信号源、被测双 T 网络、检波电路、检相电路及显示等功能模块组成。其中,检波电路、检相电路由过零比较器、鉴相器、有效值检波器、 A/D、 D/A转换器等组成;被测网络采用带自举功能的有源双 T 网络;同时本设计还把 FPGA 作为 MCU 的一个高性能外设结合起来, 充分发挥了 FPGA 的高速信号处理能力和 MCU 的复杂数据分析能力;通过DDS 可手动预置扫频信号并能在全频范围和特定频率范围内为自动步进测量, 在数码管上实现频率和相位差的显示, 以及实现了用示波器观察幅频特性和相频特性。 关键词:单片机; DDS ;幅频特性;相频特性 一、方案比较与论证 1. 方案论证与选择 (1系统总体方案描述 该系统以单片机和 FPGA 为控制核心,用 DDS 技术产生频率扫描信号,采用真有效值检测器件 AD637测量信号幅度。在 FPGA 中,采用高频脉冲计数的方法测量相位差,经过单片机运算,可得到 100 Hz ~100 kHz 中任意频率的幅频特性和相频特性数据, 实现在该频段的自动扫描, 并在示波器上同时显示幅频和相频特性曲线。用键盘控制系统实现各种功能, 并且在 LCD 同步显示相应的功能和数据。系统总体设计框图如图 1所示。

图 1 系统总体框图 (2扫描信号源发生器 方案一:采用单片函数发生器。其频率可由外围电路控制。产生的信号频率 稳定度低,抗干扰能力差,灵活性差。 方案二:采用数字锁相环频率合成技术。但锁相环本身是一个惰性环节, 频率转换时间长, 整个测试仪的反应速度就会很慢 , 而且带宽不高。其原理图如图 2所示: 图 2 PPl原理图 方案三:采用数字直接频率合成技术 (DDFS。以单片机和 FPGA 为控制核心 , 通过相位累加器输出寻址波形存储器中的数据 , 以产生固定频率的正弦信号。该方案实现简单,频率稳定,抗干扰能力强。其原理图如图 3所示:

全国大学生结构设计竞赛赛题

第六届全国大学生结构设计竞赛赛题 1.命题背景 吊脚楼是我国传统山地民居中的典型形式。这种建筑依山就势,因地制宜,在今天仍然具有极强的适应性和顽强的生命力。这些建筑既是我中华民族久远历史文化传承的象征,也是我们的先辈们巧夺天工的聪明智慧和经验技能的充分体现。 重庆地区位于三峡库区,旧式民居中吊脚楼建筑比比皆是。近年来的工程实践和科学研究表明,这类建筑易于遭受到地震、大雨诱发泥石流、滑坡等地质灾害而发生破坏。自然灾害是这种建筑的天敌。 相对于地震、火灾等灾害而言,重庆地区由于地形地貌特征的影响,出现泥石流、滑坡等地质灾害的频率更大。因此,如何提高吊脚楼建筑抵抗这些地质灾害的能力,是工程师们应该想方设法去解决的问题。本次结构设计竞赛以吊脚楼建筑抵抗泥石流、滑坡等地质灾害为题目,具有重要的现实意义和工程针对性。 2.赛题概述 本次竞赛的题目考虑到可操作性,以质量球模拟泥石流或山体滑坡,撞击一个四层的吊脚楼框架结构模型的一层楼面,如图2.1所示。四层吊脚楼框架结构模型由参赛各队在规定的时间内现场完成。模型各层楼面系统承受的竖向荷载由附加配重钢板实现。主办方提供器材将模型与加载装置连接固定(加载台座倾角均为o 30θ=),并提供统一的测量工具对模型的性能进行测试。 图2.1.第六届全国大学生结构设计竞赛赛题简图 配重1M 配重2M 配重2M 后固定板 前撞击板 螺杆 钢底座 钢架A 钢架B 不锈钢半圆滑槽 模型部分(含部分加载装置) 加载台座 θ θ 加速度传感器 螺杆 硬橡胶

3.模型要求 图3.1.模型要求示意图 图 3.1模型设计参数取值表 q o 30 0L 20cm > —— H 1cm 99± L < 24cm —— q 配重1M 配重2M 配重2M 前撞击板 后固定板 底板 模型平面尺寸要求示意图 要求平整,且与前撞击板端头有效接触面积不小于22cm 要求平整,且与后固定板端头有效接触面积不小于22cm 底板示意图 允许固定区域 硬橡胶

第二届“中联杯”全国大学生建筑设计方案竞赛获奖结果公告

第二届“中联杯”全国大学生建筑设计方案竞赛获奖结果公告为了繁荣建筑创作,提高建筑专业大学生的设计能力和综合素质,促进青年人才的成长,中国建筑学会与全国高等学校建筑学专业指导委员会、中国联合工程公司在去年成功举办第一届“中联一等奖 杯”全国大学生建筑设计方案竞赛的基础上,今年举办的第二届“中联杯”全国大学生建筑设计方案竞赛又创出佳绩。本次竞赛至2010年10月20日截稿之日,共收到包括香港地区在内的全国26个省、自治区、直辖市100多所高校报送的746项作品,创近年来新高。 第二届中联杯评选工作于2010年12月23日在杭州进行,评审委员会由中国工程院院士何镜堂,全国建筑设计大师韩光宗、何玉如、郭明卓,中国建筑学会秘书长周畅,全国高校建筑学科专业指导委员会主任仲德崑,以及清华大学、同济大学、哈尔滨工业大学、天津大学、重庆大学、西安建筑科技大学等著名院校建筑学院的院长、副院长等十三位专家组成,何镜堂院士任评审工作委员会主任。评审工作自始至终坚持“公开、公正和公平”的评选原则,通过评委会多轮的投票筛选,共选出107项入围作品,其中包括一等奖2项,二等奖5项,三等奖10项以及优秀奖90项。对于此次参赛作品的综合水平,评委们给予了极高的评价,不论是从参赛数量还是作品质量,相对于去年都有了一个较大的提升。以“我的城市,我的明天”为主题的746份作品,以不同的创作手段,不同的表现方式,体现出年轻设计者对中国城市发展中的焦点问题的关注,同时也具有一定的探索未来的意义。对于今年部分作品中体现的环保与绿色建筑的思想,也反映了我国建筑教育的一大进步。对于“中联杯”的两次成功举办,评委们给予了很高的肯定与期望,希望它能成为建筑学大学生的一个“品牌”,成为学生放飞思想、释放创意的一个良好平台,为推动建筑学的发展做出贡献。 获奖人员及项目名单详见附件。 附件:第二届“中联杯”全国大学生建筑设计方案竞赛获奖结果 中国建筑学会 中国联合工程公司011年1月30日

C语言程序设计竞赛题及其答案

数学与统计学院 第三届计算机程序设计竞赛题 竞赛需知: 1、答案必须写在答题纸上。 2、程序采用C/JAVA/VB/VFP语言实现均可。 3、考虑到各种因素,程序的键盘输入和结果输出可以用伪代码或者自然语言表示。但是必 须说明输入变量和输出变量。 4、题目最好能用完整、正确的语言程序来解决问题,如确实无法编写完整语言程序的,可 以写出程序主要框架和流程,必要时可以用伪代码或者自然语言描述算法(程序)。 一、玫瑰花数(20分) 如果一个四位数等于它的每一位数的4次方之和,则称为玫瑰花数。例如: + + 1634+ =, 4^4 4^3 4^6 4^1 编程输出所有的玫瑰花数。 #include void main() { int i,j,k,l,m; for(i=999;i<=9999;i++) { j=i/1000; k=i%10; l=i/100-10*j; m=i/10-100*j-10*l; if(i==j*j*j*j+k*k*k*k+l*l*l*l+m*m*m*m) printf("%d\n",i); } } 二、菱形图案(20分) 对给定的奇数n,编程打印菱形图案。 输入样例: 7 输出样例: * *** ***** ******* ***** *** * #include #include void main() {

int i,j,k; int n; scanf("%d",&n); for(i=0;i #include void main() { int i,j,x,y; float r; int a,b,count=0; printf("请输入矩阵的行列i,j:"); scanf("%d%d",&i,&j); printf("请输入圆心的坐标点及半径x,y,r:"); scanf("%d%d%f",&x,&y,&r); for(a=0;a

简易频率特性测试仪毕业设计论文

题目简易频率特性测试仪 电子工程系应用电子技术专业应电二班

简易频率特性测试仪 摘要:简易频率特性测试仪是以51单片机为控制核心的一种测量频率的仪器,具有 较宽的可测试带宽。电路由正交扫频信号源、被测网络、混频器、低通滤波器、ADC以及液晶显示部分组成。正交扫频信号源AD9854采用DDS技术产生高稳定的频率、相位、幅度可编程调制的正弦和余弦信号。被测网络是一个RLC串联谐振电路,其前后分别添加电压跟随器和电阻网络使其与相邻电路电阻匹配。混频器采用性能高,功耗低的SA602A,将信号源输出的正余弦信号与经过被测网络出来的处理信号进一步处理,产生高频与低频两种信号。低通滤波器采用max274芯片过滤较高频信号,外接元件少,参数调节方便,也具有良好的抗干扰性。ADC选用AD8317外置,提高AD转换性能。整体电路实现了测量较高频率信号的频率测量及幅频特性与相频特性的显示。 关键词:DDS技术、中频正交解调原理、RLC振荡电路。 Abstract:Simple frequency characteristic tester is a metrical instrument which is operated by 51 single chip computer, It has a wide bandwidth. The circuit is composed of orthogonal frequency sweep signal source, the measured network, mixer, low-pass filter, ADC and liquid crystal display part. Orthogonal frequency sweep signal source AD9854 using DDS technology to produce frequency, phase, amplitude and high stability of the programmable modulation sine and cosine signal. The measured network is a RLC series resonant circuit, a voltage follower and the resistor network to match the adjacent circuit resistance respectively before and after adding the. The mixer uses high performance, low power SA602A, the sine and cosine signal source output and the processed signal measured network for further processing, to produce high and low frequency signal two. Low pass filter using MAX274 chip filter high frequency signals, less external components, easy to adjust the parameters, and also has good anti-interference performance. ADC use AD8317 external, enhance AD conversion performance. The whole circuit of the display frequency measurement and the amplitude frequency characteristic measurement of high frequency signal and the phase frequency characteristic. Keywords:DDS technology、Quadrature demodulation, RLC oscillating circuit.

第十届全国大学生结构设计竞赛赛题

第十届全国大学生结构设计竞赛赛题 大跨度屋盖结构 随着国民经济的高速发展和综合国力的提高,我国大跨度结构的技术水平也得到了长足的进步,正在赶超国际先进水平。改革开放以来,大跨度结构的社会 需求和工程应用逐年增加,在各种大型体育场馆、剧院、会议展览中心、机场候机楼、铁路旅客站及各类工业厂房等建筑中得到了广泛的应用。借北京成功举办2008奥运会、申办2022冬奥会等国家重大活动的契机,我国已经或即将建成一大 批高标准、高规格的体育场馆、会议展览馆、机场航站楼等社会公共建筑,这给我国大跨度结构的进一步发展带来了良好的契机,同时也对我国大跨度结构技术水平提出了更高的要求。 2总体模型 总体模型由承台板、支承结构、屋盖三部分组成(图-1) 加载区域 图-1模型三维透视示意简图 2.1承台板 承台板采用优质竹集成板材,标准尺寸1200mm>800mm,厚度16mm,柱 底平面轴网尺寸为900mm>600mm,板面刻设各限定尺寸的界限:

(1)内框线:平面净尺寸界限,850mr> 550mm;

(2) 中框线:柱底平面轴网(屋盖最小边界投影)尺寸, (3) 外框线:屋盖最大边界投影尺寸, 1050mm X750mm 承台板板面标高定义为土 0.00。 2.2支承结构 仅允许在4个柱位处设柱(图-2中阴影区域),其余位置不得设柱。柱的任 何部分(包括柱脚、肋等)必须在平面净尺寸(850mmx 550mm )之外,且满足 空间检测要求。(即要求柱设置于四角175mm 125mm 范围内。) 柱顶标高不超过+0.425 (允许误差+5mm ),柱轴线间范围内+0.300标高以 下不能设置支撑,柱脚与承台板的连接采用胶水粘结。 2.3屋盖结构 屋盖结构的具体形式不限,屋盖结构的总高度不大于 125mm (允许误差 +5mm ),即其最低处标高不得低于0.300m ,最高处标高不超过0.425m (允许误 差 +5mm )。 平面净尺寸范围(850mmx 550mm )内屋盖净空不低于300mm ,屋盖结构 覆盖面积(水平投影面积)不小于900X300mm ,也不大于1050X750mm ,见图-3。 不需制作屋面。 屋盖结 构覆盖面积(水平投 影面积)不小于900>600mm ,也不大于 1050X750m m 。但不限定屋盖平面尺寸是矩形,也不限定边界是直线。 屋盖结构中心点(轴网900X300mm 的中心)为挠度测量点。 2.4剖面尺寸要求 模型高度方向的尺寸以承台板面标高为基准,尺寸详见图 -4、5。 900mm >600mm ; (I ; ② 图-2承台板平面尺寸图 、柱脚内界 口 g □ Trfrii?尺寸范应 (85Gi550} 〔柱脚不睜进入谀范 柱位 12UW

简易频率特性测试仪

简易频率特性测试仪(E题) 2013年全国电子设计大赛 摘要:本频率特性测试仪由AD9854为DDS频率合成器,MSP430为主控制器,根据零中频正交解调原理对被测网络针对频率特性进行扫描测量,将DDS 输出的正弦信号输入被测网络,将被测网络的出口信号分别与DDS输出的两路正交信号通过模拟乘法器进行乘法混频,通过低通滤波器取得含有幅频特性与相频特性的直流分量,由高精度A/D转换器传递给MSP430主控器,由MSP430对所测数据进行分析处理,最终测得目标网络的幅频特性与相频特性,同时通过LCD绘制相应的特性曲线,从而完成对目标网络的特性测试。本系统具有低功

耗,成本低廉,控制方便,人机交互友好,工作性能稳定等特点,不失为简易频率特性测试仪的一种优越方案。 关键字:DDS9854,MSP430,频率特性测试 目录 一、设计目标 (3) 1、基本要求: (4)

2、发挥部分: (4) 二、系统方案 (4) 方案一 (5) 方案三 (5) 方案二 (5) 三、控制方法及显示方案 (5) 四、系统总体框图 (6) 五、电路设计 (6) 1、DDS模块设计 (6) 2、DDS输出放大电路 (7) 3、RLC被测网络 (8) 4、乘法器电路 (8) 5、AD模数转换 (9) 六、软件方案 (10) 七、测试情况 (11) 1、测试仪器 (11) 2、DDS频率合成输出信号: (11) 3、RLC被测网络测试结果 (12) 4、频谱特性测试 (12) 八、总结 (12) 九、参考文献 (12) 十、附录 (13) 一、设计目标 根据零中频正交解调原理,设计并制作一个双端口网络频率特性测试仪,包括幅频特性和相频特性。

黄祖慰-第五届全国大学生结构设计竞赛总结(技术版)

第五届全国大学生结构设计竞赛总结 (技术版) 黄祖慰20080537 5th国赛的作品,是总结了4th国赛的失败教训,以降低模型量为重点的模型设计和制作成果。我们通过不懈努力,终于到达了目标。在这次比赛中,我们研究出了一些先进的模型设计和制作技巧和积累了更多的设计和制作的经验。在此,我将通过模型从无到有的整个过程进行具体的介绍。 一、研读赛题 读懂题目在结构设计竞赛中是一个最基本的要求,要做到对赛题的点点滴滴熟记于心,并且从规则中发掘模型设计的切入点。 要想获得大奖,就要对题目认真分析;努力寻找漏洞显得相当重要,是一条迈向成功的捷径。在本次结构设计竞赛模型中,整体铁块,虚悬挑梁等都是针对题目漏洞而设计的,为模型重量的减轻做出了重要贡献。 二、准备制作工具 所谓公欲善其事必先利其器,要想做好一个模型,一套好的工具是必须的。在制作模型初期,选手可以采用非比赛指定工具来制作模型。虽然赛题中已经明确规定了制作工具,但是由于提供工具的局限性,有些很好的想法不能够在模型上做出来。我的建议是,先使用的工具,把想法尽可能表现出来,等到模型初步定型后,再使用比赛指定工具,寻求达到同样效果的模型的制作

方法。为了提高制作精度,画线笔可采用0.38mm的水笔。 三、研究材料特性 所谓知自知彼方能百战不殆,在制作模型之前,必须先对材料进行分析,了解材料的特性,由此得知材料的实际力学性质和可加工性质。下面我就罗列我对本次比赛的复压竹皮、竹制底板和502胶水的性质研究的一些心得: 1、复压竹皮在顺纹路方向存在连续纤维,利于受拉。但是顺 纹容易被撕裂。 2、规格为0.2mm的竹皮为单层竹皮,应注意竹皮上存在的 竹节的薄弱点,应尽量避开;此种竹皮,一面为光面,一面为 毛面,粘贴时,光面的粘接速度要快于毛面,但是最终粘接紧 密性毛面为优。使用单层竹皮作为拉杆,存在风险,北京交通

北京大学生建筑结构设计竞赛

第七届北京市大学生建筑结构设计竞赛 B组赛组(桥梁方向) 一.题目 北京市自行车专用路跨京藏高速高架桥设计 二.设计资料 (一)工程概况 1.具体交通需求 为解决回龙观地区非机动车出行不便问题,北京市拟建一条自行车专用路。该专用路与京藏高速相交,采用立体交叉形式上跨京藏高速。在京藏高速东西两侧辅路设有人行梯道,保障拟建自行车专用路与现况京藏高速辅路非机动车系统及行人道实现交通跨越。 沿着京藏高速路纵向240米范围内,共有5座跨京藏高速路的高架桥(2座已建,2座待建,1座本桥),跨京藏高架桥作为此区域从北向进京的第一座桥,形成标志。 图2-1-1 拟建高架桥平面图

图2-1-2 拟建高架桥道路纵断面 2.跨越线路需求-京藏高速 京藏高速主路按高速公路标准建设,计算车速为100km/h,双幅路形式,三上三下六车道,中间分隔带宽度2.5m,西侧主路横断面形式为:0.5m路缘带+3×3.75m车行道+3m硬路肩(含0.5m路缘带)+0.75m土路肩,宽度为15.5m。京藏高速辅路在主路两侧布置,为单向3车道,横断面形式为1.0m检修步道+0.25m路缘带+3×3.25m机动车道+2.5m非机动车道 +1.5m人行道。 道路等级、规划红线、规划断面、节点形式等见下表:

图2 拟跨越线路具体情况 (二)拟建场地工程地质条件 1 地形、地貌及地物概述 本工程场地地貌属温榆河冲洪积扇的中部。地形较平坦,钻孔地面标高在 42.64~44.88m 之间。 根据本次钻探野外描述、原位测试及室内土工试验成果,按土的岩性及工程特性将地层划分为 11 大层,其中①层土为人工填土层,②~?层土为第四纪沉积土层。 现自上而下分述如下: 2.2.1 人工填土层 a.素填土①:黄褐色,稍湿~湿,稍密,具中压缩性。主要成分为粉质黏土、粉土,含少量砖渣、碎石。本层厚度为 0.70~4.00m,层底标高为 40.71~43.21m。 b.杂填土①1:杂色,稍湿,松散~稍密。主要由砖块、灰渣、碎石等组成。本层厚度为 0.30~4.00m。 2.2.2 第四纪沉积土层 a.粉土②:褐黄色,稍湿~湿,中密~密实。含云母片、氧化铁条纹,夹粉质黏土②1、黏土②2 薄层或透镜体。本层厚度为 2.00~6.20m,层底标高为 36.57~ 39.89m。 b.粉质黏土②1:褐黄色,可塑,具中压缩性~高压缩性。含氧化铁条纹。本层厚度为 0.40~2.70m。 c.黏土②2:褐黄色,可塑,局部软塑,具中压缩性~高压缩性。含氧化铁条纹。本层厚

首届全国中医药院校大学生程序设计竞赛试题

Problem A: 序列的混乱程度 Time limit:1s Memory limit:128MB Description 有一个长度为n的正整数序列,一个序列的混乱程度定义为这个序列的最大值和最小值之差。请编写一个程序,计算一个序列的混乱程度。 Input 输入的第一行为一个正整数T(T<=1000),表示一共有T组测试数据。 每组测试数据的第一行为一个正整数n(1<=n<=1000),代表这个序列的长度。第二行为n 个正整数,代表这个序列。序列中元素的大小不会超过1000。 Output 对于每个测试数据,输出一行包含一个正整数,代表对应序列的混乱程度。 Sample Input 2 5 1 2 3 4 5 5 1 9 2 4 8 Sample Output 4 8

Problem B: 随机数 Time limit:1s Memory limit:128MB Description 有一个rand(n)的函数,它的作用是产生一个在[0,n)的随机整数。现在有另外一个函数,它的代码如下: int random(int n,int m) { return rand(n)+m; } 显而易见的是函数random(n,m)可以产生任意范围的随机数。现在问题来了,如果我想要产生范围在[a,b)内的一个随机数,那么对应的n,m分别为多少? Input 输入的第一行为一个正整数T(T<=1000),表示一共有T组测试数据。 对于每组测试数据包含两个整数a,b(a<=b)。 Output 对于每组测试数据,输出一行包含两个整数n和m,两个整数中间有一个空格分隔。 Sample Input 2 0 5 1 4 Sample Output 5 0 3 1

2019年大学生程序设计大赛策划书

2019年大学生程序设计大赛策划书 一、活动名主题 “华为”杯程序设计大赛 二、举办单位 策划主办单位:华为技术有限公司 协办单位:(排名不分先后)华中科技大学、武汉大学、武汉理工大学 三、活动时间 20xx年x月x日-x月xx日 四、参赛资格 ●本次大赛面向武汉三所目标高校在校全日制本科及以上学历学生(毕业时间在20xx年x月xx日之后)。 ●初赛以个人为单位,性别、专业不限;预计800人;

●在华为官方的网站注册报名,报名成功后获得参赛资格,只有在报名期间进行网上注册后才能参与比赛。 五、竞赛流程 第一阶段:报名参赛(5月10日—5月24日) l参赛选手阅读参赛注意事项,确认协议内容,在华为官方的 网站上注册简历,获得参赛资格的选手以个人身份参赛。 第二阶段:初赛(6月1日8:00—6月1日12:00) l网吧集中测试(集中招聘机试流程) 1.5月30日18:00前,通过邮件、短信和电话的形式通知通过简历筛选的学生初赛场地、机试场次、时间、所需证件及注意事项; 2.1日当天,学生凭身份证刷卡签到,并获取自己的登录账号 与密码。

3.学生按安排的批次进行入座考试,机试全程为30分钟,逾时将视为不及格。全程考试属封闭式测试,不得翻阅网页及手机,完全独立完成整个测试过程。一旦发现翻阅行为,一律视为作弊,将会被取消参赛资格。 4.考试成绩按照答案正确率与用时两个维度进行评价,在追求准确的同时对学生们的编程效率也作出了要求。 第三阶段:软件训练营(6月2日9:00—6月2日16:00) l1日晚将通过邮件、短信与电话的形式,邀请通过初赛的18 位学生参加为期6个小时的软件训练营-敏捷开发的训练课程,本课程主要是针对学生编程思维进行的引导式更新,课程内容比较灵活多变,动手环节较多,较有吸引力。 l中午学生将统一在华为A2食堂进行就餐。 l完成培训的学生将会收到华为武研所办法的“敏捷技能拥有者”的荣誉证书和决赛工具包(题目+小贴士+输出文件)。 l培训后,同学将会自主组成6个三人组进行接下来的决赛。每两个三人组将会由一位导师(业务部门提供的业务骨干)进行指导,

简易频率特性测试仪论文

2013年全国大学生电子设计竞赛 简易频率特性测试仪(E题) 【本科组】 2013年9月6日

摘要 本实验以DDS芯片AD9854为信号发生器,以单片机STM32F103RBT6为核心控制芯片。系统由5个模块组成:正弦扫频信号模块,待测阻容双T网络模块,整形滤波模块,A/D转换模块及显示模块。先以单片机送给AD9854控制字产生1MHZ —40MHZ的扫频信号,经过阻容双T网络检测电路,两路路信号通过AD9283对有效值进行采集后进入单片机进行幅值转换,最终由TFTLCD显示输出。 ABSTRACT In this experiment, the DDS chip AD9854 as the signal generator, MCU STM32F103RBT6 as the core control chip, and with FPGA as auxiliary, and on the peripheral circuit to realize the detection of amplitude frequency and phase frequency. The system comprises 6 modules: signal sine sweep signal module, the measured resistance capacitance of double T module, filter module, A/D conversion module and display module. The first single-chip microcomputer to AD9854 control word generate sweep signal of 10MHZ - 40MHZ, the resistance and capacitance of double T detection circuit, two road signals are collected on the effective value through the AD9283 into the microcontroller to amplitude conversion, the LCD display output, finally to complete the amplitude frequency and phase frequency of simple test.

第三届全国大学生结构设计竞赛

第三届全国大学生结构设计竞赛 赛题 第三届全国大学生结构设计竞赛委员会 2009.9.24

一、竞赛模型 定向木结构风力发电塔(如图),塔身高800mm,叶片(数量不限)组成的 A A-A 二、模型介绍 1.塔身 塔身为竞赛主结构,需满足以下要求: (1)塔身高800mm,顶点高度实际误差不大于±3mm。塔身外形不影响叶轮运转,塔身水平截面的外轮廓为正多边形或圆形; (2)具有足够的承载能力; (3)具有规定的刚度; (4)与塔顶标准发电机底座连接可靠; (5)与塔底标准底座连接可靠。 2.叶片和叶轮 安装完成后,叶轮外轮廓直径不得大于800mm。 三、装置说明 1.发电机

发电机采用CFX-03型标准发电机,质量4470g,底板及立面详见附图。2.风叶连接件 连接件质量300g,详见附图。 3.发电功率测量系统 发电功率测量系统由导线、负载、功率计组成。导线所受风力不能传递到塔身,由支架承受。 4.鼓风机 相关参数见下表 名称新型节能低噪声轴流风机 型号SF7-4 厂家上海金蓝机电设备成套有限公司 功率3kW 转速1400n/min 风量2500m3/h 风速23m/s 全压力340Pa 经实测,风叶连接件(距鼓风机1m处)的风速参考值如下: 档位风速(m/s) W1 4.0 W2 6.8 W3 9.0 5.塔架安装底盘详见附图。 6.塔脚与安装底盘连接螺栓:重量2g/套。 四、材料及制作工具 1.木材 (1)尺寸:长度1000mm,截面有50mm×1mm、2mm×2mm、2mm×6mm、6mm×6mm; (2)性能参考值:顺纹弹性模量1.0×104MPa,顺纹抗拉强度30MPa。2.胶水:502。

频率特性测试仪及其应用

第六章频率特性测试仪及其应用 早期频率特性的测量用逐点测绘的方法来实现。在整个测量过程中,应保持输入到被测网络信号的幅度不变,记录不同频率下相应输出的电压,根据所得到的数据,就可以在坐标纸上描绘出该网络的幅频特性曲线。显然,这种方法不仅操作繁锁、费时,而且有可能因测量频率间隔不够密而漏掉被测曲线上的某些细节,使得到的曲线不够精确。 扫频测量法是将等幅扫频信号加至被测电路输入端,然后用示波器来显示信号通过被测电路后振幅的变化。由于扫频信号的频率是连续变化的,在示波器屏幕上可直接显示出被测电路的幅频特性。 扫频信号发生器 扫描电压 发生器 (扫描信号)通用电子 示波器 被测电路峰值 检波器 (扫频X Y 信号) 图6-1 扫频法测量电路的幅频特性 扫频测量法的仪器连接如图6-1所示。扫描电压发生器一方面为示波器X轴提供扫描信号,一方面又用来控制等幅振荡的频率,使其产生按扫描规律频率从低到高周期性重复变化的扫频信号输出。扫频信号加至被测电路,其输出电压由峰值检波器检波,以反映输出电压随频率变化的规律。 扫频法利用扫描电压连续自动地改变频率,利用示波器直观地显示幅度随频率的变化,与点频测量法相比较,由于扫频信号频率是连续变化的,不存在测试频率的间断点,因此不会漏掉突变点,且能够观察到电路存在的各种冲激变化,如脉冲干扰等。调试电路过程中,可以一边调整电路元件,一边观察显示的曲线,随时判明元件变化对幅频特性产生的影响,迅速查找电路存在的故障。

扫频仪又称频率特性图示仪,这是将扫频信号源及示波器的X-Y显示功能结合为一体,并增加了某些附属电路而构成的一种通用电子仪器,用于测量网络的幅频特性。 一、扫频仪的基本工作原理 扫频仪的原理方框图如图6-2所示。 扫描电压发生器产生的扫描电压既加至X轴,又加至扫频信号发生器,使扫频信号的频率变化规律与扫描电压一致,从而使得每个扫描点与扫频信号输出的频率有一一对应的确定关系。扫描信号的波形可以是锯齿波,也可以是正弦波,因为光点的水平偏移与加至X 轴的电压成正比,即光点的偏移位置与X轴上所加电压有确定的对应关系,而扫描电压与扫频信号的输出瞬时频率又有一一对应关系,故X轴相应地成为频率坐标轴。 (a) 方框图(b)波形图 图6-2 扫频仪的原理方框图 扫频信号加至被测电路,检波探头对被测电路的输出信号进行峰值检波,并将检波所得信号送往示波器Y轴电路,该信号的幅度变化正好反映了被测电路的幅频特性,因而在屏幕上能直接观察到被测电路的幅频特性曲线。 为了标出X轴所代表的频率值,需另加频标信号。该信号是由作为频率标记的晶振信号与扫频信号混频而得到的。 下面以产品BT3型扫频仪为例对各部分加以说明。

第五届全国大学生结构设计竞赛赛题

第五届全国大学生结构设计竞赛赛题: 带屋顶水箱的竹质多层房屋结构 一、竞赛模型 竞赛模型为多层房屋结构模型,采用竹质材料制作,具体结构形式不限。模型包括小振动台系统、上部多层结构模型和屋顶水箱三个部分,模型的各层楼面系统承受的荷载由附加铁块通过实现,小振动台系统和屋顶水箱由承办方提供,水箱通过热熔胶固定于屋顶,多层结构模型由参赛选手制作,并通过螺栓和竹质底板固定于振动台上,图1给出了一示意性结构图。 图1 模型示意图 二、模型要求 2.1几何尺寸要求 (1) 底板:多层结构模型用胶水固定于模型底板上,底板为33cm×33cm×8mm的竹板,底板用螺栓固定于振动台上。 (2) 模型大小:模型总高度应为100cm,允许误差为±5mm。总高度为模型底板顶面至屋顶(模型顶面)上表面的垂直距离,但不包括屋顶水箱的高度。模型底面尺寸不得超过22cm ×22cm的正方形平面,即整个模型需放置于该正方形平面范围内,模型底面外轮廓与底板边缘应有足够的距离以保证螺栓能顺利紧固。 (3) 楼层数:模型必须至少具有4个楼层,底板视为模型第一层楼板。除第一层以外,每层楼面范围须通过设置于边缘的梁予以明确定义。 (4) 楼层净高:每个楼层净高应不小于22cm。楼层净高是指该楼层主要横向构件顶部

与其相邻的上一楼层主要横向构件底部之间的最小距离。若底板上设置有地梁,则第一层净高需自地梁顶部开始计算;若无地梁则从底板顶面开始计算。柱脚加劲肋、隅撑及其他外立面构件不影响计算楼层净高。 (5) 使用功能要求:楼层应具有足够的承载刚度,各层空间应满足使用功能要求。在模型内部,楼层之间不能设置任何横向及空间斜向构件。模型底层所有方向的外立面底部正中允许各设置一个12cm×12cm(高×宽)的门洞。 (6) 楼层有效承载面积:楼层范围为各承重分区最外围楼层梁构件所包络的平面,不包括模型内部核心筒区域。在楼层范围内与楼面构件直接接触的铁块的覆盖面积定义为楼层有效承载面积,模型的总有效承载面积应在600cm2至720cm2的范围之内,且每个楼层的有效承载面积不得小于25 cm2。模型顶面为平面,应满足安全放置水箱的要求。 图2 模型立面示意图(单位:mm) 图3 模型底板示意图(单位:mm) 2.2模型及附加铁块安装要求 (1)利用热熔胶将附加铁块固定在模型除底层以外的各个楼层的楼面结构上,可在楼层上设置固定铁块辅助装置,但辅助装置和铁块不能超出楼层范围且不能直接跟柱接触,若辅助装置或铁块与柱子接触,则该层净高以接触点的高度位置开始计算。 (2) 提供大、小两种规格铁块。大铁块长、宽、高约分别为12cm、6cm与3.2cm,重量为1800g。小铁块的长、宽、高约分别为6.0cm、4.5cm与3.2cm,重量为675g。由于加载设备限制,模型中附加铁块总重量不得超过30kg。

安徽省大学生程序设计大赛

安徽省大学生程序设计大赛 竞 赛 方 案 全国大学生信息安全竞赛安徽省赛区组委会安徽省大学生程序设计大赛技术委员会

一.竞赛章程 ●竞赛宗旨 为培养安徽省高校大学生的创新意识和创新能力,提高大学生应用计算机分析和解决实际问题的能力,安徽省教育厅主办了安徽省大学生程序设计大赛,赛事旨在为广大学生的一个展示和提高解题与编程能力的机会,开展计算机编程方面的公平竞赛。 ●竞赛设置 安徽省大学生程序设计大赛计划开展本科组、高职组两个级别竞赛。参赛以学校为单位,组委会为每个单位提供3支队(含)以内参赛名额,参赛单位3支队(不含)以上参赛名额由参赛单位向组委会提出申请,报名截止后组委会根据报名情况统一裁定。组委会根据参赛情况适量接受少量友情参赛队,队名附“*”以示区别,不参加评奖。 安徽省大学生程序设计大赛由大赛技术委员会负责命题、评判,采用统一命题,本科组、高职高专组分组设奖方式进行,奖项设置以各组别参赛队伍为基数,按参赛队成绩排序,分别设置一等奖(不超过基数10%)、二等奖(不超过基数20%)、三等奖(不超过基数30%)和优胜奖。 ●参赛队伍组成 比赛以队为参赛基础,队的组成包括教练1~2名(必须是参赛学校的教师),以及不超过3名参赛队员。每个参赛学校可以派多支代表队,每个参赛学校可有一名领队(可选),至少一名教练(必需,可兼任同一学校多支队伍教练)以及若干参赛队员组成。 教练是参赛队伍所代表学校的正式教师,教练必须保证所有队员符合本规则的规定。教练作为参赛队伍的代表,负责赛区预赛活动中的联系工作。 参赛队伍必须向竞赛组织委员会提交领队、教练和队员的身份合格证明材料,经竞赛组织委员会审查通过后,一支队伍才能获得参赛资格。 领队、教练和队员的身份合格证明材料:由各高校教务部门一次性出具所在

大学生结构设计竞赛一

大连理工大学第十二届结构设计说明书作品名称龙门吊

目录 一、概念设计 (2) (一)方案构思 (2) (二)结构选型方案比较 (2) 1.设计方案1 (2) 2. 设计方案2 (4) 3. 设计方案3 (5) (三)最终方案详述 (6) 1.整体结构设计 ....................... . (6) 2.详细设计 (7) 3.设计图纸 (8) 二、计算设计 .............................................................................................. (10) (一)静力分析 ..................................................................................... ..10 (二)基本假设 ..................................................................................... ..13 (三)荷载分析 (13) (四)位移分析 (13) (五)承载能力的优化与极大值估算 (15) 三、构造设计 (16) 四.小结 (18)

一、概念设计 (一)方案构思 本次设计竞赛主要有三个方面的技术要求: ①模型制作材料 模型制作材料为组委会统一提供的230克巴西白卡纸、铅发丝线(鞋底线)和白胶。不得使用组委会指定以外的其它任何材料,否则将直接取消其参赛资格,并在赛会中通报。 ②模型轮廓尺寸限定 模型正立面投影限制在如图1所示阴影范围内;侧立面投影限制在图2所示阴影范围内。提交模型时,参赛学生应使用赛会的固定装置、模型验收模具进行试安装,以确认模型符合尺寸要求,并取得参赛资格。 此外,为保证能够在模型上表面施加移动荷载,模型的上表面应具备足够的硬度及平整度。 ③模型柱脚锚固构造 为保证模型能可靠地锚固于加载试验装置台面,制作模型时,严格按照赛会规定限位器的尺寸制作模型柱脚。 (二)结构选型方案比较 框架结构是指由梁和柱以刚接结或者铰结相连接构成承重体系的结构,即由梁和柱组成框架共同抵抗使用过程中出现的荷载。本次结构设计大赛为正是以框架结构的设计为背景,承受较大竖向荷载,基于这些原则,我们做

土木建筑类大学生竞赛

世界建筑师大会大学生建筑设计竞赛(UIA) 关键词:UIA简介UIA参赛方式UIA流程UIA作品汇UIA网址 一.简介(UIA简介) UIA是最具影响力的国际建筑师组织,它致力于在国际社会代表建筑行业,促进建筑和城市规划不断发展;同时确定建筑师的职能,在各个领域促进建筑教育的发展,建立职业范围;并积极支持各国的建筑师组织维护建筑师的权利和地位,促进建筑师之间以及与相关行业的国际交流。其主办的世界大学生建筑设计竞赛被喻为"世界建筑学专业学子的奥林匹克大赛",是当今世界建筑学专业学生的最高规格竞赛。每3年国际建筑师协会(UIA)举办一届世界建筑师大会,每届大会由联合国教科文组织与国际建筑师协会(UIA)根据大会主题举办一次世界大学生建筑设计竞赛UIA世界大学生建筑设计竞赛。 2013年主题:演变中的建筑题目:建筑的消融 二.参赛方式(2013)(UIA参赛方式) 1)本竞赛采取国内外高校学生自由报名、公开竞赛的方式。全日制在校学生(含硕士、博士研究生)以个人或小组形式参赛,每组成员不超过4人,指导教师不超过2名。 2)小组参赛如有需要,只有小组组长负责联络,组员不予联络。 3)网上提交注册报名表,费用提交后将获得唯一报名序列号(请一定保存好)。 4)报名费:5月31号之前报名:每组100元人民币;6月1号到6月30日之间报名:每组200元人民币 5)参赛者一律提交电子版作品(包括图纸及相关文件),提交截止日期为2013年8月15号(作品提交邮箱:uedcompetition@https://www.wendangku.net/doc/aa14186735.html,)。竞赛组委会不接收任何纸质版作品。所有参赛作品届时将进行统一打印和展示。 6)在竞赛组委会的协助下,评审团对参赛方案进行初选与终选,并确定获奖作品。 7)竞赛组委会将于2013年9月公布获奖作品名单。 8)有关竞赛的疑问请发邮件至uedcompetition@https://www.wendangku.net/doc/aa14186735.html,。 三.大赛流程(2012)(UIA流程) 四.往届作品汇总(UIA作品汇) https://www.wendangku.net/doc/aa14186735.html,/ISADC/Winners.aspx 五.大赛网址(UIA网址) https://www.wendangku.net/doc/aa14186735.html,/index.php?author=3

大学生计算机编程大赛活动策划书

大学生计算机编程大赛活动策划书 为推进学院素养教育,提高大学生的科学素质,拓展我院学生的综合素养,丰富大学生的校园文化日子,营造浓郁的学术、科技氛围,进一步培养学生的创新意识、创新精神和创新能力。软件协会开展以勤奋学习,创新实践为主题的大学生计算机编程大赛。要紧内容如下: 一、大赛宗旨 旨在培养和激励高校学生的制造力、团队合作精神以及在软件开辟过程中的创新能力。并且此次大赛将视为对明年的省高校杯的一次演练,提高广阔学生开展计算机软件设计的兴趣和能力,,给广阔在计算机程序设计方面有特长的同学提供展示才干的舞台。经过参赛,检验学生在压力下进行开辟的能力,展示其创新能力,为加强校内同学间的交流和相互学习提供机会。 二、参赛对象参赛者均为广东科贸职业学院信息工程系在校学生。 三、参赛形式和报名办法 1.本次比赛采取团队报名的形式 2、参赛团队填写报名表(报名电子表发送到信工系各班团支书)。 3、由各班团支书负责统一收集参赛团队报名表,并在规定的报名时刻内将本班参赛者报名表交到负责人处,逾期别收。 其他详细信息可留意软件协会官方博客: 四、竞赛方式及要求1、本次比赛的内容是依照拟定项目或者依照现实需要自行设计一具项目参与本次大赛项目评比。 2、竞赛时刻为三个星期,参赛团队须在规定时刻内完成。 3、竞赛期间选手能够翻阅相关的工具书。 4、参赛者应尊重自己的劳动成果,严禁将自己的作品拿给他人抄袭,严禁抄袭他人的作品。(违反此条例者,将追究其相关责任) 5、竞赛期间别局限于参赛者使用何种技术体系,别局限于使用何种开辟工具及操作系统。 项目评比参考: •项目的稳定性、项目的有用性 •项目使用的技术框架及开辟平台 •项目代码编写的标准及是否强壮 结果评定:竞赛排名依照项目评比的成绩的总和得出。 五、活动时刻安排 3、项目评比:12月下旬 (注:以上时刻和地方安排可依照实际事情另行更改) 六、奖项设置一等奖(1名):500元、荣誉证书 二等奖(1名):300元、荣誉证书 优胜奖(若干):大赛精美纪念品注:本次比赛奖项设置为证书和物质奖励 1、本次比赛安排如有变动,另行通知。 2、本次大赛未尽事项的解释权归属广东科贸职业学院软件协会。

相关文档
相关文档 最新文档