文档库 最新最全的文档下载
当前位置:文档库 › PCB电路板PCB常见封装形式

PCB电路板PCB常见封装形式

PCB电路板PCB常见封装形式
PCB电路板PCB常见封装形式

PCB电路板PCB常见

封装形式

PCB常见封装形式

1、BGA(ballgridarray)

球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI常用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm的360引脚BGA仅为31mm见方;而引脚中心距为0.5mm的304引脚QFP为40mm见方。而且BGA不用担心QFP那样的引脚变形问题。

该封装是美国Motorola公司开发的,首先在便携式电话等设备中被采用,今后有可能在个人计算机中普及。最初,BGA的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI 厂家正在开发500引脚的BGA。BGA的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。

美国Motorola公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC和GPAC)。

2、BQFP(quadflatpackagewithbumper)

带缓冲垫的四侧引脚扁平封装。QFP封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC等电路中采用此封装。引脚中心距0.635mm,引脚数从84到196左右(见QFP)。

3、BJPGA(buttjointpingridarray)

碰焊表面贴装型,PGA的别称(见表面贴装型PGA)。

4、C-(ceramic)

表示陶瓷封装的记号。例如,CDIP表示的是陶瓷DIP。是在实际中经常使用的记号。

5、Cerdip

用玻璃密封的陶瓷双列直插式封装,用于ECLRAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip用于紫外线擦除型EPROM以及内部带有EPROM的微机电路等。引脚中心距2.54mm,引脚数从8到42。在日本,此封装表示为DIP-G(G即玻璃密封的意思)。

6、Cerquad

表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP等的逻辑LSI电路。带有窗口的Cerquad用于封装EPROM电路。散热性比塑料QFP好,在自然空冷条件下可容许1.5~2W的功率。但封装成本比塑料QFP高3~5倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm等多种规格。引脚数从32到368。

7、CLCC(ceramicleadedchipcarrier)

带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM以及带有EPROM的微机电路等。此封装也称为QFJ、QFJ-G(见QFJ)。

8、COB(chiponboard)

板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB是最简单的裸芯片贴装技术,但它的封装密度远不如TAB和倒片焊技术。

9、DFP(dualflatpackage)

双侧引脚扁平封装。是SOP的别称(见SOP)。以前曾有此称法,现在已基本上不用。10、DIC(dualin-lineceramicpackage)

陶瓷DIP(含玻璃密封)的别称(见DIP)。

11、DIL(dualin-line)

DIP的别称(见DIP)。欧洲半导体厂家多用此名称。

12、DIP(dualin-linepackage)

双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。DIP 是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6到64。封装宽度通常为15.2mm。有的把宽度为7.52mm和10.16mm 的封装分别称为skinnyDIP和slimDIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP也称为cerdip(见cerdip)。

13、DSO(dualsmallout-lint)

双侧引脚小外形封装。SOP的别称(见SOP)。部分半导体厂家采用此名称。

14、DTCP(dualtapecarrierpackage)

双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。另外,0.5mm厚的存储器LSI簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机械工业协会)标准规定,将DTCP命名为DTP。

15、DIP(dualtapecarrierpackage)

同上。日本电子机械工业会标准对DTCP的命名(见DTCP)。

16、FP(flatpackage)

扁平封装。表面贴装型封装之一。QFP或SOP(见QFP和SOP)的别称。部分半导体厂家采用此名称。

17、flip-chip

倒焊芯片。裸芯片封装技术之一,在LSI芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积最小、最薄的一种。但如果基板的热膨胀系数与LSI芯片不同,就会在接合处产生反应,从而影响连接的可靠性。因此必须用树脂来加固LSI芯片,并使用热膨胀系数基本相同的基板材料。

18、FQFP(finepitchquadflatpackage)

小引脚中心距QFP。通常指引脚中心距小于0.65mm的QFP(见QFP)。部分导导体厂家采用此名称。

19、CPAC(globetoppadarraycarrier)

美国Motorola公司对BGA的别称(见BGA)。

20、CQFP(quadfiatpackagewithguardring)

带保护环的四侧引脚扁平封装。塑料QFP之一,引脚用树脂保护环掩蔽,以防止弯曲变形。在把LSI组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L形状)。这种封装在美国Motorola公司已批量生产。引脚中心距0.5mm,引脚数最多为208左右。21、H-(withheatsink)

表示带散热器的标记。例如,HSOP表示带散热器的SOP。

22、pingridarray(surfacemounttype)

表面贴装型PGA。通常PGA为插装型封装,引脚长约3.4mm。表面贴装型PGA在封装的底

面有陈列状的引脚,其长度从1.5mm到2.0mm。贴装采用与印刷基板碰焊的方法,因而也称为碰焊PGA。因为引脚中心距只有1.27mm,比插装型PGA小一半,所以封装本体可制作得不怎么大,而引脚数比插装型多(250~528),是大规模逻辑LSI用的封装。封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数。以多层陶瓷基材制作封装已经实用化。

23、JLCC(J-leadedchipcarrier)

J形引脚芯片载体。指带窗口CLCC和带窗口的陶瓷QFJ别称(见CLCC和QFJ)。部分半导体厂家采用的名称。

24、LCC(Leadlesschipcarrier)

无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是高速和高频IC用封装,也称为陶瓷QFN或QFN-C(见QFN)。

25、LGA(landgridarray)

触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现已使用的有227触点(1.27mm中心距)和447触点(2.54mm中心距)的陶瓷LGA,应用于高速逻辑LSI电路。LGA与QFP相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻抗小,对于高速LSI是很适用的。但由于插座制作复杂,成本高,现在基本上不怎么使用。预计今后对其需求会有所增加。

26、LOC(leadonchip)

芯片上引线封装。LSI封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm左右宽度。

27、LQFP(lowprofilequadflatpackage)

薄型QFP。指封装本体厚度为1.4mm的QFP,是日本电子机械工业会根据制定的新QFP外形规格所用的名称。

28、L-QUAD

陶瓷QFP之一。封装基板用氮化铝,基导热率比氧化铝高7~8倍,具有较好的散热性。封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI开发的一种封装,在自然空冷条件下可容许3W的功率。现已开发出了208引脚(0.5mm中心距)和160引脚(0.65mm中心距)的LSI逻辑用封装,并于1993年10月开始投入批量生产。

29、MCM(multi-chipmodule)

多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可分为MCM-L,MCM-C和MCM-D三大类。MCM-L是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低。MCM-C是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使用多层陶瓷基板的厚膜混合IC类似。两者无明显差别。布线密度高于MCM-L。MCM-D是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al作为基板的组件。布线密谋在三种组件中是最高的,但成本也高。

30、MFP(miniflatpackage)

小形扁平封装。塑料SOP或SSOP的别称(见SOP和SSOP)。部分半导体厂家采用的名称。

31、MQFP(metricquadflatpackage)

按照JEDEC(美国联合电子设备委员会)标准对QFP进行的一种分类。指引脚中心距为0.65mm、本体厚度为3.8mm~2.0mm的标准QFP(见QFP)。

32、MQUAD(metalquad)

美国Olin公司开发的一种QFP封装。基板与封盖均采用铝材,用粘合剂密封。在自然空冷条

件下可容许2.5W~2.8W的功率。日本新光电气工业公司于1993年获得特许开始生产。33、MSP(minisquarepackage)

QFI的别称(见QFI),在开发初期多称为MSP。QFI是日本电子机械工业会规定的名称。34、OPMAC(overmoldedpadarraycarrier)

模压树脂密封凸点陈列载体。美国Motorola公司对模压树脂密封BGA采用的名称(见BGA)。

35、P-(plastic)

表示塑料封装的记号。如PDIP表示塑料DIP。

36、PAC(padarraycarrier)

凸点陈列载体,BGA的别称(见BGA)。

37、PCLP(printedcircuitboardleadlesspackage)

印刷电路板无引线封装。日本富士通公司对塑料QFN(塑料LCC)采用的名称(见QFN)。引脚中心距有0.55mm和0.4mm两种规格。目前正处于开发阶段。

38、PFP(plasticflatpackage)

塑料扁平封装。塑料QFP的别称(见QFP)。部分LSI厂家采用的名称。

39、PGA(pingridarray)

陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都采用多层陶瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于高速大规模逻辑LSI电路。成本较高。引脚中心距通常为2.54mm,引脚数从64到447左右。为了为降低成本,封装基材可用玻璃环氧树脂印刷基板代替。也有64~256引脚的塑料PGA。另外,还有一种引脚中心距为1.27mm的短引脚表面贴装型PGA(碰焊PGA)。(见表面贴装型PGA)。40、piggyback

驮载封装。指配有插座的陶瓷封装,形关与DIP、QFP、QFN相似。在开发带有微机的设备时用于评价程序确认操作。例如,将EPROM插入插座进行调试。这种封装基本上都是定制品,市场上不怎么流通。

41、PLCC(plasticleadedchipcarrier)

带引线的塑料芯片载体。表面贴装型封装之一。引脚从封装的四个侧面引出,呈丁字形,是塑料制品。美国德克萨斯仪器公司首先在64k位DRAM和256kDRAM中采用,现在已经普及用于逻辑LSI、DLD(或程逻辑器件)等电路。引脚中心距1.27mm,引脚数从18到84。J 形引脚不易变形,比QFP容易操作,但焊接后的外观检查较为困难。PLCC与LCC(也称QFN)相似。以前,两者的区别仅在于前者用塑料,后者用陶瓷。但现在已经出现用陶瓷制作的J 形引脚封装和用塑料制作的无引脚封装(标记为塑料LCC、PCLP、P-LCC等),已经无法分辨。为此,日本电子机械工业会于1988年决定,把从四侧引出J形引脚的封装称为QFJ,把在四侧带有电极凸点的封装称为QFN(见QFJ和QFN)。

42、P-LCC(plasticleadlesschipcarrier)(plasticleadedchipcurrier) 有时候是塑料QFJ的别称,有时候是QFN(塑料LCC)的别称(见QFJ和QFN)。部分LSI厂家用PLCC表示带引线封装,用P-LCC表示无引线封装,以示区别。

43、QFH(quadflathighpackage)

四侧引脚厚体扁平封装。塑料QFP的一种,为了防止封装本体断裂,QFP本体制作得较厚(见QFP)。部分半导体厂家采用的名称。

44、QFI(quadflatI-leadedpackage)

四侧I形引脚扁平封装。表面贴装型封装之一。引脚从封装四个侧面引出,向下呈I字。也称为MSP(见MSP)。贴装与印刷基板进行碰焊连接。由于引脚无突出部分,贴装占有面积小于

QFP。日立制作所为视频模拟IC开发并使用了这种封装。此外,Motorola日本公司的PLLIC 也采用了此种封装。引脚中心距1.27mm,引脚数从18到68。

45、QFJ(quadflatJ-leadedpackage)

四侧J形引脚扁平封装。表面贴装封装之一。引脚从封装四个侧面引出,向下呈J字形。是日本电子机械工业会规定的名称。引脚中心距1.27mm。材料有塑料和陶瓷两种。塑料QFJ多数情况称为PLCC(见PLCC),用于微机、门陈列、DRAM、ASSP、OTP等电路。引脚数从18至84。陶瓷QFJ也称为CLCC、JLCC(见CLCC)。带窗口的封装用于紫外线擦除型EPROM 以及带有EPROM的微机芯片电路。引脚数从32至84。

46、QFN(quadflatnon-leadedpackage)

四侧无引脚扁平封装。表面贴装型封装之一。现在多称为LCC。QFN是日本电子机械工业会规定的名称。封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP小,高度比QFP 低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电极触点难于做到QFP的引脚那样多,一般从14到100左右。材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN。电极触点中心距1.27mm。塑料QFN是以玻璃环氧树脂印刷基板基材的一种低成本封装。电极触点中心距除1.27mm外,还有0.65mm和0.5mm两种。这种封装也称为塑料LCC、PCLC、P-LCC等。

47、QFP(quadflatpackage)

四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP是最普及的多引脚LSI封装。不仅用于微处理器,门陈列等数字逻辑LSI电路,而且也用于VTR信号处理、音响信号处理等模拟LSI电路。引脚中心距有1.0mm、

0.8mm、0.65mm、0.5mm、0.4mm、0.3mm等多种规格。0.65mm中心距规格中最多引脚数为304。

日本将引脚中心距小于0.65mm的QFP称为QFP(FP)。但现在日本电子机械工业会对QFP 的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为QFP(2.0mm~3.6mm厚)、LQFP(1.4mm厚)和TQFP(1.0mm厚)三种。

另外,有的LSI厂家把引脚中心距为0.5mm的QFP专门称为收缩型QFP或SQFP、VQFP。但有的厂家把引脚中心距为0.65mm及0.4mm的QFP也称为SQFP,致使名称稍有一些混乱。QFP的缺点是,当引脚中心距小于0.65mm时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP品种。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂保护环覆盖引脚前端的GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP(见TPQFP)。在逻辑LSI方面,不少开发品和高可靠品都封装在多层陶瓷QFP里。引脚中心距最小为0.4mm、引脚数最多为348的产品也已问世。此外,也有用玻璃密封的陶瓷QFP。

48、QFP(FP)(QFPfinepitch)

小中心距QFP。日本电子机械工业会标准所规定的名称。指引脚中心距为0.55mm、0.4mm、0.3mm等小于0.65mm的QFP(见QFP)。

49、QIC(quadin-lineceramicpackage)

陶瓷QFP的别称。部分半导体厂家采用的名称(见QFP、Cerquad)。

50、QIP(quadin-lineplasticpackage)

塑料QFP的别称。部分半导体厂家采用的名称(见QFP)。

51、QTCP(quadtapecarrierpackage)

四侧引脚带载封装。TCP封装之一,在绝缘带上形成引脚并从封装四个侧面引出。是利用TAB 技术的薄型封装(见TAB、TCP)。

52、QTP(quadtapecarrierpackage)

四侧引脚带载封装。日本电子机械工业会于1993年4月对QTCP所制定的外形规格所用的名称(见TCP)。

53、QUIL(quadin-line)

QUIP的别称(见QUIP)。

54、QUIP(quadin-linepackage)

四列引脚直插式封装。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚中心距1.27mm,当插入印刷基板时,插入中心距就变成2.5mm。因此可用于标准印刷线路板。是比标准DIP更小的一种封装。日本电气公司在一些台式计算机和家电产品等的微机芯片中采用了此种封装。材料有陶瓷和塑料两种。引脚数64。

55、SDIP(shrinkdualin-linepackage)

收缩型DIP。插装型封装之一,形状与DIP相同,但引脚中心距(1.778mm)小于DIP(2.54mm),因而得此称呼。引脚数从14到90。也有称为SH-DIP的。材料有陶瓷和塑料两种。56、SH-DIP(shrinkdualin-linepackage)

同SDIP。部分半导体厂家采用的名称。

57、SIL(singlein-line)

SIP的别称(见SIP)。欧洲半导体厂家多采用SIL这个名称。

58、SIMM(singlein-linememorymodule)

单列存贮器组件。只在印刷基板的一个侧面附近配有电极的存贮器组件。通常指插入插座的

组件。标准SIMM有中心距为2.54mm的30电极和中心距为1.27mm的72电极两种规格。在印刷基板的单面或双面装有用SOJ封装的1兆位及4兆位DRAM的SIMM已经在个人计算机、工作站等设备中获得广泛应用。至少有30~40%的DRAM都装配在SIMM里。59、SIP(singlein-linepackage)

单列直插式封装。引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时封装呈侧立状。引脚中心距通常为2.54mm,引脚数从2至23,多数为定制产品。封装的形状各异。也有的把形状与ZIP相同的封装称为SIP。

60、SK-DIP(skinnydualin-linepackage)

DIP的一种。指宽度为7.62mm、引脚中心距为2.54mm的窄体DIP。通常统称为DIP(见DIP)。

61、SL-DIP(slimdualin-linepackage)

DIP的一种。指宽度为10.16mm,引脚中心距为2.54mm的窄体DIP。通常统称为DIP。

62、SMD(surfacemountdevices)

表面贴装器件。偶而,有的半导体厂家把SOP归为SMD(见SOP)。

63、SO(smallout-line)

SOP的别称。世界上很多半导体厂家都采用此别称。(见SOP)。

64、SOI(smallout-lineI-leadedpackage)

I形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I字形,中心距1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引脚数26。

65、SOIC(smallout-lineintegratedcircuit)

SOP的别称(见SOP)。国外有许多半导体厂家采用此名称。

66、SOJ(SmallOut-LineJ-LeadedPackage)

J形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J字形,故此得名。通常为塑料制品,多数用于DRAM和SRAM等存储器LSI电路,但绝大部分是DRAM。用SOJ封装的DRAM器件很多都装配在SIMM上。引脚中心距1.27mm,引脚数从20至40(见SIMM)。

67、SQL(SmallOut-LineL-leadedpackage)

按照JEDEC(美国联合电子设备工程委员会)标准对SOP所采用的名称(见SOP)。

68、SONF(SmallOut-LineNon-Fin)

无散热片的SOP。与通常的SOP相同。为了在功率IC封装中表示无散热片的区别,有意增添了NF(non-fin)标记。部分半导体厂家采用的名称(见SOP)。

69、SOF(smallOut-Linepackage)

小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L字形)。材料有塑料和陶瓷两种。另外也叫SOL和DFP。

SOP除了用于存储器LSI外,也广泛用于规模不太大的ASSP等电路。在输入输出端子不超过10~40的领域,SOP是普及最广的表面贴装封装。引脚中心距1.27mm,引脚数从8~44。

另外,引脚中心距小于1.27mm的SOP也称为SSOP;装配高度不到1.27mm的SOP也称为TSOP(见SSOP、TSOP)。还有一种带有散热片的SOP。

70、SOW(SmallOutlinePackage(Wide-Type))

宽体SOP。部分半导体厂家采用的名称。

常用元件及封装形式

常用元件及封装形式:

常用元器件都在protel DOS schematic Libraries.ddb protel DOS schematic 4000 CMOS (4000序列元件) protel DOS schematic Analog digital (A/D,D/A转换元件) protel DOS schematic Comparator (比较器,如LM139之类) protel DOS schematic intel (Intel 的处理器和接口芯片之类) protel的自带的 PCB元件常用库: 1、Advpcb.ddb 2、General IC.ddb 3、Miscellaneous.ddb 4、International Rectifier.lib,有许多整流器的封装如D-37,D-44等, 另:变压器在Transformers.lib库中

Protel 常见错误 (1)在原理图中未定义元件的封装形式 错误提示:FOOTPRINT NOT FOUND IN LIBRARY. 错误原因:①在原理图中未定义元件封装形式,PCB装入网络表时找不到对应的元件封装。②原理图中将元件的封装形式写错了。如将极性电容Electrol的封装形式写作“RB0.2/0.4”。③PCB文件中未调入相应的PCB元件库;如PCB Footprint.Lib 中就没有小型发光二极管LED可用的元件封装; 解决办法①编辑PCB Footprint.Lib文件,创建LED的元件封装,然后执行更新PCB 命令; ②返回原理图,仔细核对原理图中元件封装名称是否和PCB元件库中的名称一致。双击该元件,在弹出的属性对话框中的FOOTPRINT栏中填入相应的元件封装 解决办法:打开网络表文件查看哪些元件未定义封装,并直接在网络表中对该元件增加封装,或者在原理图中找到相应的元件, (2)原理图中元件的管脚与PCB封装管脚数目不同 如果原理图库中元件的管脚数目与PCB库中封装的管脚数目没有一一对应,在装入时也会出错.这种错误主要发生在自己做的一些器件或一些特殊的器件上.例如电源变 压器的接地端在原理图库中存在,而在制作相应的PCB封装时未能给它分配焊盘,则在装入此元件时就会发生错误 解决办法:根据元件实际属性,作相应修改 (3)没有找到元件 错误描述:Component not found 错误原因:Advpcb.ddb文件包内的PCB Footprint.Lib文件中包含了绝大多数元件封装,但如果原理图中某个元件封装形式特殊,PCB Footprint.Lib文件库找不到,需装入非常用元件封装库。 处理方式:在设计文件管理器窗口内,单击PCB文件图标,进入PCB编辑状态,通过“Add/Remove”命令装入相应元件封装库。 (4)没有找到结点 错误描述:Node not found 错误原因:①指定网络中多了并不存在的节点;②元件管脚名称和PCB库中封装的管脚名称不同;③原理图中给定的元件封装和对应的PCB封装名称不同。处理方式:对于①、③可回到原理图中删除多余节点、将原理图中的元件封装修改成和对

电路板设计的预先准备工作

一、电路板设计的预先准备工作 1、绘制原理图,并且生成对应的网络表。已有了网络表情况下也可以不进行原理图的设计,直接进入PCB设计系统。 2、手工更改网络表将一些元件的固定用脚等原理图上没有的焊盘定义到与它相通的网络上。将一些原理图和PCB封装库中引脚名称不一致的器件引脚名称改成和PCB封装库中的一致,特别是二、三极管等。 二、画出自己定义的非标准器件的封装库 建议将自己所画的器件都放入一个自己建立的PCB 库专用设计文件。 三、设置PCB设计环境和绘制印刷电路的板框含中间的镂空等。 1、进入PCB系统后的第一步就是设置PCB设计环境,包括设置格点大小和类型,光标类型,板层参数,布线参数等等。大多数参数都可以用系统默认值,而且这些参数经过设置之后,符合个人的习惯,以后无须再去修改。 2、规划电路版,主要是确定电路板的边框,包括电路板的尺寸大小等等。在需要放置固定孔的地方放上适当大小的焊盘。对于3mm 的螺丝可用6.5~8mm 的外径和3.2~3.5mm 内径的焊盘。 四、打开所有要用到的PCB 库文件后,调入网络表文件和修改零件封装 这一步是非常重要的一个环节,网络表是PCB自动布线的灵魂,也是原理图设计与电路版设计的接口,只有将网络表装入后,才能进行电路板的布线。 在原理图设计时,零件的封装可能被遗忘,但可以在引进网络表时根据设计情况来修改或补充零件的封装。 五、布置零件封装的位置,也称零件布局 Protel99可以进行自动布局,也可以进行手动布局。如果进行自动布局,运行"Tools"下面的"Auto Place",用这个命令,你需要有足够的耐心。布线的关键是布局,多数设计者采用手动布局的形式。用鼠标选中一个元件,按住鼠标左键不放,拖住这个元件到达目的地,放开左键,将该元件固定。Protel99在布局方面新增加了一些技巧。新的交互式布局选项包含自动选择和自动对齐。使用自动选择方式可以很快地收集相似封装的元件,然后旋转、展开和整理成组,就可以移动到板上所需位置上了。当简易的布局完成后,使用自动对齐方式整齐地展开或缩紧一组封装相似的元件。 注意:零件布局,应当从机械结构散热、电磁干扰、将来布线的方便性等方面综合考虑。先布置与机械尺寸有关的器件,并锁定这些器件,然后是大的占位置的器件和电路的核心元件,再是外围的小元件。 六、根据情况再作适当调整然后将全部器件锁定 假如板上空间允许则可在板上放上一些类似于实验板的布线区。对于大板子,应在中间多加固定螺丝孔。板上有重的器件或较大的接插件等受力器件边上也应加固定螺丝孔,有需要的话可在适当位置放上一些测试用焊盘,最好在原理图中就加上。将过小的焊盘过孔改大,将所有固定螺丝孔焊盘的网络定义到地或保护地等。 放好后用VIEW3D 功能察看一下实际效果,存盘。

今天终于弄懂了PCB高速电路板设计的方法和技巧

[讨论]今天终于弄懂了PCB高速电路板设计的方法和技巧受益匪浅啊 电容, 最大功率, 技巧 高速电路设计技术阻抗匹配是指负载阻抗与激励源内部阻抗互相适配,并且得到最大功率输出的一种工作状态。高速PCB布线时,为了防止信号的反射,要求线路的阻抗为50Ω。这是个大约的数字,一般规定同轴电缆基带50Ω,频带75Ω,对绞线则为100Ω,只是取整数而已,为了匹配方便。根据具体的电路分析采用并行AC端接,使用电阻和电容网络作为端接阻抗,端接电阻R要小于等于传输线阻抗Z0,电容C必须大于100pF,推荐使用0.1UF的多层陶瓷电容。电容有阻低频、通高频的作用,因此电阻R不是驱动源的直流负载,故这种端接方式无任何直流功耗。 串扰是指当信号在传输线上传播时,因电磁耦合对相邻的传输线产生不期望的电压噪声干扰。耦合分为容性耦合和感性耦合,过大的串扰可能引起电路的误触发,导致系统无法正常工作。根据串扰的一些特性,可以归纳出几种减小串扰的方法: 1、加大线间距,减小平行长度,必要时采用jog 方式布线。 2、高速信号线在满足条件的情况下,加入端接匹配可以减小或消除反射,从而减小串扰。 3、对于微带传输线和带状传输线,将走线高度限制在高于地线平面范围要求以内,可以显著减小串扰。 4、在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线,可以起到隔离的作用,从而减小串扰。传统的PCB设计由于缺乏高速分析和仿真指导,信号的质量无法得到保证,而且大部分问题必须等到制版测试后才能发现。这大大降低了设计的效率,提高了成本,在激烈的市场竞争下显然是不利的。于是针对高速PCB设计,业界人士提出了一种新的设计思路,成为“自上而下”的设计方法,经过多方面的方针分析和优化,避免了绝大部分可能产生的问题,节省了大量的时间,确保满足工程预算,产生高质量的印制板,避免繁琐而高耗的测试检错等。利用差分线传输数字信号就是高速数字电路中控制破坏信号完整性因素的一项有效措施。在印制电路板(PCB抄板)上的差分线,等效于工作在准TEM模的差分的微波集成传输线对。其中,位于PCB顶层或底层的差分线等效于耦合微带线,位于多层PCB内层的差分线,等效于宽边耦合带状线。数字信号在差分线上传输时是奇模传输方式,即正负两路信号的相位差是180,而噪声以共模的方式在一对差分线上耦合出现,在接受器中正负两路的电压或电流相减,从而可以获得信号消除共模噪声。而差分线对的低压幅或电流驱动输出实现了高速集成低功耗的要求。

常用元件封装

1. 电阻原理图中常用的名称为RES1-RES4; 电阻类及无极性双端元件封装形式:AXIAL0.3-AXIAL1.0,数字代表两焊盘的间距,单位为Kmil.。电阻排:RESPACK1/RESPACK2 RESPACK3/RESPACK4 。 贴片电阻: 0603表示的是封装尺寸与具体阻值没有关系,但封装尺寸与功率有关通常来说 0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W 2.电容原理图中常用的名称为CAP(无极性电容)、ELECTRO(有极性电容); 引脚封装形式:无极性电容为RAD0.1--RAD0.4,有极性电容为RB.2/.4或RB.3/.6或RB.4/.8或RB.5/1.0斜杠前数字表示焊盘间距,斜杠后数字表电容外直径。电解电容为 3.电位器原理图中常用的名称为POT1和POT2;引脚封装形式:VR-1到VR-5. 4.二极管原理图中常用的名称为DIODE(普通二极管)、DIODE SCHOTTKY(肖特基二极管)DUIDE TUNNEL(隧道二极管)DIODE VARCTOR(变容二极管)ZENER1~3(稳压二极管)发光二极管:LED;封装可以才用电容的封装。(RAD0.1-0.4) 引脚封装形式:DIODE0.4和DIODE 0.7; 发光二极管封装(RAD0.1-0.4)。 5.继电器引脚封装形式:RELAY-DPDT/ RELAY-DPST RELAY-SPDT/ RELAY-SPST 6.三极管原理图中常用的名称为NPN,NPN1和PNP,PNP1;

引脚封装形式TO18、TO92A(普通三极管)TO220H(大功率三极管)TO3(大功率达林顿管) 7.场效应管原理图中常用的名称为JFET N(N沟道结型场效应管),JFET P(P 沟道结型场效应管) MOSFET N(N沟道增强型管)MOSFET P(P沟道增强型管)引脚封装形式与三极管同。 8.整流桥原理图中常用的名称为BRIDGE1和BRIDGE2,引脚封装形式为D系列,如D-44,D-37,D-46等。 9.单排多针插座原理图中常用的名称为CON系列,从CON1到CON60,引脚封装形式为SIP系列,从SIP-2到SIP-20。 10.双列直插元件原理图中常用的名称为根据功能的不同而不同,引脚封装形式DIP 系列。 11.串并口类原理图中常用的名称为DB系列,引脚封装形式为DB和MD系列。 12.晶体振荡器:CRYSTAL;封装:XTAL1 13.发光数码管:DPY;至于封装嘛,建议自己做! 14.拨动开关:SW DIP;封装就需要自己量一下管脚距离来做! 15.按键开关:SW-PB:封装同上,也需要自己做。 16.变压器:TRANS1——TRANS5;封装不用说了吧?自己量,然后加两个螺丝上去。 Protel 零件库中常用的零器件及封装 类别名称零件名称零件英文名称常用编号封装封装说明 电阻RES1/RES2 R? AXIAL0.3-AXIAL1.0 数字表示焊盘间距 电阻排RESPACK1/RESPACK2 RESPACK3/RESPACK4 可变电阻RES3/RES4 电位器POT1或POT2 VR1- VR 5 数字表示管脚形状

pcb电路板设计报告

首先打开"Altium Designer Summer 09 "下图为软件初始界面 新建pcb 工程 Clrf+ ^ ■cia cuiBr±.-v wcrinjnr 」CA HB mcdv iKC-rt* til .1 cs*^e*w?st aTAJIwm DetijtHi 1 冲呻 i 朱从存 矶崛艸?■如和*科 !r*^5* yptfe-s >?iJ KXCJS 4I SuPMJftln?rr^i 何 Hills 眄fl ? ** 戶* Ah-ffl BnrniM 4*1 ph g aarili 丄

建好之后在新建原理图编辑 注意:文件名要保持一致(可以通过点击另存为改名,后缀用默认的就可以了,千万别改) 上图为原理图编辑界面 F 图为设计好的电路原理图 Ejt w W ■輕 玄十 决叫?^4?p+ff Kw 叭書A3 Qpe*- Hiqjpct. -MM MH F 4UM£-H Gpe*^ C^u* K>_R. *吃弾 ■ 迥efvuAc ! Vou ?re hot 9^r#d tn 1* 51J'J!hMR I GR^ Q CKUIKK OebiM* UnfcFit - !>?¥ 1 fiftK ■ E.HLAdrii1 h^infvri ■ *£<■?+ 111 U> c*^e*w*5rt DesijiHi i vppcrv hi MiijiR fichujn^ -felQirHf IBP ^ppn llg ^fK :" * b 时两 | *??r Ed amjss 1B hr SLWjtil 氓EI -m ■忖 wfi ? — w- iUwn ■rn ?E +?-nh ■** *>■!!" ■■DIEP 居学Irflr 叶* 恥两 叭申> ^ak 悩出附 |d?b A

PCB电路设计实验报告

电子科技大学成都学院 实验报告册 课程名称:电路板设计实验 姓名:游恒宽 学号:11 院系:微电子技术系 专业:集成电路与集成系统 教师:刘浩森 2013 年7 月1 日

实验一: 原理图库的绘制 一、实验目的: 1、熟悉Cadence Allegro SPB 工作环境 2、熟悉元件库管理; 3、掌握元件编辑器的使用及编辑器工作环境的设置方法; 4、熟练掌握原理图元件库的创建、新元件的制作。 二、实验原理和内容: 虽然在Cadence Allegro SPB 提供了丰富的元器件库,但在设计过程中,仍然会发生在元器件库中找不到需要的元器件。因此,可以利用元器件的绘图工具及IEEE符号工具创建元器件,并添加到元器件库中。 (1)利用元件库编辑器提供的制作工具,分别绘制AT89S51、74HC138、74HC573、LCD128*64、LCD1602、PNP以及数码管的的元件,并将它保存在“” AT89S51 74HC138 三、实验步骤: 1、在“Cadence Allegro SPB ”中,选中“Cadence Product Choies”对话框。选择“OrCAD Capture”进入页面,然后执行【File】→【New】→【Library】命令,创建“”原理图元件库,保存到自己学好下,并在该库中制作AT89S51等元件。 2、选中“”单击鼠标右键选择“New Part…”,创建新的元器件,弹出“New

Part Properties”对话框,按要求填写。 3、给元器件添加引脚,安元器件添加引脚,并写上引脚的名称及代号。 4、绘制元器件外形,按要求选择所画的形状。 5、按要求添加文本。 6、检查元器件,确认无误后保存。 四、实验数据和结果: AT89S5174HC138 74HC573 PNP

常用电子元件封装、尺寸、规格汇总

常用电子元件封装、尺寸、规格汇总 贴片电阻规格 贴片电阻常见封装有9种,用两种尺寸代码来表示。一种尺寸代码是由4位数字表示的EIA(美国电子工业协会)代码,前两位与后两位分别表示电阻的长与宽,以英寸为单位。我们常说的0603封装就是指英制代码。另一种是米制代码,也由4位数字表示,其单位为毫米。下表列出贴片电阻封装英制和公制的关系及详细的尺寸: 贴片元件的封装 一、零件规格: (a)、零件规格即零件的外形尺寸,SMT发展至今,业界为方便作业,已经形成了一个标准零件系列,各家零件供货商皆是按这一标准制造。 标准零件之尺寸规格有英制与公制两种表示方法,如下表 英制表示法1206 0805 0603 0402 公制表示法3216 2125 1608 1005 含义 L:1.2inch(3.2mm)W:0.6inch(1.6mm) L:0.8inch(2.0mm)W:0.5inch(1.25mm) L:0.6inch(1.6mm)W:0.3inch(0.8mm) L:0.4inch(1.0mm)W:0.2inch(0.5mm) 注: a、L(Length):长度;W(Width):宽度;inch:英寸 b、1inch=25.4mm

(b)、在(1)中未提及零件的厚度,在这一点上因零件不同而有所差异,在生产时应以实际量测为准。 (c)、以上所讲的主要是针对电子产品中用量最大的电阻(排阻)和电容(排容),其它如电感、二极管、晶体管等等因用量较小,且形状也多种多样,在此不作讨论。 (d)、SMT发展至今,随着电子产品集成度的不断提高,标准零件逐步向微型化发展,如今最小的标准零件已经到了0201。 二、常用元件封装 1)电阻: 最为常见的有0805、0603两类,不同的是,它可以以排阻的身份出现,四位、八位都有,具体封装样式可参照MD16仿真版,也可以到设计所内部PCB库查询。 注: ABCD四类型的封装形式则为其具体尺寸,标注形式为L X S X H 1210具体尺寸与电解电容B类3528类型相同 0805具体尺寸:2.0 X 1.25 X 0.5(公制表示法) 1206具体尺寸:3.0 X 1.5 0X 0.5(公制表示法) 2)电阻的命名方法 1、5%精度的命名:RS – 05 K 102 JT 2、1%精度的命名:RS – 05 K 1002 FT R -表示电阻 S -表示功率 0402是1/16W、 0603是1/10W、 0805是1/8W、 1206是1/4W、 1210是1/3W、 1812是1/2W、 2010是3/4W、 2512是1W。 05 -表示尺寸(英寸): 02表示0402、 03表示0603、 05表示0805、 06表示1206、 1210表示1210、 1812表示1812、 10表示1210、 12表示2512。 K -表示温度系数为100PPM。 102 -5%精度阻值表示法: 前两位表示有效数字,第三位表示有多少个零,基本单位是Ω,102=1000Ω=1KΩ。1002 是1%阻值表示法:

PCB电路板设计注意事项教学内容

P C B电路板设计注意 事项

作为一个电子工程师设计电路是一项必备的硬功夫,但是原理设计再完美,如果电路板设计不合理性能将大打折扣,严重时甚至不能正常工作。根据我的经验,我总结出以下一些PCB设计中应该注意的地方,希望能对您有所启示。 不管用什么软件,PCB设计有个大致的程序,按顺序来会省时省力,因此我将按制作流程来介绍一下。(由于protel界面风格与windows视窗接近,操作习惯也相近,且有强大的仿真功能,使用的人比较多,将以此软件作说明。) 原理图设计是前期准备工作,经常见到初学者为了省事直接就去画PCB板了,这样将得不偿失,对简单的板子,如果熟练流程,不妨可以跳过。但是对于初学者一定要按流程来,这样一方面可以养成良好的习惯,另一方面对复杂的电路也只有这样才能避免出错。 在画原理图时,层次设计时要注意各个文件最后要连接为一个整体,这同样对以后的工作有重要意义。由于,软件的差别有些软件会出现看似相连实际未连(电气性能上)的情况。如果不用相关检测工具检测,万一出了问题,等板子做好了才发现就晚了。因此一再强调按顺序来做的重要性,希望引起大家的注意。 原理图是根据设计的项目来的,只要电性连接正确没什么好说的。下面我们重点讨论一下具体的制板程序中的问题。 l、制作物理边框 封闭的物理边框对以后的元件布局、走线来说是个基本平台,也对自动布局起着约束作用,否则,从原理图过来的元件会不知所措的。但这里一定要注意精确,否则以后出现安装问题麻烦可就大了。还有就是拐角地方最好用圆弧,一方面可以避免尖角划伤工人,同时又可以减轻应力作用。以前我的一个产品老是在运输过程中有个别机器出现面壳PCB板断裂的情况,改用圆弧后就好了。 2、元件和网络的引入 把元件和网络引人画好的边框中应该很简单,但是这里往往会出问题,一定要细心地按提示的错误逐个解决,不然后面要费更大的力气。这里的问题一般来说有以下一些:元件的封装形式找不到,元件网络问题,有未使用的元件或管脚,对照提示这些问题可以很快搞定的。 3、元件的布局 元件的布局与走线对产品的寿命、稳定性、电磁兼容都有很大的影响,是应该特别注意的地方。一般来说应该有以下一些原则: 3.l放置顺序 先放置与结构有关的固定位置的元器件,如电源插座、指示灯、开关、连接件之类,这些器件放置好后用软件的LOCK功能将其锁定,使之以后不会被误移动。再放置线路上的特殊元件和大的元器件,如发热元件、变压器、IC等。最后放置小器件。 3.2注意散热

印制电路板的设计原则方法和要求

印制电路板的设计 摘要:本文介绍了印制电路板设计的基本原则、方法和要求,对电磁兼容设计有一定的作用。 关键字:印制电路板,电磁兼容, 布局,布线 A bs t ra ct:The pa pe r int ro du ces t he p r in c ip les, me tho ds an d req u ir e men ts fo r p r ing ed bo a rd d es ign,w h ich may b e o f h e lp fo r e lct ro ma gn et is m Co mp a t ib ility d es ign. K e y wo rd:P r int ed boa r d, Elc t ro ma gn et is m c o mp at ib ility,La you t, W ir ing 1引言 随着电子技术的快速发展,印制电路板广泛应用于各个领域,目前几乎所有的电子设备中都包含相应的印制电路板。为保证电子设备正常工作,减少相互间的电磁干扰,降低电磁污染对人类及生态环境的不利影响,电磁兼容设计不容忽视。本文介绍了印制电路板的设计方法和技巧。 在印制电路板的设计中,元器件布局和电路连接的布线是关键的两个环节。来源:大比特半导体器件网 2布局 布局,是把电路器件放在印制电路板布线区内。布局是否合理不仅影响后面的布线工作,而且对整个电路板的性能也有重要影响。在保证电路功能和性能指标后,要满足工艺性、检测和维修方面的要求,元件应均匀、整齐、紧凑布放在P CB上,尽量减少和缩短各元器件之间的引线和连接,以得到均匀的组装密度。 2.1电气性能 ⑴信号通畅 按电路流程安排各个功能电路单元的位置,使布局便于信号流通,输入和输出信号、高电平和低电平部分尽可能不交叉,信号传输路线最短。 ⑵功能区分 元器件的位置应按电源电压、数字及模拟电路、速度快慢、电流大小等进行分组,以免相互干扰。来源:大比特半导体器件网 电路板上同时安装数字电路和模拟电路时,两种电路的地线和供电系统完全分开,有条件时将数字电路和模拟电路安排在不同层内。电路板上需要布置快速、中速和低速逻辑电路时,应安放在紧靠连接器范围内;而低速逻辑和存储器,应安放在远离连接器范围内。这样,有利于减小共阻抗耦合、辐射和交扰的减小。时钟电路和高频电路是主要的骚扰辐射源,一定要单独安排,远离敏感电路。 ⑶热磁兼顾 发热元件与热敏元件尽可能远离,要考虑电磁兼容的影响。 2.2工艺性 ⑴层面

常用电子元件封装

常用电子元件封装 电阻:RES1, RES2, RES3, RES4;封装属性为axial系列 无极性电容:cap;封装属性为RAD-0.1到rad-0.4 电解电容:electroi;封装属性为rb.2/.4至到rb.5/1.0 电位器:pot1,pot2 ;封装属性为vr-1到vr-5 二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率) 三极管:常见的封装属性为to-18 (普通三极管)to-22(大功率三极管)to-3(大功率达林顿管)电源稳压块有78和79系列;78系列如7805 , 7812 , 7820等 79 系列有7905 , 7912 , 7920 等 常见的封装属性有to126h和to126v 整流桥:BRIDGE1,BRIDGE2:封装属性为 D 系列(D-44 , D-37 , D-46 )电阻:AXIAL0.3- AXIAL0.7 其中0.4-0.7指电阻的长度,一般用AXIAL0.4 瓷片电容:RAD0.1-RAD0.3。其中0.1-0.3指电容大小,一般用RAD0.1 电解电容:RB.1/.2- RB.4/.8 其中.1/.2-.4/.8 指电容大小。一般<100uF用 RB.1/.2,100uF-470uF 用RB.2/.4,>470uF 用RB.3/.6 二极管:DIODE0.4-DIODE0.7 其中0.4-0.7 指二极管长短,一般用DIODE0.4 发光二极管:RB.1/.2 集成块:DIP8-DIP40,其中8 —4 0指有多少脚,8脚的就是DIP8 贴片电阻 0603表示的是封装尺寸与具体阻值没有关系,但封装尺寸与功率有关通常来说如下: 0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W 电容电阻外形尺寸与封装的对应关系是: 0402=1.0mmx0.5mm 0603=1.6mmx0.8mm 0805=2.0mmx1.2mm 1206=3.2mmx1.6mm 1210=3.2mmx2.5mm 1812=4.5mmx3.2mm 2225=5.6mmx6.5mm 零件封装是指实际零件焊接到电路板时所指示的外观和焊点的位置。是纯粹的空间概念 因此不同的元件可共用同一零件封装,同种元件也可有不同的零件封装。像电阻,有传统的 针插式,这种元件体积较大,电路板必须钻孔才能安置元件,完成钻孔后,插入元件,再过锡炉或喷锡(也可手焊),成本较高,较新的设计都是采用体积小的表面贴片式元件(SMD)这种元件不必钻孔,用钢膜将半熔状锡膏倒入电路板,再把SMD元件放上,即可焊接在电 路板上了。 关于零件封装我们在前面说过,除了DEVICE。LIB库中的元件外,其它库的元件都已 经有了固定的元件封装,这是因为这个库中的元件都有多种形式:以晶体管为例说明一下:晶体管是我们常用的的元件之一,在DEVICE。LIB库中,简简单单的只有NPN与PNP 之分,但实际上,如果它是NPN的2N3055那它有可能是铁壳子的TO—3,如果它是NPN 的2N3054,则有可能是铁壳的TO-66或T0-5,而学用的CS9013,有TO-92A , TO-92B ,

《电路原理图与电路板设计》课程报告额

电路原理图与电路板设计题目:简易单片机开发系统原理图及PCB绘制 姓名:潘正意 学号:2201020104225 专业:应用电子技术 指导老师:徐灵飞 日期:2012年5月12日

1.课程设计的目的 《电路原理图与电路板设计》是一门实践性要求很高的课程,学生通过上机实习和设计环节巩固所学知识。鉴于目前的设备与CAD软件的流通性,本实验课利用Protel 99SE软件为主题,介绍其基础知识、设计流程、设计方法及电子设计的基本技能等问题,并要求学生掌握电子产品开发的基本技术问题。通过实习学生可以独立实现电路原理图和电路板的设计,为今后的学习和工作中的实际应用打下较为坚实的基础。 二、设计内容与要求 2.课程设计的主要内容 用Protel 99 SE软件绘制一个电路图,图有自己决定。先绘制出电路原理图,然后进行电气规则检验,没有错误后,生成网络表,然后根据网络表生成印制电路板图,最后自动布局,手工调整,自动布线,手工调整布线,保存打印。 3、简易单片机开发系统原理图 3.1:原理图设计最基本的要求是正确性,其次是布局合理,最后是在正确性和布局合理的前提下力求完美。 (1)启动原理图设计界面,进入Protel99 SE,创建一个数据库,执行菜单File/New 命令,从框中选择原理图服务器(Schematic Document)图标,双击该图标,建立原理设计文档。双击文档图标,进入原理设计服务器界面; (2)设置原理图设计环境,执行菜单Design/Option和Tool/Preferences,设置图纸大小,捕捉栅格,电器栅格等; (3)创建自己的元件库,先进入Protel 99 SE的原理图编辑器,新建一个元件,绘制SCH元件以及放入元件的管脚,给新建的元件改名,绘制制元件的外形以及放入说明文字并保存好,画原理图的时候,就可以调用这些元件了; (4)装入所需的元件库,在设计管理器中选择Browse区域中的下拉框中选择Library,然后单击ADD/Remove按钮,在弹出的窗口中寻找Protel99 SE子目录,在该目录中选择Library\SCH路径,在元件库列表中选择所需的元件库,单击

常用贴片元件封装尺寸

常用贴片元件封装 1 电阻: 最为常见的有0201、0402、0805、0603、1206、1210、1812、2010、2512几类 1)贴片电阻的封装与尺寸如下表: 英制(mil) 公制(mm) 长(L)(mm) 宽(W)(mm) 高(t)(mm) 0201 0603 0.60±0.05 0.30±0.05 0.23±0.05 0402 1005 1.00±0.10 0.50±0.10 0.30±0.10 0603 1608 1.60±0.15 0.80±0.15 0.40±0.10 0805 2012 2.00±0.20 1.25±0.15 0.50±0.10 1206 3216 3.20±0.20 1.60±0.15 0.55±0.10 1210 3225 3.20±0.20 2.50±0.20 0.55±0.10 1812 4832 4.50±0.20 3.20±0.20 0.55±0.10 2010 5025 5.00±0.20 2.50±0.20 0.55±0.10 2512 6432 6.40±0.20 3.20±0.20 0.55±0.10 2)贴片电阻的封装、功率与电压关系如下表: 英制(mil)公制(mm)额定功率@ 70°C 最大工作电压(V) 0201 0603 1/20W 25 0402 1005 1/16W 50 0603 1608 1/10W 50 0805 2012 1/8W 150 1206 3216 1/4W 200

1210 3225 1/3W 200 1812 4832 1/2W 200 2010 5025 3/4W 200 2512 6432 1W 200 3)贴片电阻的精度与阻值 贴片电阻阻值误差精度有±1%、±2%、±5%、±10%精度, J -表示精度为5%、 F-表示精度为1%。 T -表示编带包装 阻值范围从0R-100M 2电容: 1)贴片电容可分为无极性和有极性两种,容值范围从0.22pF-100uF 无极性电容下述两类封装最为常见,即0805、0603; 英制尺寸公制尺寸长度宽度厚度 0402 1005 1.00±0.05 0.50±0.05 0.50±0.05 0603 1608 1.60±0.10 0.80±0.10 0.80±0.10 0805 2012 2.00±0.20 1.25±0.20 0.70±0.20 1206 3216 3.20±0.30 1.60±0.20 0.70±0.20 1210 3225 3.20±0.30 2.50±0.30 1.25±0.30 1808 4520 4.50±0.40 2.00±0.20 ≤2.00 1812 4532 4.50±0.40 3.20±0.30 ≤2.50 2225 5763 5.70±0.50 6.30±0.50 ≤2.50 3035 7690 7.60±0.50 9.00±0.05 ≤3.00

PCB电路板设计的一般规范步骤

PCB设计步骤 一、电路版设计的先期工作 1、利用原理图设计工具绘制原理图,并且生成对应的网络表。当然,有些特殊情况下,如电路版比较简单,已经有了网络表等情况下也可以不进行原理图的设计,直接进入PCB设计系统,在PCB设计系统中,可以直接取用零件封装,人工生成网络表。 2、手工更改网络表将一些元件的固定用脚等原理图上没有的焊盘定义到与它相通的网络上,没任何物理连接的可定义到地或保护地等。将一些原理图和PCB封装库中引脚名称不一致的器件引脚名称改成和PCB封装库中的一致,特别是二、三极管等。 二、画出自己定义的非标准器件的封装库 建议将自己所画的器件都放入一个自己建立的PCB库专用设计文件。 三、设置PCB设计环境和绘制印刷电路的版框含中间的镂空等 1、进入PCB系统后的第一步就是设置PCB设计环境,包括设置格点大小和类型,光标类型,版层参数,布线参数等等。大多数参数都可以用系统默认值,而且这些参数经过设置之后,符合个人的习惯,以后无须再去修改。 2、规划电路版,主要是确定电路版的边框,包括电路版的尺寸大小等等。在需要放置固定孔的地方放上适当大小的焊盘。对于3mm的螺丝可用6.5~8mm的外径和3.2~3.5mm内径的焊盘对于标准板可从其它板或PCB izard中调入。 注意:在绘制电路版地边框前,一定要将当前层设置成Keep Out层,即禁止布线层。 四、打开所有要用到的PCB库文件后,调入网络表文件和修改零件封装 这一步是非常重要的一个环节,网络表是PCB自动布线的灵魂,也是原理图设计与印象电路版设计的接口,只有将网络表装入后,才能进行电路版的布线。 在原理图设计的过程中,ERC检查不会涉及到零件的封装问题。因此,原理图设计时,零件的封装可能被遗忘,在引进网络表时可以根据设计情况来修改或补充零件的封装。 当然,可以直接在PCB内人工生成网络表,并且指定零件封装。 五、布置零件封装的位置,也称零件布局 Protel99可以进行自动布局,也可以进行手动布局。如果进行自动布局,运行"Tools"下面的"Auto Place",用这个命令,你需要有足够的耐心。布线的关键是布局,多数设计者采用手动布局的形式。用鼠标选中一个元件,按住鼠标左键不放,拖住这个元件到达目的地,放开左键,将该元件固定。Protel99在布局方面新增加了一些技巧。新的交互式布局选项包含自动

RF电路板分区设计的5个要点详细概述

RF电路板分区设计的5个要点详细概述 射频(RF)电路板设计虽然在理论上还有很多不确定性,但RF电路板设计还是有许多可以遵循的法则。不过,在实际设计时,真正实用的技巧是当这些法则因各种限制而无法实施时,如何对它们进行折衷处理,本文将集中探讨与RF电路板分区设计有关的各种问题。 01 微过孔的种类 电路板上不同性质的电路必须分隔,但是又要在不产生电磁干扰的最佳情况下连接,这就需要用到微过孔(microvia)。通常微过孔直径为0.05mm~0.20mm,这些过孔一般分为三类,即盲孔(blind via)、埋孔(bury via)和通孔(through via)。盲孔位于印刷线路板的顶层和底层表面,具有一定深度,用于表层线路和下面的内层线路的连接,孔的深度通常不超过一定的比率(孔径)。埋孔是指位于印刷线路板内层的连接孔,它不会延伸到线路板的表面。上述两类孔都位于线路板的内层,层压前利用通孔成型制程完成,在过孔形成过程中可能还会重叠做好几个内层。第三种称为通孔,这种孔穿过整个线路板,可用于实现内部互连或作为组件的黏着定位孔。 02 采用分区技巧 在设计RF电路板时,应尽可能把高功率RF放大器(HPA)和低噪音放大器(LNA)隔离开来,简单的说,就是让高功率RF发射电路远离低噪音接收电路。如果PCB板上有很多空间,那么可以很容易地做到这一点。但通常零组件很多时,PCB制造空间就会变的很小,因此这是很难达到的。可以把它们放在PCB板的两面,或者让它们交替工作,而不是同时工作。高功率电路有时还可包括RF缓冲器(buffer)和压控振荡器(VCO)。 设计分区可以分成实体分区(physical partitioning)和电气分区(Electrical partitioning)。实体分区主要涉及零组件布局、方位和屏蔽等问题;电气分区可以继续分成电源分配、RF 走线、敏感电路和信号、接地等分区。

PCB课程设计报告

交通职业学院 Protel99se课程设计报告 所属系别信息工程系 专业电子信息工程技术 班级 10大专电子信息工程1班 姓名年中 学号 0140 指导教师诺微 撰写日期 2011年12月28日

摘要 Protel99 SE 是澳大利亚Protel Technology公司推出的一个全32位的电路板设计软件。该软件功能强大,人机界面友好,易学易用,使用该软件的设计者可以容易地设计出电路原理图和画出元件设计电路板图。而且由于其高度的集成性与扩展性,一经推出,立即为广大用户所接受,很快就成为世界PC平台上最流行的电子设计自动化软件,并成为新一代电气原理图工业标准。 Protel99 SE主要有两大部分组成,每一部分个有几个模块,第一部分是电路设计部分,主要有:原理设计系统,包括用于设计原理图的原理图编辑器Sch,用于修改和生成原理图元件的原件编辑器,以及各种报表的生成器Schlib。印刷电路板设计系统,包括用于设计电路板的电路板编辑器PCB以及用于修改,生成元件封装的元件封装编辑器PCBLib。第二部分是电路仿真与可编程逻辑器件设计。 关键词:Protel99 SE,Sch,PCB,封装,布线

1.课程设计的目的 (1)了解Protel 99 SE绘图环境、各个功能模块、界面环境设置方法以及文件管理方法; (2)理解用Protel 99 SE设计电子电路的基本思想; (3)掌握用Protel 99 SE绘制电子电路原理图的基本方法; (4)掌握用Protel 99 SE绘制电子电路PCB板的基本方。 2.课程设计的主要容 用Protel 99 SE软件绘制一个电路图,图有自己决定。先绘制出电路原理图,然后进行电气规则检验,没有错误后,生成网络表,然后根据网络表生成印制电路板图,最后自动布局,手工调整,自动布线,手工调整布线,保存打印。3.课程设计步骤 3.1原理图设计 原理图设计最基本的要正确性,其次是布局合理,最后是在正确性和布局合理的前提下力求完美。 (1)启动原理图设计界面,进入Protel99 SE,创建一个数据库,执行菜单File/New 命令,从框中选择原理图服务器(Schematic Document)图标,双击该图标,建立原理设计文档。双击文档图标,进入原理设计服务器界面; (2)设置原理图设计环境,执行菜单Design/Option和Tool/Preferences,设置图纸大小,捕捉栅格,电器栅格等;

常用元器件及元器件封装总结

常用元器件及元器件封装总结 一、元器件封装按照安装的方式不同可以分成两大类。(1) 直插式元器件封装直插式元器件封装的焊盘一般贯穿整个电路板,从顶层穿下,在底层进行元器件的引脚焊接,如图所示。 典型的直插式元器件及元器件封装如图所示。 (2)表贴式元器件封装。表贴式的元器件,指的是其焊盘只附着在电路板的顶层或底层,元器件的焊接是在装配元器件的工作层面上进行的,如图所示。

典型的表贴式元器件及元器件封装如图所示。在PCB元器件库中,表贴式的元器件封装的引脚一般为红色,表示处在电路板的顶层(TopLayer)。在PCB元器件库中,表贴式的元器件封装的引脚一般为红色,表示处在电路板的顶层(Top Layer)。 二、常用元器件的原理图符号和元器件封装 在设计PCB的过程中,有些元器件是设计者经常用到的,比如电阻、电容以及三端稳压源等。在Protel 99 SE中,同一种元器件虽然相同电气特性,但是由于应用的场合不同而导致元器件的封装存在一些差异。前面的章节中已经讲过,电阻由于其负载功率和运用场合不同而导致其元器件的封装也多种多样,这种情况对于电容来说也同样存在。因此,本节主要向读者介绍常用元器件的原理图符号和与之相对应的元器件封装,同时尽量给出一些元器件的实物图,使读者能够更快地了解并掌握这些常用元器件的原理图符号和元器件封装。(1)、电阻。电阻器通常简称为电阻,它是一种应用十分广泛的电子元器件,其英文名字为“Resistor”,缩写为“Res”。电阻的种类繁多,通常分为固定电阻、可变电阻和特种电阻3大类。固定电阻可按电阻的材料、结构形状及用途等进行多种分类。电阻的种类虽多,但常用的电阻类型主要为RT型碳膜电阻、RJ型金属膜电阻、RX型线绕电阻和片状电阻等。固定电阻的原理图符号的常用名称是“RES1”和“RES2”,如图F1-5(a)所示。常用的引脚封装形式为AXIAL系列,包括AXIAL-0.3、AXIAL-0.4、AXIAL-0.5、AXIAL-0.6、AXIAL-0.7、AXIAL-0.8、AXIAL-0.9和AXIAL-1.0等封装形式,其后缀数字代表两个焊盘的间距,单位为“英寸”,如图F1-5(b)所示。常用固定电阻的实物图如图F1-5(c)所示。

硬件电路板设计规范

硬件电路板设计规范(总36 页) -CAL-FENGHAI.-(YICAI)-Company One1 -CAL-本页仅作为文档封面,使用请直接删除

0目录 0目录............................................... 错误!未定义书签。

1概述............................................... 错误!未定义书签。 适用范围............................................ 错误!未定义书签。 参考标准或资料 ...................................... 错误!未定义书签。 目的................................................ 错误!未定义书签。2PCB设计任务的受理和计划............................ 错误!未定义书签。 PCB设计任务的受理................................... 错误!未定义书签。 理解设计要求并制定设计计划 .......................... 错误!未定义书签。3规范内容........................................... 错误!未定义书签。 基本术语定义........................................ 错误!未定义书签。 PCB板材要求: ....................................... 错误!未定义书签。 元件库制作要求 ...................................... 错误!未定义书签。 原理图元件库管理规范:......................... 错误!未定义书签。 PCB封装库管理规范............................. 错误!未定义书签。 原理图绘制规范 ...................................... 错误!未定义书签。 PCB设计前的准备..................................... 错误!未定义书签。 创建网络表..................................... 错误!未定义书签。 创建PCB板..................................... 错误!未定义书签。 布局规范............................................ 错误!未定义书签。 布局操作的基本原则............................. 错误!未定义书签。 热设计要求..................................... 错误!未定义书签。 基本布局具体要求............................... 错误!未定义书签。 布线要求............................................ 错误!未定义书签。 布线基本要求................................... 错误!未定义书签。 安规要求....................................... 错误!未定义书签。 丝印要求............................................ 错误!未定义书签。 可测试性要求........................................ 错误!未定义书签。 PCB成板要求......................................... 错误!未定义书签。

相关文档