文档库 最新最全的文档下载
当前位置:文档库 › 8位串入并出的转换器

8位串入并出的转换器

8位串入并出的转换器
8位串入并出的转换器

设计8位串入并出的转换电路

一、实验目的:

1、学习MAX+ plusⅡ软件的使用方法。

2、熟悉和掌握原理图设计的流程。

二、实验内容:

用74194、74273、D触发器等器件组成8位串入并出的转换电路,要求在转换过程中数据不变,只有当8位一组数据全部转换结束后,输出才变化一次。

三、设计思路

1.、利用2片74194对输入信号进行移位将其输出至各个2片74194输出端,再将各个输出端接74273将信号输出,以实现串入并出的功能。

2、通过控制74273的时钟来实现串入并出的位数,题目中为8位,可用74194的输出进行控制。

3、通过调整各芯片和D触发器的时钟触发沿以完成当8位一组数据全部转换结束后,才进行输出。

四、实验步骤:

本实验基于MAX+ plusⅡ原理图设计实现一个8位串入并出的转换电路,主要分3步实现:设计输入、设计编译、设计仿真。

首先在windows操作系统启动“Quartus II”,进入下图所示的集成开发环境。

1、设计输入

新建工程:

为工程添加原理图:

调用D触发器:

调用芯片74194:

调用芯片74273

调用非门:

调用INPUT和OUTPUT将各元器件连接起来,原理图设计完成。

2、设计编译:

文件建立完毕,点击右上角的紫红色按钮Start Compilation进行编译

3、设计仿真:

进行软件仿真Example.vwf:左侧右键->Insert Node or Bus(或直接双击),在对话框中选择Node Finder,导入输入输出端

创建波形文件:

加入节点:

选择端口:

选择完成:

进行仿真:

五、原理图分析

(*时钟信号每周期为上升沿开始)

1、输入信号经过一个时钟信号下降沿触发的D触发器,将信号输入第一片74194的SRSI。

2、将第一片74194的Q4接第二片74194的SRSI,A端接vcc,将两片74194的SLSI,S0接vcc,其余A,B,C,D端接地,将第二片74194的Q4输出端过下降沿触发的D触发器,接入到两片74194的S1。

在输入第一个高电平“1”信号后,在时钟信号上升沿触发后,两片74194进行置数,将第一片74194的QA置为1,其他置为0。

在之后1个时钟周期,时钟信号上升沿触发条件下,S1=0,S2=1;芯片作右移。第一块芯片的SRSI将移位至QA,QA移位至QB,QB 移位至QC……最终将第二片74194的QC移至QD输出给S1。S1依旧为0继续右移。

在8个时钟周期后,输入信号8个周期的输入依次赋给第二片74194

的QD,QC,QB,QA和第一片74194的QD,QC,QB,QA。

此时,经过8次时钟信号上升沿触发条件,第二片74194的输出为置数后的第一片74194的QA的值,为1并输入给2片74194的S1,在上升沿时钟信号触发下对2片74194进行重新置数,以实现8个时钟周期的循环。

3、在第8个时钟周期的下降沿,第二片74194的QD通过D触发器为使第一片74273的时钟端由0变为1,为第一片74273的时钟端提供了一个上升沿,第一片74273实现Q1=D1,Q2=D2……Q8=D8。

在第8个时钟周期的上升沿,为第二片74273的触发沿,将信号并行输出。

六、仿真结果分析:

图六—1

图六—2

图六—3

仿真结果中时输入信号第一个1在时钟信号周期内为开关功能,之后便开始实现8位串入并出的电路转换。

在以上三张图中,时钟信号周期为10ns,输入信号的第一个1

为提示信号,相当于开关功能。之后连续八个周期为输入信号,输入第八个信号后开始实现8位串入并出的电路转换。

图1中输入信号第一个1完成开关功能后,输入的八个信号为10011001,o8—o1分别输出10011001,实现电路的串入并出转换。

图2中输入信号刚开始的0信号为无用信号,直到第一个1完成开关提示后,输入的八个信号为10110110,o8—o1分别输出10110110,完成串入并出的转换。

图3中输入信号刚开始的1完成提示功能后,输入信号的八个信号为00010101,o8—o1分别输出八个信号为00010101,完成转换功能。

七、设计过程中的错误分析及改进

1、在设计之初,采用一片74273、两片74194、两个D触发器、一个非门等设计的原理图:

输出的波形仿真图:

采用一片74273、两片74194、两个D触发器、一个非门等设计成的原理图,仿真出来的波形图,输出信号从七个半周期就开始输出,与题目要求的八周期后才能输出八个完整信号相矛盾,所以考虑改进方案。

改进方案:

在原来电路的基础上再增添一片上升沿触发的74273芯片,并进行电路的改进。改进后原理图如成果,仿真正确。

八、可改进之处

此设计成果不足之处是输入必须要有一个高电平为“1”的提示信号,然后电路才能正常工作。

可改进为:输入端刚开始置为1,待输入有效时钟边沿后,输入

置为当前输入,电路自0时刻起便可正常工作。

11.6DA转换器的主要技术指标(精)

11.6 D/A转换器的主要技术指标 D/A转换器的主要技术指标包括:转换精度、转换速度和温度特性等。 11.6.1 转换精度 D/A转换器的转换精度通常用分辨率和转换误差来描述。 分辨率用于表征D/A转换器对输入微小量变化的敏感程度。其定义为D/A转换器模拟量输出电压可能被分离的等级数。输入数字量位数愈多,输出电压可分离的等级愈多,即分辨率愈高。所以在实际应用中,往往用输入数字量的位数表示D/A转换器的分辨率。此外,D/A 转换器也可以用能分辨最小输出电压与最大输出电压之比给出。n位D/A转换器的分辨率可表示为1/(2n-1)。它表示D/A转换器在理论上可以达到的精度。D/A转换器的转换精度通常用分辨率和转换误差来描述。 由于D/A转换器中各元件参数存在误差,基准电压不够稳定和运算放大器的零漂等各种因素的影响,使得D/A转换器实际精度还与一些转换误差有关,如比例系数误差、失调误差和非线性误差等。 比例系数误差是指实际转换特性曲线的斜率与理想特性曲线斜率的偏差。如在n位倒T型电阻网络D/A转换器中,当V REF偏离标准值△V REF时,就会在输出端产生误差电压△v O。由式 可知 △V REF引起的误差属于比例系数误差。3位D/A转换器的比例系数误差如图11.6.1所示。 图11.6.1 3位D/A转换器的比例系数误差

图11.6.2 3位D/A转换器的失调误差 失调误差由运算放大器的零点漂移引起,其大小与输入数字量无关,该误差使输出电压的偏移特性曲线发生平移,3位D/A转换器的失调误差如图11.6.2所示。 非线性误差是一种没有一定变化规律的误差,一般用在满刻度范围内,偏离理想的转移特性的最大值来表示。引起非线性误差的原因较多,如电路中的各模拟开关不仅存在不同的导通电压和导通电阻,而且每个开关处于不同位置(接地或接V REF)时,其开关压降和电阻也不一定相等。又如,在电阻网络中,每个支路上电阻误差不相同,不同位置上的电阻的误差对输出电压的影响也不相同等,这些都会导致非线性误差。 综上所述,为获得高精度的D/A转换精度,不仅应选择位数较多的高分辨率的D/A转换器,而且还需要选用高稳定的V REF和低零漂的运算放大器才能达到要求。 11.6.2 转换速度 当D/A转换器输入的数字量发生变化时,输出的模拟量并不能立即达到所对应的量值,它需要一段时间。通常用建立时间和转换速率两个参数来描述D/A转换器的转换速度。 建立时间(t set)指输入数字量变化时,输出电压变化到相应稳定电压值所需要时间。一般用D/A转换器输入的数字量N B从全0变为全1时,输出电压达到规定的误差范围 (LSB/2)时所需时间表示。D/A转换器的建立时间较快,单片集成D/A转换器建立时间最短可达0.1μs以内。 转换速率(SR)用大信号工作状态下(输入信号由全1到全0或由全0到全1),模拟电压的变化率表示。一般集成D/A转换器在不包含外接参考电压源和运算放大器时,转换速率比较高。实际应用中,要实现快速D/A转换不仅要求D/A转换器有较高的转换速率,而且还应选用转换速率较高的集成运算放大器。

DA转换器

实验 D/A 转换器 一、实验目的: 1. 熟悉D/A 转换器数字输入与模拟输出之间的关系。 2. 学会设置D/A 转换器的输出范围。 3. 学会测量D/A 转换器的输出偏移电压。 4. 掌握测试D/A 转换器的分辩率的方法。 二、实验准备: 1. D/A 转换: 我们把从数字信号到模拟信号的转换称为数/模转换或D/A 转换,把实现D/A 转换的电路称D/A 转换器,简称DAC 。D/A 转换的过程是,先把输入数字量的每一位代码按其权的大小转换成相应的模拟量,然后将代表各位的模拟量相加,即可得到与该数字量成正比的模拟量,从而实现数字/模拟转换。DAC 通常由译码网络、模拟开关、求和运算放大器和基准电压源等部分组成。 DAC 的满度输出电压,为全部有效数码1加到输入端时的DAC 的输出电压值。满度输出电压决定了DAC 的输出范围。 DAC 的输出偏移电压,为全部有效数码0加到输入端时的DAC 的输出电压值。在理想的DAC 中,输出偏移电压为0。在实际的DAC 中,输出偏移电压不为0。许多DAC 产品设有外部偏移电压调整端,可将输出偏移电压调为0。 DAC 的转换精度与它的分辩率有关。分辩率是指DAC 对最小输出电压的分辩能力,可定义为输入数码只有最低有效位1时的输出电压LSB U 与输入数码为全1时的满度输出电压m U 之比,即: 分辩率= 1 21 -= n m LSB U U ........................................................3.13.1 当m U 一定时,输入数字代码位数n 越多,则分辩率越小,分辩能力就越高。 图3.13.1为8位电压输出型DAC 电路,这个电路可加深我们对DAC 数字输入与模拟输出关系的理解。DAC 满度输出电压的设定方法为,首先在DAC 数码输入端加全1(即),然后调整2k 电位器使满度输出电压值达到输出电压的要求。 图3.13.2为一个8位电压输出型DAC 与4位二进制计数器7493相连,计数器的输入时钟脉冲由1kHz 信号发生器提供。电路中只有DAC 低4位输入端接到计数器的输出端,高4位输入端接地。这意味着这个DAC 最多只有15级模拟电压输出,而不是通常8位DAC 的255级。计数器在计到最后一个二进制数1111时,将复位到0000,并开始新一轮计数。因此在示波器的屏幕上,所看到的DAC 模拟电压输出曲线像是一个15级阶梯。通过测量示波器曲线图上第15级的最大电压值,可确定DAC 满度输出电压。这个电压将小于全8位数码输入时255级DAC 的满度输出电压。

常用DA和AD转换器

常用D/A转换器和A/D转换器介绍 下面我们介绍一下其它常用D/A转换器和 A/D 转换器,便于同学们设计时使用。 1.DAC0808 图 1 所示为权电流型 D/A 转换器 DAC0808 的电路结构框图。用 DAC0808 这类器件构 成的 D/A转换器,需要外接运算放大器和产生基准电流用的电阻。DAC0808 构成的典型应 用电路如图2 所示。 图1 DAC0808 的电路结构 图2 DAC0808 的典型应用 2.DAC0832 DAC0832是采用CMOS工艺制成的单片直流输出型8位数/模转换器。 它由倒T型R-2R 电阻网络、模拟开关、运算放大器和参考电压 V REF 四大部分组成。DAC0832的逻辑框图和 引脚排列如图 3 所示。

(a )逻辑图 (b )引脚图 图3 DAC0832 的逻辑框图和引脚排列 DAC0832 的分辨率为 8 位;电流输出,稳定时间为 1m s ;可双缓冲输入、单缓冲输入 或直接数字输入;单一电源供电(+5~+15V )。 3.ICL7106 ICL7106 是双积分型 CMOS 工艺 4 位 BCD 码输出 A/D 转换器,它包含双积分 A/D 转 换电路、基准电压发生器、时钟脉冲产生电路、自动极性变换、调零电路、七段译码器、 LCD 驱动器及控制电路等。电路采用 9V 单电源供电,CMOS 差动输入,可直接驱动位液 晶显示器(LCD ) 。ICL7106 组成直流电压测量电路如图 4 所示。 图4 ICL7106 组成直流电压测量电路 电路中 V +对 V -之间接 9V 直流电压,通过内部基准电压发生器在 V +到 COM 之间产生 2.8V 基准电压,经分压电阻加在 REF +、REF -基准电压输入端。当输入量程为 200mV 时, 基准电压调至 100mV ;当输入量程为 2V 时,基准电压为 1V 。OSC 1~OSC 3 是时钟振荡电 路引出端, 外接定时电阻、 电容产生内部时钟。 IN +、 IN -是差动输入端, 将 IN -与模拟地 COM 相连,IN +对 COM 之间为模拟电压输入。U 接个位驱动、T 接十位驱动、 H 接百位驱动、 abK 是千位驱动、P0 为“-”号驱动、BP 接液晶背板。AZ 、BUFF 和 INT 分别接调零电容、积分 电阻和积分电容,通过调整它们及基准电压,可将输入量程调至 2V (本电路为 200mV ) 。

DA转换器的转换方式

D/A转换器的转换方式 (资料来源:中国联保网)并行数模转换 数模转换有两种转换方式:并行数模转换和串行数模转换。图1为典型的并行数模转换器的结构。虚线框内的数码操作开关和电阻网络是基本部件。图中装置通过一个模拟量参考电压和一个电阻梯形网络产生以参考量为基准的分数值的权电流或权电压;而用由数码输入量控制的一组开关决定哪一些电流或电压相加起来形成输出量。所谓“权”,就是二进制数的每一位所代表的值。例如三位二进制数“111“,右边第1位的“权”是 20/23=1/8;第2位是21/23=1/4;第3位是22/23=1/2。位数多的依次类推。图2为这种三位数模转换器的基本电路,参考电压VREF在R1、R2、R3中产生二进制权电流,电流通过开关。当该位的值是“0”时,与地接通;当该位的值是“1”时,与输出相加母线接通。几路电流之和经过反馈电阻Rf产生输出电压。电压极性与参考量相反。输入端的数字量每变化1,仅引起输出相对量变化1/23=1/8,此值称为数模转换器的分辨率。位数越多分辨率就越高,转换的精度也越高。工业自动控制系统采用的数模转换器大多是10位、12位,转换精度达0.5~0.1%。 串行数模转换 串行数模转换是将数字量转换成脉冲序列的数目,一个脉冲相当于数字量的一个单位,然后将每个脉冲变为单位模拟量,并将所有的单位模拟量相加,就得到与数字量成正比的模拟量输出,从而实现数字量与模拟量的转换。 随着数字技术,特别是计算机技术的飞速发展与普及,在现代控制、通信及检测等领域,为了提高系统的性能指标,对信号的处理广泛采用了数字计算机技术。由于系统的实际对象往往都是一些模拟量(如温度、压力、位移、图像等),要使计算机或数字仪表能识别、处理这些信号,必须首先将这些模拟信号转换成数字信号;而经计算机分析、处理后输出的数字量也往往需要将其转换为相应模拟信号才能为执行机构所接受。这样,就需要一种能在模拟信号与数字信号之间起桥梁作用的电路--模数和数模转换器。 将模拟信号转换成数字信号的电路,称为模数转换器(简称A/D转换器或ADC,Analog to Digital

第九章 AD转换器和DA转换器试题及答案

第九章 A/D 转换器和D/A 转换器 一、填空题 1.(11-1易)D/A 转换器是把输入的________转换成与之成比例的_________。 2.(11-1中)倒T 形电阻网络D/A 转换器由___________、__________、_________及 _____________组成。 3.(11-1易)最小输出电压和最大输出电压之比叫做__________,它取决于D/A 转换器的 ________。 4.(11-1中)精度指输出模拟电压的_________和_________之差,即最大静态误差。主要 是参考电压偏离__________、运算放大器____________、模拟开关的 ________、电阻值误差等引起的。 5.(11-1易)D/A 转换器输出方式有____________、__________和__________。 6.(11-2易)采样是将时间上___________(a.连续变化,b.断续变化)的模拟量,转换成 时间上_________(a.连续变化,b.断续变化)的模拟量。 7.(11-2) 参考答案: 1.数字量/数字信号,模拟量/模拟信号 2.译码网络,模拟开关,求和放大器,基准电源 1. 分辨率 位数 2. 实际值 理论值 标准值 零点漂移 压降 3. 单极性同相输出 单极性反相输出 双极性输出 4. a b 二、选择题 1.(11-2中)将采样所得的离散信号经低通滤波器恢复成输入的原始信号,要求采样频率s f 和输入信号频谱中的最高信号max i f 的关系是( )。 A .max 2s i f f ≥ B .max s i f f ≥ C .max s i f f = D . max s i f f < 2.(11-2易)下列不属于直接型A/D 转换器的是( )。 A .并行A/D 转换器 B .双积分A/D 转换器 C .计数器A/ D 转换器 D .逐次 逼近型A/D 转换器 三、判断题(正确打√,错误的打×) 1.(11-2易)采样是将时间上断续变化的模拟量,转换成时间上连续变化的模拟量。 ( ) 2.(11-2中)在两次采样之间,应将采样的模拟信号暂存起来,并把该模拟信号保持到下 一个采样脉冲到来之前。 ( )

DA转换器

实验D/A转换器 、实验目的: 1. 熟悉D/A转换器数字输入与模拟输出之间的关系 2. 学会设置D/A转换器的输出范围。 3. 学会测量D/A转换器的输出偏移电压。 4. 掌握测试D/A转换器的分辩率的方法。 、实验准备: 1. D/A转换: 我们把从数字信号到模拟信号的转换称为数/模转换或D/A转换,把实现D/A 转换的电路称D/A转换器,简称DAC D/A转换的过程是,先把输入数字量的每一位代码按其权的大小转换成相应的模拟量,然后将代表各位的模拟量相加,即 可得到与该数字量成正比的模拟量,从而实现数字/模拟转换。DAC通常由译码网络、模拟开关、求和运算放大器和基准电压源等部分组成。 DAC的满度输出电压,为全部有效数码1加到输入端时的DAC的输出电压 值。满度输出电压决定了DAC的输出范围。 DAC的输出偏移电压,为全部有效数码0加到输入端时的DAC的输出电压 值。在理想的DAC中,输出偏移电压为0。在实际的DAC中,输出偏移电压不为0。许多DAC产品设有外部偏移电压调整端,可将输出偏移电压调为0。 DAC的转换精度与它的分辩率有关。分辩率是指DAC对最小输出电压的分 辩能力,可定义为输入数码只有最低有效位1时的输出电压U LSB与输入数码为全 1时的满度输出电压U m之比,即: 分辩率=罟H ..................................................................... 3-13J 当U m—定时,输入数字代码位数n越多,则分辩率越小,分辩能力就越高。 图3.13.1为8位电压输出型DAC电路,这个电路可加深我们对DAC数字输入与模拟输出关系的理解。DAC满度输出电压的设定方法为,首先在DAC数码输入端加全1(即),然后调整2k电位器使满度输出电压值达到输出电压的要求。 图3.13.2为一个8位电压输出型DAC与4位二进制计数器7493相连,计数器的输入时钟脉冲由1kHz信号发生器提供。电路中只有DAC低4位输入端接到计数器的输出端,高4位输入端接地。这意味着这个DAC最多只有15级模拟电压输出,而不是通常8位DAC的255级。计数器在计到最后一个二进制数1111 时,将复位到0000,并开始新一轮计数。因此在示波器的屏幕上,所看到的DAC 模拟电压输出曲线像是一个15级阶梯。通过测量示波器曲线图上第15级的最大电压值,可确定DAC满度输出电压。这个电压将小于全8位数码输入时255级DAC的满度输出电压。

DA转换器

华中科技大学 《电子线路设计、测试与实验》实验报告 实验名称:D/A转换电路 院(系):自动化学院 专业班级: 姓名: 学号:U 时间: 指导教师:汪小燕 2014 年 6 月12 日

一、实验目的 1、熟悉D/A转换器的工作原理及其主要性能指标。 2、掌握集成D/A转换器的基本使用方法。 3、学会用DAC0832构成阶梯波电压发生器。 二、实验元器件 集成电路DAC0832 1片; 74HC161 1片。 电阻1kΩ4只; 2.4kΩ1只; 5.1kΩ3只; 10kΩ2只。 μ2只; 电容0.01F μ1只; 0.1F μ1只; 10F μ1只。 220F 三、实验原理 D/A转换器DAC0832 DAC0832是采用pxOS工艺制成的电流输出型8位数/模转换器引脚排列如图37所示。各引脚含义为:

图38 DAC0823外部连接图 VREF:基准电压,通过它将外加高精度的电压源接至T型电压网络,电压范围为(-10~10)V,也可以接向其它D/A转换器的电压输出端。 VCC:电源、电压范围(+5~+15)V AGND:模拟地 DGND:数字地 实验原理及参考电路: 四、硬件实验内容 (2)按表5.24.2依次出入数字量,用数字万用表测出相应的输出模拟电压1O v的值,记入表中。

(4)参照图5.24.6所示的阶梯波发生器原理图。将十进制计数器74HC161的输出 3210Q Q Q Q 、、、 由高到低,对应接到DAC0832数字输入端的高四位7654D D D D 、、、 ,低四位输入端3210D D D D 、、、接地。74HC161的CP选用1 kHZ方波。在示波器上观察和记录CP、3210Q Q Q Q 、、、以及DAC0832输出的模拟电压波形 O v 。

8位DA转换器

8位D/A 转换器-DAC0832 1. 引脚及其功能 DAC0832是双列直插式8位D/A 转换器。能完成数字量输入到模拟量(电流)输出的转换。图1-1和图1-2分别为DAC0832的引脚图和内部结构图。其主要参数如下:分辨率为8位,转换时间为1μs ,满量程误差为±1LSB ,参考电压为(+10~-10)V ,供电电源为(+5~+15)V ,逻辑电平输入与TTL 兼容。从图1-1中可见,在DAC0832中有两级锁存器,第一级锁存器称为输入寄存器,它的允许锁存信号为ILE ,第二级锁存器称为DAC 寄存器,它的锁存信号也称为通道控制信号 /XFER 。 图1-1中,当ILE 为高电平, 片选信号 /CS 和写信号 /WR1 为低电平时,输入寄存器控制信 号为1,这种情况下,输入寄存器 的输出随输入而变化。此后,当 /WR1由低电平变高时,控制信号 成为低电平,此时,数据被锁存 到输入寄存器中,这样输入寄存 器的输出端不再随外部数据DB 的变化而变化。 对第二级锁存来说,传送控 制信号 /XFER 和写信号 /WR2 同时为低电平时,二级锁存控制 信号为高电平,8位的DAC 寄存 器的输出随输入而变化,此后, 当 /WR2由低电平变高时,控制 信号变为低电平,于是将输入寄 存器的信息锁存到DAC 寄存器中。 图1-1中其余各引脚的功能定义如下: (1)、DI 7~DI 0 :8位的数据输入端,DI 7为最高位。 (2)、I OUT1 :模拟电流输出端1,当DAC 寄存器中数据全为1时,输出电流最大,当 DAC 寄存器中数据全为0时,输出电流为0。 (3)、I OUT2 :模拟电流输出端2, I OUT2与I OUT1的和为一个常数,即I OUT1+I OUT2=常数。 (4)、R FB :反馈电阻引出端,DAC0832内部已经有反馈电阻,所以 R FB 端可以直接接到外部运算放大器的输出端,这样相当于将一个反馈电阻接在运算放大器的输出端和输入端之间。 (5)、V REF :参考电压输入端,此端可接一个正电压,也可接一个负电压,它决定0至255的数字量转化出来的模拟量电压值的幅度,V REF 范围为(+10~-10)V 。V REF 端与D/A 内部T 形电阻网络相连。 (6)、Vcc :芯片供电电压,范围为(+5~ 15)V 。 (7)、AGND :模拟量地,即模拟电路接地端。 (8)、DGND :数字量地。 图1-1、DAC0832引脚图

8位DA转换器-DAC0832

资料1:8位D/A 转换器-DAC0832 1. 引脚及其功能 DAC0832是双列直插式8位D/A 转换器。能完成数字量输入到模拟量(电流)输出的转换。图1-1和图1-2分别为DAC0832的引脚图和内部结构图。其主要参数如下:分辨率为8位,转换时间为1μs ,满量程误差为±1LSB ,参考电压为(+10~-10)V ,供电电源为(+5~+15)V ,逻辑电平输入与TTL 兼容。从图1-1中可见,在DAC0832中有两级锁存器,第一级锁存器称为输入寄存器,它的允许锁存信号为ILE ,第二级锁存器称为DAC 寄存器,它的锁存信号也称为通道控制信号 /XFER 。 图1-1中,当ILE 为高电平,片选信号 /CS 和写信号 /WR1为低电平时,输入寄存器控制信号为1,这种情况下, 输入寄存器的输出随输入而变化。此后,当 /WR1由低电平 变高时,控制信号成为低电平,此时,数据被锁存到输入寄 存器中,这样输入寄存器的输出端不再随外部数据DB 的变 化而变化。 对第二级锁存来说,传送控制信号 /XFER 和写信号 /WR2同时为低电平时,二级锁存控制信号为高电平,8位的 DAC 寄存器的输出随输入而变化,此后,当 /WR2由低电平 变高时,控制信号变为低电平,于是将输入寄存器的信息锁 存到DAC 寄存器中。 图1-1中其余各引脚的功能定义如下: (1)、DI 7~DI 0 :8位的数据输入端,DI 7为最高位。 (2)、I OUT1 :模拟电流输出端1,当DAC 寄存器中数据 全为1时,输出电流最大,当 DAC 寄存器中数据全 为0时,输出电流为0。 (3)、I OUT2 :模拟电流输出端2, I OUT2与I OUT1的和为一个常数,即I OUT1+I OUT2=常数。 (4)、R FB :反馈电阻引出端,DAC0832内部已经有反馈电阻,所以 R FB 端可以直接接到外部运算放大器的输出端,这样相当于将一个反馈电阻接在运算放大器的输出端和输入端之间。 (5)、V REF :参考电压输入端,此端可接一个正电压,也可接一个负电压,它决定0至255的数字量转化出来的模拟量电压值的幅度,V REF 范围为(+10~-10)V 。V REF 端与D/A 内部T 形电阻网络相连。 (6)、Vcc :芯片供电电压,范围为(+5~ 15)V 。 (7)、AGND :模拟量地,即模拟电路接地端。 (8)、DGND :数字量地。

相关文档