文档库 最新最全的文档下载
当前位置:文档库 › 微机原理与接口技术复习题(填空与选择)[1]

微机原理与接口技术复习题(填空与选择)[1]

微机原理与接口技术复习题(填空与选择)[1]
微机原理与接口技术复习题(填空与选择)[1]

一、填空题

在8086 CPU中,总线接口部件(BIU)的功能是,执行部件(EU)的功能是。这种结构的主要特点是。

只有时,CPU才执行总线周期,总线接口部件BIU的功能是。

8086通过数据总线对进行一次访问所需的时间为一个总线周期,一个总线周期至少包括个时钟周期。

8088的ALE引脚的作用是;在8088读存储器周期中,采样Ready线的目的是。

当存储器的读出时间大于CPU所要求的时间,为保证CPU与存储器的周期配合,就需要用信号,使CPU插入一个状态。

一个微机系统所具有的物理地址空间是由决定的,8086系统的物理地址空间为字节。

最小模式系统除CPU、存储器、I/O接口和总线外,至少还应配置、、三种芯片部件。

8086∕8088 CPU工作在最大模式时,总线控制器产生控制信号的依据是。

总线仲裁的方法通常有、、三种。

在8086系统中,最小模式下CPU通过引脚接收DMA控制器的总线请求,而从引脚上向DMA控制器发总线请求允许。

在8086系统中,最大模式下CPU与其他总线主模块通过信号来交换总线控制权。

条件传送时,一个数据的传送过程包括三个环节。

CPU 在指令的最后一个时钟周期检测INTR引脚,若测得INTR为且IF为,则CPU在结束当前指令后响应中断请求。

从CPU的NMI引脚产生的中断叫做,他的响应不受的影响。

CPU响应可屏蔽中断的条件是、、。

8086的中断响应周期要占用总线周期,在响应周期,CPU通过内部硬件自动完成三件事、、。

设有一个具有15位地址和8位字长的存储器,该存储器可存储个字节的信息;若用2Kⅹ4位的SRAM组成该存储器,需片SRAM芯片;若用8Kⅹ8位的SRAM组成该存储器,需要根地址线产生芯片选择。

在多级存储系统的层次结构中。共分为、、三级存储,越靠近CPU的存储器速度。

设微机的地址总线为16位,其RAM存储器容量为32KB,首地址为4000H,且地址是连续的,则可用的最高地址是。

类型码为的中断所对应的中断向量存放在0000H:0058H开始的4个连续单元中,若这4个单元的内容分别为,则相应的中断服务程序入口地址为5060H:7080H。

8251A芯片在通信中能自动检测三种错误,它们是、、。

在异步方式下,使用比波特率高N倍的收发时钟频率的目的是。

中断控制器8259A中的中断屏蔽寄存器IMR的作用是。

三片8259级联共可管理级中断,若从片分别连接在主片的IR2和IR5上,则主8259A的ICW3为;两个从片的ICW3分别为。

当将8259A的中断结束方式设置为非自动结束方式时,中断服务程序要发中断结束命令EOI的原因是,普通结束方式的EOI命令字为。

8259特殊全嵌套方式要解决的主要问题是。

设8253的计数器用于对外部事件记数,计满100后输出一跳变信号,若按BCD方式计数,则写入计数初值的指令为MOV AL,和OUT PORT,AL。

设8253的计数器1的输入时钟频率为1MHz,以BCD码计数,要求该通道每隔5ms输出一个正跳变信号,则其方式控制字应为。

I/O设备的编址方式通常有和两种方式。

CPU与外设间交换的信息有三种,它们是数据信息、控制信息和,这三种信息都是通过CPU 的总线来传送的。

8255A工作于方式1输入时,通过信号表示端口已准备好向CPU输入数据。

8255A中共有个8位端口,其中口既可作数据口,又可产生控制信号,若要所有端口均为输出口,则方式选择字应为。

为使DMA操作过程正确进行,DMA操作之前,系统程序要对DMA控制器预置、

、三个信息。

二、单项选择题

8086 CPU内标志寄存器中的控制标志位占 ( )

A.9位

B.6位

C.3位

D.16位

8088 CPU用来区分是访问内存还是访问I/O端口的控制信号是 ( )

A.MRDC(非)

B.RD(非)

C.M(非)/IO

D.M/IO(非)

PC总线在读取外部I/O口时,PC总线的如下信号将有效

A. MEMW

B. IOR

C. IOW

D. MEMR

8086/8088 CPU内部有一个始终指示下条指令偏移地址的部件是 ( )

A.SP

B.CS

C.IP

D.BP

若8086 CPU主频为8MHz,则其基本总线周期为 ( )

A.200ns

B.500ns

C.125ns

D.250ns

8086工作在最小方式,意味着:

A.一个8086CPU就可以独立独立构成一个计算机系统

B.8086CPU和最少的外围器件构成一个计算机系统

C.8086CPU和最多的外围器件构成一个计算机系统

D.不需要时钟发生器

CPU与I∕O设备间传送的信号有 ( )

A.数据信息

B.控制信息

C.状态信息

D.以上三种都是

CPU 与外设间数据传送的控制方式有 ( )

A.中断方式

B.DMA方式

C.程序控制方式

D.以上三种都是

采用高速缓存(Cache)的目的是 ( )

A.提高主存速度

B.提高CPU运行速度

C.提高总线速度

D.扩大主存容量

EPROM是指 ( )

A.随机读写存储器

B.可编程只读存储器

C.只读存储器

D.可擦除可编程只读存储器

8086有20根地址线,当用该CPU将微处理器、内存储器及I/O接口连接起来的总线是()

A.片总线

B.外总线

C.系统总线

A.局部总线

连续启动两次独立的存储器操作之间的最小间隔叫()

A.存取时间

B.读周期

C.写周期

D.存取周期

连接到64000h~6FFFFh地址范围上的存储器是用8k×8 RAM芯片构成的,该芯片要______片。() A.8片

B.6片

C.10片

D.12片

对存储器访问时,地址线有效和数据线有效的时间关系应该是()

A.数据线较先有效

B.二者同时有效

C.地址线较先有效

D. 同时高电平

同步通信传输信息时,其特点是 ( )

A.每个字符的传送不是独立的

B.字符之间的传送时间长度可不同

C.通信双方必须同步

D.字符发送速率由数据传输率确定

异步串行通信中,收发双方必须保持()

A.收发时钟相同

B.停止位相同

C.数据格式和波特率相同

D.以上都正确

8251的方式字(模式字)的作用是 ( )

A.决定8251的通信方式

B.决定8251的数据传送方向

C.决定8251的通信方式和数据格式

D.以上三种都不对

在数据传输率相同的情况下,同步传输率高于异步传输速率的原因是()

A.附加的冗余信息量少

B.发生错误的概率小

C.字符或组成传送,间隔少

D.由于采用CRC循环码校验

异步传送中,CPU了解8251A是否接收好一个字符数据的方法是()

A.CPU响应8251A的中断请求

B.CPU通过查询请求信号RTS

C.CPU通过程序查询RxD接收线状态

D.CPU通过程序查询RxRDY信号状态

若传送率为1200,波特率因子n=16,则收、发时钟(RxC.TxC)的频率为 ( )

A.1MHz

B.19.2KHz

C.20KHz

D.2400Hz

设串行异步传送的数据格式是7位数据,1位起始位,1位停止位,1位校验位,波特率为4800,则每秒传送的最大字符数为

A.240个

B.120个

C.480个

D.10个

当8255A工作在方式1输出时,通知外设将数据取走的信号是()

A.ACK

B.INTE

C.OBF

D.IBF

当8255A工作于方式1输入状态时,用来确定端口是否准备好输入数据的信号是

A.ACK

B.READY

C.OBF

D.INTR

8255口A或端口B工作在方式1输出时,用来与外设联络的信号是

A.OBF和INTR

B.IBF和ACK

C.OBF ACK

D.IBF和STB

8255A的方式字选择控制字为9BH,其含义是

A.A口输出,其它为输入

B.A、B、C口均为方式0输入

C.A、B、C口均为方式0输出

D.A、B、C口均为方式0

8255A引脚信号WR=0,CS=0,A1=1,A0=1时,表示()

A.CPU向数据口写数据

B.CPU向控制口送控制字

C.CPU读8255A控制口

D. 无效操作

8255A的方式选择控制字为80H,其含义是 ( )

A.A、B、C口全为输入

B.A口为输出,其他为输入

C.A、B为方式 0

D.A、B、C口均为方式 0,输出

8255A中即可以作数据输入、输出端口,又可提供控制信息、状态信号的端口是 ( )

A.B口

B.A口

C.C口

D.以上三个端口均可以

8253的计数器的最大计数初值是()

A.65536

B.FFFFH

C.FFF0H

D.0000H

要使8253输出1个时钟周期(1CLK)宽度的负脉冲,可选择哪几种工作方式 ( )

A.方式 2,4,0

B.方式 0,4,5

C.方式 2,4,5

D.方式 1,4,5

在中断方式下,外设数据输入到内存的路径是 ( )

A.外设→数据总线→内存

B.外设→数据总线→CPU→内存

C.外设→CPU→DMAC→内存

D.外设→I∕O接口→CPU→内存

CPU响应中断请求和响应DMA请求的本质区别是 ( )

A.中断响应靠软件实现

B.响应中断时CPU仍然控制总线,而响应DMA请求时,CPU要让出总线

C.速度慢

D.控制简单

CPU响应INTR中断和NMI中断的相同必要条件是

A.开放所有可屏蔽中断

B.当前访问内存结束

C.总线空闲

D.当前指令执行结束

通常,一个外中断服务程序的第一条指令是STI,其目的是

B.开放所有可屏蔽中断

C.允许响应低一级中断

C.允许响应高一级中断

D.允许响应同一级中断

用2片8259A级数是 ( )

A.13级

B.14级

C.15级

D.16级

设8259A当前最高优先级为IR5,若要使下一循环IR2为最低优先级,则OCW2应设为 ( ) A.01100010 B.11100000 C.11000010 D.11100010

8259设置特殊屏蔽方式的目的是 ( )

A.屏蔽低级中断

B.响应高级中断

C.响应低级中断

D.响应同级中断

在DMA方式下,CPU与总线的关系是()

A.只能控制地址总线

B.相互成隔离状态

C.只能控制数据线

D.相互成短接状态

15年春季微机与接口技术复习题讲解

14年春季学期微机接口技术复习题 供电信学院各专业复习参考 1、假设(CS)=3000H, (DS)=4000H, (ES)=2000H, (SS)=5000H, (AX)=2060H, (BX)=3000H, (CX)=5, (DX)=0, (SI)=2060H, (DI)=3000H, (43000H)=0A006H, (23000H)=0B116H, (33000H)=0F802H, (25060)=00B0H,下列各条指令为单独执行指令,前后无关系,请回到括号中的问题。 (1)SBB A X,BX ;完成的是(带借位减法)操作,AX=() (2) CMP A X,WORD PTR[SI+0FA0H] ;完成的是(两个数的比较)操作,AX=() (3) MUL BYTE PTR[BX] ;完成的是(两个数的乘法)操作,AX=() (4) DIV BH ;完成的是(两个数的除法)操作,AX=() (5) SAR AX,CL ;完成的是()操作,AX=() 2、假设(DS)=2000H,(ES)=3000H,(SS)=4000H,(SP)=100H,(BX)=200H,(SI)=0001,(DI)=0002,(BP)=256,字变量ARRAY偏移地址为0050H,(20250H)=1234H,(40100H)=00A0H,(40102H)=2200H。执行下列程序段并分析指令执行后的结果,(注意:不是单条指令),按给出的要求填空回答问题: (1)MOV AX,[BP][SI] 源操作数物理地址= H ,指令执行后(AX)= H (2)POP A X 源操作数物理地址= H ,指令执行后(AX)= H (3)MOV AL,[BX] 源操作数有效地址= H,指令执行后(AX)= H (4)LEA DI,ARRAY 源操作数的寻址方式是,指令执行后(DI)= H (5)JMP BX 指令执行后(IP)= H (6)INC BX 源操作数的寻址方式是 3、指出下列指令的错误,(要求说明错误的原因,并给出正确的写法) (1) MOV AH, BX (2) MOV [SI], [BX] (3) MOV AX, [SI][DI] (4) MOV BYTE PTR[BX],1000H (5) MOV DS,BP 4、若给定AX和BX的值如下, (1)(AX)=14C8H,(BX)=808DH (2)(AX)=D022H,(BX)=9F70H

微机原理与接口技术(第三版)课本习题答案

第二章 8086体系结构与80x86CPU 1.8086CPU由哪两部分构成它们的主要功能是什么 答:8086CPU由两部分组成:指令执行部件(EU,Execution Unit)和总线接口部件(BIU,Bus Interface Unit)。指令执行部件(EU)主要由算术逻辑运算单元(ALU)、标志寄存器FR、通用寄存器组和EU控制器等4个部件组成,其主要功能是执行指令。总线接口部件(BIU)主要由地址加法器、专用寄存器组、指令队列和总线控制电路等4个部件组成,其主要功能是形成访问存储器的物理地址、访问存储器并取指令暂存到指令队列中等待执行,访问存储器或I/O端口读取操作数参加EU运算或存放运算结果等。 2.8086CPU预取指令队列有什么好处8086CPU内部的并行操作体现在哪里答:8086CPU的预取指令队列由6个字节组成,按照8086CPU的设计要求,指令执行部件(EU)在执行指令时,不是直接通过访问存储器取指令,而是从指令队列中取得指令代码,并分析执行它。从速度上看,该指令队列是在CPU内部,EU从指令队列中获得指令的速度会远远超过直接从内存中读取指令。8086CPU 内部的并行操作体现在指令执行的同时,待执行的指令也同时从内存中读取,并送到指令队列。 5.简述8086系统中物理地址的形成过程。8086系统中的物理地址最多有多少个逻辑地址呢答:8086系统中的物理地址是由20根地址总线形成的。8086系统采用分段并附以地址偏移量办法形成20位的物理地址。采用分段结构的存储器中,任何一个逻辑地址都由段基址和偏移地址两部分构成,都是16位二进制数。通过一个20位的地址加法器将这两个地址相加形成物理地址。具体做法是16位的段基址左移4位(相当于在段基址最低位后添4个“0”),然后与偏移地址相加获得物理地址。由于8086CPU的地址线是20根,所以可寻址的存储空间为1M字节,即8086系统的物理地址空间是1MB。逻辑地址由段基址和偏移地址两部分构成,都是无符号的16位二进制数,程序设计时采用逻辑地址,也是1MB。 6.8086系统中的存储器为什么要采用分段结构有什么好处 答:8086CPU中的寄存器都是16位的,16位的地址只能访问64KB的内存。086系统中的物理地址是由20根地址总线形成的,要做到对20位地址空间进行访问,就需要两部分地址

(完整版)微机原理及接口技术(习题答案)

范文范例学习指导 第1章微机运算基础 习题和思考题 1.请完成以下计算: 174.66D=(10101110.10101)B=(AE. A8)H 10101110101.01011B=(1397.344)D=(575.58)H 4BCH=(010*********)B=()BCD 2.设字长为8位,X=(2A)16,当X分别为原码、补码、反码和无符号数的时候,其真值 是多少? 答:当X表示原码时,其真值为:+101010 当X表示补码时,其真值为:+101010 当X表示反码时,其真值为:+101010 当X表示无符号数数时,其真值为:00101010 3.设字长为8位,用补码形式完成下列计算,要求有运算结果并讨论是否发生溢出? 120+18 -33-37 -90-70 50+84 答:120+18 其补码形式分别为:(120)补=01111000 (18)补=00010010 01111000 + 00010010 10001010 由于C s=0 ,C p=1,因此有溢出,结果错误 -33-37 其补码形式为:(-33)补=11011111 (-37)补=11011011 11011111 +11011011 10111010 由于C s=1, C p=1,所以没有溢出,结果正确 -90-70 其补码形式为:(-90)补=10011100 (-70)补=10111010 10011100 +10111010 01010110 由于C s=1, C p=0,所以有溢出,结果错误 50+84

其补码形式为:(50)补=00110010 (84)补=01010100 00110010 +01010100 10000110 由于C s=0, C p=1,所以有溢出,结果错误 4.请写出下列字符串的ASCII码值。 My name is Zhang san. 4D 79 6E 61 6D 65 69 73 5A 68 61 6E 67 73 61 6E 2E 第2章 80X86微机系统 习题与思考题 1.微型计算机主要由哪些基本部件组成?各部件的主要功能是什么? 答:微型计算机主要由输入设备、运算器、控制器、存储器和输出设备组成。 各部件的功能分别是:1、输入设备通过输入接口电路将程序和数据输入内存;2、运算器是进行算术运算和逻辑运算的部件,它是指令的执行部件;3、控制器是计算机的指挥中心,它负责对指令进行译码,产生出整个指令系统所需要的全部操作的控制信号,控制运算器、存储器、输入/输出接口等部件完成指令规定的操作;4、存储器用来存放程序、原始操作数、运算的中间结果数据和最终结果数据; 5、输出设备是CPU通过相应的输出接口电路将程序运行的结果及程序、数据送到的设备; 2.微处理器的发展过程是什么? 答:微型计算机的发展过程是: 第一代(1946~1957)——采用电子管为逻辑部件,以超声波汞延迟线、阴极射线管、磁芯和磁鼓等为存储手段;软件上采用机器语言,后期采用汇编语言。 第二代(1957~1965)——采用晶体管为逻辑部件,用磁芯、磁盘作内存和外存;软件上广泛采用高级语言,并出现了早期的操作系统。 第三代(1965~1971)——采用中小规模集成电路为主要部件,以磁芯、磁盘作内存和外存;软件上广泛使用操作系统,产生了分时、实时等操作系统和计算机网络。 第四代(1971~至今)——采用大规模集成电路(LSI)、超大规模集成电路(VLSI)为主要部件,以半导体存储器和磁盘为内、外存储器;在软件方法上产生了结构化程序设计和面向对象程序设计的思想。 3.简述80486微处理器的基本结构。 书12页 4.80486微处理器的工作模式有几种?当CS内容为1000H,IP内容为7896H,求在实地址 模式下的物理地址为多少? 答:实模式和保护模式及虚拟8086模式。当CS内容为1000H,IP内容为7896H,在实地

微机原理与接口技术复习题(本)

微机原理与接口技术复习题(本) 第1章概论 1. 什么是程序和指令? 2. 洪。诺依曼计算机的核心原理是什么? 3. 存储程序的概念是什么? 4. CPU由那三部分组成?主机由那几部分组成? 5. CPU对内存有那两种操作? 6. 325.625D=- B= H 234D= BCD 7. 已知X=-1110011B,试求[X]原、[X]反、[X]补。 8. 已知X=-1110111B ,Y=+1011010B,求[X+Y]补。 9. 已知X=-1101001B ,Y=-1010110B 计算X-Y。 第2章微型计算机基础 1. 微处理器内部由那三部分组成? 2. 控制器有那些功能? 3. 8086由那两部分组成?其功能是什么? 4. 熟悉8088最小模式下的主要引脚功能。 5. 指令队列有什么功能? 6. 8088的8个通用寄存器是什么?4个段寄存器是什么?两个控制寄存器是什么? 7. 什么是逻辑地址和物理地址,有什么关系什么? 8. 4个段寄存器中那一个段寄存器用户程序不用设置。 9. 什么是总线? 10. 总线周期中,什么情况下要插入TW等待周期? 11. 8088CPU中标志寄存器包含那些标志位什么? 第3 章、第4章8088指令系统与汇编语言程序设计 1. 什么是寻址方式? 8088CPU有那些寻址方式? 2. 试说明 MOV SI ,[BX ] 与LEA SI , [BX]两条指令的区别。 3. 设DS=212AH ,CS=0200H ,IP=1200H, BX=0500H , DATA=40H, [217A0H]=2300H, [217E0H]=0400H , [217E2H]=9000H ,试确定下列指令的转移地址: (1) JMP BX (2) JMP WORD PTR [BX] (3) JMP DWORD PTR [BX] 4. 设SP=2300H ,AX=50ABH ,BX=1234H ,执行PUSH AX 后SP=? 在执行PUSH BX ,POP AX后SP=?,AX=?,BX=?. 5. 已知AL=7BH ,BL=38H ,试问执行ADD AL ,BL 后的6个状态标志是什么? 6. 试判断下列程序执行后AX中的内容是什么。 MOV CL ,2 MOV AX ,0B7H ROL AX ,1

微机原理与接口技术(第二版) 清华大学出版社

习题1 1.什么是汇编语言,汇编程序,和机器语言? 答:机器语言是用二进制代码表示的计算机能直接识别和执行的一种机器指令的集合。 汇编语言是面向及其的程序设计语言。在汇编语言中,用助记符代替操作码,用地址符号或标号代替地址码。这种用符号代替机器语言的二进制码,就把机器语言编程了汇编语言。 使用汇编语言编写的程序,机器不能直接识别,要由一种程序将汇编语言翻译成机器语言,这种起翻译作用的程序叫汇编程序。 2.微型计算机系统有哪些特点?具有这些特点的根本原因是什么? 答:微型计算机的特点:功能强,可靠性高,价格低廉,适应性强、系统设计灵活,周期短、见效快,体积小、重量轻、耗电省,维护方便。 这些特点是由于微型计算机广泛采用了集成度相当高的器件和部件,建立在微细加工工艺基础之上。 3.微型计算机系统由哪些功能部件组成?试说明“存储程序控制”的概念。 答:微型计算机系统的硬件主要由运算器、控制器、存储器、输入设备和输出设备组成。 “存储程序控制”的概念可简要地概括为以下几点: ①计算机(指硬件)应由运算器、存储器、控制器和输入/输出设备五大基本部件组成。 ②在计算机内部采用二进制来表示程序和数据。 ③将编好的程序和原始数据事先存入存储器中,然后再启动计算机工作,使计算机在不需要人工干预的情况下,自动、高速的从存储器中取出指令加以执行,这就是存储程序的基本含义。 ④五大部件以运算器为中心进行组织。 4.请说明微型计算机系统的工作过程。 答:微型计算机的基本工作过程是执行程序的过程,也就是CPU自动从程序存

放的第1个存储单元起,逐步取出指令、分析指令,并根据指令规定的操作类型和操作对象,执行指令规定的相关操作。如此重复,周而复始,直至执行完程序的所有指令,从而实现程序的基本功能。 5.试说明微处理器字长的意义。 答:微型机的字长是指由微处理器内部一次可以并行处理二进制代码的位数。它决定着计算机内部寄存器、ALU和数据总线的位数,反映了一台计算机的计算精度,直接影响着机器的硬件规模和造价。计算机的字长越大,其性能越优越。在完成同样精度的运算时,字长较长的微处理器比字长较短的微处理器运算速度快。 6.微机系统中采用的总线结构有几种类型?各有什么特点? 答:微机主板常用总线有系统总线、I/O总线、ISA总线、IPCI总线、AGP总线、IEEE1394总线、USB总线等类型。 7.将下列十进制数转换成二进制数、八进制数、十六进制数。 ①(4.75)10=(0100.11)2=(4.6)8=(4.C)16 ②(2.25)10=(10.01)2=(2.2)8=(2.8)16 ③(1.875)10=(1.111)2=(1.7)8=(1.E)16 8.将下列二进制数转换成十进制数。 ①(1011.011)2=(11.375)10 ②(1101.01011)2=(13.58)10 ③(111.001)2=(7.2)10 9.将下列十进制数转换成8421BCD码。 ① 2006=(0010 0000 0000 0110)BCD ② 123.456=(0001 0010 0011.0100 0101 0110)BCD 10.求下列带符号十进制数的8位基2码补码。 ① [+127]补= 01111111

微机原理与接口技术考试试题及答案A

《微机原理与接口技术》课程期末考试试卷(A卷,考试) 一、单项选择(在备选答案中选出一个正确答案,并将其号码填在题干后的括号内。每题2分,共30分) 1 .某微机最大可寻址的内存空间为16MB,其CPU地址总线至少应有( D )条。 A. 32 B. 16 C. 20 D. 24 2 .用8088CPU组成的PC机数据线是( C )。 A. 8条单向线 B. 16条单向线 C. 8条双向线 D. 16条双向线 3 .微处理器系统采用存储器映像方式编址时存储单元与I/O端口是通过( B )来区分的。 A. 不同的地址编码 B. 不同的读控制逻辑 C. 不同的写控制逻辑 D. 专用I/O指令 4 .要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW1应为( D )。 A. 80H B. 28H C. E8H D. 01H 5 .在8086环境下,对单片方式使用的8259A进行初始化时,必须放置的初始化命令字为( B )。 A. ICW1,ICW2,ICW3 B. ICW1,ICW2,ICW4 C. ICW1,ICW3,ICW4 D. ICW2,ICW3,ICW4 6 .6166为2Kx8位的SRAM芯片,它的地址线条数为( A )。 A. 11 B. 12 C. 13 D. 14 7 .在计算机系统中,可用于传送中断请求和中断相应信号的是( C )。 A. 地址总线 B. 数据总线 C. 控制总线 D. 都不对 8 .段寄存器装入2300H,该段的最大结束地址是( A )。 A. 32FFFH B. 23000H C. 33FFFH D. 33000H 9 .在进入DMA工作方式之前,DMA控制器当作CPU总线上的一个( A )。 A. I/O设备 B. I/O接口 C. 主处理器 D. 逻辑高 10 .在8086宏汇编过程中不产生指令码,只用来指示汇编程序如何汇编的指令是( B )。 A. 汇编指令 B. 宏指令 C. 机器指令 D. 伪指令 11 .中断向量表占用内存地址空间为( A )。 A. 00000H~003FFH B. 00000H~000FFH C. 00000H~00100H D. FFF00H~FFFFFH 12 .实现CPU与8259A之间信息交换是( D )。A. 数据总线缓冲器 B. 级联缓冲/比较器 C. 读写控制电路 D. 数据总线缓冲器与读写控制电路 13 .Intel 8253的最大输入时钟频率是( B )。 A. 5MHz B. 2MHz C. 1MHz D. 4MHz 14 .完成两数相加后是否溢出的运算,用( C )标志位判别。 A. ZF B. IF C. OF D. SF 15 .8255A的方式选择控制字应写入( D )。 A. A口 B. B口 C. C口 D. 控制口

微机原理与接口技术考试复习题(有答案)

二、填空题 I. 8088 CPU 地址总线为 20 位,片外数据总线为 8 位 2. DMA 可以工作在 __________ 状态和 __________ 状态下,区分当前DMAT 作在什么状态下。 5. ____________________________________________________________ 在总线上要完成一次数据传输一般要经历如下阶段: ______________________________________________________________________ 、 _______________ 、 _________________ 和 _______________ ° 6. 8255A 是 芯片,有 种工作方式; 7. 8253是 芯片,内部有 ________________________________________ 个端口地 址,其中的每个计数器可作为 进制和 进制计数 & 从8253计数器中读出的计数值 ____________ 读出的减一计数器当前值。(是、不是) 9 .串行通信包括 _______________ ___ 和 ______________ 两种方式。 10. 158的16位二进 ____________ ,反码为 _______________ ° II. -20的8位二进制补码为 ,原码为 —反码为― ° 12?操作数寻址方式主要有 、— 、 和—4 类。 13. 中断过程包括 、—、 「 和 4 个阶段。 14. I/O 端口地址的编制方式是— 和— ° 《微型计算机原理及接口技术》试题 (120分钟) 一.单项选择题(在每小题的四个备选答案中选岀一个正确的 1. 8086CPU 芯片的外部引线中,数据线的条数为 D.20 条 会让岀( A.6 条 B.8 条 C.16 条 2. 8086CPI 工作在总线请求方式时, A.地址总线 B. C.地址和数据总线 D. ° 数据总线 地址、数据和控制总线 上° 3. 8086在执行OUT DX,AL 指令时,AL 寄存器的内容输出到( A.地址总线 B .数据总线 4. 8086CPU 勺I/O 地址空间为( A . 64K B B . 1MB C ?存储器 D ?寄存器 )字节。 C . 256B .1024B 5. 6. 7. 当8086CPU 读I /O 接口时,信号M k IO 和DT Z R 的状态必须是( A.00 B.01 C.10 D.11 在8088CPI 中,用于寄存器间接寻址输入输出指令的寄存器是( A. AX B. BX C. CX D. DX 两片8259A 级联后可管理( A . 15 B.16 C.32 & 8086中断系统中优先级最低的的是( A.可屏蔽中断 B. 不可屏蔽中断 9. CPU 在执行IN AL ,DX 指令时,其( A . IO/M 为高,—RD 为低 —B C . IO/M 为低;—RD 为低 —D 10. 内存从A4000H 到CBFFFH 共有( A.124K B.160K C.180K D.224K )级中断。 D.64 )° C.单步中断 D. 除法出错 IO/M IO/M 为高,WR 为尸 为低,WR 为叶 11.8088CPU 中的CS 寄存器是一个多少位的寄存器?( A.8 位 B.16 位 C.24 位 D.32 位 12?地址译码器的输岀一般可为接口的( A .片选 B ?数据输入 C )信号。 .地址 13. 8255工作在方式0时,下面哪种说法正确( A. B. C. D. 、B 、C 三个口输入均有锁存能力 只有A 口输入有锁存能力 只有C 口输入有锁存能力 、B 、C 三个口输入均无锁存能力 ) 14. 实现DMA 传送,需要( A.CPU 通过执行指令来完成 C.CPU 利用查询方式来完成 15. CPU 在执行 OUT DX AL 指令时,( A. AL B . DX C 16. 微机的各组成部分,用 A )数据总线 B )系统总线 D .控制 利用中断方式来完成 不需要CPU 参与即可完成 B.CPU D. )寄存器的内容送到地址总线上。 .AX DL B__巴它们连在一起。 C )控制总线 D )地址总线

微机原理与接口技术学习心得

本学期微机原理课程已经结束,关于微机课程的心得体会甚多。微机原理与接口技术作为一门专业课,虽然要求没有专业课那么高,但是却对自己今后的工作总会有一定的帮助。记得老师第一节课说学微机原理是为以后的单片机打基础,这就让我下定决心学好微机原理这门课程。 初学《微机原理与接口技术》时,感觉摸不着头绪。面对着众多的术语、概念及原理性的问题不知道该如何下手。在了解课程的特点后,我发现,应该以微机的整机概念为突破口,在如何建立整体概念上下功夫。可以通过学习一个模型机的组成和指令执行的过程,了解和熟悉计算机的结构、特点和工作过程。 《微机原理与接口技术》课程有许多新名词、新专业术语。透彻理解这些名词、术语的意思,为今后深入学习打下基础。一个新的名词从首次接触到理解和应用,需要一个反复的过程。而在众多概念中,真正关键的并不是很多。比如“中断”概念,既是重点又是难点,如果不懂中断技术,就不能算是搞懂了微机原理。在学习中凡是遇到这种情况,绝对不轻易放过,要力求真正弄懂,搞懂一个重点,将使一大串概念迎刃而解。 学习过程中,我发现许多概念很相近,为了更好地掌握,将一些容易混淆的概念集中在一起进行分析,比较它们之间的异同点。比如:微机原理中,引入了计算机由五大部分组成这一概念;从中央处理器引出微处理器的定义;在引出微型计算机定义时,强调输入/输出接口的重要性;在引出微型计算机系统的定义时,强调计算机软件与计算机硬件的相辅相成的关系。微处理器是微型计算机的重要组成部分,它与微型计算机、微型计算机系统是完全不同的概念在微机中,最基础的语言是汇编语言。汇编语言是一个最基础最古老的计算机语言。语言总是越基础越重要,在重大的编程项目中应用最广泛。就我的个人理解,汇编是对寄存的地址以及数据单元进行最直接的修改。而在某些时候,这种方法是最有效,最可靠的。 然而,事物总有两面性。其中,最重要的一点就是,汇编语言很复杂,对某个数据进行修改时,本来很简单的一个操作会用比较烦琐的语言来解决,而这些语言本身在执行和操作的过程中,占有大量的时间和成本。在一些讲求效率的场合,并不可取。 汇编语言对学习其他计算机起到一个比较、对照、参考的促进作用。学习事物总是从最简单基础的开始。那么学习高级语言也当然应当从汇编开始。学习汇

《微机原理与接口技术》参考答案

《微机原理与接口技术》参考答案 《微机原理与接口技术》习题参考答案习题 2 1. 为何说8086CPU是16位CPU?答:16位指的是8086CPU的字长,而字长一般来说和运算器、寄存器、总线宽度一致。因为8086CPU的内部寄存器、内部运算部件以及内部操作都是按16位设计的,这决定了它的字长为16位。 2. 8086CPU哪两个单元组成?其中,指令队列在哪个单元中,有何作用?答:总线接口单元和执行单元。指令队列在BIU中。它的作用是当EU在执行指令时,空闲的BIU可以从内存读取后续指令到指令队列,这样就可以将取指令工作和执行指令工作重叠进行,从而提高CPU的工作效率,加快指令的执行速度。 3. 8086CPU中8位寄存器和16位寄存器是什么关系?答:8086的通用寄存器包括数据寄存器、指

针寄存器和变址寄存器。其中数据寄存器包含AX、BX、CX、DX四个16位寄存器,但他们每个都可以分开作为两个单独的8位寄存器使用。8086的指针寄存器和变址寄存器不可分割为8位寄存器。4. 8086CPU中的IP寄存器有何用途?答:IP寄存器是指令指针寄存器,用来存放下一条要执行的指令在代码段中的偏移地址。在程序运行过程中,IP寄存器始终指向下一条指令的首地址,与CS寄存器联合确定下一条指令的物理地址。8086就是通过IP寄存器来控制指令序列的执行流程。 5. 在标志寄存器中,用于反映运算结果属性的标志位有哪些?它们每一位所表示的含义是什么?答:有CF、PF、AF、ZF、SF、OF。它们的含义如下:CF:进位标志。它记录运算时从最高有效位产生的进位值或结果值。最高有效位有进位或有借位时CF=1,否则CF=0。PF:奇偶标志。它记录运算结果的奇偶检验条件。当结果操作数

微机原理与接口技术习题答案

《微机原理与接口技术》习题答案 一、单项选择题 1、80486CPU进行算术和逻辑运算时,可处理的信息的长度为( D )。 A、32位 B、16位 C、8位 D、都可以 2、在下面关于微处理器的叙述中,错误的是( C ) 。 A、微处理器是用超大规模集成电路制成的具有运算和控制功能的芯片 B、一台计算机的CPU含有1个或多个微处理器 C、寄存器由具有特殊用途的部分内存单元组成,是内存的一部分 D、不同型号的CPU可能具有不同的机器指令 3、若用MB作为PC机主存容量的计量单位,1MB等于( B )字节。 A、210个字节 B、220个字节 C、230个字节 D、240个字节 4、运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为( D )。 A、两个整数相加,若最高位(符号位)有进位,则一定发生溢出 B、两个整数相加,若结果的符号位为0,则一定发生溢出 C、两个整数相加,若结果的符号位为1,则一定发生溢出 D、两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出 5、运算器的主要功能是( C )。 A、算术运算 B、逻辑运算 C、算术运算与逻辑运算 D、函数运算 6、指令ADD CX,55H[BP]的源操作数的寻址方式是(D )。 A、寄存器寻址 B、直接寻址 C、寄存器间接寻址 D、寄存器相对寻址 7、设(SS)=3300H,(SP)=1140H,在堆栈中压入5个字数据后,又弹出两个字数据,则(SP)=(A ) A、113AH B、114AH C、1144H D、1140H 8、若SI=0053H,BP=0054H,执行SUB SI,BP后,则( C)。 A、CF=0,OF=0 B、CF=0,OF=1 C、CF=1,OF=0 D、CF=1,OF=1 9、已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令MOV BX,[BP]执行后,(BX)=(D ) 。 A、0102H B、0201H C、245AH D、5A24H 10、实模式下80486CPU对指令的寻址由(A )决定。 A、CS,IP B、DS,IP C、SS,IP D、ES,IP 11、使用80486汇编语言的伪操作指令定义: VAL DB 2 DUP(1,2,3 DUP(3),2 DUP(1,0)) 则

《微机原理与接口技术》复习练习题与答案

13级《微机原理与接口技术》复习练习题与答案 (韶关学院计算机科学学院彭玄璋) 一、填空题 1、8086/8088 CPU内部结构按功能分为两部分,即由执行单元与总线接口单元组成。 2、若CPU的数据线宽度为16位,则它的字长为16 位;地址线宽度为20位,则它的寻址空间为1MB 。 3、8086CPU为了适应各种应用场合有两种工作模式,即就是最小模式与 最大模式。 4、8086/8088CPU复位后,CS的内容为 0FFFFH ,IP的内容为 0000H 。 5、8086的16位标志寄存器包括 6 个状态标志位与 3 个控制标志位。 6、计算机的I/O端口地址的编址方式有统一编址与独立编址 , 而8086CPU寻址外设采用独立编址方式。 7、CPU与外设间有4种I/O信息传送方式,即无条件传送、查询传送 中断传送、直接存储器存取(DMA) 。 8、若某输出外设的I/O接中的数据端口地址为100H,要将字节数据从8086CPU 输出到外设的指令就是 MOV DX,100H 与 OUT DX,AL 。 9、响应可屏蔽中断INTR的条件就是控制标志IF= 1 。 10、若8253的某一计数器用于输出方波,该计数器的工作方式为 3 ;若该计数器输入频率为100KHz,输出方波频率为10KHz,则计数初值应设为10 。 11、串行通信协议分为异步通信与同步通信。 12、波特率就是指单位时间内传送二进制数据的位数。 13、8088 组成的系统中,存储器分若干个不超过64K 字节的段。 14、当8088CPU的INTR端输入一个高电平时, 可屏蔽中断获得了中断请求。 15、8088工作于最小工作模式时,控制总线由CPU本身产生,工作于最大工作模式时,控制总线由总线控制器8288 产生。 16、数据的并行I/O方式就是以字节或字为单位进行传送;数据的串行I/O

《微机原理与接口技术》复习练习题与答案(NEW)

15级《微机原理与接口技术》复习练习题与答案 (韶关学院计算机科学学院彭玄璋) 一、填空题 1、8086/8088 CPU内部结构按功能分为两部分,即由执行单元和 总线接口单元组成。 2、若CPU的数据线宽度为16位,则它的字长为 16 位;地址线宽 度为20位,则它的寻址空间为 1MB 。 3、8086CPU为了适应各种应用场合有两种工作模式,即是最小 模式和最大模式。 4、8086/8088CPU复位后,CS的内容为 0FFFFH ,IP的内容为 0000H 。 5、8086的16位标志寄存器包括 6 个状态标志位和 3 个控制标志位。 6、计算机的I/O端口地址的编址方式有统一编址和独立编 址, 而8086CPU寻址外设采用独立编址方式。 7、CPU与外设间有4种I/O信息传送方式,即无条件传送、 查询传送 中断传送、直接存储器存取(DMA)。 8、若某输出外设的I/O接中的数据端口地址为100H,要将字节数 据从8086CPU输出到外设的指令是 MOV DX,100H 和 OUT DX, AL 。 9、响应可屏蔽中断INTR的条件是控制标志IF= 1 。 10、若8253的某一计数器用于输出方波,该计数器的工作方式为 3 ;若该计数器输入频率为100KHz,输出方波频率为10KHz,则

计数初值应设为 10 。 11、串行通信协议分为异步通信和同步通信。 12、波特率是指单位时间内传送二进制数据的位数。 13、8088 组成的系统中,存储器分若干个不超过 64K 字节的段。 14、当8088CPU的INTR端输入一个高电平时,可屏蔽中断获得了中断请求。 15、8088工作于最小工作模式时,控制总线由 CPU本身产生,工作于最大工作模式时,控制总线由总线控制器8288 产生。16、数据的并行I/O方式是以字节或字为单位进行传送;数据的串行I/O方式是以位为单位进行传送。 17、从地址/数据复用线中分离出地址信息需用逻辑芯片锁存 器,地址/数据复用线中的双向数据传送需用逻辑芯片双向缓冲器。 18、若8253的某一计数器用于输出方波,该计数器的工作方式为3 ;若该计数器的输入频率为100KHz,输出方波频率为10KHz,则计数初值应设置为 10 。 19、8237A的四种工作方式为单字节传送、块传送、请求传送、级连方式。 20、串行通信线路有三种连接方式,即单工方式、半双工方式 和全双工方式。 21、8086CPU时钟频率为5MHZ时,它的典型总线周期 为 800 ns。

微机原理与接口技术期末考试试题及答案

微机原理与接口技术期末考试题库 1.微机系统的硬件由哪几部分组成? 答:三部分:微型计算机(微处理器,存储器,I/0接口,系统总线),外围设备,电源。 2.什么是微机的总线,分为哪三组? 答:是传递信息的一组公用导线。分三组:地址总线,数据总线,控制总线。 3.8086/8088CPU的内部结构分为哪两大模块,各自的主要功能是什 么? 答:总线接口部件(BIU)功能:根据执行单元EU的请求完成CPU 与存储器或IO设备之间的数据传送。执行部件(EU),作用:从指令对列中取出指令,对指令进行译码,发出相应的传送数据或算术的控制信号接受由总线接口部件传送来的数据或把数据传送到总线接 口部件进行算术运算。 4.8086指令队列的作用是什么? 答:作用是:在执行指令的同时从内存中取了一条指令或下几条指令,取来的指令放在指令队列中这样它就不需要象以往的计算机那样让CPU轮番进行取指和执行的工作,从而提高CPU的利用率。 5.8086的存储器空间最大可以为多少?怎样用16位寄存器实现对 20位地址的寻址?完成逻辑地址到物理地址转换的部件是什么?

答:8086的存储器空间最大可以为2^20(1MB);8086计算机引入了分段管理机制,当CPU寻址某个存储单元时,先将段寄存器内的内容左移4位,然后加上指令中提供的16位偏移地址形成20位物理地址。 6.段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令 的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗? 答:指令的物理地址为21F00H;CS值和IP值不是唯一的,例如:CS=2100H,IP=0F00H。 7.设存储器的段地址是4ABFH,物理地址为50000H,其偏移地址 为多少? 答:偏移地址为54100H。(物理地址=段地址*16+偏移地址) 8.8086/8088CPU有哪几个状态标志位,有哪几个控制标志位?其意 义各是什么? 答:状态标志位有6个:ZF,SF,CF,OF,AF,PF。其意思是用来反映指令执行的特征,通常是由CPU根据指令执行结果自动设置的;控制标志位有3个:DF,IF,TF。它是由程序通过执行特定的指令来设置的,以控制指令的操作方式。 9.8086CPU的AD0~AD15是什么引脚? 答:数据与地址引脚 10.INTR、INTA、NMI、ALE、HOLD、HLDA引脚的名称各是什么?

微机原理与接口技术考试试题答案

微机原理与接口技术考试试题答案. 微机原理不接口技术试题答案 一、填空题,20*1, 1、微机系统由,硬件系统,和,软件系统,两部分组成。 2、8086有, 20 ,位地址线,存储器容量为, 1M,B。 3、8086CPU 内部组成结构从功能上讲,可分为, BIU ,和, EU ,两部分。 4、8086/8088的四个段寄存器为, DS ,、, ES ,、, SS ,、, CS , 5、用来存放CPU状态信息的寄存器是, FLAGS ,。 6、用来存放指令地址的寄存器是, IP ,。 7、8086的16位标志寄存器FLAGS中OF=1表示运算结果,溢出,,ZF=1表示运算结果为零。PF=0表示运算结果的低8位中1的个数为,奇数,。 8、 8086的16位标志寄存器FLAGS中IF=1表示CPU,允许,中断,TF=1表示CPU进入,单步,工作方式。 9、地址4000H:0300H,其物理地址是,40300H,,段地址是,4000H ,,偏秱地址是,0300H ,。 .. . 11、I/O端口的寻址方式有两种,分别是( 直接寻址 ),( 间接寻址 )。 12、指令JO NEXT 表示OF=( 1 )时转秱。 13、将I/O设备端口内容读入AL中的指令劣记符是( IN)。 14、8086CPU的I/O指令采用间接寻址时,使用的间接寄存器是( DX)。 15、设置DF=1的指令为, STD ,。

16、清除CF标志的指令为, CLC ,。 17、一对操作堆栈的指令为, POP ,和,PUSH ,。 18、LOOPNZ的循环条件为, CX?0丏ZF=0 ,。 19、实现无符号数乘2的指令的劣记符是, SHL ,,实现有符号数除2的指令的劣记符是, SAR ,。 22、8086CPU引脚信号中中断请求两个信号名称为, INT ,和, NMI ,。 26、I/O端口的编址方式一般有,存储器统一编址,和,独立编址,两种 29.1片8259A中断控制器可管理, 8 ,级中断,用9片8259A可构成, 64 ,级主从式中断管理系统。 .. . 二: 填空题(每题2分, 共20分) 1. 8086CPU复位时, 寄存器 CS值为( FFFFH ), 寄存器 IP的值为 ( 0000H ) 2. 8086CPU的8个8位通用寄存器名为( AL ),( AH ), ( BL ),( BH ),( CL ),( CH ),( DL ),( DH ). 3. 若SS = 3240H, SP = 2000H, 栈顶的实际地址为( 34400H ). 4. 指令 MOV AX, [BX] 的机器码为 8BH, 07H , 指令 MOV [BX], AX的机器码为( 89H ),(07H ). 5. 8255A的工作方式有方式0功 能为( 基本输入输出 ), 方式1功能为 ( 选通输入输出 ), 方式2功能为 ( 双向数据传送 ). 6. 执行指令 PUSH AX有 SP = ( SP - 2 ), 执行指令 POP AX有 SP = ( SP + 2 ) 7. 组合十进制加法调整指令 DAA 对寄存器( AL ) 中的值进行调整. 8. 和指 令 SHL AL, 1功能相同的指令是( SAL AL, 1 ) 9.8259A的初始化命令字应按( 顺序 ) 写入, 操作命令字应按 .. .

微机原理与接口技术

第二章 8086系统结构 一、 8086CPU 的内部结构 1.总线接口部件BIU (Bus Interface Unit ) 组成:20位地址加法器,专用寄存器组,6字节指令队列,总线控制电路。 作用:负责从内存指定单元中取出指令,送入指令流队列中排队;取出指令所需的操作 数送EU 单元去执行。 工作过程:由段寄存器与IP 形成20位物理地址送地址总线,由总线控制电路发出存储器“读”信号,按给定的地址从存储器中取出指令,送到指令队列中等待执行。 *当指令队列有2个或2个以上的字节空余时,BIU 自动将指令取到指令队列中。若遇到转移指令等,则将指令队列清空,BIU 重新取新地址中的指令代码,送入指令队列。 *指令指针IP 由BIU 自动修改,IP 总是指向下一条将要执行指令的地址。 2.指令执行部件EU (Exection Unit) 组成:算术逻辑单元(ALU ),标志寄存器(FR ),通用寄存器,EU 控制系统等。 作用:负责指令的执行,完成指令的操作。 工作过程:从队列中取得指令,进行译码,根据指令要求向EU 内部各部件发出控制命令,完成执行指令的功能。若执行指令需要访问存储器或I/O 端口,则EU 将操作数的偏移地址送给BIU ,由BIU 取得操作数送给EU 。 二、 8088/8086的寄存器结构 标志寄存器 ALU DI DH SP SI BP DL AL AH BL BH CL CH ES SS DS CS 内部暂存器输入 / 输出控制 电路1432EU 控制系 统20位16位8086总线指令 队列总线 接口单元执行 单元 6 516位 属第三代微处理器 运算能力: 数据总线:DB

微机原理与接口技术知识点总结整理

《微机原理与接口技术》复习参考资料 第一章概述 一、计算机中的数制 1、无符号数的表示方法: (1)十进制计数的表示法 特点:以十为底,逢十进一; 共有0-9十个数字符号。 (2)二进制计数表示方法: 特点:以2为底,逢2进位; 只有0和1两个符号。 (3)十六进制数的表示法: 特点:以16为底,逢16进位; 有0--9及A—F(表示10~15)共16个数字符号。 2、各种数制之间的转换 (1)非十进制数到十进制数的转换 按相应进位计数制的权表达式展开,再按十进制求和。(见书本1.2.3,1.2.4)(2)十进制数制转换为二进制数制 ●十进制→二进制的转换: 整数部分:除2取余; 小数部分:乘2取整。 ●十进制→十六进制的转换: 整数部分:除16取余; 小数部分:乘16取整。 以小数点为起点求得整数和小数的各个位。 (3)二进制与十六进制数之间的转换 用4位二进制数表示1位十六进制数 3、无符号数二进制的运算(见教材P5) 4、二进制数的逻辑运算 特点:按位运算,无进借位 (1)与运算 只有A、B变量皆为1时,与运算的结果就是1 (2)或运算 A、B变量中,只要有一个为1,或运算的结果就是1 (3)非运算 (4)异或运算 A、B两个变量只要不同,异或运算的结果就是1 二、计算机中的码制 1、对于符号数,机器数常用的表示方法有原码、反码和补码三种。数X的原码记作[X]原,反码记作[X]反,补码记作[X]补。

注意:对正数,三种表示法均相同。 它们的差别在于对负数的表示。 (1)原码 定义: 符号位:0表示正,1表示负; 数值位:真值的绝对值。 注意:数0的原码不唯一 (2)反码 定义: 若X>0 ,则[X]反=[X]原 若X<0,则[X]反= 对应原码的符号位不变,数值部分按位求反 注意:数0的反码也不唯一 (3)补码 定义: 若X>0,则[X]补= [X]反= [X]原 若X<0,则[X]补= [X]反+1 注意:机器字长为8时,数0的补码唯一,同为00000000 2、8位二进制的表示范围: 原码:-127~+127 反码:-127~+127 补码:-128~+127 3、特殊数10000000 ●该数在原码中定义为:-0 ●在反码中定义为:-127 ●在补码中定义为:-128 ●对无符号数:(10000000)2= 128 三、信息的编码 1、十进制数的二进制数编码 用4位二进制数表示一位十进制数。有两种表示法:压缩BCD码和非压缩BCD码。(1)压缩BCD码的每一位用4位二进制表示,0000~1001表示0~9,一个字节表示两位十进制数。 (2)非压缩BCD码用一个字节表示一位十进制数,高4位总是0000,低4位的0000~1001表示0~9 2、字符的编码 计算机采用7位二进制代码对字符进行编码 (1)数字0~9的编码是0110000~0111001,它们的高3位均是011,后4位正好与其对应的二进制代码(BCD码)相符。

相关文档
相关文档 最新文档