文档库

最新最全的文档下载
当前位置:文档库 > E680_电路原理培训

E680_电路原理培训

E680原理

目录

1. 系统结构

2. 子系统

2.1 电源管理

2.2 时钟系统

2.3 复位系统

2.4 Watch dog 系统

2.5 音频系统

2.6 BP 存储器系统

2.7 AP 存储器系统

3. 内部连接

3.1 Neptune LTE 和 Bulverde

3.2 Neptune LTE 和 PCAP

3.3 PCAP 和 Bulverde

4. BP 外围设备

4.1 4.1 SIM 卡

4.2 键盘背灯

5. AP 外围设备

5.1 LCD

5.2 Yamaha MIDI IC

5.3 数码相机

5.4 Tri-Flash 和 SD 卡

5.5 蓝牙

5.6 键盘

5.7 USB

5.8 FM 收音机

5.9 Boomer

6. PCAP 外围设备

6.1 网络 LED 指示

6.2 蓝牙 LED 指示

6.3 振动器

7. 外部接口

7.1 USB 接口

7.2 充电器接口

7.3 耳机接口

7.4 AD 转换接口

8. BP/AP 调试端口

9. 维修实例分析

1.

0. 系统结构

E680_电路原理培训

板图

正面

背面

SD Card

Back up Cell

CE_BUS, for SW debug only

SIM Card

AP JTAG

BP JTAG

Battery Connector

Tri-flash Connector

LCD Connector

Keypad connector Side Key Right

Ear speaker connector

PCAP2

Louder speaker connector

Camera Connector Neptune

FM radio

PA+PAC

VCO

Blue Tooth

Side Key Left Side Key Lower

Headset Socket

EMU Connector

AB key Connector

Screen Lock Key

6408

Bulverde MIDI IC AP external memory

2. 子系统

1.1

2.1 电源管理

Power source

Power name

Voltage

Power on Default

SPI setting

Current

limit

Destination

Notes in P6A

SW1 VAP_CORE 0.9~1.3V

1.1V 0000~0111400mA Bulverde Core Shut down

when AP

sleeps

SW2 VAB_MEM 1.875V

1.875V 1101 320mA

Neptune Core, BP stack

memory, Bulverde memory

Same with

A760

SW3 V_BOOST 5.5V 5.5V 11 200mA Internal use

Same with

A760 SW4

NULL

OFF

OFF N/A

N/A

NULL

Not used

V1 VAB_IO 2.775V 2.775V 000 200mA Base-Band

Interface and

AP IO

Same with

A760

V2 V_AUDIO 2.775V 2.775V 1 100mA Audio system

Same with

A760

V3 VAP_SRAM 1.075V 1.275V 000 75mA Bulverde

internal SRAM

V4

VAP_LCD 2.775V 2.775V 111 50mA Power for LCD

module Always on

V5 NEP_VDDA 2.775V 2.775V 11 50mA Power for

NEP_VDDA Always on

V6

VAP_CAMERA

2.775V

2.775V 1 100mA Power for

camera

Always on

V7 VRF_TXRX 2.775V 2.775V 1 150mA RF

Same with

A760 V8 VAP_PLL 1.275V 1.275V 000 35mA Bulverde PLL

V9 VBB_REF 1.575V 1.575V

00 25mA

Base-Band reference

Same with

A760 V10 V_RXTX_SYN 5V

5V N/A 25mA

RF

Same with

A760

Vaux1 VBT_RF 1.875V 1.875V 00

N/A,

using external

transistor

Blue-Tooth RF

Same with

A760 Vaux2 VAP_SD 2.775V 2.775V 10 100mA VAP_SD

Vaux3

NULL

2.8V

OFF

1011

40mA

NULL

Vaux4 N/A 3.0 N/A 40mA

NULL Not used PCAP2

VSIM V_SIM 1.875V/3V 1.875V

0/1 20mA SIM Card

Same with

A760 VSIM2

NULL

Not used

VUSB VUSB_3_3_V 3.3V 3.3V N/A 50mA Bulverde’s USB transceiver When USB_VBUS is >4.0V USB_VBUS USB_PWR 5.0V 5.0V N/A 40mA USB OTG

power supply

USB_PU USB_PU

3.3V 3.3V N/A D+ pull up When

USB_VBUS

is >4.0V

V_HOLD NULL Not used V_VIB NULL Not used VPP

NULL

Not used

Battery

Battery B+ 3.0~4.2V 3.0~4.2V

2A

PCAP2 and

PA

External power USB_PWR5V 5V

<500mA

(PC)

<1A (fast

charger)

From USB

host or USB

charger

Note:

1. VAP_CORE 由软件调整以节省电能

2. VAP_SD 由软件控制开关

3. VAP_PLL 和 VAP_SRAM由软件控制开关

4. PWR_EN (反向) 进入到 Neptune LTE 的 INT0管脚

5. 当Bulverde 进入睡眠模式时VAP_SRAM 会被关闭, 但在内部 SRAM 中的内容仍

可由 Bulverde中的内部稳压器维持

.

1.2

2.2 时钟系统

E680_电路原理培训

(GPIO 10)

(GPIO 9)

1.3

2.3 复位系统

E680_电路原理培训

Note: GPIO 极性与复位时序与 A760 相同. Blue Tooth

MIDI_RESET MIDI IC

AP external memory (MDOC)

1.4

2.4 Watch dog 系统 (结构与A760系列类似)

BB_WDI

E680_电路原理培训

1.5

2.5 音频系统

TBD

E680_电路原理培训

NSSP 与 ASSP (CLK, FRM 和 RXD) 连接是为了支持话音录音.

FLT_SEL 逻辑表:

FLT_SEL(GPIO80) 音频滤波器低 (0) 关OFF – 耳机音频通路

高 (1) 开ON – 扬声器音频通路

车用适配器音频通路

如下图所示:

E680_电路原理培训

E680_电路原理培训

耳机音频通路 (单或左通道)

耳机音频通路 (右通道)

扬声器音频通路 (单或左通道)

耳机音频通路 (右通道)

振动信号或游戏声音到扬声器音频通路(单或左通道)振动信号或游戏声音到扬声器音频通路 (右通道)

游戏声音到耳机音频通路(单或左通道)

游戏声音到耳机音频通路(右通道)

1.6

2.6 BP 存储器系统

注:

Flash (W18): 片选 – Neptune LTE’s CS0_3

SRAM: 片选 – Neptune LTE’s CS1

在旧板硬件中使用 6408,P4E/F 以后使用 3208

1.7

2.7 AP 存储器系统

Bulverde 内部存储器:

Flash (Tyax): 片选 – Bulverde’s nCS0 – 在P4 以后为 32Mbyte

时钟 – Bulverde’s SDCLK[3]

SDRAM: 片选 – Bulverde’s nSDCS0

时钟 – Bulverde’s SDCLK[1]

AP 外部存储器:

M-system’s MCP7: 64MB flash + 16MB SDRAM

SDRAM 管脚连接:

M-sys Pin Name Bulverde pin name

A0 to A11 BUL_ADD(1-12)

BA0, BA1 BUL_ADD(23:24)

DQ0~DQ15 BUL_DATA(15:0)

CLK BUL_SDCLK2

CKE BUL_SDCKE

/CS nSDCS3 -- OPTION2 -- GPIO21

/RAS BUL_nSDRAS

/CAS BUL_nSDCAS

/WE BUL_nWE

UDQM BUL_DQM1

LDQM BUL_DQM0

VDD VAP_MEM

VSS Ground

VDDQ VAP_MEM

VSSQ Ground

NC NC

Flash管脚连接:

M-sys Pin Name Bulverde pin name

A[12:1] A(12:1)=BUL_ADD(12:1) D[15:0] BUL_DATA(15:0)

CE# BUL_nCS2 (GPIO 78)

WE# BUL_nWE OE# BUL_nOE ID[1:0] Ground LOCK# 20K pull up to VCCQ

IF_CFG 20K pull up to VCCQ

BUSY# 20K pull up to VCCQ

RSTIN# BUL_nRST CLK SDCLK0 DMARQ# 1.8V, and 20K pull up to VCCQ

IRQ# 1.8V, and 20K pull up to VCCQ

DPD(A0) Ground VCC VAP_IO VCCQ VAP_MEM VSS Ground RSRVD NC

3. 内部连接

3.1 Neptune LTE 和 Bulverde

Signal Name

Neptune Pin Name

(same with EzX)

Bulverde Pin Name

Functionality

1 BB_WDI WDOG GPIO13 ?

2 BB_WDI2 ROW0 GPIO

3 Power cut confirm

3 FFTXD – removed URXD1 GPIO39 -– FFUART

4 FFRXD – removed UTXD1 GPIO53 -– FFUART

5 FFRTS – removed URTS GPIO41 -– FFUART

6 FFCTS - removed UCTS GPIO35 -– FFUART

7 ICL_TXENB USB_TXENB GPIO30 – USB HOST USB IPC

8 ICL_VPOUT USB_VPOUT GPIO31 - USB HOST USB IPC

9 ICL_VMOUT USB_VMOUT GPIO56 - USB HOST USB IPC 10 ICL_VPIN USB_VPIN GPIO90 - USB HOST USB IPC 11 ICL_XRXD USB_XRXD GPIO91- USB HOST USB IPC

12 ICL_VMIN

USB_VMIN

GPIO113 - USB HOST

USB IPC

13 TC_MM_EN INT3 GPIO99 8

ADC enable; keypad

backlight enable

14 MCU_INT_SWITCH INT6 GPIO57 31 Hand shake

15 BP_RDY LCD_DATA3 (PE7)GPIO0

Hand shake; interrupt

wake up from BP to AP

16 BP_STATE URTS1 GPIO41 USB IPC 17

BKLT_INT -- removed

INT6 -- removed

NC

3.2 Neptune LTE 和 PCAP2

Signal Name Neptune LTE Pin Name PCAP2 Pin Name

1 PCAP_CS SPI_CS3 PRI_CE

2 BB_SPI_MISO MISOA PRI_MISO

3 BB_SPI_MOSI MOSIA PRI_MOSI

4 BB_SPI_CLK QSCKA PRI_SPI_CLK

5 PCAP_RESET* LOW_BATT RESETB

6 VRF_TXRX VCC_TXRX V7

7 V_RXTX_SYN VDD_CP V10

8 V_AUDIO VCC_CODEC V2

9 VBB_IO BVDD, CVDD, DVDD,

EVDD, JVDD

V1

10 NEP_VDDA VDDA V4

11 SIM_VCC FVDD VSIM

12 VBB_CORE QVDD SW2

13 VBB_REF LVDD V9

14 CKO

15 PCAP_PRI_INT INT1 INT_PRI

16 SC2A SC2A FSYNC0

17 SCKA SCKA BITCLK0

18 STDA STDA RX0

19 SRDA SRDA TX0

20 BATT_DETB SIM_PD BATT_DETB

21 PCAP_CLK_32K CLKIL D32Khz

22 BP_STANDBY STANDBY STANDBY

23 EXC_EN_LCA TOUT10 AD_TRIG

24 EOL_INT* - removed INT5? EOL_INT*

3.3 PCAP2 和 Bulverde

Signal Name PCAP Pin Name PCAP2 new Pin Bulverde Pin Name

1 SSPSCLK3 BITCLK1 GPIO5

2 - SSP3

2 SSPTXD

3 RX1 GPIO81 - SSP3

3 SSPRXD3 TX GPIO89 - SSP3

4 SSPSFRM3 FSYNC1 GPIO83 - SSP3

5 STDA RX0 GPIO8838 - SSP2

SSP2

6 SRDA TX0 GPIO3840-

SSP2

7 SCKA BITCLK0 GPIO22-

8 SC2A FSYNC0 GPIO37 - SSP2

9 AP_SPI_CS SEC_CE GPIO24 -- Note 1

10 AP_SPI_MISO SEC_MISO GPIO26 - SSP1

11 AP_SPI_MOSI SEC_MOSI GPIO25 - SSP1

12 AP_SPI_CLK SEC_SPI_CLK GPIO29 - SSP1

13 PWR_EN STANDBY2 PWR_EN – Note 2

14 AP_nRESET RESET_MCU_B NRESET

15 nBB_RESET Note

3 GPIO82

16 PCAP_SEC_INT INT_SEC GPIO1

17 SYS_RESTART BATT_DET_B GPIO556

18 AP_CLK13M_OUT CLKIN2 GPIO9 - CLK_PIO

19 VAP_IO V1 VCC_IO

20 VAP_CORE SW1 VCC_CORE

STANDBY2/CLKIN2 – PCAP2 提供的新功能

对于待机模式, Neptune 或 Bulverde 都可以占用 standby 管脚(Neptune – standby1, Bulverde –

standby2). 当这些管脚被占用时 (高电位进入standby 模式, 低电位退出 standby 模式), 由standby 管脚控

制的功能会受影响, 因为这些功能同时受控于 SPI 总线以决定这些功能是否由standby 管脚控制.

4. BP 外围设备4.1 SIM 卡

与 A760相同.