题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简
6+7+7=20、画波形10、分析与设计15+25=40
1、 填空题
1、 与非门的逻辑功能为 。
2、 数字信号的特点是在 上和 上都是断续变化的,其高电
平和低电平常用 和 来表示。
3、 三态门的“三态”指 , 和 。
4、 逻辑代数的三个重要规则是 、 、 。
5、 为了实现高的频率稳定度,常采用 振荡器;单稳态触
发器受到外触发时进入 态
6、 计数器按增减趋势分有 、 和 计数器。
7、 一个触发器可以存放 位二进制数。
8、 优先编码器的编码输出为 码,如编码输出
A2A1A0=011,可知对输入的 进行编码。
9、 逻辑函数的四种表示方法是 、 、 、 。
10、 移位寄存器的移位方式有 , 和 。
11、 同步RS触发器中,R,S为 电平有效,基本RS触发器中
R,S为 电平有效。
12、 常见的脉冲产生电路有
13、 触发器有 个稳态,存储8位二进制信息要 个触发
器。
14、 常见的脉冲产生电路有
,常见的脉冲整形电路有 。
、
15、 数字电路按照是否有记忆功能通常可分为两类: 、
。
16、 寄存器按照功能不同可分为两类: 寄存器和 寄存
器。
17、 逻辑函数F=
=
18、 触发器有两个互补的输出端Q、
,定义触发器的1状态为 ,0状态为 ,可见触
发器的状态指的是 端的状态。
19、 一个触发器可以记忆 位二进制代码,四个触发器可以记
忆 位二进制代码。
20、 主从JK触发器的特性方程 。
21、 时序逻辑电路按照其触发器是否有统一的时钟控制分为
时序电路和 时序电路。
22、 为了实现高的频率稳定度,常采用 振荡器;单稳态触
发器受到外触发时进入 态。
23、 触发器有 个稳态,存储8位二进制信息要 个触发
器。
24、 逻辑函数的化简有 , 两种方法。
25、 组合逻辑电路没有 功能。
26、 主从JK触发器的特性方程 ,D触发器的特性方
程 。
27、 数字电路中,常用的计数进制 , , , 。
28、 逻辑函数的最简与或式的标准 , 。
29、 触发器具有 功能,常用来保存 信息。
30、 触发器的逻辑功能可以用 、 、 、 、
来描述。
31、 施密特触发器主要是将变化缓慢的信号变换成 脉冲。
32、 三态输出门能输出_______、_________、_________。
33、 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作
_________逻辑赋值。一种电路若在正逻辑赋值时为与非门,
则在负逻辑赋值时为_________。
34、 555定时器的最基本应用有_________、__________、
__________。
35、 计数器按进制不同分为________、_________、___________。
36、 数制转换 (101011111)2=( )16=( )8421BCD ,(3B)16=( )10=( )8421BCD
37、 Z=AB+AC的对偶式为( )。
38、 JK触发器特征方程为 。
39、 逻辑函数 F=AB+B(C+0) 的对偶式 F*= 。
40、 数制转换
(1)、(255)10=( )2=( )16=( )8421BCD
(2)、(3FF)16=( )2=( )10=(
)8421BCD
41、 在译码器、寄存器、全加器三者中,不是组合逻辑电路的是
。
42、 对16个输入信号进行编码,至少需要 位二进制数码。
43、 3位二进制计数器,最多能构成模值为 的计数器。
44、 十进制计数器最高位输出的频率是输入CP脉冲频率的
倍。
45、 数字信号只有 和 两种取值。
46、 十进制123的二进制数是 ;八进制数是 ;十六
进制数是 。
47、 设JK触发器的起始状态Q=1若令J=1,K=0,则 。
若令J=1,K=1,则 。
48、 BCD七段翻译码器输入的是 位 码,输出有 个。
49、 一个N进制计数器也可以称为 分频器。
50、 (406)10=( )8421BCD
51、 一位数值比较器的逻辑功能是对输入的 数据进行比
较,它有 、 、 三个输出端。
52、 TTL集成JK触发器正常工作时,其和端应接 电平。
53、 单稳态触发器有两个工作状态 和 ,其中
是暂时的。
54、 根据逻辑功能的不同特点,数字电路可分为 和
两大类。它们的主要区别是:
。
55、 一个8选1的数据选择器有 个数据输入端, 个
地址输入端。
二、选择题
1、有八个触发器的二进制计数器,它们最多有( )种计数状态。
A、8;
B、16;
C、256;
D、64
2、下式中与非门表达式为( ),或门表达式为( )。
A、Y=A+B;
B、Y=AB;
C、Y=
;D、Y=
3、十二进制加法计数器需要( )个触发器构成。
A、8;
B、16;
C、4;
D、3
4、逻辑电路如右图,函数式为( )。
A、F=
+
; B、F=
+C;
C、F=
; D、F=A+
5、逻辑函数F=AB+BC的最小项表达式为( )
A、F=m2+m3+m6
B、F=m2+m3+m7
C、F=m3+m6+m7
D、F=m3+m4+m7
6、74LS138译码器有( ),74LS148编码器有( )
A、三个输入端,三个输出端;
B、八个输入端,八个输出端;
C、三个输入端,八个输出端;
D、八个输入端,三个输出端。
7、单稳态触发器的输出状态有( )
A、一个稳态、一个暂态
B、两个稳态
C、只有一个稳态
D、没有稳态
8、卡诺图③、④表示的逻辑函数最简式分别为( )和( )
A、F=
+
B、F=B+D
C、F=BD+
D、F=BD+
9、逻辑电路如图⑤,函数式为( )
A、 F=
+
B、 F=
+
C、 F=
+C
D、 F=A+B C
10、一位8421BCD码计数器至少需要 个触发器。
A.3
B.4
C.5
D.10
11、下列逻辑函数表达式中与F=A
+
B功能相同的是( )
A、
B、
C、
D、
12、施密特触发器常用于( )
A、脉冲整形与变换
B、定时、延时
C、计数
D、寄存
13、施密特触发器的输出状态有
A、一个稳态、一个暂态
B、两个稳态
C、只有一个稳态
D、没有稳态
14、一个8选1多路选择器,输入地址有 ,16选1多路选择器输入地址有 。
A、2位
B、3位
C、4位
D、8位
15、同步计数器和异步计数器比较,同步计数器的显著优点是 。A
A.工作速度高
B.触发器利用率高
C.电路简单
D.不受时钟CP控制。
16、把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。D
A.4
B.5
C.9
D.20
17、下列逻辑电路中为时序逻辑电路的是 。
A.变量译码器
B.加法器
C.数码寄存器
D.数据选择器
18、在何种输入情况下,“与非”运算的结果是逻辑0。
A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1
19、逻辑函数F=
= 。
A.B
B.A
C.
D.
20、为实现将JK触发器转换为D触发器,应使 。
A.J=D,K=
B. K=D,J=
C.J=K=D
D.J=K=
21、多谐振荡器可产生 。
A.正弦波
B.矩形脉冲
C.三角波
D.锯齿波
22、八路数据分配器,其地址输入端有 。
A.1
B.2
C.3
D.4
23、8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。
A.1
B.2
C.4
D.8
24、一个16选1多路选择器输入地址有
A、2位
B、3位
C、4位
D、8位
25、当逻辑函数有n个变量时,共有 个变量取值组合?
A. n
B. 2n
C. n2
D. 2n
26、一位八进制数可以用( )位二进制数来表示。
A. 2
B. 3
C. 4
D. 16
27、对于D触发器,欲使Q n+1=Q n,应使输入D= 。
C.Q
D.
A.0
B.1
28、N个触发器可以构成能寄存 位二进制数码的寄存器。
N
A.N-1
B.N
C.N+1
D.2
29、石英晶体多谐振荡器的突出优点是 。
A.速度高
B.电路简单
C.振荡频率稳定
D.输出波形边沿陡峭
30、若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。
A.5
B.6
C.10
D.50
31、在下列逻辑电路中,不是组合逻辑电路的有
A.译码器
B.编码器
C.全加器
D.寄存器
32、在555定时器组成的三种电路中,能自动产生周期为
T=0.7(R1+2R2)C的脉冲信号的电路是( )。
A、多谐振荡器;
B、单稳态触发器;
C、施密特触发器;
D、双稳态触发器
33、在数字电路中,晶体管的工作状态为:( )
A、饱和;
B、放大;
C、饱和或放大;
D、饱和或截止
34、下列逻辑代数运算错误的是:( )
A、A+A=A;
B、A
=1; C、A
A= A ; D、A+
=1
35、以下各电路中,属于组合逻辑电路的是:( )
A、定时器;
B、译码器;
C、寄存器;
D、计数器
36、下列函数中等于A的是:( )
A、A+1;
B、A(A+B);
C、A+
B; D、A+
37、逻辑函数Y=AB+
C+BC+BCDE 化简结果为:( )
A、Y=AB+
C+BC; B、Y=AB+
C; C、Y=AB+BC; D、Y=A+B+C
38、一位十六进制数可以用( )位二进制数来表示。
A. 1
B. 2
C. 4
D. 16
39、十进制数25用8421BCD码表示为( )。
A.10 101
B.0010 0101
C.100101
D.10101
40、相同为“0”不同为“1”它的逻辑关系是 ( )
A、或逻辑
B、与逻辑
C、异或逻辑
41、Y (A,B,C,)=∑m(0,1,2,3)逻辑函数的化简式 ( )
A、Y=AB+BC+ABC
B、Y=A+B
C、Y=
42、下列说法是正确的是 ( )
A、异步计数器的计数脉冲只加到部分触发器上
B、异步计数器的计数脉冲同时加到所有触发器上
C、异步计数器不需要计数脉冲的控制
43、下列说法正确的是 ( )
A、多谐振荡器有两个稳态
B、多谐振荡器有一个稳态和一个暂稳态
C、多谐振荡器有两个暂稳态
44、下列说法正确的是 ( )
A、 555定时器在工作时清零端应接高电平
B、555定时器在工作时清零端应接低电平
C、555定时器没有清零端
45、相同为“1”不同为“0”它的逻辑关系是 ( )
A、或逻辑
B、与逻辑
C、同或逻辑
46、Y (A,B,C,)=∑m(0,1,4,5)逻辑函数的化简式 (
)
A、Y=AB+BC+ABC
B、Y=A+B
C、Y=
47、
A、Y=
B、Y处于悬浮状态
C、 Y=
48、用n位二进制代码对2n 个信号进行编码的电路是 ( )
A、二—十进制编码器
B、二进制译码器
C、二进制编码器
49、同步时序逻辑电路中,所有触发器的时钟脉冲是( )
A、在同一个时钟脉冲的控制下
B、后一个触发器时钟脉冲是前一个触发器输出提供的。
C、时钟脉冲只加到部分触发器上。
50、利用异步置数法获得N进制计数器时( )
A、 应在输入第N个计数脉冲后,使计数器返回到初始的预置数
状态
B、应在输入第N+1个计数脉冲后,使计数器返回到初始的预置数状态
C、应在输入第N-1个计数脉冲后,使计数器返回到初始的预置数状态
51、有6个触发器的二进制计数器,它们最多有( )种计数状态。
A、8
B、16
C、64
52、施密特触发器主要是将变化缓慢的信号变换成( )
A、尖脉冲
B、正弦波
C、矩形波
53、同或运算的逻辑式是( )
1)Y=A
B 2)Y=
3)Y=A
B
54、用卡诺图化简逻辑函数时,8个相邻最小项合并,可以消去( )个变量。
1)1 2)2 3)3
55、D触发器的逻辑功能有( )
1)置0、置1 2)置0、置1 、保持 3)置0、置1 、保持、计数56、重叠律的基本公式是( )
1)A+A=2A 2)A+A=A 3)A·A=A2
57、由四个触发器构成十进制计数器,其无效状态有( )
1) 四个 2)五个 3)六个
58、下列各式中的四变量A、B、C、D的最小项是: 。
(A)ABCD (B)AB(C+D) (C)+B+C+ (D)A+B+C+D
59、Y=的反函数为 。
(A)= (B)=
(C)= (D)=
60、四个逻辑变量的取值组合共有 。
(A)8 (B)16 (C)4 (D)15
61、已知逻辑函数F(A,B)=AB+AB,使函数值为1的A,B取值组合是: 。
(A)00,11 (B)01,00 (C)01,10 (D)01,11
62、离散的,不连续的信号,称为( )
A、模拟信号
B、数字信号
63、组合逻辑电路通常由( )组合而成。
A、门电路
B、触发器
C、计数器
64、十六路数据选择器的地址输入(选择控制)端有( )个
A、16
B、2
C、4
D、8
64、一位8421BCD码译码器的数据输入线与译码输出线的组合是( )
A、4:6
B、1:10
C、4:10
D、2:4
65、 能实现脉冲延时的电路是( )
A、多谐振荡器
B、单稳态触发器
C、施密特触发器
66、8线—3线优先编码器的输入为 ,当优先级别最高的有效时,其
输出 的值是( )
A、111
B、010
C、000
D、101
67、JK触发器在CP作用下,若状态必须发生翻转,则应使( )
A、J=K=0
B、J=K=1
C、J=O,K=1
68、有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4
个移位脉冲CP作用下,四位数据的移位过程是( )
A、1011—0110—1100—1000—0000
B、1011—0101—0010—0001—0000
69、有一位二进制数码需要暂时存放起来,应选用( )
A、触发器
B、2选1数据选择器
C、全加器
70、以下电路中可以实现“线与”功能的有 。
A. TTL与非门
B.三态输出门
C.OC门
71、一个 4 位移位寄存器可以构成最长计数器的长度是 。
A.8
B.12
C.15
D.16
三、判断题
1、逻辑变量的取值,1比0大。 ( )
2、时序电路的输出状态仅与此刻输入变量有关。 ( )
3、RS触发器的输出状态Q N+1与原输出状态Q N无关。 ( )
4、JK触发器的 J=K=1 变成 T 触发器。 ( )
5、优先编码只对优先级别高的信息进行编码。 ( )
6、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( )
7、对于JK触发器J=K=1时,输出翻转。 ( )
8、一个存储单元可存1位2进制数。 ( )
9、同一CP控制各触发器的计数器称为异步计数器。 ( )
10、函数式F=ABC+AB
+A
C=
(3、5、6、7) ( )
11、计数器随CP到来计数增加的称加计数器。 ( )
12、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )
13、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。 ( )
14、三态门的三种状态分别为:高电平、低电平、不高不低的电压。( )
15、与非门的逻辑功能是:有0出1,全1出0。 ( )
16、 格雷码具有任何相邻码只有一位码元不同的特性。 ( )
17、 一般TTL门电路的输出端可以直接相连,实现线与。 ( )
18、 D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记
忆功能( )
19、 单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。( )
20、 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( )
21、 异或函数与同或函数在逻辑上互为反函数。 ( )
22、 RS触发器的约束条件RS=0表示不允许出现R=S=1的输
入。( )
23、 石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。( )
24、 时序电路不含有记忆功能的器件。 ( )
25、 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态S N只是短暂的过渡状态,不能稳定而是立刻变为0状态。( )
26、 Y=A
的反函数是
+B+C。 ( )
27、 用二进制代码表示某一信息称为编码,反之,把二进制代码所表
示的信息翻译出来称为译码。 ( )
28、 五变量的逻辑函数有32个最小项。 ( )
29、 多谐振荡器的输出信号的周期与阻容元件的参数成正比。( )
30、 异步时序电路的各级触发器类型不同。 ( )
31、 计数器的模是指构成计数器的触发器的个数。 ( )
32、 A+AB=A+B ( )
33、 当输入9个信号时,需要3位的二进制代码输出。 ( )
34、 单稳态触发器它有一个稳态和一个暂稳态。 ( )
35、 施密特触发器有两个稳态。 ( )
36、 多谐振荡器有两个稳态。 ( )
37、 D/A转换器是将模拟量转换成数字量。 ( )
38、 A/D转换器是将数字量转换成模拟量。 ( )
39、 所有的触发器都存在空翻现象。 ( )
40、 A+1=A ( )
41、 当输入19个信号时,需要4位的二进制代码输出。 ( )
42、 单稳态触发器输出脉冲宽度取决于R、C的值。 ( )
43、 在同步时序逻辑电路中如果由于某种原因而进入无效状态时,只
要继续输入CP脉冲,电路便会自动回到有效状态,该电路不能够自启动。 ( )
44、 设计100进制的计数器,至少需要5个JK触发器。 ( )
45、 单稳态触发器可用于延时。 ( )
46、 三变量逻辑函数的最小项最多有6个。 ( )
47、 移位寄存器不能存放数码,只能对数据进行移位操作。 ( )
48、 施密特触发器常用于脉冲整形与变换。 ( )
49、 同一CP控制各触发器的计数器称为异步计数器。 (
)
50、 构成一个五进制计数器最少需要5个触发器。 (
)
51、 1个触发器可以存放1位二进制数。 ( )
52、 计数器的模是指对输入的计数脉冲的个数。 ( )
53、 JK触发器 的输入端 J 悬空,则相当于 J = 0。 ( )
54、 与非门可以用作反相器。 ( )
55、 寄存器是组合逻辑器件。 ( )
56、 寄存器要存放n位二进制数码时,需要个触发器。 ( )
57、 3位二进制计数器可以构成模值为的计数器。 ( )
58、 十进制计数器最高位输出的周期是输入CP脉冲周期的10倍。 (
)
59、 JK触发器在CP作用下,若J=K=1,其状态保持不变。 (
)
60、 要对16个输入信号进行编码,至少需要4位二进制码。 (
)
61、 组合逻辑电路t时刻状态和t-1时刻该电路的状态有关。 (
)
62、 石英晶体振荡器的振荡频率取决于石英晶体的固有频率。 ( )
63、 八路数据分配器的地址输入(选择控制)端有8个。 (
)
64、 CMOS 电路比 TTL 电路功耗大。 ( )
四、数制转化
1. (11110.11)2=( )10
2. (100011.011 )2=( )8 = ( )16
3. (37
4.51)10=( ) 8421BCD
4. (1100011.011)2=( )16=( )8
5. (100001)2= ( )10
6. (156)10=( )2=( )8421BCD
7. (11110.110)2=( )10=( )8
8. ( 10010011 )8421BCD=( )10
9. (45.378)10=( )2
10. (0.742)10 =( ) 2
11. (11001.01 )2=( ) 10
12. (6DE.C8)16 =( ) 2 =( ) 8
13. (10010011)8421NCD=( ) 10
14. (11001011.101) 2=( ) 8=( ) 16=( ) 10
15. (111000 ) 8421BCD=( ) 10
16. (45.378 ) 10= ( ) 2
17. (45C) 16=( ) 2=( ) 8=( ) 10
18. (74 ) 10=( ) 2=( ) 8421BCD
19. (156)10=( )2=( )8=( )16
20. (111000.11)2=( )10=( )8
21. (256)10= ( )2=( )8=( )16
22. (111010.11)2=( )10=( )8
23. (1111)2=( )10
24. (253)8=( )2 =( )16
25. (20)10=( )2= ( ) 8
26. (11110.11)2=( )10
27. (100011.011 )2=( )8 = ( )16
28. (374.51)10=( ) 8421BCD
五、逻辑函数化简
1、F= A(B+
) +
(
+C)+ BCDE+
(D+E)F
2、F= ∑m(1,3,8,9,10,11,14,15)
3、F=AD+
C+B
+A(B+
)+
BC
+ A
DE
4、F=
(1、3,8,9,10,11,14,15)
5、F=A(B+
)+
(
+C)+BCDE+
(D+E)F
6、F= ∑m (0,1,2,3,4,6,7,8,9, 10,11, 14)
7、最简“与或”式:F=A
+ BD+DCE +
D
8、用卡诺图化简下列逻辑函数成为最简“与或”式:
F(A,B,C,D)=Σm(0,1,4,9,12,13)+Σd(2,3,6,7,8,10、11、14)9、F=
10、Y=A
+BCD +
D+ A
+B
D
11、F=
+AB
12、Y=A
+BD +BC
+
B
D
13、
14、Y(A,B,C)=∑m(0,1,2,3,4,6,8,9,10,11,14)
15、
16、Y(A,B,C,)=∑m(0,1,2,3,5,6,7,9,10,11,14)
17、Y=AB+A
CD+
BCD+
18、Y=
C+AB
+
B
19、
20、Y(A,B,C,D)=Σm(2,6,7,8,9,10,11,13,14,15)
21、用卡诺图化简,写出最简与或式:
F(A、B、C、D)=Σm(0,1,4,7,8,19,13)+Σφ(2,5,8,12,15)
22、
六、分析题
1.八路数据选择器构成的电路如图所示, A 2 、 A 1 、 A 0 为地址输入端,根据图中对 D 0 ~ D 7 的设置,写出该电路所实现函数 Y 的表
达式。
2.如图所示为利用74LS161的同步置数功能构成的计数器
分析:(1)当D3D2D1D0=0000时为几进制计数器?
(2)当D3D2D1D0=0001时为几进制计数器?
3.分析右图8选1数据选择器的构成电路,写出其逻辑表达式。(5分)
4.试用74LS138和适当门电路实现逻辑函数L(A、B、C)=(0、2、3、4、7)
74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B
太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线
《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
第九章 数字电路基础知识 一、 填空题 1、 模拟信号是在时间上和数值上都是 变化 的信号。 2、 脉冲信号则是指极短时间内的 电信号。 3、 广义地凡是 规律变化的,带有突变特点的电信号均称脉冲。 4、 数字信号是指在时间和数值上都是 的信号,是脉冲信号的一种。 5、 常见的脉冲波形有,矩形波、 、三角波、 、阶梯波。 6、 一个脉冲的参数主要有 Vm 、tr 、 Tf 、T P 、T 等。 7、 数字电路研究的对象是电路的输出与输入之间的逻辑关系。 8、 电容器两端的电压不能突变,即外加电压突变瞬间,电容器相当于 。 9、 电容充放电结束时,流过电容的电流为0,电容相当于 。 10、 通常规定,RC 充放电,当t = 时,即认为充放电过程结束。 11、 RC 充放电过程的快慢取决于电路本身的 ,与其它因素无关。 12、 RC 充放电过程中,电压,电流均按 规律变化。 13、 理想二极管正向导通时,其端电压为0,相当于开关的 。 14、 在脉冲与数字电路中,三极管主要工作在 和 。 15、 三极管输出响应输入的变化需要一定的时间,时间越短,开关特性 。 16、 选择题 2 若一个逻辑函数由三个变量组成,则最小项共有( )个。 A 、3 B 、4 C 、8 4 下列各式中哪个是三变量A 、B 、C 的最小项( ) A 、A B C ++ B 、A BC + C 、ABC 5、模拟电路与脉冲电路的不同在于( )。 A 、模拟电路的晶体管多工作在开关状态,脉冲电路的晶体管多工作在放大状态。 B 、模拟电路的晶体管多工作在放大状态,脉冲电路的晶体管多工作在开关状态。 C 、模拟电路的晶体管多工作在截止状态,脉冲电路的晶体管多工作在饱和状态。 D 、模拟电路的晶体管多工作在饱和状态,脉冲电路的晶体管多工作在截止状态。 6、己知一实际矩形脉冲,则其脉冲上升时间( )。 A 、.从0到Vm 所需时间 B 、从0到2 2Vm 所需时间 C 、从0.1Vm 到0.9Vm 所需时间 D 、从0.1Vm 到 22Vm 所需时间 7、硅二极管钳位电压为( ) A 、0.5V B 、0.2V C 、0.7V D 、0.3V 8、二极管限幅电路的限幅电压取决于( )。 A 、二极管的接法 B 、输入的直流电源的电压 C 、负载电阻的大小 D 、上述三项 9、在二极管限幅电路中,决定是上限幅还是下限幅的是( ) A 、二极管的正、反接法 B 、输入的直流电源极性 C 、负载电阻的大小 D 、上述三项 10、下列逻辑代数定律中,和普通代数相似是( ) A 、否定律 B 、反定律 C 、重迭律 D 、分配律
脉冲与数字电路试题 第一套 一、单选题(每题1分) 1. 回差是( )电路的特性参数。 A 时序逻辑 B 施密特触发器 C 单稳态触发器 D 多谐振荡器 2. 石英晶体多谐振荡器的主要优点是( )。 A 电路简单 B 频率稳定度高 C 振荡频率高 D 振荡频率低 3. 对TTL 与非门多余输入端的处理,不能将它们( )。 A 与有用输入端并联 B 接地 C 接高电平 D 悬空 4. TTL 与非门的关门电平是0.8V ,开门电平是2V ,当其输入低电平为0.4V ,输入高电平为 3.2V 时,其低电平噪声容限为( ) A 1.2V B 1.2V C 0.4V D 1.5V 5. 逻辑函数ACDEF C AB A Y +++=的最简与或式为( ) A .C A Y += B. B A Y += C. AD Y = D. AB Y = 6. 在什么情况下,“与非”运算的结果是逻辑0。 ( ) A .全部输入是0 B. 任一个输入是0 C. 仅一个输入是0 D. 全部输入是1 7. 组合逻辑电路( )。 A 一定是用逻辑门构成的 B 一定不是用逻辑门构成的 C 一定是用集成逻辑门构成的 D A 与B 均可 8. 已知逻辑函数的真值表如下,其表达式是( ) A .C Y = B .AB C Y = C .C AB Y += D .C AB Y +=
图2202 9. 要把不规则的矩形波变换为幅度与宽度都相同的矩形波,应选择( )电路。 A 多谐振荡器 B 基本RS 触发器 C 单稳态触发器 D 施密特触发器 10. 所谓三极管工作在倒置状态,是指三极管( )。 A 发射结正偏置,集电结反偏置 B 发射结正偏置,集电结正偏置 C 发射结反偏置,集电结正偏置 D 发射结反偏置,集电结反偏置 11. TTL 与非门的关门电平为0.8V ,开门电平为2V ,当其输入低电平为0.4V ,输入高电平 为3.5V 时,其输入高电平噪声容限为( )。 A 1.1 V B 1.3V C 1.2V D 1.5V 12. 下图电路,正确的输出逻辑表达式是( )。 A . CD AB Y += B . 1=Y C . 0=Y D . D C B A Y +++= 图2204 13. 下列消除竞争—冒险的方法中错误的是( )。 A 修改逻辑设计 B 引入封锁脉冲 C 加滤波电容 D 以上都不对 14. 连续86个1同或, 其结果是 ( ) A . 1 B . 0 C . 86 D . 286 15. 主从JK 型触发器是( )。
第1页(共28页) 第2页(共28页) 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码 时,它相当于十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( ) 。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。 12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错 选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。 A.N B.2N C.N 2 D.2N 9.某计数器的状态转换图如下, 其计数的容量为( ) A . 八 B. 五 C. 四 D. 三 A B Y 1 Y 2 Y 3 000 001 010 011 100 101 110 111
一.选择题 1十进制数3.625的二进制数和8421BCD 码分别为(D ) A 、11.11和11.001 B 、11.101和11.101 C 、11.01和11.011000100101 D 、11.101和0011.011000100101 2、逻辑函数F1、F2、F3的卡诺图如图所示,他们之间的逻辑关系是(B ) A 、F3=F 1·F2 B 、F3=F1+F2 C 、F2=F1·F3 D 、F2=F1+F3 00 01 11 10 0 1 1 1 1 1 F1 F2 F3 3 、和TTL 电路相比,CMOS 电路最突出的有点在于(C ) A 、可靠性高 B 、抗干扰能力强 C 、功耗低 D 、速度快 4、用1K ×4的DRAM 设计4K ×8位的存储器的系统需要的芯片数和地址线的根数是(C ) A 、16片 10根 B 、8片 10根 C 、8片 12根 D 、16片 12根 5、在图2中用555定时器组成的施密特触发电路中,它的回差电压等于(A ) A 、2V B 、3V C 、 4V D 、5V 图2 图3 6、为将D 触发器转换为T 触发器,图3所示电路的虚线框内应是(D ) A 、或非门 B 、与非门 C 、异或门 D 、同或门 7、在下列逻辑部件中,不属于组合逻辑部件的是(A ) A .寄存器 B 、编码器 C 、全加器 D 、译码器 8、某10位D/A 转换器,当输入为D=010*******B 时,输出电压为1.6V 。当输入D=1000010000B 时,输出电压为(B ) A 、3.15V B 、3.30V C 、3.60V D 、都不是 二.填空题 1、逻辑函数F=A ·(B+C )·1的反函数F =_____0+?+C B A ___________ 2、四选一数据选择器,AB 为地址信号,D 0=D 3=1,D 1=C ,D 2=c ,当AB=10时,输出F=__C__ 3、将模拟信号转化为数字信号,需要采用A/D 转换器。实现A/D 转换一般要经过采样、保持、量化和编码等4个过程。 00 01 11 10 0 1 1 1 1 00 01 11 10 0 1 1 1 1 1 1
《数字逻辑分析与设计》模拟试题 一、 单项选择题 1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器 2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器 B. 译码器 C. 数值比较器 D. 计数器 3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现 4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。 A. 32 B. 16 C. 8 D. 4 5. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步 B. Qn+1与S 同步 C. Qn+1与R 同步 D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCD B. A B CD C. A B C D D. AB C D 7. 与A B C ++相等的为( ) A. A B C ?? B. A B C ?? C. A B C ++ 8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F = 图1 9. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。
A. AC AB F+ = B. C B AB F+ = C. AC B A F+ = D. AC B A F+ = 10. 要实现 n n Q Q= +1 )。 11. 可以用来实现并/( ) A. 计数器 B. 全加器 C. 移位寄存器 D. 存储器 12. 下列触发器中没有计数功能的是() A. RS触发器 B. T触发器 C. JK触发器 D. Tˊ触发器 13. 某逻辑电路输入A、B和输出Y的波形如图2所示,则此电路实现的逻辑功能是() A. 与非 B. 或非 C. 异或 D. 异 或非 图2 14. 若两个逻辑函数相等,则它们必然相同的是() A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 15. 能将输入信号转变成二进制代码的电路称为() A. 译码器 B. 编码器 C. 数据选择器 D. 数据分配器 二、填空题 1. 完成下列数制之间的转换(25.25) 10 =() 2 =() 8 A B C F 0 0 0 0 1 0 1 0 1 1 1 1 1 1
数字电路自测题3答案 一、填空题:(每空1分,共20分) 1.八进制数 (34.2 ) 8 的等值二进制数为 11100.01 ;十进制数 98 的 8421BCD 码为 10011000 。 2.试写出下列图中各门电路的输出分别是什么状态 (高电平、低电平) ?(其中(A )(B )为TTL 门电路,而(C )为CMOS 门电路) (A ) (B ) (C ) Y 1= 02 Y 2= 1 Y 3= 1 3.一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。 4. 单稳态触发器 有一个稳定状态和一个暂稳状态。 施密特触发器 有两个稳定状态、有两个不同的触发电平,具有回差特性。 多谐振荡器 没有稳定状态,只有两个暂稳态。以上三种电路均可由 555定时器 外接少量阻容元件构成。 5.常用逻辑门电路的真值表如右图所示,则 F 1 、F 2 、F 3 分别属于何种常用逻辑门。F 1 同或 ,F 2 与非门 ,F 3 或非 。 6.OC 门的输出端可并联使用,实现__线与____功能;三态门的输出状态有______0________、 1 、 高阻 三种状态。 7.时序逻辑电路的输出不仅和____输入 ___有关,而且还与___电路原来状态____有关。 二、选择题: (选择一个正确答案填入括号内,每题2分,共20分 ) 1.在四变量卡诺图中,逻辑上不相邻的一组最小项为:( D ) A .m 1 与m 3 B .m 4 与m 6 C .m 5 与m 13 D .m 2 与m 8 2.L=AB+C 的对偶式为:( B ) A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1
. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1
数字电子技术基础考题 一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。 2.将2004个“1”异或起来得到的结果是(0 )。 3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入(高)电平。 5.基本逻辑运算有: (and )、(not )和(or )运算。 6.采用四位比较器对两个四位数比较时,先比较(最高)位。 7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。 10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。 11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。 13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。 15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。 16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。 18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。20.把JK触发器改成T触发器的方法是 j=k=t 。 21.N个触发器组成的计数器最多可以组成2n 进制的计数器。 22.基本RS触发器的约束条件是rs=0 。
数 字 电 子 技 术 2011年7月23日星期六
1 1 : 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。 (2分) A:0 B:1 C:Q' D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1, K=1时,Q状态为翻转,即Q= Q’ -------------------------------------------------------------------- 2 : 已知Y=A+AB′+A′B,下列结果中正确的是() (2分) A:Y=A B:Y=B C:Y=A+B D:Y=A′+B′ 您选择的答案: 正确答案: C 知识点:利用公式A+AB′=A和A+A′B=A+B进行化简 -------------------------------------------------------------------- 3 : (1001111)2的等值十进制数是() (2分) A:97 B:15.14 C:83 D:79 您选择的答案: 正确答案: D 知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。 -------------------------------------------------------------------- 4 : 图中为CMOS门电路,其输出为()状态 (2分) A:高电平 B:低电平 C:高阻态 D:不确定 您选择的答案: 正确答案: A 知识点:对于CMOS门电路,输入端接负载时,输入电平不变 -------------------------------------------------------------------- 5 : 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=() (2分) A:A1′A0′D0+ A1′A0D1+ A1A0′D2+ A1A0D3 B:A1′A0′D0
《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:
4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.
D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8
数字电子技术试卷试题答案汇总(完整版)
数字电子技术基础试卷试题答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是 , , 。 2、逻辑代数中三个基本运算规 则 , , 。 3、逻辑函数的化简有 , 两种方法。 4、A+B+C= 。 5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与 非门 ,输出 。 6、组合逻辑电路没有 功能。 7、竞争冒险的判断方法 , 。 8、触发器它有 稳态。主从RS 触发器的特性方 程 , 主从JK 触发器的特性方程 ,D 触发器的特性方 程 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是 ( ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲 同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制 8、下列说法是正确的是 ( )
什么是数字电路? 用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二值数据的数字电路。 数字电路的特点 1,电路结构简单,稳定可靠。数字电路只要能区分高电平和低电平即可,对元件的精度要求不高,因此有利于实现数字电路集成化。 2,数字信号在传递时采用高,低电平两个值,因此数字电路抗干扰能力强,不易受外界干扰。 3,数字电路不仅能完成数值运算,还可以进行逻辑运算和判断,因此数字电路又称为数字逻辑电路或数字电路与;=逻辑设计。4,数字电路中元件处于开关状态,功耗较少。 由于数字电路具有以上特点,故发展十分迅速,在计算机、数字通信、数字仪器及家用电器等技术领域中得到广泛的应用。 什么是模拟电路? 模拟电路是处理模拟信号的电路;数字电路是处理数字信号的电路。模拟信号是关于时间的函数,是一个连续变化的量。数字信号则是离散的量。举个简单的例子:要想从远方传过来一段由小变大的声音,用调幅、模拟信号进行传输(相应的应采用模拟电路),那么在传输过程中的信号的幅度就会越来越大,因为它是在用电信号的幅
度特性来模拟声音的强弱特性。但是如果采用数字信号传输,就要采用一种编码,每一级声音大小对应一种编码,在声音输入端,每采一次样,就将对应的编码传输出去。可见无论把声音分多少级,无论采样频率有多高,对于原始的声音来说,这种方式还是存在损失。不过,这种损失可以通过加高样频率来弥补,理论上采样频率大于原始信号的频率的两倍就可以完全还原了。 数字集成电路:主要是针对数字信号处理的模块。如;计算机里的2近制、8近制、10近制、16近制的数据进行处理的集成模块。数字集成电路的运行以开关状态经行运算,它的精度高适合复杂的计算。模拟集成电路:主要是针对模拟信号处理的模块。如;话筒里的声音信号,电视信号和VCD输出的图象信号、温度采集的模拟信号和其它模拟量的信号处理的集成模块。模拟集成电路工作在晶体管的三角放大区。(1)电路处理的是连续变化的模拟量电信号(即其幅值可以是任何值)。(2)信号的频范围往往从直流一直可以延伸到高频段。(3)模拟集成电路中的无器件种类多,除了数字集成电路中大量采用的NPN管及电阻外,还采用了PNP管,场效应晶体管,高精度电阻等。(4)除了应用于低电压电器中的电路处,大多数模拟集成电路的电源电压较高,输出级模拟集成电路的电源电压可达几十伏以上。(5)具有内繁外简的电路形式。充分发挥了集成电路的工艺特点和便于应用的特点 另外,数字电路和模拟电路的区别还有:
题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方
数字电子技术试卷 一、选择题: A组: 1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的 A、00100 B、10100 C、11011 D、11110 2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和 C、逻辑函数的最简或与式 D、逻辑函数的最大项之和 3、在下列逻辑电路中,不是组合逻辑电路的是(D) A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件的是(D) A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 5、555定时器不可以组成D。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K触发器 6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。 A、有 B、无 C、允许 D、不允许 7、(D)触发器可以构成移位寄存器。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 8、速度最快的A/D转换器是(A)电路 A、并行比较型 B、串行比较型 C、并-串行比较型 D、逐次比较型 9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K触发器 B. R-S触发器 C. D触发器 D. T触发器 10.(电子专业作)对于VHDL以下几种说法 错误的是(A ) A VHDL程序中是区分大小写的。 B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成 C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚 D 结构体是描述元件内部的结构和逻辑功能 B组: 1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A ) A.二进制 B.八进制 C. 十进制 D.十六进制 2、十进制数6在8421BCD码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000