文档库 最新最全的文档下载
当前位置:文档库 › 通信实验5帧同步实验

通信实验5帧同步实验

通信实验5帧同步实验
通信实验5帧同步实验

福建工程学院国脉信息学院

Fujian University Of Technology Guomai Information College 学生课程实验报告书

专业班级:电子信息工程

学号: 0930010357 姓名:张兴旺

20 ——20 学年第学期

实验项目: 实验时间:

实验目的:实验仪器:实验原理:

巴克码识别器是比较容易实现的,这里也以七位巴克码为例,用7级移位寄存器、相加器和判决器就可以组成一识别器,如图4-2所示。当输入数据的“1”存入移位寄存器时,“1”端的输出电平为+1,而“0”端的输出电平为-1;反之,存入数据“0”时,“0”端的输出电平为+1,“1”端的输出电平为-1。各移位寄存器输出端的接法和巴克码的规律一致,这样识别器实际上就是对输入的巴克码进行相关运算。当七位巴克码在图4-3(a )中的t 1时刻正好已全部进入了7级移位寄存器时,7级移位寄存器输出端都输出+1,相加后得最大输出+7;若判别器的判决门限电平定为+6,那么就在七位巴克码的最后一位“0”进入识别器时,识别器输出一群同步脉冲表示一群的开头,如图4-3(b )所示。

图4-1 七位巴克码的自相关函数 图4-2 七位巴克码识别器

图4-3 识别器的输出波形

帧同步系统要求建立时间很短,并且在帧同步建立后应有较强的抗干扰能力。通常用漏同步概率P 1、假同步概率P 2来衡量这些性能。这里,主要是分析集中插入法的性能。

①漏同步概率P 1

由于干扰的影响会引起同步码组中的一些码元发生错误,从而使识别器漏识别已发出的同步码组。出现这种情况的概率就称为漏同步概率P 1。例如图4-2识别器的判决门限电平为+6,若由于干扰,七位巴克码有一位错误,这时相加输出为+5,小于判决门限,识别器漏识别了帧同步码组;若在这种情况下,将判决门限电平降为+4,

-m

r

n r r

识别器就不会漏识别,这时判决器容许七位同步码组中有一个错误码元。现在就来计算漏同步概率: 设p 为码元错误概率,n 为同步码组的码元数,m 为判决器容许码组中的错误码元最大数,则同步码组码元n 中所有不超过m 个错误码元的码组都能被识别器识别,因而,未漏概率为

∑=--m

r r

n r r n

p p C

)

1(

故得漏同步概率为

=---

=m

r r

n r r

n p p C P 0

1)

1(1 (4-3)

②假同步概率P 2

在消息码元中,也可能出现与所要识别的同步码组相同的码组,这时会被识别器误认为是同步码组而实现假同步,出现这种情况的可能性就称为假同步概率P 2。

因此,计算假同步概率P 2就是计算信息码元中能被判为同步码组的组合数与所有可能的码组数之比。设二进制信息码元出现“0”和“1”的概率相等,都为1/2,则由该二进制码元组成n 位码组的所有可能码组数为2n 个,而其中能被判为同步码组的组合数显然也与m 有关。若m =0,只有一个(C n 0)码组能被识别;若m =1,即与原同步码组差一位的码组都能被识别,共有C n 1个码组。依此类推,就可求出信息码元中可被判为同步码组的组合数

∑=m

r r n C 0

,因而可得假同步概率为

∑=-=m

r r

n

n

C

P 0

22

(4-4)

比较式(4-3)和式(4-4)可见,m 增大,即判决门限电平降低时,P 1减小,但P 2增大,所以这两项指标是有矛盾的,判决门限的选取要兼顾两者。

在分析判决门限电平对P 1和P 2的影响时,讲到两者是有矛盾的。我们希望在同步建立时要可靠,也就是假同步概率P 2要小;而在同步建立以后,就要具有一定的抗干扰性能,也就是漏同步概率P 1要小。为了满足以上要求以及改善同步系统性能,帧同步电路应加有保护措施。最常用的保护措施是将帧同步的工作划分为两种状态——捕捉态和维持态。

终端接收机由非同步工作状态转入同步工作的过程,称为“捕捉态”,终端机进入同步工作后则称为“维持态”。可把捕捉过程分成两步进行,先在信码中找到与该时刻本地帧同步码型相同的信码码位。当找到和帧同步码型一致的信码码位后,再进行第二步,即逐帧比较下去,也就是在该时隙上按本地同步码的周期进行比较。在比较过程中,一旦发现在收端本地同步码的相位与信码码型不同时,则重新移一个码元相位,重新从第一步开始找帧同步码位,以上两步交替进行,即可建立真正的同步。

1、间隔式插入法

在某些情况下,群同步码组不是集中插入在信息码流中,而是将它分散地插入,即每隔一定数量的信息码元,插入一个群同步码元。群同步码型选择的主要原则是:一方面要便于收端识别,即要求群同步码具有特定的规律性,这种码型可以是全“1”码、“1”“0”交替码等;另一方面,要使群同步码的码型尽量和信息码相区别。例如在某些PCM多路数字电话系统中,用全“0”码代表“振铃”,用全“1”码代表“不振铃”,这时,为了使群同步码组与振铃相区别,群同步码就不能使用全“1”或全“0”。收端要确定群同步码的位置,就必须对收码进行搜索检测。一种常用的检测方法为逐码移位法,它是一种串行的检测方法;另一种方法是RAM帧码检测法,它是利用RAM构成帧码提取电路的一种并行检测方法。

(二)实验电路说明

在本实验中,帧同步码是采用集中插入法集中插入到NRZ码的2~8位的。帧同步码识别电路所能识别的帧同步码的码型设置为1110010。在信号源模块产生的NRZ码中,帧同步码是集中插入到每帧信号的2~8位的,因此只要帧同步码识别电路在码流中能识别到与设置的帧同步码相同的码组,就会输出一个一致脉冲。

先从信息流中识别出帧同步码即巴克码,而又因为一帧是由24位组成,所以要利用一个分频器。当分频器输出一个脉冲时,识别器也输出一个脉冲。只要它们相位对应输出,那么就能把帧同步提取出来。因此识别器和分频器是整个电路的核心,而且它们的相位应该严格对应。图4-4所示是由识别器、分频器和保护电路组成的帧同步信号提取电路框图。可以在CPLD里面完成。

五、测试点说明

DIN:NRZ码输入点

DIV24:24分频输出

GAL:巴克码识别器输出

NRZFS:帧同步码输出

CLKHI:数字锁相环工作的主时钟,由拨码开关S2选择。

六、实验步骤

1、将信号源模块和模块7固定在主机箱上,将塑封螺钉拧紧,确保电源接触良好。

2、将信号源模块上S5拨为“1010”,拨动拨码开关S1、S2、S3,使“NRZ”输出的24位NRZ码设置为01110010

01011001 10101010(开关拨上为1,发光二极管亮;拨下为0,发光二极管灭)

3、关闭电源状态下,按照下表完成实验连线:

源端口目标端口连线说明

信号源:NRZ(32K)模块7:DIN S5拨为“1010”,同步提取输入

* 检查连线是否正确,检查无误后打开电源

4、模块7的S2设置为“0110”。

5、用示波器观察模块7上“NRZFS”波形。

6、拨动信号源模块上的拨码开关S1、S2、S3,设置为“01110010”、“10101010”、“01110010”,用示波

器双踪同时观察信号输出点NRZ-FS“帧同步输出”与GAL“假识别输出”的波形,比较两个波形的差异。

(结果可以看到,信号输出点“假识别输出”输出的信号中包含了两个脉冲,这是因为数据信号中包含了与帧同步码相同的码组,所以帧同步提取电路提取出了两个脉冲,但经过假识别保护电路后,从信号输出点“帧同步输出”输出的信号中就只包含正确的帧同步信号了。

7、实验结束关闭电源,拆除连线,整理实验数据及波形完成实验报告。

中南大学通信原理实验报告(截图完整)

中南大学 《通信原理》实验报告 学生姓名 指导教师 学院 专业班级 完成时间

数字基带信号 1、实验名称 数字基带信号 2、实验目的 (1)了解单极性码、双极性码、归零码、不归零码等基带信号波形特点。 (2)掌握AMI、HDB 3 码的编码规则。 (3)掌握从HDB 3 码信号中提取位同步信号的方法。 (4)掌握集中插入帧同步码时分复用信号的帧结构特点。 (5)了解HDB 3 (AMI)编译码集成电路CD22103。 3、实验内容 (1)用示波器观察单极性非归零码(NRZ)、传号交替反转码(AMI)、三阶高密度双极性码 (HDB 3)、整流后的AMI码及整流后的HDB 3 码。 (2)用示波器观察从HDB 3 码中和从AMI码中提取位同步信号的电路中有关波形。 (3)用示波器观察HDB 3 、AMI译码输出波形。 4、基本原理(简写) 本实验使用数字信源模块和HDB 3 编译码模块。 1、数字信源 本模块是整个实验系统的发终端,模块内部只使用+5V电压,其原理方框图如图1-1所示,电原理图如图1-3所示(见附录)。本单元产生NRZ信号,信号码速率约为170.5KB,帧结构如图1-2所示。帧长为24位,其中首位无定义,第2位到第8位是帧同步码(7位巴克码1110010),另外16位为2路数据信号,每路8位。此NRZ信号为集中插入帧同步码时分复用信号,实验电路中数据码用红色发光二极管指示,帧同步码及无定义位用绿色发光二极管指示。发光二极管亮状态表示1码,熄状态表示0码。 本模块有以下测试点及输入输出点: ? CLK 晶振信号测试点 ? BS-OUT 信源位同步信号输出点/测试点(2个) ? FS 信源帧同步信号输出点/测试点 ? NRZ-OUT(AK) NRZ信号(绝对码)输出点/测试点(4个) 图1-1中各单元与电路板上元器件对应关系如下: ?晶振CRY:晶体;U1:反相器7404 ?分频器U2:计数器74161;U3:计数器74193;U4:计数器40160 ?并行码产生器K1、K2、K3:8位手动开关,从左到右依次与帧同步码、数

光纤通信实验指导书

目录 系统简介 (2) 实验部分 实验一数字信源及其光纤传输实验 (5) 实验二 HDB3编译码及其光纤传输实验 (11) 实验三 CMI编译码及其光纤传输实验 (20) 实验四光发送模块实验 (28) 实验五光接收模块实验 (35) 实验六数字信号电—光、光—电转换传输实验 (39) 1)方波信号和NRZ码传输; 2)CMI码传输; 3)HDB3码传输; 实验七波分复用(WDM)光纤通信系统实验 (43) EL-GT-IV光纤通信教学实验系统简介 光纤通信教学实验系统是为了配合《光纤通信系统》的理论教学而设计的实验装置,在这套系统上除了完成理论验证实验外,还可实现各种开发性实验,并可配合CPLD进行各模块的二次性开发。此外本实验箱,可扩展实验模块,实现通信原理的实验。 一、结构简介 光纤通信教学实验系统结构框图如下: 1310光纤收发模块1550光纤收发模块

主要由以下功能模块组成: 1.数字信号源单元: 此单元产生码速率为170.5K的单极性不归零码(NRZ),数字信号帧长为24位,其中包括两路数字信息,每路8位,另外8位中的7位为集中插入帧同步码。通过拨码开关,可以很方便地改变要传送的码信息并由发光二极管显示出来。 2.AMI(HDB3)编译码单元: 此单元将数字信号源单元产生的NRZ码进行编码,通过专用芯片转换成HDB3码或AMI码通过切换开关切换,然后将编码后的信号又经过译码单元还原成NRZ码。 3.电话接口单元 此单元有两路独立的电话输入接口、输出接口,通过专用电话接口芯片实现语音的全双工通信。自带馈电电源。 4.PCM&CMI编译码单元; 此单元采用CPLD来实现PCM&CMI编译码电路,可同时完成两路信号的编译码工作。PCM模块可以实现传输两路语音信号,采用TP3057编译器。 5.可调信号源单元: 此单元包括两路频率800HZ—2KHZ可调的方波、正弦波、三角波。 6.串行RS232接口单元: 此单元配有RS232接口及信号端口TX和RX,可实现自发自收通信实验,两台计算机间的全双工光纤通信实验。 7.1310波长光发送单元: PHLC-1310nmFP同轴激光二极管。 8.1550波长光发送单元: PHLC-1310nmFP同轴激光二极管。 9.1310波长光接受单元: 10.1550波长光接受单元: 主要完成光电信号的转换,小信号的检测与信号的恢复放大等功能。它主要有光检测模块、滤波放大模块组成。光检测模块采用PHPC-IS01-PFC,是PHOTRON公司的高性能光检测器件,输出可从DC到1GHZ。 11.数字时分复用光纤传输实验

滤波法及数字锁相环法位同步提取实验和帧同步提取实验教学文案

滤波法及数字锁相环法位同步提取实验和帧同步提取实验

滤波法及数字锁相环法位同步提取实验和帧同步提取实验 一、实验目的 1、掌握滤波法提取位同步信号的原理及其对信息码的要求; 2、掌握用数字锁相环提取位同步信号的原理及其对信息代码的要求; 3、掌握位同步器的同步建立时间、同步保持时间、位同步信号同步抖动等概念; 4、掌握巴克码识别原理; 5、掌握同步保护原理; 6、掌握假同步、漏同步、捕捉态、维持态的概念。 二、实验内容 1、熟悉实验箱 2、滤波法位同步带通滤波器幅频特性测量; 3、滤波法位同步恢复观测; 4、数字锁相环位同步观测; 5、帧同步提取实验。 三、实验条件/器材 滤波法及数字锁相环法位同步提取实验: 1、主控&信号源、8号(基带传输编译码)、13号(载波同步及位同步)模块 2、双踪示波器(模拟/数字) 3、连接线若干 帧同步提取实验: 1、主控&信号源、7号模块 2、双踪示波器(模拟/数字) 3、连接线若干 四、实验原理 滤波法及数字锁相环法位同步提取实验原理见通信原理综合实验指导书P129-P134; 帧同步提取实验原理见通信原理综合实验指导书P141。 五、实验过程及结果分析 (一)熟悉实验箱 (二)滤波法位同步带通滤波器幅频特性测量 1、连线及相关设置 (1)关电,连线。 (2)开电,设置主控,选择【信号源】→【输出波形】。设置输出波形为正弦波,调节相应旋钮,使其输出频率为200Khz,峰峰值3V。 (3)此时系统初始状态为:输入信号为频率200KHz、幅度为3V的正弦波。 2、实验操作及波形观测 分别观测13号模块的“滤波法位同步输入”和“BPF-Out”,改变信号源的频率,测量“BPF-Out” 的幅度填入下表,并绘制幅频特性曲线。

滤波法及数字锁相环法位同步提取实验 模拟锁相环实验 载波同步帧同步实验

实验十九滤波法及数字锁相环法位同步提取实验 实验项目三数字锁相环法位同步观测 (1)观测“数字锁相环输入”和“输入跳变指示”,观测当“数字锁相环输入”没有跳变和有跳变时“输入跳变指示”的波形。 从图中可以观察出,若前一位数据有跳变,则判断有效,“输入跳变指示”输出表示1;否则,输出0表示判断无效。 (2)观测“数字锁相环输入”和“鉴相输出”。观测相位超前滞后的情况 数字锁相环的超前—滞后鉴相器需要排除位流数据输入连续几位码值保持不变的不利影响。在有效的相位比较结果中仅给出相位超前或相位滞后两种相位误差极性,而相位误差的绝对大小固定不变。经观察比较,“鉴相输出”比“数字锁相环输入”超前两个码元。

(3)观测“插入指示”和“扣除指示”。 (4)以信号源模块“CLK ”为触发,观测13号模块的“BS2”。 思考题:分析波形有何特点,为什么会出现这种情况。 因为可变分频器的输出信号频率与实验所需频率接近,将其和从信号中提取的相位参考信号同时送入相位比较器,比较的结果若是载波频率高了,就通过补抹门抹掉一个输入分频器的脉冲,相当于本地振荡频率降低;相反,若示出本地频率低了时就在分频器输入端的两个输入脉冲间插入 一个脉冲,相当于本地振荡频率上升,从而了达到同步的目的。 思考题:BS2恢复的时钟是否有抖动的情况,为什么?试分析BS2抖动的区间有多大?如何减小这个抖动的区间? 有抖动的存在,是因为可变分频器的存在使得下一个时钟沿的到来时间不确定,从而引入了相位抖动。而这种引入的误差是无法消除的。减小相位抖动的方法就是将分频器的分频数提高。

实验二十 模拟锁相环实验 实验项目一 VCO 自由振荡观测 (1)示波器CH1接TH8,CH2接TH4输出,对比观测输入及输出波形。 实验项目二 同步带测量 (1) 示波器CH1接13号模块TH8模拟锁相环输入,CH2接TH4输出BS1,观察TH4 输出处于锁定状态。将正弦波频率调小直到输出波形失锁,此时的频率大小f1为 400Hz ;将频率调大,直到TH4输出处于失锁状态,记下此时频率f2为 9.25kHz 。 对比波形可以发现TH8与TH4信号输入与输出错位半个周期 如右图所示,方波抖动,说明处于失锁状态。 记下两次波形失锁的频率,可计 算 出 同 步 带 f=9.25KHz-400Hz=8.85KHz 。

移动通信课程设计——帧同步提取

课程设计报告 课题名称帧同步提取 学院 专业 班级 学号 姓名 指导教师 定稿日期: 2014 年 06月13 日

目录 摘要 (1) 一、前言 (2) 1.1 CDMA帧同步背景 (2) 二、帧同步提取基本原理 (3) 2.1 CDMA含义 (3) 2.2基本原理 (3) 2.2.1发端用户数据成帧 (3) 2.2.2 收端帧同步提取 (3) 三、帧同步提取设计 (6) 3.1课程设计分析 (6) 3.2帧同步提取测试设计步骤 (7) 3.2.1实验箱设置 (7) 3.2.2“发端数据成帧”测量步骤 (7) 3.3单片机程序流程图如下 (9) 四、帧同步提取测试结果 (10) 4.1课程设计实物链接图 (10) 4.2“发端数据成帧”实验过程 (10) 4.3实测收端帧同步误码: (11) 五、课设总结 (12) 参考文献 (13) 附录(源程序) (14)

摘要 在当今这个信息高速发展的时代,移动通信已经成为生活中不可或缺的一部分。在移动环境下点对点的传输问题已经得到解决,那么对于给定资源应该采用什么多址技术使得有限的资源能传输更大容量的信息?移动通信系统的发展经历了第一代模拟移动通信系统、第二代数字移动通信系统和第三代移动通信系统(IMT-2000)。第一代移动通信系统包括AMPS、TACS和NMT等体制。第二代数字移动通信系统包括GSM、IS-136(DAMPS)、PDC、IS-95等体制。一个典型的数字蜂窝移动通信系统包括:移动台(MS)、基站分系统(BSS)、移动交换中心(MSC)、原籍(归属)位置寄存器(HLR)、访问位置寄存器(VLR)、设备标识寄存器(EIR)、认证中心(AUC)和操作维护中心(OMC)。而这其中,多址技术便主要解决众多用户如何高效共享给定频谱资源的问题。常规的多址方式有三种:频分多址(FDMA)、时分多址(TDMA)和码分多址(CDMA)。数字通信时,一般总是以一定数目的码元组成一个个的“字”或“句”,即组成一个个的“群”进行传输,因此群同步信号的频率很容易由位同步信号经分频而得出,但是每群的开头和末尾时刻却无法由分频器的输出决定。群同步的任务就是要给出这个“开头”和“末尾”的时刻。群同步有时也称为帧同步。本次课程设计主要研究帧同步的提取及实现方法。 关键词:CDMA 帧同步移动通信

通信原理载波提取实验报告

实验项目三 数字锁相环法位同步观测 (1)观测“数字锁相环输入”和“输入跳变指示”,观测当“数字锁相环输入”没有跳变和有跳变时“输入跳变指示”的波形。 (2)观测“数字锁相环输入”和“鉴相输出”。观测相位超前滞后的情况。 (4)以信号源模块“CLK ”为触发,观测13号模块的“ BS2”。 实验二十 实验项目一 VCO 自由振荡观测 (1)示波器CH1接TH8,CH2接TH4 实验项目二 同步带测量

(1)示波器CH1接13号模块TH8模拟锁相环输入,CH2接TH4输出BS1,观察TH4输出处于锁定状态。将正弦波频率调小直到输出波形失锁,此时的频率大小f1为 400Hz ;将频率调大,直到TH4输出处于失锁状态,记下此时频率f2为。 实验二十一载波同步实验 实验项目载波同步 (1)本实验利用科斯塔斯环法提取BPSK调制信号的同步载波,对比观测信号源“256K”和13号模块的“SIN”,调节13号模块的压控偏置调节电位器,观测载波同步情况。

实验二十二帧同步实验 实验项目帧同步提取实验 (1)观测在没有误码的情况下“失步”,“捕获”,“同步”三个灯的变化情况经过多次实验反复观察,“失步”指示灯一直没有亮过,其余两个灯的顺序为捕捉指示灯先亮,之后熄灭,同步指示灯变亮。 (2)关闭7号模块电源。按住“误码插入”不放,打开7号模块电源。再观测“失步”,“捕获”,“同步”三个灯的变化情况。 经过多次实验反复观察,“失步”指示灯一直没有亮过,其余两个灯的顺序为捕捉指示灯先亮,之后熄灭,同步指示灯变亮。 (3)观察同步保护现象:如下图所示。 (4) 现误码时三个LED (5)观察假同步现象: 观察结果知, 分析原因:此时出现假同步状态,即时分复用单元将拨码开关S1的码值做为帧 头码,其他码元和原来的巴克码被当做了数据码元,从而在检查到01110010时 就开始按照8位为一个用户的数据,接着进行下面的数据采集。

帧同步、帧识别实验报告

帧同步识别、保护、提取实验 一、实验目的 1.掌握巴克码识别电路原理; 2.掌握同步保护电路原理; 3.掌握假同步、漏同步、捕捉态、维持态等概念; 4.通过设计性实验,培养学生用EPROM器件写入软件和利用应用手册,完成 该模块中识别、比较器的软、硬件的设计能力。 二、实验内容: 1、观察帧同步码元无误码时帧同步电路的维持态; 2、观察帧同步有一位错码时,帧同步的维持态和捕捉态; 3、观察同步电路的假同步现象和同步保护作用; 4、修改本模块中EPROM的参数即改变比较器的设置,完成相同的电路功能。(选做) 三、基本原理 (一)帧同步模块的原理框图及电原理图分别如图7-1和图7-2所示。 图7-1 帧同步模块原理框图 图7-1中各功能部分在图7-2中所对应元器件关系如下: 1.分频器:U3(74LS161)、U4(4075)、U2(74LS74)、U5(74H04) 2.串/并变换器:U9(74LS164) 3.识别器:U7(2764) 4.判决器:U10(74LS85) 5.人工与门限选择器:U13(74LS157)

6.自动门限:U14(74LS157) 7.人工门限:S1 8.人工门限显示:U16(74247)、U12(LCD) (二)电路基本原理 1.帧同步信号的识别与判决 串/并变换器U9将串行码变成并行码,并完成移位功能,当七位巴克码全部进入U9时,U9的输出端Q6Q5Q4Q3Q2Q1Q0=1110010,并送入U7(2764)帧头识别器。 识别器U7为EPROM器件,在U7中将串/并变换的输出信号与1110010码进行相关运算,使U7的数据输出端的D3D2D1D0有对应的相关输出。如当U7的A6A5A4A3A2A1A0=1110010时,则对应的 D3D2D1D0=0111时(十进制数为7),若A6A5A4A3A2A1A0=1110011(与巴克码错一位)时,则对应的D3D2D1D0=0110(十进制数为6) 比较判决器Ul0(74LS85)有两组输入数据,一组来自帧头识别器,另一组来白人工与白动门限选择器U13。U10的曲组输入数据A3A2A1A0与B3B2B1B0进行比较。只当A3A2A1A0大于或等于B3B2B1B0时U10的输出为“1”,其余输出为:“0”。因此,U10端不仅与来自识别器的数据有关。还与判决门限数据B3B3B1B0有关,还与判决门限数据B3B2B1B0有关。 2.帧同步信号的捕捉与同步保护 本模块是在捕捉态时,Ul0的B3B2B1B0=0111(十进制数为7);另一种是在同步态时,U10的B3B2B1B0=O110(十进制数为6)。在捕捉态时,只有当巴克码到来时(1110010),U10的A3A2A1A0=01111(十进制为7),满足A3A2A1A0A 大于或等于B3B2B1B0的条件,才有判决脉冲输出。 人工门限可以从略0000--0111(0--7)任意置定,可据实验需要,自行选择其门限值。同步保护电路输出的帧同步信号(图7-1)受状态触发器Q端输出的信号所控制。÷32分频信号的周期与比较器输出一个帧同步信号的周期相同,但相位一定相同。但只要比较器输出一个帧同步信号,对÷3 2分频器置零,使÷32分频信号T2的上升沿与判决输出信号Tl的下降沿同相。清零信号由判决器输出信号及÷3 2分频信号共同决定。当无基带信号输入(或虽有基带信号输入但识别器的输出低于门限值)时,判决器输出为0,与门l关闭,与门4打丌。÷32信号经与门4,输入到÷5计数电路。÷5计数电路的输出信号使状态触发器置“0”,从而关闭与门2无帧同步信号输出。此时Q的高电平把判决器门限置为7(门限开关为“自动”),且关闭或门,打开与门1,同步电路进入捕捉态。这时,只要比较器输出一个脉冲信号(认定为帧同步头),与门3就输出一个置“0”脉冲,使÷32电路置“0”,从而输出与帧同步信号同频同相的周期信号。判决器输出的脉冲信号通过与门1后,使状态触发器置“l”,从而打开与门2,输出输出帧同步信号。同时,Q=0,使判决门限降为6,打开或门。同步电路处于维持态。在维持态下,因判决门限低,故与门1,与门3禁止输出假同步信号使,假同步信号小改变÷32的工作状态,与门2的输出仍为正确的同步态。 在维持状态下,识别比较器也可能出现漏同步。但由于漏同步概率比较小,只要识别比较器小连续出现五次漏同步,则÷5电路就小输出信号,使维持状态小变。若识别器连续出现五交漏同步,则÷5电路输出要一个脉冲信号使维持态为捕捉态,重新捕捉帧同步码。(同步指示灯亮,表示同步态;同步指示灯灭表示捕捉态)

通信实验思考题

通信原理实验指导书思考题答案 实验一思考题P1-4: 1、位同步信号和帧同步信号在整个通信原理系统中起什么作用? 答:位同步和帧同步是数字通信技术中的核心问题,在整个通信系统中,发送端按照确定的时间顺序,逐个传输数码脉冲序列中的每个码元,在接收端必须有准确的抽样判决时刻(位同步信号)才能正确判决所发送的码元。位同步的目的是确定数字通信中的各个码元的抽样时刻,即把每个码元加以区分,使接收端得到一连串的码元序列,这一连串的码元序列代表一定的信息。通常由若干个码元代表一个字母(符号、数字),而由若干个字母组成一个字,若干个字组成一个句。帧同步的任务是把字、句和码组区分出来。尤其在时分多路传输系统中,信号是以帧的方式传送的。克服距离上的障碍,迅速而准确地传递信息,是通信的任务,因此,位同步信号和帧同步信号的稳定性直接影响到整个通信系统的工作性能。 2、自行设计一个码元可变的NRZ码产生电路并分析其工作过程。 答:设计流程图如下。 提示:若设计一个32位的NRZ码,即要求对位同步信号进行32分频,产生一路NRZ码的帧同步信号,码型调节模块对32位码进行设置,可得到可变的任何32位码型,通过帧同步倍锁存设置的NRZ码,通过NRZ码产生器模块把32位并行数据进行并串转换,用位同步信号进行一位一位输出,循环输出32位可变NRZ码即我们的设计完毕。 实验二思考题P2-4: 1、实验时,串/并转换所需的帧同步信号高电平持续时间必须小于一位码元的宽度,为什么? 答:如果学生认真思考,可以提出没有必要一定小于一位码元的宽度。如24位的数据在串行移位时,当同步信号计数到第24位时,输出帧信号,通过帧信号的上升沿马上锁存这一帧24位数据,高电平没有必要作要求。主要检查学生是否认真考虑问题。 2、是否还有更好的方法实现串/并转换?请设计电路,并画出电路原理图及各点理论上的波形图。 答:终端模块采用移位锁存的方法实现串/并转换,此方法目前是最好的方法了。 实验四思考题P4-6: 1、在分析电路的基础上回答,为什么本实验HDB3编、解码电路只能在输入信号是码长为24位的周期性NRZ码时才能 正常工作? 答:因为该电路采用帧同步控制信号,而1帧包含24位,所以当NRZ码输入电路到第24位时,帧同步信号给一个脉冲,使得电路复位。HDB3码再重新对NRZ码进行编译。且HDB3码电路对NRZ进行编译的第一位始终是固定的值。 因此HDB3编译码电路只能在输入信号是码长为24位的周期性NRZ码才能正常工作。但是由于HDB3码很有特点,现在为了使学生更好的观察HDB3如何进行编译码,我们对电路进行了改正,去掉了帧同步控制信号,所以现在对任意位的NRZ码都可以进行编码。 2、自行设计一个HDB3码编码电路,画出电路原理图并分析其工作过程。 答:根据HDB3的编码规则,CPLD电路实现四连“0”的检测电路,并根据检测出来的结果确定破坏点“V”脉冲的加入,再根据取代节选择将“B”脉冲填补进去。原理框图如下: 3

帧同步提取试验

帧同步提取系统实验 一.实验目的 1、了解帧同步的机理 2、熟悉帧同步的性能 3、熟悉帧失步对数据业务的影响 二.实验内容 1、帧同步过程观察; 2、误码环境下的帧同步性能测试; 3、帧失步下对接受帧内的数据信号传输的定性观测。 三.实验仪器 1、JH5001通信原理综合实验系统一台 2、20MHz双踪示波器一台四.原理与电路 在TDM复接系统中,要保证接收端分路系统和发送端一致,必须要有一个同步系统,以实现发送端和接收端同步。帧定位同步系统是复接/解复接设备中最重要的部分。在帧定位系统中要解决的设计问题有:1)同步搜索方法;2)帧定位码型设计;3)帧长度的确定;4)帧定位码的码长选择;5)帧定位保护方法;6)帧定位保护参数的选择;等等。这些设计完成后就确定了复接系统的下列技术性能:1)平均同步搜捕时间;2)平均发现帧时间;3)平均确认同步时间;4)平均发生失帧的时间间隔;5)平均同步持续时间;6)失帧引入的平均误码率,等等。 通常帧定位同步方法有两种:逐码移位同步搜索法和置位同步搜索法。通信原理综合实验系统中的解复接同步搜索方法采用逐码移位同步法。逐码移位同步搜索法的基本工作原理是调整收端本地帧定位码的相位,使之与收到的总码流中的帧定位码对准。同步后用收端各

分路定时脉冲就可以对接收到的码流进行正确的分路。如果本地帧同步码的相位没有对准码流接收信号码流的帧定位码位,则检测电路将输出一个一定宽度的扣脉冲,将接收时钟扣除一个,这等效将数据码流后移一位码元时间,使帧定位检测电路检测下一位信码。如果下一位检测结果仍不一致,则再扣除一位时钟,这过程称“同步搜索”。搜索直至检测到帧定位码为止。因接收码流除有帧定位码型外,随机的数字码流也可能存在与帧定位码完全相同的码型。因此,只有在同一位置,多次连续出现帧定位码型,方可算达到并进入同步。这一部分功能由帧定位检测电路内的校核电路完成。 无论多么可靠的同步电路,由于各种因素(例如强干扰、短促线路故障等),总会破坏同步工作状态,使帧失步。从帧失步到重新获得同步的这段时间(亦称同步时间)将使通信中断。误码也将会造成帧失步。因此,从同步到下一次失步的时间因尽量长一些,否则将不断的中断通信。这一时间的长短表示TDM同步系统的抗干扰能力。抗误码造成的帧失步主要由帧定位检测电路内的保护记数电路完成,只有当在一定的时间内在帧定位码位置多次检测不到帧定位码,才可判定为帧失步,需重新进入同步搜索状态。逐码移位同步搜索法系统组成框图见图1所示。 语音信号的中断时间短于100ms,将不易被人耳分辨出来。但对某些数据终端传输却是不允许的。为能让学生能深入了解在有误码的环境下帧失步、同步和抗误码性能,在复接模块内专门设计了一个错码产生器(3种类型误码),通过错码设置跳线开关SWB02(E_SEL0,E_SEL1)选择不同的信道误码率(分别约为4×10—3、1.6×10—2和1×10—1)。学生能够观测到复接/解复接具有抗误码性能,即在小误码时帧同步锁定状态,加大误码帧帧失步,进入帧同步搜索(扫描)状态;另可测试不同误码和帧失步对话音业务的影响和观测对数据业务的影响。 五.实验步骤 准备工作:首先将解复接模块内的输入信号和时钟选择跳线开关KB01、KB02设置LOOP(自环)位置,使复接模块和解复接模块连接成自环测试方式;将复接模块内的工作状态选择跳线开关SBW02的m序列选择跳线开关M_SEL1、M_SEL2拔下,使m序列发生器产生全0码,将错码选择跳线开关E_SEL0、E_SEL1拔下,不在传输帧中插入误码。

实验十八 位同步提取实验

实验十八位同步提取实验 一、实验目的 1、掌握用滤波法提取位同步信号的原理及其对信息代码的要求。 2、掌握用数字锁相环提取位同步信号的原理及其对信息代码的要求。 3、掌握位同步器的同步建立时间、同步保持时间、位同步信号同步抖动等概念。 二、实验内容 1、观察滤波法提取位同步信号各观测点波形。 2、观察数字锁相环的失锁状态和锁定状态。 3、观察数字锁相环锁定状态下位同步信号的相位抖动现象及相位抖动大小与固有频差的 关系。 4、观察数字锁相环位同步器的同步保持时间与固有频差之间的关系。 三、实验器材 1、信号源模块一块 2、⑥号模块一块 3、⑦号模块一块 4、20M双踪示波器一台 5、频率计(选用)一台 四、实验原理 位同步锁相法的基本原理和载波同步的类似。在接收端利用鉴频器比较接收码元和本地产生的位同步信号的相位,若两者相位不一致(超前或滞后),鉴相器就产生误差信号去调整位同步信号的相位,直至获得准确的位同步信号为止。前面讨论的滤波法原理图中,窄带滤波器可以是简单的单调谐回路或晶体滤波器,可以是锁相环路。 我们把采用锁相环来提取位同步信号的方法称为锁相法。下面介绍在数字通信中常采用的数字锁相环法提取位同步信号的原理。 数字锁相环(DPLL)是一种相位反馈控制系统。它根据输入信号与本地估算时钟之间的相位误差对本地估算时钟的相位进行连续不断的反馈调节,从而达到使本地估算时钟相位跟踪输入信号相位的目的。DPLL 通常有三个组成模块:数字鉴相器(DPD)、数字环路滤波器(DLF)、数控振荡器(DCO)。根据各个模块组态的不同, DPLL 可以被划分出许多不同的类型。根据设计

的要求,本实验系统采用超前滞后型数字锁相环(LL-DPLL)作为解决方案,图18-3是其实现结构。在LL- DPLL中,DLF 用双向计数逻辑和比较逻辑实现,DCO 采用加扣脉冲式数控振荡器。这样设计出来的DPLL具有结构简洁明快,参数调节方便,工作稳定可靠的优点。 六、实验步骤 1、锁相环法位同步提取 (1)将信号源模块上S5拨为“1010”,拨动拨码开关S1、S2、S3,使“NRZ”输出的24位NRZ码设置为01110010 10101010 10101010。模块7上的S2拨为“0110”, 即提取时钟选512K。 (2)在电源关闭的状态下,依照下表完成连线: 源端口目的端口连线说明 信号源:NRZ(32K)模块7:DIN 32KNRZ码输入同步提取 * 检查连线是否正确,检查无误后打开电源 (3)以信号源模块“CLK2”的信号为内触发源,用示波器双踪观察模块7上“BS”波形,并与原始时钟CLK2相比较。 (4)把信号源模块上的S1拨为00000000,S2、S3不变,用示波器双踪同时观察“NRZ” 和模块7上“ABSVAL”两点的波形。(结果可以看到,“NRZ”连零时“ABSVAL”为 0,“NRZ”有跳变时“ABSVAL”为1)

通信原理实验 自定义帧结构的帧形成及其传输 自定义帧结构的帧同步系统 实验报告

姓名:学号:班级: 第周星期第大节实验名称:自定义帧结构的帧形成及其传输/自定义帧结构的帧同步系统 一、实验目的 1.加深对PCM30/32系统帧结构的理解。 2.加深对PCM30/32路帧同步系统及其工作过程的理解。 3.加深对PCM30/32系统话路、信令、帧同步的告警复用和分用过程的理解。 二、实验仪器 1.ZH5001A通信原理综合实验系统 2.20MHz双踪示波器 三、实验内容 (一)自定义帧结构的帧形成及其传输 1.发送传输帧结构观测 (1)(2) m序列输入的序列为全0 所找的帧在图上标注了。 (3)调整开关信号。 箭头所指为改变的开关信号。

(4)调整m序列 什么都不接是全0可以看清,接时,可以看清。接M_SEL1和两2.发送帧同步指示的观测 可以观测到已经同步 3.解复接开关信号输出的观测 4.解复接m序列数据输出观测 接M_SEL0 & M_SEL1 接M_SEL0 接M_SEL1 全不接 只要接M_SEL0接收就看不清,全1(M_SEL0)和全0(都不接)都可以

(二)自定义帧结构的帧同步系统 1.帧同步过程观测 (1)输入全0码 可以同步 可以同步 (3)将开关信号设置为帧定位信号,将KB01拔出插入 左边是假同步,右边是真同步。说明开关序列边位帧同步序列以后会影响

2.在误码环境下的帧同步性能测试和数据传输的定性测试(1)通过设置,使信道的误码率为1*10^-1 无法同步,同时观察LED灯,发现LED灯闪烁无规律。 (2)通过设置,使信道的误码率为1.6*10^-2 仍旧不能同步。 (3)通过设置,使信道的误码率为4*10^-3 在误码率较小的情况下,可以同步。

通信原理实验习题解答

实验一 1. 根据实验观察和纪录回答: (1)不归零码和归零码的特点是什么? (2)与信源代码中的“1”码相对应的AMI码及HDB3码是否一定相同? 答: 1)不归零码特点:脉冲宽度τ等于码元宽度Ts 归零码特点:τ<Ts 2)与信源代码中的“1”码对应的AMI码及HDB3码不一定相同。因信源代码中的“1”码对应的AMI码“1”、“-1”相间出现,而HDB3码中的“1”,“-1”不但与信源代码中的“1”码有关,而且还与信源代码中的“0”码有关。举例: 信源代码 1 0 0 0 0 1 1 0 0 0 0 1 0 0 0 0 0 1 AMI 1 0 0 0 0 -1 1 0 0 0 0 -1 0 0 0 0 0 1 HDB3 1 0 0 0 1 -1 1 -1 0 0 -1 1 0 0 0 1 0 -1 2. 设代码为全1,全0及0111 0010 0000 1100 0010 0000,给出AMI及HDB3码的代码和波形。 答: 信息代码 1 1 1 1 1 1 1 AMI 1 -1 1 -1 1-1 1 HDB3 1 -1 1 -1 1 -1 1 信息代码0 0 0 0 0 0 0 0 0 0 0 0 0 AMI0 0 0 0 0 0 0 0 0 0 0 0 0 HDB3 0 0 0 1-10 0 1-1 0 0 1 -1 信息代码0 1 1 1 0 0 1 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 0 0 AMI0 1 -1 1 0 0 -1 0 0 0 0 0 1 -1 0 0 0 0 1 0 0 0 0 0 HDB30 1 -1 1 0 0 -1 0 0 0-1 0 1 -1 1 0 0 1 -1 0 0 0 –1 0 3. 总结从HDB3码中提取位同步信号的原理。 答: HDB3中不含有离散谱f S(f S在数值上等于码速率)成分。整流后变为一个占空比等于0.5的单极性归零码,其连0个数不超过3,频谱中含有较强的离散谱f S成分,故可通过窄带带通滤波器得到一个相位抖动较小的正弦信号,再经过整形、移相后即可得到合乎要求的位同步信号。

帧同步信号恢复实验报告

实验八 帧同步信号恢复实验 一、实验目的 1. 掌握巴克码识别原理。 2. 掌握同步保护原理。 3. 掌握假同步、漏同步、捕捉态、维持态概念。 二、实验内容 1. 观察帧同步码无错误时帧同步器的维持态。 2. 观察帧同步码有一位错误时帧同步器的维持态和捕捉态。 3. 观察同步器的假同步现象和同步保护作用。 三、基本原理 (A )原理说明 一、帧同步码插入方式及码型 1.集中插入(连贯插入) 在一帧开始的n 位集中插入n 比特帧同步码,PDH 中的A 律PCM 基群、二次群、三次、四次群,μ律PCM 二次群、三次群、四次群以及SDH 中各个等级的同步传输模块都采用集中插入式。 2.分散插入式(间隔插入式) n 比特帧同步码分散地插入到n 帧内,每帧插入1比持,μ律PCM 基群及△M 系统采用分散插入式。 分散插入式无国际标准,集中插入式有国际标准。 帧同步码出现的周期为帧周期的整数信,即在每N 帧(N≥1)的相同位置插入帧同步码。 3.帧同步码码型选择原则 (1)假同步概率小 (2)有尖锐的自相关特性,以减小漏同步概率 如A 律PCM 基群的帧同步码为001101,设“1”对应正电平1,“0”码对应负电平-1,则此帧同步码的自相关特性如下图所示 0 1 2 3 4 5 6 -6 -5 -4 -3 -2 -1 -1 -1 -1 -1 -5 -5 -5 -5 3 3 3 3 j 7 R(j)

二、帧同步码识别 介绍常用的集中插入帧同步码的识别方法。设帧同码为0011011,当帧同步 码全部进入移位寄存器时它的7个 输出端全为高电平,相加器3个输出端全为高电平,表示u i =1+2+4=7。 门限L 由3个输入电平决定,它们 的权值分别为1,2,4。 比较器的功能为? ??<≥=L u L u u i i o ,0,1据此可得以下波形: 三、识别器性能 设误码率为P e ,n 帧码位,L=n-m ,(即允许帧同步码错m 位),求漏识别概率P 1和假识别概率P 2以及同步识别时间t s 。 1.漏识别概率 正确识别概率为∑=--m n e e n P P C 0 )1(γγγ γ,故 ∑=--- =m n e e p P n P 0 1)1((1γ γ γγ,m=0时e nP P ≈1 门限L 越低,P e 越小,则漏识别概率越小。 2.假识别概率 n 位信码产生一个假识别信号的概率为n m n n P m C P -=-===∑202 20 2时γ γ 门限越高,帧码位数越多,则假识别概率越小。 3.同步识别时间t s P 1=P 2=0时,t s =NT s ,N 为一个同步帧中码元位数,T s 为码元宽度 一个同步帧中产生一个假识别信号概率为22)(NP P n N ≈-,故当P 1≠0、P 2≠0时 s s NT NP P t )1(21++= 分散插入帧同步码的同步识别时间为 s s T N t 2= L u 0 移位寄存器 PCM 码流 u 0

通信原理实验报告

通信原理 实 验 报 告

实验一 数字基带信号实验(AMI/HDB3) 一、 实验目的 1、了解单极性码、双极性码、归零码、不归零码等基带信号波形特点 2、掌握AMI 、HDB 3的编码规则 3、掌握从HDB 3码信号中提取位同步信号的方法 4、掌握集中插入帧同步码时分复用信号的帧结构特点 5、了解HDB 3(AMI )编译码集成电路CD22103 二、 实验内容 1、用示波器观察单极性非归零码(NRZ )、传号交替反转码(AMI )、三阶高密度 双极性码(HDB 3)、整流后的AMI 码及整流后的HDB 3码 2、用示波器观察从HDB 3/AMI 码中提取位同步信号的波形 3、用示波器观察HDB 3、AMI 译码输出波形 三、 基本原理 本实验使用数字信源模块(EL-TS-M6)、AMI/HDB 3编译码模块(EL-TS-M6)。 BS S5S4S3S2S1 BS-OUT NRZ-OUT CLK 并 行 码 产 生 器 八选一 八选一八选一分 频 器 三选一 NRZ 抽 样 晶振 FS 倒相器 图1-1 数字信源方框图 010×0111××××××××× ×××××××数据2 数据1 帧同步码 无定义位 图1-2 帧结构 四、实验步骤 1、 熟悉信源模块和HDB3/AMI 编译码模块的工作原理。 2、 插上模块(EL-TS-M6),打开电源。用示波器观察数字信源模块上的各种信号波形。 用FS 作为示波器的外同步信号,进行下列观察: (1) 示波器的两个通道探头分别接NRZ-OUT 和BS-OUT ,对照发光二极管的发光状态,判断数字信源单元是否已正常工作(1码对应的发光管亮,0码对应的发光管熄);

(精编)哈工大通信原理实验报告

(精编)哈工大通信原理 实验报告

H a r b i n I n s t i t u t e o f T e c h n o l o g y 通信原理 实验报告 课程名称:通信原理 院系:电子与信息工程学院 班级: 姓名: 学号: 指导教师:倪洁 实验时间:2015年12月 哈尔滨工业大学 实验二帧同步信号提取实验 一、实验目的 1.了解帧同步的提取过程。 2.了解同步保护原理。 3.掌握假同步,漏同步,捕捉动态和维持态的概念。

二、实验原理 时分复用通信系统,为了正确的传输信息,必须在信息码流中插入一定数量的帧同步码,帧同步码应具有良好的识别特性。本实验系统帧长为24比特,划分三个时隙,每个时隙长度8比特,在每帧的第一时隙的第2至第8码元插入七位巴克码作为同步吗。第9至24比特传输两路数据脉冲。帧结构为:X11100101010101011001100,首位为无定义位。 本实验模块由信号源,巴克码识别器和帧同步保护电路三部分构成,信号源提供时钟脉冲和数字基带脉冲,巴克码识别器包裹移位寄存器、相加器和判决器。其余部分完成同步保护功能。 三、实验内容 1.观察帧同步码无错误时帧同步器的维持状态。 2.观察帧同步码有一位错误时帧同步器的维持态和捕捉态 3.观察帧同步器假同步现象和同步保护器。 四、实验步骤 1.开关K301接 2.3脚。K302接1.2脚。 2.接通电源,按下按键K1,K2,K300,使电路工作。 3.观察同步器的同步状态 将信号源中的SW001,SW002,SW003设置为11110010,10101010,11001100(其中第2-8位为帧同步码),SW301设置为1110,示波器1通道接TP303,2通道接TP302,TP304,TP305,TP306,观察上述信号波形,使帧同步码(SW001的2-8位)措一位,重新做上述观察,此时除了TP303外,个点波形不变,说明同步状态仍在维持。 4.观察同步器的失步状态。 关闭电源,断开K302,在开电源(三个发光二极管全亮)。使帧同步码措一位后再将

实验十 载波同步提取实验

实验十 载波同步提取实验 一、 实验目的 1、掌握用科斯塔斯(Costas )环提取相干载波的原理与实现方法。 2、了解相干载波相位模糊现象的产生原因。 二、 实验内容 1、观察科斯塔斯环提取相干载波的过程。 2、观察科斯塔斯环提取的相干载波,并做分析。 三、 实验器材 1、信号源模块 一块 2、 ③号模块 一块 3、 ⑦号模块 一块 4、 60M 双踪示波器 一台 四、 实验原理 提取载波的方法一般分为两类:一类是在发送有用信号的同时,在适当的频率位置上,插入一个(或多个)称为导频的正弦波,接收端就由导频提取出载波,这类方法称为导频插入法;另一类就是不专门发送导频,而在接收端直接从发送信号中提取载波,这类方法称为直接法。下面就重点介绍直接法的两种方法。 1、平方变换法和平方环法 设调制信号为()m t ,()m t 中无直流分量,则抑制载波的双边带信号为 t t m t s c ωcos )()(=

接收端将该信号进行平方变换,即经过一个平方律部件后就得到 t t m t m t t m t e c c ωω2cos )(2 12 )(cos )()(2 2 2 2 + = = 由式看出,虽然前面假设了()m t 中无直流分量,但2()m t 中却有直流分量,而()e t 表示式的第二项中包含有2ωc 频率的分量。若用一窄带滤波器将2ωc 频率分量滤出,再进行二分频,就获得所需的载波。根据这种分析所得出的平方变换法提取载波的方框图如图10-1所示。若调制信号()m t =±1,该抑制载波的双边带信号就成为二相移相信号,这时可得到下式,因而,用图10-1所示的方框图同样可以提取出载波。 t t t m t e c c ωω2cos 2 12 1]cos )([)(2 + = = 图10-1 平方变换提取载波 由于提取载波的方框图中用了一个二分频电路,故提取出的载波存在180°的相位模糊问题。对移相信号而言,解决这个问题的常用方法是采用相对移相。平方交换法提取载波方框图中的2c f 窄带滤波器若用锁相环代替,构成如图10-2所示的方框图,就称为平方环法提取载波。由于锁相环具有良好的跟踪、窄带滤波和记忆性能,平方环法比一般的平方变换法具有更好的性能。因此,平方环法提取载波应用较为广泛。 图10-2 平方环法提取载波

实验十五 帧同步信号提取实验

实验十五帧同步信号提取实验 实验十五帧同步信号提取实验一、实验目的1.掌握巴克码识别原理。2.掌握同步保护原理。3.掌握假同步、漏同步、捕捉态、维持态的概念。二、实验内容1.观察帧同步码无错误时帧同步器的维持态。2.观察帧同步器的假同步现象、漏识别现象和同步保护现象。三、实验器材1.信号源模块2.同步信号提取模块3.20M双踪示波器4.频率计一台一台四、实验原理于数字通信系统传输的是一个接一个按节拍传送的数字信号单元,即码元,因而在接收端必须按与发送端相同的节拍进行接收,否则,会因收发节拍不一致而导致接收性能变差。此外,为了表述消息的内容,基带信号都是按消息内容进行编组的,

因此,编组的规律在收发之间也必须一致。在数字通信中,称节拍一致为“位同步”,称编组一致为“帧同步”。在时分复用通信体统中,为了正确地传输信息,必须在信息码流中插入一定数量的帧同步码,它可以是一组特定的码组,也可以是特定宽度的脉冲,可以集中插入,也可以分散插入。集中式插入法也称为连贯式插入法,即在每帧数据开头集中插入特定码型的帧同步码组,这种帧同步法只适用于同步通信系统,需要位同步信号才能实现。适合做帧同步码的特殊码组很多,对帧同步码组的要求是它们的自相关函数尽可能尖锐,便于从随机数字信息序列中识别出这些帧同步码组,从而准确定位一帧数据的起始时刻。于这些特殊码组{x1,x2,x3,?,xn}是一个非周期序列或有限序列,在求它的自相关函数时,除了在时延j=0的情况下,序列中的全部元素都参加相关运算外;在j≠0的情况下,序列中只有部分元素参加相关运算,其表示式为

R(j)??xixi?j i?1n?j通常把这种非周期序列的自相关函数称为局部自相关函数。对同步码组的另一个要求是识别器应该尽量简单。目前,一种常用的帧同步码组是巴克码。巴克码是一种非周期序列。一个n位的巴克码组为{x1,x2,x3,?,xn},其中xi取值为+1或-1,它的局部自相关函数为15-1 R(j)??xixi?ji?1n?j?n???0或?1?0?j?00?j?n j?n目前已找到的所有巴克码组如表15-1所列。表15-1 巴克码组n 2 3 4 5 7 11 13 巴克码组++ ++- +++-;++-+ ++++-+ +++――+- +++―――

相关文档
相关文档 最新文档