文档库 最新最全的文档下载
当前位置:文档库 › 失效分析案例--PCB上锡不良缺陷分析

失效分析案例--PCB上锡不良缺陷分析

失效分析案例--PCB上锡不良缺陷分析
失效分析案例--PCB上锡不良缺陷分析

PCB上锡不良缺陷分析

一、样品描述

PCBA存在明显的吃锡不良现象(图1中红色箭头标示处),且上锡不良均发生在第二次焊接面,通过改变锡膏、PCB板及不同的生产线都无法改善。

图1

二、外观检查

上锡锡不良焊点在PCB焊盘一侧呈现明显的不润湿或反润湿现象,焊料全部流向元器件可焊端,见图2。

图2

三、金相分析

PCB焊盘吃锡不良的焊点中焊料在PCB焊盘一侧均存在润湿不良,不润湿处PCB焊盘表面可见明显的金属间化合物,焊料润湿不良处PCB焊盘表面可焊性镀层不明显,见图3。

图3

四、分析结论

PCB焊盘的可焊性镀层厚度不均匀,局部位置的可焊性镀层偏薄,在经过一次回流焊接后,锡铅可焊性镀层与PCB Cu焊盘之间形成合金,降低了PCB焊盘的可焊性。可焊性降低最终引起上锡不良。

pcb设计心得体会范文

pcb设计心得体会范文 一些基本操作,对更深层的有些就不是很了解了。但是时间有限,只有一个星期实训pcb电路板,老师能教给我们的也只有这么多了,剩下的只有靠我们自己回去自己学习了,作为电子工程系的一名学生,深知掌握这些装也软件的重要性,因为以后我们从事的技术工作需要这些软件工具。 第一天搭接电路,还比较简单,只是有点麻烦,电路搭接好后就要开始封装各个元器件的封装,这就需要很大的耐心,一个一个元器件的进行封装,还不能弄错,不然后面就生成不了报表,生成不了报表,后面进行电路板设计的时候就会导入错误,以致不能进行电路板设计。后面用pcbediter 进行设计电路板设计要导入报表,然后才能开始布局和布线,由于导入的库文件里面没有sop8和sop28两个焊盘的封装,因此在进行设计电路板之前,要先设计那两个器件的焊盘的封装,然后导入库函数,才能导入报表的时候不会报错。不过导入的时候也遇到了一些问题,会提示二极管的管脚不匹配,譬如多一个2脚,少一个3角,然后就觉得很神奇,二极管就只有两个管脚怎么会有3脚了。后面通过老师的讲解,

才明白,原来设计电路板的时候只认封装,不认元器件,是根据封装导入元器件,因此在设计封装的时候,管脚是怎么设计,在原理图里面就要把元器件的管脚改成和封装一样,后面把原理图的管脚改成和导入库函数里面的封装一样,提示就没有了,不过后面又遇到一些小问题,譬如说,下划线写成横线了,然后就有报错,找不到元器件的封装。这给我警示,在原理图的时候,要仔细认真的把管脚封装写对,最然会很麻烦。后面导入报表,开始设计电路板,先开始是布局,大致步好后,然后就开始用软件自带的自动布线,结果发现有很多蝴蝶结,为什么要自动布线,因为最开始我认为如果自动布线可以的话,那手动布线肯定也可以,结果后面一直自动布线不成功。后面老师讲解,才知道,不一定要自动布线成功才能手动布线,浪费了好多时间,以至于后面都要重新排,因为最开始没有把原理图的元器件分块布局,完全是凭感觉乱布局的,后面就是一大片密密麻麻的线,而且很多元器件接点的线都有点长。后面按块先布局,然后再整体布局,然后再微小变动,这样,线明显变少了,而且元器件的接点的线都很少很长了,这样就方便后面的布线了。所以说,布局那是相当的重要啊,先考虑局部,然后再考虑整体。布局步好后,布线就很快了,也没有花多少时间布局,步好后,看了下,还是感觉蛮好的,再没有布电源和地线的情况下,总共打了21个孔,总之,布线的图看起还是蛮自

皮肤压疮不良事件高质量持续改进案例分析报告范文

2012年4月份护理安全(不良)事件分析 (一)事件简要经过 患者陈述初,男,72岁,住院号376019,因胆囊坏疽、感染性休克、MODS 于4月20日由外院转入ICU治疗,入院时神志模糊,双下肢及背部皮肤呈花斑样改变,全身皮肤黄染,脑梗后右侧肢体活动障碍,入院后予以呼吸机辅助呼吸,抗休克等治疗。4月21日4:55急诊胆探术后气管插管带呼吸机回ICU,经一系列生命支持治疗后4月25日脱机拔管,4月28日22:00发现臀裂靠左侧5cm处有1.5×1cm大小水泡,立即予以水胶体敷料保护下抽取水泡等处理,5月1日患者出院,与家属沟通并告知出院后更换水胶体敷料等护理方法,家属表示理解无异议。 (二)制定计划 1.原因分析 1、责任护士对压疮风险防范意识不强,交接班制度落实不到位; 2、该患者高危评分29分,责任护士未引起高度重视,未立即上报难免压疮,并采取有力的预防措施; 3、责任护士对患者的动态评估不仔细; 4、护士长、高级责任护士督导不到位。 2.整改措施 1、认真落实交接班内容; 2、强化责任护士责任心及对压疮高危患者发生压疮的风险意识,及时采取有效的预防措施尽量避免发生压疮; 3、每班进行压疮高危评分,及时评估和申报难免压疮; 4、科内培训压疮预防和治疗的方法,尤其是0.9%生理盐水清洗机更换水胶体敷料时0度撕降的方法; 5、护士长、高级责任护士加强督察指导。 (三)具体执行

1、组织全科护士进行核心制度的强化学习,考核通过率100%;加强责任护士工作责任心,与绩效考核挂钩。 2、认真落实交接班内容,制定ICU床旁交接班流程。 3、对危重患者及时评分上报压疮高危评估表,登记科室压疮及压疮高危管理登记本,并采取积极有效的预防措施:及时有效翻身、保持皮肤清洁干燥、睡气垫床、压疮高危部位垫凝胶垫等等。 4、制定ICU病人翻身时间段,高级责任护士组织当班人员团结协作,减轻单一责任护士的工作强度,逐一为患者有效翻身。 5、上报压疮高危患者,每班进行压疮高危评分,登记在护理记录单上,及时评估参照以往评分结果,动态观察皮肤的变化,必要时申报难免压疮,完善压疮高危上报程序和压疮上报程序。 6、科内培训压疮预防和治疗的方法,正确使用压疮防护用具和材料。 7、高责任护士对患者发生压疮的风险防范意识,提升评判性思维。 8、每班的高级责任护士要加强高危患者的督查指导,严格交接班。 9、护士长每天深入病房,掌握病房高危患者的动态变化,及时给与指导意见,并有督查记录。 10、已上报压疮高危患者,转出ICU,当班主班及时评估患者皮肤情况,向科护理部报告病人的转归情况,有备护理部进一步动态了解患者的情况。 11、既往成立了压疮管理小组,具体没有有效落实到位,护士长组织压疮管理小组开会,讨论并制定了ICU压疮管理小组职责。 (四)检查评价 经过近一个月来的压疮高危防范措施的具体执行,落实了岗位职责和核心制度;实行ICU床旁交接班流程,细化了交接班程序,对于压疮的防范意识增强,责任护士的工作责任心大大加强,主动服务意识增强,团队协作能力凝聚,无压疮等护理不良事件发生。对于危重病人皮肤破损的高危因素,大小便潮湿的刺激,不能得到有效的解决。 (五)持续改进 危重症患者大小便失禁,刺激肛周及会阴部皮肤,引起臀部下面潮湿、不

上锡不良原因分析报告

6A7A45001A上锡不良原因分析报告 背景: 2014年5月31日,型号6A7A45001A上锡不良,针对此问题协同徐春梅小姐,前往SMT加工厂分析不良原因。 目的: 为解决问题板的处理方式以及问题板的产生原因,防止再发。 目录: A、试验条件/流程: B、检验分析; C、现场排查; D、总结与建议。 A、试验条件: a.现场温湿度:NA; b.锡膏类别:同方A-P6337-D-900(Alloy:Sn63/Pb37)有铅; c.FUX PCB:E400163A2(无铅喷锡板); d.回流焊峰值:260℃/实际板面温度251℃; e.钢网厚度:0.12mm; f.丝印锡膏厚度:NA; g.丝印方式:手印/机印; B、检验分析: 依试验流程共试验4set E400163A2空板PCB结果如下: b-a、目检1set明显不上锡,相对不良比例25%; b-b、放大镜检验4set 焊盘周边严重锡珠,相对不良比例100%(图组1-1)。 图组1-1 试验方案2共试验5set已贴S/S面PCBA,试验结果如下: b-c目检5set未发现明显不良,相对不良比例0%。 分析:b-b图示锡珠形成机理: 回流焊中出现的锡珠(或称焊料球),常常藏与矩形片式元件两端之间的侧面或细间距引脚之间。在元件贴状过程中,焊膏被置于片式元件的引脚与焊盘之间,随着印制板穿过回流焊炉,焊膏熔化变成液体,如果与焊盘和器件引脚等润湿不良,液态焊料颗粒不能聚合成一个焊点。部分液态焊料会从焊缝流出,形成锡珠。因此,焊料与焊盘和器件引脚的润湿性差是导致锡珠形成的根本原因。 造成焊料润湿性差的原因: 1、回流温度曲线设置不当; 求证:加工厂回流焊温度曲线图(1)NG 标准回流焊温度曲线图(2)OK

pcb设计心得体会范文

pcb设计心得体会范文 篇一:PCB电路板设计总结 经过五天的PCB电路板训练,通过对软件的使用,以及实际电路板的设计,对电路板有了更深的认识,知道了电路板的相关知识和实际工作原理。同时也感受到了电路板的强大能力,怪不得现在的电路都是采用集成的电路板电路,因为它实在是有太多的好处,节约空间,方便接线,能大大缩小电路的体积。方便人类小型电器的发明。但是电路板也有一定缺陷,就是太小了,散热不是特别好,这就使得器件的性能不能像想象中那么好。 通过使用,不得不说cadence软件确实很好用,功能太强大,而且也很方便使用,接线,布线,绘制电路板等,很方便使用,不过有一点就是,器件接线的时候不能直接把器件接到导线上,这点不够人性化。虽然说,软件学了五天时间,不过对软件使用还不是能完全掌握,只能掌握一些基本操作,对更深层的有些就不是很了解了。但是时间有限,只有一个星期实训PCB电路板,老师能教给我们的也只有这么多了,剩下的只有靠我们自己回去自己学习了,作为电子工程系的一名学生,深知掌握这些装也软件的重要性,因为以后我们从事的技术工作需要这些软件工具。 第一天搭接电路,还比较简单,只是有点麻烦,电路搭接好后就要开始封装各个元器件的封装,这就需要很大的耐心,一个一个元器件的进行封装,还不能弄错,不然后面就生成不了报表,生成不了报

表,后面进行电路板设计的时候就会导入错误,以致不能进行电路板设计。后面用PCB Editer 进行设计电路板设计要导入报表,然后才能开始布局和布线,由于导入的库文件里面没有sop8和sop28两个焊盘的封装,因此在进行设计电路板之前,要先设计那两个器件的焊盘的封装,然后导入库函数,才能导入报表的时候不会报错。不过导入的时候也遇到了一些问题,会提示二极管的管脚不匹配,譬如多一个2脚,少一个3角,然后就觉得很神奇,二极管就只有两个管脚怎么会有3脚了。后面通过老师的讲解,才明白,原来设计电路板的时候只认封装,不认元器件,是根据封装导入元器件,因此在设计封装的时候,管脚是怎么设计,在原理图里面就要把元器件的管脚改成和封装一样,后面把原理图的管脚改成和导入库函数里面的封装一样,提示就没有了,不过后面又遇到一些小问题,譬如说,下划线写成横线了,然后就有报错,找不到元器件的封装。这给我警示,在原理图的时候,要仔细认真的把管脚封装写对,最然会很麻烦。后面导入报表,开始设计电路板,先开始是布局,大致步好后,然后就开始用软件自带的自动布线,结果发现有很多蝴蝶结,为什么要自动布线,因为最开始我认为如果自动布线可以的话,那手动布线肯定也可以,结果后面一直自动布线不成功。后面老师讲解,才知道,不一定要自动布线成功才能手动布线,浪费了好多时间,以至于后面都要重新排,因为最开始没有把原理图的元器件分块布局,完全是凭感觉乱布局的,后面就是一大片密密麻麻的线,而且很多元器件接点的线都有点长。后面按块先布局,然后再整体布局,然后再微小变动,这样,线明显变

干货-PCB设计经验总结-精

干货-PCB设计经验总结 随着新能源汽车的发展,汽车电气化越来越严重,相关的EMC问题也越来越突出,因此为了从根本上降低EMC的风险,需要从设计阶段尤其是PCB layout 入手,来防患于未然。下面是一位从业十余年的硬件工程师的经验笔记! 如觉得有帮助欢迎支持转发分享给更多需要的人! 叠层: 1.电源和地的平面尽可能近(利于电源噪声高频滤波) 2.信号层:避免两信号层相邻(如果必须相邻,加大两层间距); 3.电源层:避免两电源层相邻; 4.外层:铺地; 布线: 5.关键信号线:避免跨分割(参考平面); 6.关键信号线:“换层不换面(参考平面)”; 7.关键信号线:长度尽可能短; 8.关键信号线:位置远离PCB板边缘及接口; 9.信号线:不能跨越分割间隙布线(否则电磁辐射及信号串扰剧增);

10.信号线:换层(返回路径)必须跨分割时,须使用过孔或滤波电容(10nf); 11.总线:相同功能的并行布置,中间勿参杂其他信号; 12.接收发送信号:分开布线,勿交叉; 13.高速信号线:走线宽度勿突变; 14.电源:电源线不要形成环路(近似包裹的环路) 15.地:地线不要形成环路(近似包裹的环路); 16.地:干扰源的地勿与信号地就近共用(晶振等干扰源的地不干净); 17.地:多芯片并排共电源与地时,电源与地的主线路宜在芯片同侧(回流面积小); 18.分割:模拟地与数字地分割布线,建立“地连接桥”,如有必要进行磁珠滤波; 19.分割:电源/地平面分割需合理(否则高速信号存在EMI、EMC风险); 20.拐角走线:优选45度(降低拐角对走线阻抗影响) 21.拐角走线:长度越长越好(降低拐角对走线阻抗影响) 22.拐角走线:过孔处上下走线拐角要求同上; 23.高频干扰源:下方禁止布线(晶振、开关电源等干扰源); 24.高频干扰源:附近尽量避免布电源主路线(晶振、开关电源等干扰源); 25.接插件:下方禁止布线; 电源滤波: 26.滤波区域为原理信号区域(降低耦合); 27.高频滤波电容需靠近电源PIN脚(容值越小越近);

化金板上锡不良改善报告(2011-12-23)

技术报告 文件编号: 收件 生产、品管、客服、副总办 制作 2011/12/23 抄送 王主管、叶经理、杨经理、席经理、刘副总 审核 FAX 批准 事件 主题: 化金板上锡不良跟进改善报告 责任对象 加工 现状 描述 从9月份开始客户端抱怨化金板上锡不良频繁,9-11三个月均有上锡不良投诉5-6起,现我部根据客户端提供实物板进行相应的测试分析,结合深昊的改善意见,提出了一系列改善措施并要求生产严格执行, 待跟进改善后化金板在客户端上线品质状况,从12月份客户投诉状况来看,上锡不良已有明显改善。 不良 案例 1、 上锡不良案例 1.1、8-12月份上锡不良统计 月份 8月 9月 10月 11月 12月(截止12月23日) 上锡不良(件) 1 6 5 5 1 9-11月上锡不良投诉明显增多 8-12月共投诉18件上锡不良分布图 1.2、客户投诉上锡不良典型案例如下 1.2.1不熔金、缩锡发黑案例 料号 不良描述 不良率 不良周期 相关图片 4513 BGA 处不上锡,且有轻微 的发黑 2% 3111 18901 PAD 吃锡不良,表现为部 分不熔金 6% 3711 4532 整PCS 不吃锡,金完全未 熔,轻拨零件就会脱落 2.5% 4111 上 24688月 9月 10月11月 12月 月 件数不 不65% 缩35% BGA 处不上锡且有发黑 明显有不熔金 整板不熔金且掉件

不良案例1.2.2案例分析 料号BGA处EDS图片EDS光谱图给客户端结论 4513 外界污染 18901 金面轻微污染 4532 金层有阻焊层,可 能有菌类污染 1.2.3小结 从上述三个案例分析来看,不熔金、缩锡发黑应为焊接过程中润湿性不够,导致无法熔掉金层或无法形成IMC层,继而产生上锡不良;影响润湿性原因很多,PCB表面污染、镍层腐蚀氧化等都会影响影响润湿效果,客户端炉温低、锡膏助焊剂差等也会影响润湿性。 上锡不良模拟分析2、原因分析(鱼骨图) 上 锡 不 良锡膏退洗 作业不规范 辅助工具不良 培训不到位 PCB不良 参数不当 保养不到位 酸碱恶劣环境 人 物 环 机 法 锡膏异常客户炉温异常

上锡不良原因

深圳市联益电子有限公司 上锡不良类型及原因分析 一、焊后PCB板面残留多板子脏: 1.FLUX固含量高,不挥发物太多。 2.焊接前未预热或预热温度过低(浸焊时,时间太短)。 3.走板速度太快(FLUX未能充分挥发)。 4.锡炉温度不够。 5.锡炉中杂质太多或锡的度数低。 6.加了防氧化剂或防氧化油造成的。 7.助焊剂涂布太多。 8.PCB上扦座或开放性元件太多,没有上预热。 9.元件脚和板孔不成比例(孔太大)使助焊剂上升。 10.PCB本身有预涂松香。 11.在搪锡工艺中,FLUX润湿性过强。 12.PCB工艺问题,过孔太少,造成FLUX挥发不畅。 13.手浸时PCB入锡液角度不对。 14.FLUX使用过程中,较长时间未添加稀释剂。 二、着火: 1.助焊剂闪点太低未加阻燃剂。 2.没有风刀,造成助焊剂涂布量过多,预热时滴到加热管上。 3.风刀的角度不对(使助焊剂在PCB上涂布不均匀)。 4.PCB上胶条太多,把胶条引燃了。 5.PCB上助焊剂太多,往下滴到加热管上。 6.走板速度太快(FLUX未完全挥发,FLUX滴下)或太慢(造成板面热温度 太高)。 7.预热温度太高。 8.工艺问题(PCB板材不好,发热管与PCB距离太近)。 三、腐蚀(元器件发绿,焊点发黑) 1. 铜与FLUX起化学反应,形成绿色的铜的化合物。 2. 铅锡与FLUX起化学反应,形成黑色的铅锡的化合物。 3. 预热不充分(预热温度低,走板速度快)造成FLUX残留多,有害物残留太多)。 4.残留物发生吸水现象,(水溶物电导率未达标) 5.用了需要清洗的FLUX,焊完后未清洗或未及时清洗。 6.FLUX活性太强。 7.电子元器件与FLUX中活性物质反应。 四、连电,漏电(绝缘性不好) 1. FLUX在板上成离子残留;或FLUX残留吸水,吸水导电。 2. PCB设计不合理,布线太近等。 3. PCB阻焊膜质量不好,容易导电。 五、漏焊,虚焊,连焊 1. FLUX活性不够。

PCB设计总结

PCB设计总结 、概述 PCB是一个连接电子元器件的载体。PCB设计是一个把原理设计上的电气连接变成实实在 在的,可用的线路连接。简单的PCB设计就是将器件的管脚按照一定的需要连通,但对于 高速,高密度的PCB设计,涉及到很多的方面,包括结构方面,信号完整性,EMC,EMI, 电源设计,加工工艺方面等等。 、布局 1材料 PCB材料很多,我们目前使用的基本都是FR4的,TG参数(高耐热性)是一个很重要的指 标,一般结构工程师会在他们提供的cutout里面给出TG参数的要求。 2合理的层数安排 一块板PCB层数多少合适,要基于生产成本和信号质量需求两方面考虑。对于速度低,密度小的板块,可以考虑层数少些,对于高速,高密度板,要尽可能多的安排完整的电地层,以保证较好的信号质量。 3电源层和地层 3.1、电源层和地层的作用和区别 电源层和地层都可以作为参考平面,在一定程度上来说他们是一样的。但是,相对来说,电源平面的特性阻抗较高,与参考平面存在较大的电位势差。而地平面作为地基准,地平面的屏蔽作用要远远好于电源屏幕,对于重要信号,最好选择地平面作为参考屏幕。 3.2、电源层,信号层,地层位置 A、第二层为地层,用于屏蔽器件(如果有更重要的信号需要地,可以进行调整) B、所有信号层都有参考平面。 C、最好不要相邻信号层,有的话,要安排信号走向为垂直方向。 D、关键信号参考平面为完整的地平面不跨分割区。

3.3、几种常用的板子的叠层方案 四层版 BOT 在该方案中表层具有较好的信号质量,对器件也有较好的屏蔽,使电源层和地层距离适当拉近,可以降低电源地的分布阻抗,保证电源地的去耦效果。 其它一些方案参考 paul wang发的一份emc规范。

高速PCB设计心得

一:前言 随着PCB系统的向着高密度和高速度的趋势不断的发展,电源的完整性问题,信号的完整性问题(SI),以及EMI,EMC的问题越来越突出,严重的影响了系统的性能甚至功能的实现。所谓高速并没有确切的定义,当然并不单单指时钟的速度,还包括数字系统上升沿及下降沿的跳变的速度,跳变的速度越快,上升和下降的时间越短,信号的高次谐波分量越丰富,当然就越容易引起SI,EMC,EMI的问题。本文根据以往的一些经验在以下几个方面对高速PCB的设计提出一些看法,希望对各位同事能有所帮助。 ●电源在系统设计中的重要性 ●不同传输线路的设计规则 ●电磁干扰的产生以及避免措施 二:电源的完整性 1.供电电压的压降问题。 随着芯片工艺的提高,芯片的内核电压及IO电压越来越小,但功耗还是很大,所以电流有上升的趋势。在内核及电压比较高,功耗不是很大的系统中,电压压降问题也许不是很突出,但如果内核电压比较小,功耗又比较大的情况下,电源路径上的哪怕是0.1V 的压降都是不允许的,比如说ADI公司的TS201内核电压只有 1.2V,内核供电电流要 2.68A,如果路径上有0.1欧姆的电阻,电 压将会有0.268V的压降,这么大的压降会使芯片工作不正常。如何尽量减小路径上的压降呢?主要通过以下几种方法。

a:尽量保证电源路径的畅通,减小路径上的阻抗,包括热焊盘的连接方式,应该尽量的保持电流的畅通,如下图1和图2的比较,很明显图2中选择的热焊盘要强于图1。 b:尽量增加大电流层的铜厚,最好能铺设两层同一网络的电源,以保证大电流能顺利的流过,避免产生过大的压降,关于电流大小和所流经铜厚的关系如表1所示。 (表1) 1 oz.铜即35微M厚, 2 oz.70微M, 类推 举例说,线宽0.025英寸,采用2 oz.盎斯的铜,而允许温升30度,

上锡不良类型及原因分析

上锡不良类型及原因分析 一、焊后PCB板面残留多板子脏: 1.FLUX固含量高,不挥发物太多。 2.焊接前未预热或预热温度过低(浸焊时,时间太短)。 3.走板速度太快(FLUX 未能充分挥发)。 4.锡炉温度不够。 5.锡炉中杂质太多或锡的度数低。 6.加了防氧化剂或防氧化油造成的。 7.助焊剂涂布太多。 8.PCB上扦座或开放性元件太多,没有上预热。 9.元件脚和板孔不成比例(孔太大)使助焊剂上升。 10.PCB本身有预涂松香。 11.在搪锡工艺中,FLUX润湿性过强。 12.PCB工艺问题,过孔太少,造成FLUX挥发不畅。 13.手浸时PCB入锡液角度不对。 14.FLUX使用过程中,较长时间未添加稀释剂。二、着火: 1.助焊剂闪点太低未加阻燃剂。 2.没有风刀,造成助焊剂涂布量过多,预热时滴到加热管上。 3.风刀的角度不对(使助焊剂在PCB上涂布不均匀)。 4.PCB上胶条太多,把胶条引燃了。 5.PCB 上助焊剂太多,往下滴到加热管上。 6.走板速度太快(FLUX未完全挥发,FLUX滴下)或太慢(造成板面热温度太高)。 7.预热温度太高。 8.工艺问题(PCB板材不好,发热管与PCB距离太近)。三、腐蚀(元器件发绿,焊点发黑) 1. 铜与FLUX起化学反应,形成绿色的铜的化合物。 2. 铅锡与FLUX起化学反应,形成黑色的铅锡的化合物。 3. 预热不充分(预热温度低,走板速度快)造成FLUX残留多,有害物残留太多)。 4.残留物发生吸水现象,(水溶物电导率未达标) 5.用了需要清洗的FLUX,焊完后未清洗或未及时清洗。 6.FLUX活性太强。 7.电子元器件与FLUX中活性物质反应。四、连电,漏电(绝缘性不好) 1. FLUX在板上成离子残留;或FLUX残留吸水,吸水导电。 2. PCB设计不合理,布线太近等。 3. PCB阻焊膜质量不好,容易导电。五、漏焊,虚焊,连焊 1. FLUX活性不够。 2. FLUX的润湿性不够。 wk_ad_begin({pid : 21});wk_ad_after(21, function(){$('.ad-hidden').hide();},

关于制作pcb心得体会

关于制作pcb心得体会 制作PCB的心得体会 学习了一学期的PCB制版,我有很多的心得体会,在整个制版过程中,可以在Altium 之下进行,也可以在DXP XX 下进行,但两者之间要关联的文件,可在打工软件后,在菜单栏DXP---属性preferences---system—file type将文件类型与该软件进行关联,以后就可双击文件而利用这个Altium Designer 打开那个文件。常用的要关联的文件有工程文件project, 原理图文件sch,当然还有PCB文件。 先新建原理图,再新建PCB图。还要建个和。用来画库里找不到的元件,用来为该元件创建封装,再将这个封装给了里新建的元件,这样就可以了。若要新建第二个元件,则TOOL-New Component,然后画矩形,放管脚。放管脚Pin 时,Display name 要在矩形框内部,风络标识Designator 要在矩形框外部。还有在里画元件封装时一定要注意,将封装画在坐标的点,否则将原理图导入PCB后,拖动元件时,会产生鼠标指针跑到别的地方去的现象。原理图上的连线,可以用线直接连,也可以用net网络标识。在建好原理图之后,要先导出所需元件的清单,里面的模板Template要空着,file format先.xls,然后点Export就可以保存了。建好原理图后,要进行编译,Project---compile schdoc.,若没弹出message窗口,则需手动去右

下角system,,打开messages对话框,查看文件中的错误,对警告warnings 要进行检查,然后再导入PCB中。Design---updata PCB Document(第一个),就可将原理图导入到PCB中。 一次性修改多个元件的某项属性,可以按shift一个一个的选,也可以选中一个后右键,find similar objects ,然后在PCB Inspector中进行统一修改即可。如果要改变放置的过孔的大小,则步骤为:Tool—属性Preference—PCB Editor—Default—选择过孔Via,再点Edit Value更改后OK即可。 PCB图是实际要制作的电路板。Q键是PCB中mm和mil 之间的转换。Ctrl+m是测量距离,P+V是放置过孔,Z+A是观看整图等常用操作。过孔是上下两层之间连接改线使用的,焊盘是用来焊接元件的。过孔大小Hole size==22mil , 直径Diameter==40mil较为好看且实用。 将所有器件布局好后。进行连线前,先要设置好线的粗细。比如12V电源线最好用30mil,信号线用12mil,需要线宽大约是到2mm等。线宽与电流是有对应关系的。 布线前,要先设置好要布的各种线的宽度,如VCC和GND 的线宽和信号NET的线宽。 —规则—Design Rout,选电气规则,将其线间距在右边窗口中设置为12mil,放入右边的窗口中,然后点应用;

沉锡焊盘上锡不良是什么因素导致沉锡焊盘上锡失效分析详解

沉锡焊盘上锡不良是什么因素导致?沉锡焊盘上锡失效分 析 1. 案例背景 送检样品为某PCBA板,该PCB板经过SMT后,发现少量焊盘出现上锡不良现象,样品的失效率大概在千分之三左右。该PCB板焊盘表面处理工艺为化学沉锡,该PCB板为双面贴片,出现上锡不良的焊盘均位于第二贴片面,失效分析。 2. 分析方法简述 2.1 样品外观观察 如图1所示,通过对失效焊盘进行显微放大观察,焊盘存在不上锡现象,焊盘表面未发现明显变色等异常情况。 图1、失效焊盘图片

2.2 焊盘表面SEM+EDS分析 如图2~4所示,对NG焊盘、过炉一次焊盘、未过炉焊盘分别进行表面SEM观察和EDS 成分分析,未过炉焊盘表面沉锡层成型良好,过炉一次焊盘和失效焊盘表面沉锡层出现重结晶,表面均未发现异常元素; 图2. NG焊盘的SEM照片及EDS能谱

图3.过炉一次焊盘的SEM照片+EDS能谱图

图4.未过炉焊盘的SEM照片+EDS能谱图 2.3 焊盘FIB制样剖面分析 如图5~7所示,利用FIB技术对失效焊盘、过炉一次焊盘及未过炉焊盘制作剖面,对剖面表层进行成分线扫描,发现NG焊盘表层已经出现Cu元素,说明Cu已经扩散至锡层表面;过炉一次焊盘表层在0.3μm左右深度出现Cu元素,说明过炉一次焊盘后,纯锡层厚度约为0.3μm;未过炉焊盘的表层在0.8μm左右深度出现Cu元素,说明未过炉焊盘的纯锡层厚度约为0.8μm。鉴于EDS测试精度较低,误差相对较大,接下来采用AES对焊盘表面成分进行进一步分析。

图5. NG焊盘剖面的SEM照片及EDS能谱

图6.过炉一次焊盘剖面的SEM照片+EDS能谱图

电路实训心得体会(新、选)

电路实验心得体会 电路实验,作为一门实实在在的实验学科,是电路知识的基础和依据。它可以帮助我们 进一步理解巩固电路学的知识,激发我们对电路的学习兴趣。在大一上学期将要结束之际, 我们进行了一系列的电路实验,从简单的戴维南定理到示波器的使用,再到回转路-----,一 共五个实验,通过这五个实验,我对电路实验有了更深刻的了解,体会到了电路的神奇与奥 妙。 不过说实话在做这次试验之前,我以为不会难做,就像以前做的实验一样,操作应该不会 很难,做完实验之后两下子就将实验报告写完,直到做完这次电路实验时,我才知道其实并 不容易做。它真的不像我想象中的那么简单,天真的以为自己把平时的理论课学好就可以很 顺利的完成实验,事实证明我错了,当我走上试验台,我意识到要想以优秀的成绩完成此次 所有的实验,难度很大,但我知道这个难度是与学到的知识成正比的,因此我想说,虽然我 在实验的过程中遇到了不少困难,但最后的成绩还是不错的,因为我毕竟在这次实验中学到 了许多在课堂上学不到的东西,终究使我在这次实验中受益匪浅。 下面我想谈谈我在所做的实验中的心得体会: 在基尔霍夫定律和叠加定理的验证实验中,进一步学习了基尔霍夫定律和叠加定理的应 用,根据所画原理图,连接好实际电路,测量出实验数据,经计算实验结果均在误差范围内, 说明该实验做的成功。我认为这两个实验的实验原理还是比较简单的,但实际操作起来并不 是很简单,至少我觉得那些行行色色的导线就足以把你绕花眼,所以我想说这个实验不仅仅 是对你所学知识掌握情况的考察,更是对你的耐心和眼力的一种考验。 在戴维南定理的验证实验中,了解到对于任何一个线性有源网络,总可以用一个电压源 与一个电阻的串联来等效代替此电压源的电动势us等于这个有源二端网络的开路电压uoc ,其等效内阻ro等于该网络中所有独立源均置零时的等效电阻。这就是戴维南定理的具 体说明,我认为其实质也就是在阐述一个等效的概念,我想无论你是学习理论知识还是进行 实际操作,只要抓住这个中心,我想可能你所遇到的续都问题就可以迎刃而解。不过在做这 个实验,我想我们应该注意一下万用表的使用, 尽管它的操作很简单,但如果你马虎大意也是完全有可能出错的,是你整个的实验前功 尽弃! 在接下来的常用电子仪器使用实验中,我们选择了对示波器的使用,我们通过了解示波 器的原理,初步学会了示波器的使用方法。在试验中我们观察到了在不同频率、不同振幅下 的各种波形,并且通过毫伏表得出了在不同情况下毫伏表的读数。 我们最后一个实验做的是一阶动态电路的研究,在这个实验中我们需要测定rl一阶电路 的零输入响应,零状态响应以及全响应,学习电路时间常数的测量方法。因为动态网络的过 渡过程是十分短暂的单次变化过程,如果我们选择用普通示波器过渡过程和测量有关的参数, 我们就必须是这种单次变化的过程重复出现。因此我们利用信号发生器输出的方波模拟阶跃 激励信号,即利用方波输出的上升沿作为零状态响应的正阶跃激励信号;利用方波的下降沿 作为零输入响应的负阶跃激励信号。上述是在做此实验时应注意的,因为如果不使动态网络 的过渡过程单次变化重复出现,会使我们所测得的值及其不准确。同时当我们把一个电容和 一个电阻串联到电路中,观察示波器中所显示的波形,如果它是周期性变化的,而且近似于 镰刀形,说明对于这个一阶动态电路实验已经基本上掌握! 总的来说,通过此次电路实验,我的收获真的是蛮大的,不只是学会了一些一起的使用, 如毫伏表,示波器等等,更重要的是在此次实验过程中,更好的培养了我们的具体实验的能 力。又因为在在实验过程中有许多实验现象,需要我们仔细的观察,并且分析现象的原因。 特别有时当实验现象与我们预计的结果不相符时,就更加的需要我们仔细的思考和分析了, 并且进行适当的调节。因此电路实验可以培养我们的观察能力、动手操做能力和独立思考能

SMT上锡不良的解决办法

SMT上锡不良的解决办法 波峰面:波的表面均被一层氧化皮覆盖﹐它在沿焊料波的整个长度方向上几乎都保持静态﹐在波峰焊接过程中﹐PCB接触到锡波的前沿表面﹐氧化皮破裂﹐PCB前面的锡波无皲褶地被推向前进﹐这说明整个氧化皮与PCB以同样的速度移动波峰焊机。 焊点成型:当PCB进入波峰面前端(A)时﹐基板与引脚被加热﹐并在未离开波峰面(B)之前﹐整个PCB浸在焊料中﹐即被焊料所桥联﹐但在离开波峰尾端的瞬间﹐少量的焊料由于润湿力的作用﹐粘附在焊盘上﹐并由于表面张力的原因﹐会出现以引线为中心收缩至最小状态﹐此时焊料与焊盘之间的润湿力大于两焊盘之间的焊料的内聚力。因此会形成饱满﹐圆整的焊点﹐离开波峰尾部的多余焊料﹐由于重力的原因﹐回落到锡锅中。 防止桥联的发生 1、使用可焊性好的元器件/PCB 2、提高助焊剞的活性 3、提高PCB的预热温度﹐增加焊盘的湿润性能 4、提高焊料的温度 5、去除有害杂质﹐减低焊料的内聚力﹐以利于两焊点之间的焊料分开。 波峰焊机中常见的预热方法 1、空气对流加热 2、红外加热器加热 3、热空气和辐射相结合的方法加热 波峰焊工艺曲线解析 1、润湿时间:指焊点与焊料相接触后润湿开始的时间 2、停留时间:PCB上某一个焊点从接触波峰面到离开波峰面的时间,停留/焊接时间的计算方式是﹕停留/焊接时间=波峰宽/速度 3、预热温度:预热温度是指PCB与波峰面接触前达到的温度(见右表) 4、焊接温度 焊接温度是非常重要的焊接参数﹐通常高于焊料熔点(183°C )50°C ~60°C大多数情况是指焊锡炉的温度实际运行时﹐所焊接的PCB 焊点温度要低于炉温﹐这是因为PCB吸热的结果 SMA类型元器件预热温度 单面板组件通孔器件与溷装90~100 双面板组件通孔器件100~110 双面板组件溷装100~110 多层板通孔器件15~125 多层板溷装115~125 波峰焊工艺参数调节 1、波峰高度:波峰高度是指波峰焊接中的PCB吃锡高度。其数值通常控制在PCB板厚度的1/2~2/3,过大会导致熔融的焊料流到PCB 的表面﹐形成“桥连” 2、传送倾角:波峰焊机在安装时除了使机器水平外﹐还应调节传送装置的倾角﹐通过倾角的调节﹐可以调控PCB与波峰面的焊接时间﹐适当的倾角﹐会有助于焊料液与PCB更快的剥离﹐使之返回锡锅内 3、热风刀:所谓热风刀﹐是SMA刚离开焊接波峰后﹐在SMA的下方放置一个窄长的带开口的“腔体”﹐窄长的腔体能吹出热气流﹐

制作PCB的心得体会

制作PCB的心得体会 (王志亮_哈尔滨工业大学_超精密光电仪器工程研究所) (所用软件Altium Designer 6.6绿色版,免安装) 要关联的文件,可在打工软件后,在菜单栏DXP---属性preferences---system—file type将文件类型与该软件进行关联,以后就可双击文件而利用这个Altium Designer 6.6 打开那个文件。常用的要关联的文件有工程文件project, 原理图文件sch,当然还有PCB文件。 先新建原理图(sch图),再新建PCB图。还要建个SCH.LIB和PCB.LIB. Sch.lib用来画库里找不到的元件,PCB.lib用来为该元件创建封装(先用游标卡尺量好尺寸),再将这个封装给了SCH.LIB里新建的元件,这样就可以了。若要新建第二个元件,则TOOL-New Component.然后画矩形,放管脚。放管脚Pin时,Display name 要在矩形框内部,风络标识Designator 要在矩形框外部。还有在PCB.LIB 里画元件封装时一定要注意,将封装画在坐标的(0,0)点,否则将原理图导入PCB后,拖动元件时,会产生鼠标指针跑到别提地方去的现象。原理图上的连线,可以用线直接连,也可以用NET网络标识。在建好原理图之后,要先导出所需元件的清单(reports---Bill of materials),里面的模板Template要空着,file format先.xls(excell 的后缀的那个),然后点Export就可以保存了。建好原理图后,要进行编译,Project---compile schdoc.,若没弹出message窗口,则需手动去右下角system,,打开messages对话框,查看文件中的错误,

PCB实训心得体会

jiu jiang university pcb制版实训报告 专业:电子信息工程技术 班级: b1111 学号: 21111060120 学生姓名: 指导教师:实习时间: 2012-11-12至2012-11-16 实训地点:电子信息实验楼 pcb制版实训 一、实习的意义、目的及作用与要求 1.目的: (1)了解pcb设计的流程,掌握pcb设计的一般设计方法。 (2)锻炼理论与实践相结合的能力。 (3)提高实际动手操作能力。 (4)学习团队合作,相互学习的方法。 2.要求: (1)遵守实习纪律,注意实习安全。 (2)按时、按要求完成各项子任务。 (3)及时进行总结,书写实习报告。 (4)每人必须做一快pcb板。 3、意义: (1)提高自身能力,完成学习任务。 (2)掌握一种cad软件的使用。 (3)了解前沿技术。 (4)就业的方向之一。 二、pcb制版的历程 1.绘制原理图 2.新建原理图库 3.新建元件库封装 4. 导入元件封装库及网络列表 5.pcb元件布局 6.pcb布线 7.打印pcb图 8.制作电路板 三、元件库的设计 1.原理图元件库的制作; 1)打开新建原理图元件库文件*.lib 2)新建原理图元件 a、放置引脚,圆点是对外的端口。 b、画元件外形。 c、修改引脚属性。 [名称][引脚数(必须从1开始并且连续)] 隐藏引脚及其他信息 3)修改元件描叙 默认类型、标示、元件封装 4)、重命名并保存设计。 若还需要新建其他元件,可以\工具 \新建元件 a、独立元件 b、复合元件含子元件 5)设计中遇到的问题,怎么方法解决的

制作原理图元件库比较简单,因此在制作过程中没有出现什么问题。但是在制作过程中应特别注意,在放置引脚,圆点是对外的端口,并且注意修改引脚数应从1开始。 6)设计的原理图元件库截图 图1 lib.2/.4元件库图2 lib.2/.4元件库 2.元件封装库的制作; 1)打开新建的元件封装库。 2)添加焊盘、调整焊盘的位置、修改焊盘的属性。 焊盘可置于任意层 利用标尺或坐标工具定位焊盘 焊盘命名必须与原理图元件number相同 3)画元件外形 必须在top overlayer 层操作 4)设置参考点 编辑/设置参考点 5)重命名、存盘。 6)设计中遇到的问题,怎么方法解决的 a、在元件封装库的制作过程中,对焊盘的左右距离没有按标准调好,后来问了同学,就把距离按标准调和。 b、在做完元件封装库的制作之后,对文件进行了重命名,可是忘记了进行保存,后老师检查之后才发现这个问题。 c、应注意焊盘的间距与实物引脚间距相同,内部标号与原理图标号一致,保证实际引脚与原理图引脚对应。 7)设计的元件封装库截图 图1 rb.2/.4封装图2 rb.2/.4封装 注:电解电容参数: 外径:160mil,焊盘间距:90mil 焊盘外径:52mil,孔:28mil 按键开关参数: 长:320mil,宽:250mil 线宽:10mi,中间圆直径、水平:250mil,垂直:175mil 焊盘大小,外径:78mil,孔:78mil 四、原理图的绘制 1)、添加原理图元件库。 \design explorer 99 se\library\sch miscellaneous devices.ddb protel dos schematic libraries.ddb 6)、摆放元件 从元件库选择元件 查找元件 7)元件调整 x,y,space 拖动 删除多余元件 8)连接电路 篇二:pcb实训报告 pcb实训报告

如何对付SMT的上锡不良

如何对付SMT的上锡不良 波峰面:波的表面均被一层氧化皮覆盖﹐它在沿焊料波的整个长度方向上几乎都保持静态﹐在波峰焊接过程中﹐PCB接触到锡波的前沿表面﹐氧化皮破裂﹐PCB前面的锡波无皲褶地被推向前进﹐这说明整个氧化皮与PCB以同样的速度移动波峰焊机。 焊点成型:当PCB进入波峰面前端(A)时﹐基板与引脚被加热﹐并在未离开波峰面(B)之前﹐整个PCB浸在焊料中﹐即被焊料所桥联﹐但在离开波峰尾端的瞬间﹐少量的焊料由于润湿力的作用﹐粘附在焊盘上﹐并由于表面张力的原因﹐会出现以引线为中心收缩至最小状态﹐此时焊料与焊盘之间的润湿力大于两焊盘之间的焊料的内聚力。因此会形成饱满﹐圆整的焊点﹐离开波峰尾部的多余焊料﹐由于重力的原因﹐回落到锡锅中。 防止桥联的发生 1、使用可焊性好的元器件/PCB 2、提高助焊剞的活性 3、提高PCB的预热温度﹐增加焊盘的湿润性能 4、提高焊料的温度 5、去除有害杂质﹐减低焊料的内聚力﹐以利于两焊点之间的焊料分开。 波峰焊机中常见的预热方法 1、空气对流加热 2、红外加热器加热 3、热空气和辐射相结合的方法加热 波峰焊工艺曲线解析 1、润湿时间:指焊点与焊料相接触后润湿开始的时间 2、停留时间:PCB上某一个焊点从接触波峰面到离开波峰面的时间,停留/焊接时间的计算方式是﹕停留/焊接时间=波峰宽/速度 3、预热温度:预热温度是指PCB与波峰面接触前达到的温度(見右表) 4、焊接温度 焊接温度是非常重要的焊接参数﹐通常高于焊料熔点(183°C )50°C ~60°C大多数情况是指焊锡炉的温度实际运行时﹐所焊接的PCB 焊点温度要低于炉温﹐这是因为PCB 吸热的结果 SMA類型元器件預熱溫度 單面板組件通孔器件與混裝90~100 雙面板組件通孔器件100~110 雙面板組件混裝100~110 多層板通孔器件15~125 多層板混裝115~125 波峰焊工艺参数调节 1、波峰高度:波峰高度是指波峰焊接中的PCB吃錫高度。其數值通常控制在PCB板厚度的1/2~2/3,過大會導致熔融的焊料流到PCB的表面﹐形成“橋連”

制作PCB的心得体会

天水师范学院——PCB实验设计心得 学院:物理与信息科学学院 专业:电子信息科学与技术 班级:11电信(2)班 姓名:赵鹏举 学号:20111060241

制作PCB的心得体会 学习了一学期的PCB制版,我有很多的心得体会,在整个制版过程中,可以在Altium Designer6.9之下进行,也可以在DXP 2004下进行,但两者之间要关联的文件,可在打工软件后,在菜单栏DXP---属性preferences---system—file type将文件类型与该软件进行关联,以后就可双击文件而利用这个Altium Designer 6.9 打开那个文件。常用的要关联的文件有工程文件project, 原理图文件sch,当然还有PCB文件。 先新建原理图(sch图),再新建PCB图。还要建个SCH.lib和PCB.lib。 Sch.lib用来画库里找不到的元件,PCB.lib用来为该元件创建封装(先用游标卡尺量好尺寸),再将这个封装给了SCH.lib 里新建的元件,这样就可以了。若要新建第二个元件,则TOOL-New Component,然后画矩形,放管脚。放管脚Pin时,Display name 要在矩形框内部,风络标识Designator 要在矩形框外部。还有在PCB.lib里画元件封装时一定要注意,将封装画在坐标的(0,0)点,否则将原理图导入PCB后,拖动元件时,会产生鼠标指针跑到别的地方去的现象。原理图上的连线,可以用线直接连,也可以用net网络标识。在建好原理图之后,要先导出所需元件的清单(reports---Bill of materials),里面的模板Template要空着,file format先.xls,然后点Export就可以保存了。建好原理图后,要进行编译,Project---compile schdoc.,若没弹出message窗口,则需手动去右

相关文档