文档库 最新最全的文档下载
当前位置:文档库 › STM32F103管脚功能配置

STM32F103管脚功能配置

STM32F103管脚功能配置

元器件封装及基本管脚定义说明(精)知识讲解

元器件封装及基本管脚定义说明 以下收录说明的元件为常规元件 A: 零件封装是指实际零件焊接到电路板时所指示的外观和焊点的位置。包括了实际元件的外型尺寸,所占空间位置,各管脚之间的间距等,是纯粹的空间概念。因此不同的元件可共用同一零件封装,同种元件也可有不同的零件封装. 普通的元件封装有针脚式封装(DIP与表面贴片式封装(SMD两大类. (像电阻,有传统的针脚式,这种元件体积较大,电路板必须钻孔才能安置元件,完成钻孔后,插入元件,再过锡炉或喷锡(也可手焊),成本较高,较新的设计都是采用体积小的表面贴片式元件(SMD )这种元件不必钻孔,用钢膜将半熔状锡膏倒入电路板,再把SMD 元件放上,即可焊接在电路板上了。 元件按电气性能分类为:电阻, 电容(有极性, 无极性, 电感, 晶体管(二极管, 三极管, 集成电路IC, 端口(输入输出端口, 连接器, 插槽, 开关系列, 晶振,OTHER(显示器件, 蜂鸣器, 传感器, 扬声器, 受话器 1. 电阻: I.直插式 [1/20W 1/16W 1/10W 1/8W 1/4W] AXIAL0.3 0.4 II. 贴片式 [0201 0402 0603 0805 1206] 贴片电阻 0603表示的是封装尺寸与具体阻值没有关系 但封装尺寸与功率有关通常来说 0201 1/20W 0402 1/16W 0603 1/10W

0805 1/8W 1206 1/4W 电容电阻外形尺寸与封装的对应关系是: 0402=1.0x0.5 0603=1.6x0.8 0805=2.0x1.2 1206=3.2x1.6 1210=3.2x2.5 1812=4.5x3.2 2225=5.6x6.5 III. 整合式 [0402 0603 4合一或8合一排阻] IIII. 可调式[VR1~VR5] 2. 电容: I.无极性电容[0402 0603 0805 1206 1210 1812 2225] II. 有极性电容分两种: 电解电容 [一般为铝电解电容, 分为DIP 与SMD 两种] 钽电容 [为SMD 型: A TYPE (3216 10V B TYPE (3528 16V C TYPE (6032 25V D TYP E (7343 35V] 3. 电感: I.DIP型电感 II.SMD 型电感

常用电子器件管脚排列图

常用电子器件管脚排列图 附录1 逻辑符号对照示例 附录表1.1 逻辑非、逻辑极性符号对照示例(以反相器为例) 附录表1.2 几种常用逻辑门的逻辑符号比较示例 附录表1.3 逻辑符号、框图、管脚排列比较示列(以74HC390为例)

附录2 集成电路 1. 集成电路命名方法 集成电路命名方法见附录表2.1 附录表2.1 国产半导体集成电路型号命名法(GB3430-82) 2.集成电路介绍 集成电路IC 是封在单个封装件中的一组互连电路。装在陶瓷衬底上的分立元件或电路有时还和单个集成电路连在一起,称为混合集成电路。把全部元件和电路成型在单片晶体硅材料上称单片集成电路。单片集成电路现在已成为最普及的集成电路形式,它可以封装成各种类型的固态器件,也可以封装成特殊的集成电路。 通用集成电路分为模拟(线性)和数字两大类。模拟电路根据输入的各种电平,在输出端产生各种相应的电平;而数字电路是开关器件,以规定的电平响应导通和截止。有时候集成电路标有LM (线性类型) 或DM(数字类型)符号。 集成电路都有二或三个电源接线端:用CC V 、DD V 、SS V 、V +、V -或GND 来表示。这是一般应用所需要的。 双列直插式是集成电路最通用的封装形式。 其引脚标记有半圆形豁口、标志线、标志圆点 等,一般由半圆形豁口就可以确定各引脚的位置。 双列直插式的引脚排列图如附录图2.1所示。 3.使用TFL 集成电路与CMOS 集成电路的注意事项 (1) 使用TYL 集成电路注意事项 ① TYL 集成电路的电源电压不能高于V 5.5+。 使用时,不能将电源与地颠倒错接,否则将会因为过大电流而造成器件损坏。 附录图 2.1双列直插式集成电路的引脚排列

电子元件识别大全附图简体

1.0目的 制订本指南,规范公司的各层工作人员认识及辨别日常工作中常用的各类元件。 2.0范围 公司主要产品(电脑主机板)中的电子元件认识: 2.1工作中最常用的的电子元件有:电阻、电容、电感、晶体管(包括二极管、发光二极管及三极管)、晶体、晶振(振荡器)和集成电路(IC)。 2.2连接器元件主要有:插槽、插针、插座等。 2.3其它一些五金塑胶散件:散热片、胶针、跳线铁丝等。 4.0电子元件 4.1电阻 电阻用“R”表示,它的基本单位是欧姆(Ω) 1MΩ(兆欧)=1,000KΩ(千欧)=1,000,000Ω 公司常用的电阻有三种:色环电阻、排型电阻和片状电阻。 色环电阻的外观如图示: 图1五色环电阻图2四色环电阻 较大的两头叫金属帽,中间几道有颜色的圈叫色环,这些色环是用来表示该电阻的阻值和范围的,共有12种颜色,它们分别代表不同的数字(其中金色和银色表误差): 我们常用的色环电阻有四色环电阻(如图2)和五色环电阻(如图1): 1).四色环电阻(普通电阻):电阻外表上有四道色环: 这四道环,首先是要分出哪道是第一环、第二环、第三环和第四环:标在金属帽上的那道环叫第一环,表示电阻值的最高位,也表示读值的方向。如黄色表示最高位为四,紧挨第一环的叫第二环,表示电阻值的次高位,如紫色表示次高位为7;紧挨第2环的叫第3环,表示次高位后“0”的个数,如橙色表示后面有3个0;最后一环叫第4环,表示误差范围,一般仅用金色或银色表示,如为金色,则表示误差范围在±10%之间。 例如:某电阻色环颜色顺序为:黄-紫-橙-银,表示该电阻的阻值为:47,000Ω=47KΩ,误差范围:±10%之间。

芯片引脚图及引脚描述

555芯片引脚图及引脚描述 555的8脚是集成电路工作电压输入端,电压为5~18V,以UCC表示;从分压器上看出,上比较器A1的5脚接在R1和R2之间,所以5脚的电压固定在2UCC/3上;下比较器A2接在R2与R3之间,A2的同相输入端电位被固定在UCC/3上。 1脚为地。2脚为触发输入端;3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器6脚和下比较器2脚的控制。 当触发器接受上比较器A1从R脚输入的高电平时,触发器被置于复位状态,3脚输出低电平; 2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入电压大于2 Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。3脚在高电位接近电源电压Ucc,输出电流最大可打200mA。 4脚是复位端,当4脚电位小于0.4V时,不管2、6脚状态如何,输出端3脚都输出低电平。 5脚是控制端。 7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。 555集成电路管脚,工作原理,特点及典型应用电路介绍. 1 555集成电路的框图及工作原理 555集成电路开始是作定时器应用的,所以叫做555定时器或555时基电路。但后来经过开发,它除了作定时延时控制外,还可用于调光、调温、调压、调速等多种控制及计量检测。此外,还可以组成脉冲振荡、单稳、双稳和脉冲调制电路,用于交流信号源、电源变换、频率变换、脉冲调制等。由于它工作可靠、使用方便、价格低廉,目前被广泛用于各种电子产品中,555集成电路内部有几十个元器件,有分压器、比较器、基本R-S触发器、放电管以及缓冲器等,电路比较复杂,是模拟电路和数字电路的混合体,如图1所示。 2. 555芯片管脚介绍 555集成电路是8脚封装,双列直插型,如图2(A)所示,按输入输出的排列可看成如图2(B)所示。其中6脚称阈值端(TH),是上比较器的输入;2脚称触发端(TR),是下比较器的输入;3脚是输出端(Vo),它有O和1两种状态,由输入端所加的电平决定;7脚是放电端(DIS),它是内部放电管的输出,有悬空和接地两种状态,也是由输入端的状态决定;4脚是复位端(MR),加上低电平时可使输出为低电平;5脚是控制电压端(Vc),可用它改变上下触发电平值;8脚是电源端,1脚是地端。 图2 555集成电路封装图 我们也可以把555电路等效成一个带放电开关的R-S触发器,如图3(A)所示,这个特殊的触发器有两个输入端:阈值端(TH)可看成是置零端R,要求高电平,触发端(TR)可看成是置位端S,要求低电平,有一个输出端Vo,Vo可等效成触发器的Q端,放电端(DIS)可看成是由内部放电开关控制的一个接点,由触发器的Q端控制:Q=1时DIS端接地,Q=0时DIS 端悬空。另外还有复位端MR,控制电压端Vc,电源端VDD和 地端GND。这个特殊的触发器有两个特点: (1)两个输入端的触发电平要求一高一低,置零端R即阈值端(TH)要求高电平,而置位端s 即触发端(TR)则要求低电乎; (2)两个输入端的触发电平使输出发生翻转的阈值电压值也不同,当V c端不接控制电压时,对TH(R)端来讲,>2/3VDD是高电平1,<2/3VDD是低电平0:而对TR(S)端来讲,>1/3VDD是

Spartan-6管脚定义及作用

Spartan6系列之器件引脚功能详述 由技术编辑于星期四, 09/25/2014 - 14:48 发表 1. Spartan-6系列封装概述 Spartan-6系列具有低成本、省空间的封装形式,能使用户引脚密度最大化。所有Spartan-6 LX器件之间的引脚分配是兼容的,所有Spartan-6 LXT器件之间的引脚分配是兼容的,但是Spartan-6 LX和Spartan-6 LXT器件之间的引脚分配是不兼容的。 表格 1Spartan-6系列FPGA封装 2. Spartan-6系列引脚分配及功能详述 Spartan-6系列有自己的专用引脚,这些引脚是不能作为Select IO使用的,这些专用引脚包括: 专用配置引脚,表格2所示,GTP高速串行收发器引脚,表格3所示 表格 2Spartan-6 FPGA专用配置引脚

注意:只有LX75, LX75T, LX100, LX100T, LX150, and LX150T器件才有VFS、VBATT、RFUSE引脚。 表格 3Spartan-6器件GTP通道数目 注意:LX75T在FG(G)484 和 CS(G)484中封装4个GTP通道,而在FG(G)676中封装 了8个GTP通道;LX100T在FG(G)484 和 CS(G)484中封装4个GTP通道,而在 FG(G)676 和 FG(G)900中封装了8个GTP通道。 如表4,每一种型号、每一种封装的器件的可用IO引脚数目不尽相同,例如对于LX4 TQG144器件,它总共有引脚144个,其中可作为单端IO引脚使用的IO个数为102个,这102个单端引脚可作为51对差分IO使用,另外的32个引脚为电源或特殊功能如配置引脚。

基本元器件的规范化图形

基本元器件的规范化图形。 1 2 3 4 5 6、继电器

7、二极管类 8、三极管类

9 10

5.4电源、地的命名要求、规范化图形及注意事项 1、电源、地的命名和规范化图形 建议电源使用图标,方便修理人员查找 其他地名称统一标识为实际的地的名称。 2、注意事项 如果需要使用符号,请注意使用的“SYMBOL”的“NAME”是否与设计中的网络名相同,如果不同,在生成网表时会产生两个网络名。例如通常我们放置的“GND”符号都是

而实际这个符号的“NAME”可能是“GND”也可能是“GND_POWER”、,而系统通常默认的都是“GND_POWER”。如果设计中没有将“GND”与“GND_POWER”连接在一起,网表中就会出现“GND”、“GND_POWER”两个网名,很显然不同的网名在EDA设计时是不能被连接在一起的。 对于有可焊接管脚的金属壳体器件,如:复位按钮、拨码开关、连接器等,在原理图中应该明确表示金属壳体是接哪一种地,如:工作地,还是接ESD防护及屏蔽地。 CMOS电路的不用的输入端不能悬空。 第二部分元器件原理图建库规范 1.目的。 对绘图者在CaptureV10.0平台上建立元器件原理图符合进行规范要求,增加电路图的可读性及确保库资源共享。 2.范围。 本标准规定了在CaptureV10.0平台上元器件原理图符号建库规范。 本标准适用于公司在CaptureV10.0平台上的元器件原理图符号建库和审核。 3.管理建议。 1、由绘图人员来负责Cadence元器件原理图模型的建立和该元器件资料的查询。 2、由EDA元器件库维护人员负责Cadence元器件原理图符号模型的审核。 3、由EDA元器件库维护人员负责将审核通过的元器件原理图符号模型分类加入到Cadence元器件原理图符号库中,如果元器件并不符合已有的库类别,将其加入其它类中。 4.CADENCE元器件建库步骤和要求。 4.1 CADENCE元器件原理图库器件模型的建造总体要求。 库模型根据实际情况权衡制作,遵循的一个原则是通俗易懂。以下提出几点约定须共同遵守: 1、只要元器件上有的管脚,图形库都应体现出来,不允许使用隐含管脚的方式(包括未使用的管脚)。 2、对IC器件,在空间允许的情况下尽量做成矩形或方形;对于管脚的安排,可根据功能模块和管脚号的顺序综合考虑管脚的排列,原则输入放置在左边,输出放置在右边,电源放置在上边,地放置在下面。 3、对连接器、插针等有2列的接插件,管脚号的命名顺序应该和板片中的命名保持一致。 4、对于CPLD/FPGA器件,做成矩形或方形;对于管脚的安排,原则上要求按照管脚顺序号进行排列。 5、对电阻、电容、电感、二极管、发光二极管、三极管、保险丝、过压保护器、复位开关、电池等分立器件及小封装器件,图形使用常见的简易图形表示。 4.2 CADENCE元器件建库步骤和具体要求。 4.2.1 N e w Part Proterties 的设置。 当需要添加一个新的元器件库的时候,首先我们会在capturev16.5中遇到下面这个New Part Properties窗口:

封装及管脚定义(精)

管脚定义

1. LCM参数: 1.1 屏幕大小:240*RGB*302 dots,262144色(2的(R(6位数+G(6位数+B(6位数)次方) 1.2 控制器:HX8347-A 1.2.1最低供电电压:1.65V ,内置升压器, 1.2.2三种接口模式: ①命令参数接口模式 ②寄存器内容接口模式 ③RGB 接口模式 1.2.3工作温度:-40~85℃ 1.3显示:

1.3.1正常显示模式 ①命令参数接口模式:262144(R(6,G(6,B(6色 ②寄存器内容接口模式:a262144(R(6,G(6,B(6,b 65536(R(5,G(6,B(5色 1.3.2空闲显示模式①8(R(1,G(1,B(1色 1.4显示组件 1.4.1 VCOM 控制组件:-2V~5.5V 1.4.2 DC/DC转换 ①DDVDH :3.0V~6.0 ②VGH :+9.0V~16.5V ③VGL :-6.0V~-13.5V 1.4.3 帧存储区域240(水平)*320(垂直)*18bit 1.5显示/控制接口 1.5.1显示接口模式 ①命令参数接口模式 A .8/16bit并行总线接口 B .串行总线接口 C .16/18bit并行RGB 总线 ②寄存器内容接口模式 A .8/16/18bit并行接口 B .串行总线接口

C .16/18bit并行RGB 总线 1.5.2控制接口模式 IFSEL0=0:命令参数接口模式 IFSEL0=1:寄存器内容接口模式 1.5.3电压 ①逻辑电压(IOVCC ):1.65V~3.3V ②驱动电压(VCI ):2.3V~3.3V 1.5.4颜色模式 A .16Bit :R(5,G(6,B(5 A .18Bit :R(6,G(6,B(6 接口模式选择: 写寄存器:

LM339引脚图与功能简介

LM2901/LM339/LM239/LM139的引脚和原理参数完全一样,只是使用温度不一样。 LM339引脚图与功能简介 LM339集成块内部装有四个独立的电压比较器,该电压比较器的特点是: 1)失调电压小,典型值为2mV; 2)电源电压范围宽,单电源为2-36V,双电源电压为±1V-±18V; 3)对比较信号源的内阻限制较宽; 4)共模范围很大,为0~(Ucc-1.5V)Vo; 5)差动输入电压范围较大,大到可以等于电源电压; 6)输出端电位可灵活方便地选用。 LM339集成块采用C-14型封装,图1为外型及管脚排列图。由于LM339使用灵活,应用广泛,所以世界上各大IC生产厂、公司竟相推出自己的四比较器,如IR2339、ANI339、SF339等,它们的参数基本一致,可互换使用。 LM339类似于增益不可调的运算放大器。每个比较器有两个输入端和一个输出端。两个输入端一个称为同相输入端,用“+”表示,另一个称为反相输入端,用“-”表示。用作比较两个电压时,任意一个输入端加一个固定电压做参考电压(也称为门限电平,它可选择LM339输入共模范围的任何一点),另一端加一个待比较的信号电压。当“+”端电压高于“-”端时,输出管截止,相当于输出端开路。当“-”端电压高于“+”端时,输出管饱和,相当于输出端接低电位。两个输入端电压差别大于10mV就能确保输出能从一种状态可靠地转换到另一种状态,因此,把LM339用在弱信号检测等场合是比较理想的。LM339的输出端相当于一只不接集电极电阻的晶体三极管,在使用时输出端到正电源一般须接一只电阻(称为上拉电阻,选3-15K)。选不同阻值的上拉电阻会影响输出端高电位的值。因为当输出晶体三极管截止时,它的集电极电压基本上取决于上拉电阻与负载的值。另外,各比较器的输出端允许连接在一起使用。

常用IC芯片管脚的定义中引文翻译

常用IC芯片管脚的定义中引文翻译 1、VOL—Voltage Output Low 低电平输出电压;VIH(V oltage Input High)高电平输入电压。 2、CLKO(Clock Output) 时钟输出;Vss 数字地。DP:USB端D+信号。 3、VDD—数字电源;Vssp:I/O驱动缓冲数字地。DM:USB端D-信号。 4、CE:Chip enable input 片使能输出;OE:Output enable input 输出使能输入。 5、WP:Write protect 写入保护;FWR:Flash write enable input闪存写入使能信号。 6、V A: analog power 模拟电源输入;LVDS:Low voltage differential signal低电平微分信号。 7、FB:Output voltage feedback 输出电压返回输入;SW:Power switch input 电源开关输入。 8、SHON:Shutdown control input 关闭信号输入;COMP:comp voltage. 9、TS:Temperature-sense input温度感应信号输入RC:Timer-program input定时程序信号输入 10. SNS:Current-sense input 电流感应信号输入;CE:使能信号(enable signal). 11 .WE:写入启动信号;RST: reset 复位信号;CLK:时钟控制信号;CKE:时钟控制信号。 12. Vcc:电源信号;CS:片选信号;SCLK:串行时钟输入;RF: 信号输出;FCOM:公共信号端。 13.XTALO:晶振信号输出;XTALI:晶振信号输入。OPOLS:VCOM 信号输出。 14.TXD:ASCO 时钟、数据输出;RXD:ASCO 数据输入或输出。 15.SYNC:同步脉冲输入; RCT: 振荡器时间常数电路;DC: 占空比控制。 16.VREF:5V基准电压;VFB: 误差放大器倒相输入;COMP:误差放大器输出。 17.SS:软启动控制外接电容;Vc:功放电路电源(驱动电路电源);OUT:驱动输出。 18.PGND:功放电路地线;SGND: 小信号电路地线。ISEN:电流检测。 19.DIS:关闭控制。不使用时此脚接小信号地线端,不能悬空。 20.DC-LIM: 占空比限制。接基准电源脚时,驱动脉冲占空比被限制在50%。如果此脚悬空 或是接地时,驱动脉冲占空比不被限制。 21.ST-BY:待机控制,通过电阻接第二脚。如不使用待机控制,将此脚接基准电压脚或悬空。

串口引脚定义图 管脚定义

串口引脚定义图管脚定义 vpc电脑串行口的典型是RS-232C及其兼容接口,串口引脚有9针和25针两类。而一般的个人电脑中使用的都是9针的接口,25针串行口具有20mA电流环接口功能,用9、11、18、25针来实现。我们只介绍常用9针的rs232c串口引脚的接口定义。 《串口引脚图》 9针串行口的针脚功能: 针脚功能针脚功能 1 载波检测(DCD) 2 接受数据(RXD) 3 发出数据(TXD) 4 数据终端准备好(DTR) 5 信号地线(SG) 6 数据准备好(DSR) 7 请求发送(RTS) 8 清除发送(CTS) 9 振铃指示(RI) DB9 公头母头串口引脚定义 1.RS-232端(DB9母头/孔型)引脚定义

引脚序号 2 3 5 1、4、6 7、8 信号定义TXD RXD 地内部相连内部相连 注:该口可直接插入计算机的COM口 2.RS-232端(DB9公头/针型)引脚定义 引脚序号 2 3 5 1、4、6 7、8 信号定义RXD TXD 地内部相连内部相连 PC/XT 机上的串行口是25 针公插座,引脚定义为

Transmit Data Request to Send

Data Terminal Ready 硬件握手原理:第二种是使用硬件线握手。和Tx和Rx线一样,RTS/CTS和DTR/DSR一起工作,一个作为输出,另一个作为输入。第一组线是RTS (Request to Send)和CTS(Clear to Send)。当接收方准备好接收数据,它置高RTS线表示它准备好了,如果发送方也就绪,它置高CTS,表示它即将发送数据。另一组线是DTR(Data Terminal Ready)和DSR(Data Set Ready)。这些现主要用于Modem通信。使得串口和Modem通信他们的状态。例如:当Modem已经准备好接收来自PC的数据,它置高DTR线,表示和电话线的连接已经建立。读取DSR线置高,PC机开始发送数据。一个简单的规则是DTR/DSR用于表示系统通信就绪,而RTS/CTS用于单个数据包的传输。

器件管脚图及功能表

. 附录6 器件管脚图及功能表 74LS74双D 正沿触发器 74LS273八D 触发器 74LS377八D 触发器 74LS374八D 触发器 (三态输出) 74LS175双输出四D 触发器 74LS245 74LS161四位二进制同步计数器 74LS139双2:4译码器

74LS151 八选一选择器 74LS157 四个二选一选择器 74LS257 四个二选一选择器 (非反相三态输出) 注:i等于d2d1d0对应的十进制数 6116 2K*8 RAM 2716 2K*8 ROM2732 4K*8 ROM 74LS148 8:3八进制优先编码器 74LS85 四位幅度比较器 .

附录9微指令寄存器的各字段微操作信号输出去向及功能 指令字段IR7~0 .

附录10 联机通讯指南 一、准备 1、准备一台PC机。 2、把TEC-2机在实验台上放好打开,将TEC-2的随机电源放在TEC-2的左侧,并确认电源开关处在关断的位置。 二、连接电源线 1、将TEC-2机电源的直流输出插头P8插在TEC-2机垂直板左侧的插座P8上; 将TEC-2机电源的直流输出插头P9插在TEC-2水平板左侧的插座P9上。 特别提醒注意:不要接反P8和P9,否则会烧机器或电源。 2、将TEC-2电源的电源线一端接电源的交流输入插孔,另一端接220V交流电源接线盒。 注意:TEC-2电源的交流电源线必须和计算机的电源线接在同一个有地线的电源接线盒上,以保证两设备共地,否则可能烧毁电源或机器。 三、连接TEC-2和PC 1、准备好随机提供的TEC-2和PC的串口通讯电缆。该电缆一端是9孔的插头,另一端是25孔的插头。 注意:TEC-2随机提供多条通讯电缆,请务必正确选用,以免错误连接造成联机失败。 2、把串口通讯电缆的9孔插头接在TEC-2机的上板左下角V70插座上,25孔插头插在计算机的串口上(COM1或COM2)。 如果PC上没有25针的串口或者25针的串口已被其它设备占用,TEC-2 随机提供一个9转25的转换器可以把25孔的插头转换成9孔的插头,接在9针的串口上。 四、TEC-2的初始设置 将TEC-2大板下方钮子开关S2~S0拨成100(向上为“1”,向下为“0”); FS1~FS4拨成1010(向上为“1”,向下为“0”); 将CONT/STEP钮子开关拨到CONT位置。 五、开机 1、打开计算机电源开关,使计算机正常启动。 2、打开TEC-2电源开关,TEC-2大板左上角一排指示灯亮。 六、加载通讯软件 .

管脚定义

4.4 Pinout Mapping Guide 4.4.1 OEM 50-Pin Connector Table 4.1 Industrial CM850 50-pin Pinout Mapping Pin Pinout Type M/R a Signal Name Notes Application 1 IVS 5V Switched Pull-up Input Off Idle Switch All applications 2 6V Switched Pull-up Input M Diagnostics On/ Off Switch All with diagnostics 3 6V Switched Pull-up Input Remote Accelerator On/Off Switch Remote Accelerator Feature 4 6V Switched Pull-up Input ISC Switch 1 Intermediate Speed Control Feature R AXG Switch (Future Functionality) Auxiliary Governor for Industrial Applications (Future Development) 5 b 6V Switched Pull-up Input R MUS Enable Multi Unit Synchronization Feature for Marine Applications. R Cruise On/Off Engine Speed based cruise Control for Industrial Applications 6 b 6V Switched Pull-up Input R MUS Complementary Multi Unit Synchronization Feature for Marine applications. R Clutch/ Service Brake switch Clutch for all manual transmission in Industrial Applications Brake switch for all Industrial 7 b 6V Switched Pull-up Input R MUS ID Pin 1 Multi Unit Synchronization Feature for Marine applications. Engine Brake Switch (Future Functionality) Engine Brakes for Industrial applications (Future Functionality) 8 b 6V Switched Pull-up Input R MUS ID Pin 2 Multi Unit Synchronization Feature for Marine applications. 9 Ratiometric Analog Input Accelerator Position Signal All applications 10 Non-Functional Not Applicable No functionality 11 IVS 5V Switched Pull-up Input On Idle Switch All applications 12 b 6V Switched Pull-up Input R OEM Switch Special calibration required Switched Outputs (Dual Outputs) Based On Sensed Parameters Feature – Input

光电耦合器的管脚图及工作原理

光电耦合器的管脚图及工作原理 光电耦合器的作用及工作原理 光电偶合器件(简称光耦)是把发光器件(如发光二极体)和光敏器件(如光敏三极管)组装在一起,通过光线实现耦合构成电—光和光—电的转换器件。光电耦合器分为很多种类,图1所示为常用的三极管型光电耦合器原理图。 当电信号送入光电耦合器的输入端时,发光二极体通过电流而发光,光敏元件受到光照后产生电流,CE导通;当输入端无信号,发光二极体不亮,光敏三极管截止,CE不通。对于数位量,当输入为低电平“0”时,光敏三极管截止,输出为高电平“1”;当输入为高电平“1”时,光敏三极管饱和导通,输出为低电平“0”。若基极有引出线则可满足温度补偿、检测调制要求。这种光耦合器性能较好,价格便宜,因而应用广泛。图一最常用的光电耦合器之内部结构图三极管接收型4脚封装

图二光电耦合器之内部结构图三极管接收型6脚封装 图三光电耦合器之内部结构图双发光二极管输入三极管接收型4脚封装 图四光电耦合器之内部结构图可控硅接收型6脚封装图五光电耦合器之内部结构图双二极管接收型6脚封装光电耦合器之所以在传输信号的同时能有效地抑制尖脉冲

和各种杂讯干扰,使通道上的信号杂讯比大为提高,主要有以下几方面的原因: (1)光电耦合器的输入阻抗很小,只有几百欧姆,而干扰源的阻抗较大,通常为105~106Ω。据分压原理可知,即使干扰电压的幅度较大,但馈送到光电耦合器输入端的杂讯电压会很小,只能形成很微弱的电流,由于没有足够的能量而不能使二极体发光,从而被抑制掉了。 (2)光电耦合器的输入回路与输出回路之间没有电气联系,也没有共地;之间的分布电容极小,而绝缘电阻又很大,因此回路一边的各种干扰杂讯都很难通过光电耦合器馈送到另一边去,避免了共阻抗耦合的干扰信号的产生。 (3)光电耦合器可起到很好的安全保障作用,即使当外部设备出现故障,甚至输入信号线短接时,也不会损坏仪表。因为光耦合器件的输入回路和输出回路之间可以承受几千伏的高压。 (4)光电耦合器的回应速度极快,其回应延迟时间只有10μs左右,适于对回应速度要求很高的场合。 光电隔离技术的应用 微机介面电路中的光电隔离 微机有多个输入埠,接收来自远处现场设备传来的状态信号,微机对这些信号处理后,输出各种控制信号去执行相应的操作。在现场环境较恶劣时,会存在较大的杂讯干扰,若

引脚定义

51单片机引脚介绍 AT89C2051是精简版的51单片机,精简掉了P0口和P2口,只有20引脚,但其内部集成了一个很实用的模拟比较器,特别适合开发精简的51应用系统,毕竟很多时候我们开发简单的产品时用不了全部32个I/O 口,用AT89C2051更合适,芯片体积更小,而且AT89C2051的工作电压最低为2.7V,因此可以用来开发两节5号电池供电的便携式产品。 本文以ATMEL公司生产的51系列家族的AT89S51和AT89C2051两种单片机来讲解,两种单片机是目前最常用的单片机,其中AT89S51为标准51单片机,当然其功能比早期的51单片机更强大,支持ISP在系统编程技术,内置硬件看门狗。。。 一、AT89S51单片机引脚介绍 AT89S51有PDIP、PLCC、TQFP三种封装方式,其中最常见的就是采用40Pin封装的双列直接PDIP封装,外形结构下图。 芯片共有40个引脚,引脚的排列顺序为从靠芯片的缺口(见右图)左边那列引脚逆时针数起,依次为1、2、3、4。。。40,其中芯片的1脚顶上有个凹点(见右图)。在单片机的40个引脚中,电源引脚2根,外接晶体振荡器引脚2根,控制引脚4根以及4组8位可编程I/O引脚32根。

1、主电源引脚(2根) VCC(Pin40):电源输入,接+5V电源 GND(Pin20):接地线 2、外接晶振引脚(2根) XTAL1(Pin19):片内振荡电路的输入端 XTAL2(Pin20):片内振荡电路的输出端 3、控制引脚(4根)RST/VPP(Pin9):复位引脚,引脚上出现2个机器周期的高电平将使单片机复位。ALE/PROG(Pin30):地址锁存允许信号 PSEN(Pin29):外部存储器读选通信号 EA/VPP(Pin31):程序存储器的内外部选通,接低电平从外部程序存储器读指令,如果接高电平则从内部程序存储器读指令。 4、可编程输入/输出引脚(32根) AT89S51单片机有4组8位的可编程I/O口,分别位P0、P1、P2、P3口,每个口有8位(8根引脚),共32根。每一根引脚都可以编程,比如用来控制电机、交通灯、霓虹灯等,开发产品时就是利用这些可编程引脚来实现我们想要的功能,尽情发挥你的想象力吧,实现你想要的:)强大无比。。。 PO口(Pin39~Pin32):8位双向I/O口线,名称为P0.0~P0.7 P1口(Pin1~Pin8):8位准双向I/O口线,名称为P1.0~P1.7 P2口(Pin21~Pin28):8位准双向I/O口线,名称为P2.0~P2.7 P3口(Pin10~Pin17):8位准双向I/O口线,名称为P3.0~P3.7 上面就是AT89S51单片机引脚的简单介绍,其它51系列家族的单片机8031、8051、89C51等引脚和89S51兼容,只是个别引脚功能定义不同。 二、AT89C2051单片机引脚介绍

引脚定义

VCC-- C=circuit ,线路的意思,指连接到一个完整电路的电源输入正端。为直流电压。在主板上为主供电电压或一般供电电压。例如一般电路VCC3--+3V供电。 VCC3: 3.3V VCC25: 2.5V VCC333: 3.3V VCC5: 5V VCC12: 12V VCORE: CPU核心电压(视CPU OR 电压治具而定) VDD-- D=device,应该说是连接到元件的意思,如:指某IC的工作电压,不排除部分IC同时接VCC、VDD。只是一个通称。普通的IC电源,可能+3V, +1.5V之类,例如数字电路正电压、门电路的供电等。 VDDQ--需要经过滤波的电源,稳定度要求比VDD更高, VSS--地、负电源端、公共点,S=series,指供电的负极,一般是0伏电压或电压参考点GND--地 VEE:...同上...都有GND的意思(ground) 供电电压一般都标为Vdd,Vcc VID--是CPU电压识别信号。以前的老主板有VID跳线,现在的一般没有,CUP工作电压就是由VID来定义。通过控制电源IC输出额定电压给CPU。 VTT--是AGTL总线终端电压(有VTT1.5V、VTT2.5V),针对不同型号的CPU有1.8V,1.5V,1.125V.测量点在cpu插座旁边,有很多56的排阻,就是它了。 CS--片选 CAS--行选通 RAS--列选通 RESET--复位 CLK--时钟 SCLK--串行时钟 A或SA--地址线 SYNC--串行同步 SDATA--串行数据 VDIMM--内存槽的电源。 5VSB--5V待机电源,待机电源是指电脑未开机,但插着外部电源,主板上有一部分供着电,可以做唤醒等作用的电,SB=stand by--待机。 3VSB--3V待机电源 主板有+5VSB,+3VSB, +3V,+5V,+12V,+5V_DUAL(USB)。 POWER_OK OR POWER_GOOD: 3.3V或5V 也有这样理解的,VDD,接MOS管的D极,即漏极;VSS,接MOS管的S极,即源极,主板上IC里面太多CMOS器件了。VCC,接三极管的C极,集电极。VEE,接三极管的E 极,发射极总之,我们只需要知道那是正哪是负就可以了。在一些少见的电路(器件)中,会遇到相反的情况,就不是我们需要了解的了。 Vpp:电压绝对幅值(V),比如,高中物理课本所讲到的正弦波,正半周和负半周的的电压绝对大小,用示波器看主板cpu电压管的波形时,我们看到的方波已经不是很标准的方波了,它在正方向有12V(比如),在负方向呢,会有0.5V的空间(估计是人为保留的),那么Vpp =12.5V。

LM331 器件管脚图及管脚功能及应用

LM331 内部功能图

LM331 的内部电路组成如右图所示由输入比较器、定时比较器、R-S 触发器、输出驱动管、复零晶体管、 LM331 内部功能图 能隙基准电路、精密电流源电路、电流开关、输出保护管等部分组成输出 驱动管采用集电极开路形式,因而可以通过选择逻辑电流和外接电阻,灵活 改变输出脉冲的逻辑电平,以适配 TTL、DTL 和 CMOS 等不同的逻辑电路。LM331 可采用双电源或单电源供电,可工作在 4.0~40V 之间,输出可高达40V,而且可以防止 Vcc 短路。 电压-频率变换器工作原理 上图是由 LM331 组成的电压—频率变换电路。外接电阻 Rt 、Ct和定时比较器、复零晶体管、R-S触发器 电压-频率变换器工作原理 等构成单稳定时电路。当输入端 Vi+输入一正电压时,输入比较器输出高电平,使R-S触发器置位,Q输出高电平,输出驱动管导通,输出端fo为逻辑低电平,同时,电流开关打向右边,电流源 IR 对电容CL 充电。此时由于复零晶体管截止,电源 Vcc 也通过电阻 Rt 对电容 Ct 充电。当电容 Ct 两端充电电压大于 Vcc 的2/3 时,定时比较器输出一高电平, 使 R-S 触发器 复位,Q 输出低电平,输出驱动管截止,输出端 fo 为逻辑高电平,同时,复 零晶体管导通,电容 Ct 通过复零晶体管迅速放电;电流开关打向左边,电 容 CL 对电阻 RL放电。当电容 CL 放电电压等于输入电压 Vi 时,输入比较器再次输出高电平,使 R-S触发器置位,如此反复循环,构成自激振荡。 右图画出了电容 Ct、 CL 充放电和输出脉冲 f0 的波形。设电容 CL 的充电时间为 t1,放电时间为 t2,则根据电容 CL 上电荷平衡的原理,我们有: (IR-VL/RL)t1=t2VL/RL

DS18B20详细引脚功能描述

DS18B20详细引脚功能描述 (2)独特的单线接口方式,DS18B20在与微处理器连接时仅需要一条口线即可实现微处理器与DS18B20的双向通讯 (3)DS18B20支持多点组网功能,多个DS18B20可以并联在唯一的三线上,实现组网多点测温 (4)DS18B20在使用中不需要任何外围元件,全部传感元件及转换电路集成在形如一只三极管的集成电路内 (5)温范围-55℃~+125℃,在-10~+85℃时精度为±0.5℃ (6)可编程的分辨率为9~12位,对应的可分辨温度分别为0.5℃、0.25℃、0.125℃和0.0625℃,可实现高精度测温 (7)在9位分辨率时最多在93.75ms内把温度转换为数字,12位分辨率时最多在750ms 内把温度值转换为数字,速度更快 (8)测量结果直接输出 数字温度信号,以“一线总线”串行传送给CPU,同时可传送CRC校验码,具有极强的抗干扰纠错能力 (9)负压特性:电源极性接反时,芯片不会因发热而烧毁,但不能正常工作。 DS18B20 测温原理 DS18B20 测量温度时使用特有的温度测量技术。其内部的低温度系数振荡器能产生稳定的频率信号f0,高温度系数振荡器则将被测温度转换成频率信号f。当计数门打开时,DS18B20 对f0 计数,计数门开通时间由高温度系数振荡器决定。芯片内部还有斜率累加器,可对频率的非线性予以被偿。测量结果存入温度寄存器中。一般情况下的温度值应为9 位(符号点1位),但因符号位扩展成高8 位,故以16 位被码形式读出,表2 给出了温度和数字量的关系。

温度传感器选择DS18B20 优点 温度采集模块电路如下: 报警电路:报警模块由两个部分组成:蜂鸣器报警和LED灯报警 报警电 路 51 单 片 机 温度传感 电路 显示电 路 按键电路

MCU芯片管脚定义基本常识(精)

MCU 芯片管脚定义基本常识 1、输入口(Input ) 输入口其实可以理解为一个对地电阻和对VDD 电阻均为无穷大的端口,它的状态完全由外部电路决定。此脚不用时不能悬空,视工作情况要么接地要么到VDD 。 2、输出口(Output ) 输出口可由程序设定为输出高或输出低,在负载范围内,输出高时的电压约等于VDD ,输出低时的电压约等于VSS 。此脚不用时可悬空。 3、有内部上拉的输入口(Pull-high ) 有内部上拉的输入口相当于该输入口在芯片内部接了一个150K 左右的电阻到VDD 。因此,与普通输入口相比,有内部上拉的输入口在外围悬空的情况下测量的电压近似于VDD (不用时可悬空),而普通输入口在外围悬空的情况下测量的电压是不确定的,在VSS~VDD之间变化,实际运用时是不能悬空的。 4、开漏输出(Open-dnain ) 开漏输出的输出口特性如下:输出低时对VSS 阻抗极低,在负载范围内近似于VSS ;输出高时对VSS 和VDD 阻抗视为无穷大,输出电压取决于外部电路提供的电压(最大为芯片极限存受电压)。 5、I/O口 顾名思义同一脚即是输入口又是输出口,在不同的时候是不同的状态,视工作情况考虑外部电路;此脚有输入状态,所以不用时不能悬空,也不能直接接地或接VDD ,需通过47K 以上的电阻上拉到VDD 或下拉到地。 6、如何准确判断输入/输出状态

下面通过一个电阻就可以准确判断出I/O的输入/输出状态。请参考下表:悬空 10K 电阻上拉到VDD 10K 电阻下拉到VSS 测试结果待测I/O电压高高高输出高 低低低输出低 不定高低普通输入 高高低内部上拉 7、I/O的内部保护 I/O一般都有内部保护电路,均采用二极管钳位保护,保证I/O的电压不超过VDD+0.7V且不低于VSS-0.7V , 确保I/O不因外部一定的电压而受到损伤。 8、应用注意事项 所有输入口均不能悬空(内部上拉的输入口除外),必须通过外部电路接上稳定的高或低电位,否则会导致MCU 的耗电剧增或工作状态的变化。 硬件电路设计中应确保各脚的电压不超过VDD 且不低于VSS ,否则将不仅会使MCU 电流增大且又极易损坏芯片。 芯片外围电路设计时必须确保芯片的供电电压在其允许范围之内。 9、关于单片机高、低电位的判断 单片机输入口读取高、低电平的判断与芯片供电的VDD 有直接关系,VDD 不同,判断高、低的临界电压值也不一样。根据IC 资料, ≥2/3VDD的电压MCU 判断为高, 而≤1/3VDD的电压值MCU 判断为低, 中间有一定的模糊区,而实际应用的经验告诉我们, 单片机读到高比较容易而不容易读到低, 一般<0.7V的电压才可以准确读到低.

相关文档