文档库 最新最全的文档下载
当前位置:文档库 › 电子技术相关 数电作业_05a

电子技术相关 数电作业_05a

电子技术相关 数电作业_05a
电子技术相关 数电作业_05a

数字电子技术复习题

《数字电子技术》综合复习资料 一、单项选择题 1.在下列各图中,同或逻辑Z 对应的逻辑图是 。 A. ≥1 ≥1 Z D. =1 Z 2. 逻辑表达式A (B+C )=AB+AC 的对偶式是 。 A. ))((C A B A C B A ++=+ B. A+BC=(A+B ) (A+C ) C. AB+AC=A (B+C ) D. ))((C A B A C B A ++=+ 3.如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。 A . 0 B .1 C .00110101 D .其它 4. 三态门有一使能控制端,当使能端为无效电平时,正确的是 。 A. 输出端为高阻态 B . 输出端为高电平 C. 输出端为低电平 D. 输出与输入间有正常的逻辑关系 5.用四选一数据选择器实现函数Y =0101A A A A +,应使 。 A.D 0=D 2=0,D 1=D 3=1 B.D 0=D 2=1,D 1=D 3=0 C.D 0=D 1=0,D 2=D 3=1 D.D 0=D 1=1,D 2=D 3=0 6.有一个与非门构成的基本RS触发器,欲使其输出状态保持原态不变,其输入信号应为 。 A. S=R=0 B. S=0 R=1 C. S=1 R=0 D. S=R=1 7.若用J K 触发器来实现状态方程为AB Q A Q n 1 n +=+,则J 、K 端的驱动方程为 。 A.J =A B ,K =B A + B.J =A B ,K = B A C.J = B A +, K =A B D.J = B A ,K =A B 8.一个8421B C D 码十进制计数器,设其初态Q 3Q 2Q 1Q 0=0011,输入的时钟脉冲频率 f =1k H z 。试问在100m s 时间后,计数器的状态为 。 A .0010; B .0011; C .0111 D.0110 9.欲将容量为1K ×4的R A M 扩展为4K ×4,则需要控制各片选端的辅助译码器的输出端数 为 。 A.1 B.2 C.4 D.8 10.一个8位A/D 转换器,若所转换的最大模拟电压为5V ,当输入2V 电压时,其输出的数字量为 。 A .00111001 B .01100110 C .10011001 D .01010010 11.一个7位二进制加法计数器,如果输入脉冲频率 f=256kHz ,试求此计数器最高位触发器输出脉冲频率为____________。 A .32kHz ; B .2kHz ; C .128 kHz D .256kHz 12.用n 个触发器构成计数器,可得到的最大计数长度(模值)为____________。 A. n B. 2n C. 2n D. n 2 13.由555u u o 4V

华工2019上“数字电子技术”作业(五大题共16小题)

一、逻辑代数基础(逻辑函数化简、变换)(1小题) 1、函数Y(A,B,C,D)m(0,2,7,13,15)d(1,3,4,5,6,8,10),要求:(1)利用卡诺图 将Y化为最简的“与或”表达式;(2)将该最简的“与或”表达式变换为与非-与非式;(3)将该最简的“与或”表达式变换为或非-或非式。 二、器件(门电路、触发器、存储器、ADC/DAC)(8小题) 1、写出如图2-1所示电路中门电路的类型,并写出输出端Y i、丫 2、Y的表达式。 Y2=C&D Y=Y1&Y2 2、写出如图2-2所示电路中门电路的类型,并分别写出下图中当控制信号EN=0和EN=1时输出端丫1、丫2、Y的表达式或逻辑状态。 答: EN=0, Y1= ( A&B)' Y2=高阻抗,Y= (A&B )' EN=1,Y1 =高阻抗,Y2=( C&D)' ,Y= (C&D)' 3、电路如图2-3所示,写出触发器输入端D的表达式、是CLK的上升沿或下降沿触发、触发时次态Q*的表达式,并说明该电路对于输入信号A来讲相当于哪种逻辑功能的触发器。

4、电路如图2-4所示,写出触发器输入端 J 、K 的表达式、是CLK 的上升沿或下降沿触发、 触发时输出次态 Q*的表达式,并说明该电路对于输入信号 A 来讲相当于哪种逻辑功能的触 发器。 5、存储器2114的逻辑符号如图 2-5所示,问:(1)是RAM 还是ROM ? ( 2)2114的地 址 线、数据线分别为几根?( 3)2114的容量是多少? 2114 答:(1)存储器2114是RAM ; (2) 2114地址线10根,数据线4根; (3) 2114 的容量是 1K*4bit 。 6、四片RAM2114( 1K 4)组成的RAM 容量扩展电路如图 2-6所示。问:(1)该扩展电路 的存储容量为多少? ( 2)该电路采用何种容量扩展方式?并简要说明原因。 1J >C1 1K Q c o ---- Q' CLK 图2-4 A 9 A 。 D 3 R/ W D o CS Q Q' 图2-3 号 / 图2-5

2004年数字电子技术试题及答案

<<数字电子技术>>试题答案 2004.11 一.选择题.(每题2分,共20分. 每小题只有一个答案) 题号 1 2 3 4 5 6 7 8 910 答案B C C A B A D B D B 1).8421BCD码100100110100对应的十进制数是: (*知识点:BCD码) (A)2356 (B)934 (C)4712 (D)2355 2).n个变量可组成多少个最小项? (*知识点:最小项) (A)n (B)2n (C)2n (D)2n-1 3)已知函数F的卡诺图如图1-1, 试求其最简与或表达式(*知识点:卡诺图化简) 4)如果在时钟脉冲CP=1期间, 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器? (**知识点:主从结构触发器的动作特点)

(A)TTL 主从 (B)边沿 (C)维持阻塞 (D)同步RS 5)已知函数 ,该函数的反函数 是(*知识点:求反函数) 6)为构成1024×4的RAM, 需要多少片256×1的RAM? (**知识点:RAM 的扩展) (A)16 (B)4 (C)8 (D)12 7)欲得到一个频率高度稳定的矩形波, 应采用什么电路(*知识点:石英晶体多谐振荡器) (A) 计数器 (B)单稳态触发器 (C)施密特触发器 (D)石英晶体多谐振荡器 8)若将一个频率为10KH Z的矩形波变换成一个1KH Z的矩形波, 应采用什么电路? (**知识点:计数器的分频功能) (A)T'触发器 (B)十进制计数器 (C)环形计数器 (D)施密特触发器 9)一个八位D/A转换器的最小输出电压增量为0.02V, 当输入代码为01001100时, 输出电压V O为多少伏? (**知识点:D/A转换器) (A)0.76V (B)3.04V (C)1.40V (D)1.52V 10)对于TTL门电路来说,下列各图哪个是正确的? (*** 知识点:TTL门电路)

华工网络数字电子技术作业

第1章作业 1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位? 答:如用二进制最少需10位,用八进制最少需4位,用十六进制最少需3位 1.4将下列二进制数转换为等值的十进制数。 (1)(101.011)2 ;(3)(1111.1111)2。 解(1)(101.011)2 =5.375 (3)(1111.1111)2=15.9375 1.5将下列二进制数转换为等值的八进制数和十六进制数。 (2)(1001.1101)2;(4)(101100.110011)2。 解:(2)(1001.1101)2=(11.64)8=(9.D)16(4)(101100.110011)2=(54.63)8=(https://www.wendangku.net/doc/d65882810.html,)16 1.6将下列十六进制数转换为等值的二进制数。 (1)(8.C)16;(3)(8F.FF)16。 解:(8.C)16=(1000.1100)2 (8F.FF)16=(10001111.11111111)2 1.9将下列十进制数转换为等值的二进制数和十六进制数。要求二进制数保留小数点以后4位有效数字。 (2)(188.875)10;(4)(174.06)10。 解(2):

1.14用二进制补码运算计算下列各式。式中的4位二进制数是不带符号位的绝对值。如果和为负数,请求出负数的绝对值。(提示:所用补码的有效位数应足够表示代数和的最大绝对值。) (2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。 解:

第2章作业 2.4已知逻辑函数的真值表如表P2.4(a)、(b)所示,试写出对应的逻辑函数式。 表P2.4(a)表P2.4(b)

数字电子技术试题及答案

广东技术师范学院《数字电子技术》试卷及答案 一、填空题(每空1分,共20分) 1、 有一数码10010011,作为自然二进制数时,它相当于十进制数( 147 ),作为8421BCD 码时,它相当于十进制数( 93 )。 2、三态门电路的输出有高电平、低电平与( 高阻 )3种状态。 3.TTL 与非门多余的输入端应接( 高电平或悬空 )。 4.TTL 集成JK 触发器正常工作时,其d R 与d S 端应接( 高 )电平。 5、 已知某函数?? ? ? ?+??? ? ?++=D C AB D C A B F ,该函数的反函数 F =( D C B A D C A B ++ )。 6、 如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。 7、 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V,其输出高电平为( 3、6 )V,输出低电平为( 0、35 )V, CMOS 电路的电源电压为( 3—18 ) V 。 8.74LS138就是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11 )根地址线,有( 16 )根数据读出线。 10、 两片中规模集成电路10进制计数器串联后,最大计数容量为(100 )位。 11、 下图所示电路中, Y 1=( Y 1=A 反B );Y 2 =( Y 2=A B 反+ A B ); (Y 3=A B ); Y 3 ( Y 3=A B 反 )。 12、 某计数器的输出波形如图1所示,该计数器就是( 5 )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个就是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1、 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。 A.F(A,B,C)=∑m(0,2,4) B 、 (A,B,C)=∑m(3,5,6,7) C.F(A,B,C)=∑m(0,2,3,4) D 、 F(A,B,C)=∑m(2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出 012Y Y Y ??的值就是( C )。 A B Y 1 Y 2 Y 3

电子技术基础数字部分

电子技术基础数字部分: 《电子技术基础数字部分(第5版)习题全解》是为配合华中科技大学电子技术课程组编、康华光任主编、邹寿彬和秦臻任副主编的《电子技术基础数字部分》(第五版)教材而编的习题全解。 内容包括《电子技术基础数字部分》(第五版)各章习题解答。 《电子技术基础数字部分(第5版)习题全解》使用对象主要是电气信息类(包括原电子、电气、自控等类)教师,希望它的出版有助于电子技术基础授课教师进行教学、开展教学研究及提高教学质量目录: 1 数字逻辑概论 1.1 数字电路与数字信号 1.2 数制 1.3 二进制数的算术运算 1.4 二进制代码 1.5 逻辑函数及其表示方法 2 逻辑代数与硬件描述语言基础 2.1 逻辑代数 2.2 逻辑函数的卡诺图化简法 3 逻辑门电路 3.1 MOS逻辑门电路 3.2 TTL逻辑门电路 3.3 射极耦合逻辑门电路

3.4 砷化镓逻辑门电路 3.5 逻辑描述中的几个问题 3.6 逻辑门电路使用中的几个实际问题 4 组合逻辑电路 4.1 组合逻辑电路的分析 4.2 组合逻辑电路的设计 4.3 组合逻辑电路中的竞争冒险 4.4 若干典型的组合逻辑集成电路 4.5 组合可编程逻辑器件 5 锁存器和触发器 5.2 锁存器 5.3 触发器的电路结构和工作原理 5.4 触发器的逻辑功能 6 时序逻辑电路 6.1 时序逻辑电路的基本概念 6.2 同步时序逻辑电路的分析 6.3 同步时序逻辑电路的设计 6.4 异步时序逻辑电路的分析 6.5 若干典型的时序逻辑集成电路 6.6 时序可编程逻辑器件 7 存储器、复杂可编程器件和现场可编程门阵列7.1 只读存储器

西交《数字电子技术》在线作业

西交《数字电子技术》在线 作业 -标准化文件发布号:(9456-EUATWK-MWUB-WUNN-INNUL-DDQTY-KII

西交《数字电子技术》在线作业 试卷总分:100 测试时间:-- ?单选题 一、单选题(共 50 道试题,共 100 分。) V 1. 处理______的电子电路是数字电路。 A. 交流电压信号 B. 直流信号 C. 模拟信号 D. 数字信号 满分:2 分 2. 用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的′是按处理;在包围圈外的′是按______处理。 A. 1,1 B. 1,0 C. 0,0 D. 不确定。 满分:2 分 3. A. 变为0 B. 保持1不变 C. 保持0不变 D. 无法确定 满分:2 分 4. 10- 4线优先编码器允许同时输入__________路编码信号。 A. 1 B. 9 C. 10 D. 多 满分:2 分 5. 标准TTL门关门电平U off之值为_________。 A. 0.3V B. 0.5V C. 0.8V D. 1.2V 满分:2 分 6. 数字电路中,晶体管的工作于_______状态。

A. 放大 B. 饱和 C. 截止 D. 开关 满分:2 分 7. TTL与非门输出低电平的参数规范值是_______。 A. U OL≤0.3V B. U OL≥0.3V C. U OL≤0.4V D. U OL= 0.8V 满分:2 分 8. 三极管开关电路中,影响开关速度的主要因素是 _______。 A. t d B. t r C. t s D. t f 满分:2 分 9. TTL与非门输出高电平的参数规范值是_______。 A. U OH≥1.4V B. U OH≥2.4V C. U OH≥3.3V D. U OH= 3.6V 满分:2 分 10. 利用2个74LS138和1个非门,可以扩展得到1个______线译码器。 A. 2-4 B. 3-8 C. 4-16 D. 无法确定。 满分:2 分 11. 当________时,增强型NMOS管相当于开关接通。 A. B. C. D. 满分:2 分

数字电子技术试题及答案

广东技术师范学院《数字电子技术》试卷及答案 一、填空题(每空1分,共20分) 1.?147),作为8421BCD 码时,它相当于十进制数(93)。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5.已知某函数?? ? ? ?+??? ? ?++=D C AB D C A B F ,该函数的反函数F =(D C B A D C A B ++)。 时,输出 ROM 有0Y 的值是A .111B.010 C.000D.101 3.十六路数据选择器的地址输入(选择控制)端有(C )个。 A .16B.2 C.4D.8 4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是(A )。 A.1011--0110--1100--1000--0000 B.1011--0101--0010--0001--0000 C.1011--1100--1101--1110--1111 D.1011--1010--1001--1000--0111

5.已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2 A 1 A =011,则输出Y 7 ~ Y 是(C)。 6.一只四输入端或非门,使其输出为1的输入变量取值组合有(A)种。A.15?????????B.8 C.7?????????D.1 7.随机存取存储器具有(A)功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N个触发器可以构成最大计数长度(进制数)为(D)的计数器。 9 10 A 11 12 A. 13 14 A.4 B.6 C.8 D.16 三、判断说明题(本大题共2小题,每小题5分,共10分) (判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。) 1、逻辑变量的取值,1比0大。(×) 2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(√)。

数字电子技术作业(第5周)

数字电子技术作业(第5周) 一、请选择正确答案,将其代号填入题末( )内; 1、仅用译码器(例如3线-8线译码器,4线-16线译码器)无法完成的逻辑功能为: A .算术运算; B .码组变换; C .数据分配; D .产生逻辑函数。 ( ) 2、欲组建6线-64线译码器,则需用图示3线-8线译码器: A .2片; B .6片; C .9片; D .12片。 ( ) 3、一个N 选1 MUX 的输入地址码的位数是: A .N ; B .2N ; C .log2N ; D .ln2N 。 ( ) 4、仅用数据选择器(例如8选1 MUX 、4选1 MUX )无法实现的逻辑功能是: A .数据延迟; B .数据并/串变换; C .数据选择; D .产生逻辑函数。 ( ) 5、若用4选1原码输出MUX ,实现函数F = P + Q 时,其中P 为地址高位,Q 为低位, 则输入数据D 0D 1D 2D 3应为: A .1101; B .1001; C .0110; D .1011。 ( ) 二、解答题 6、试用图示3线-8线译码器74LS138和门电路产生如下多输出逻辑函数,并画出必要的连线图。 Y AC Y ABC ABC BC Y BC ABC 123,,. ==++=+????? &EN 1 2 4 BIN/OCT οο01234567οοοο ο ο ο ο 7、试用4选1 MUX 和门电路实现函数 F (A ,B ,C ,D ) = ∑m (0,2,3,5,6,7,8,9) + ∑d (10,11,12,13,14,15)。 8、试仅用三片4 选1的数据选择器实现4变量逻辑函数。 F (A ,B ,C ,D )=∑m (1,5,6,7,9,11,12,13,14).

电子技术基础数字部分第五版康光华主编第1~6章章节详细习题答案

第一章习题答案 1.1.4 一周期性信号的波形如图题1.1.4所示,试计算:(1)周期;(2)频率;(3)占空比 012 (ms) 图题1.1.4 解: 周期T=10ms 频率f=1/T=100Hz 占空比q=t w /T ×100%=1ms/10ms ×100%=10% 1.2.2 将下列十进制数转换为二进制数、八进制数和十六进制数,要求误差不大于2-4: (1)43 (2)127 (3)254.25 (4)2.718 解: 1. 转换为二进制数: (1)将十进制数43转换为二进制数,采用“短除法”,其过程如下: 2 4 3 ………………………余1……b 02 21 ………………………余1……b 12 1 ………………………余1……b 5 2 2 ………………………余0……b 42 5 ………………………余1……b 32 10 ………………………余0……b 20 高位 低位 从高位到低位写出二进制数,可得(43)D =(101011)B (2)将十进制数127转换为二进制数,除可用“短除法”外,还可用“拆分比较法”较为简单: 因为27=128,因此(127)D =128-1=27-1=(1000 0000)B -1=(111 1111)B (3)将十进制数254.25转换为二进制数, 整数部分(254)D =256-2=28-2=(1 0000 0000)B -2=(1111 1110)B 小数部分(0.25)D =(0.01)B (254.25)D =(1111 1110.01)B (4)将十进制数2.718转换为二进制数 整数部分(2)D =(10)B 小数部分(0.718)D =(0.1011)B 演算过程如下:

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电子技术作业考核试题与答案

西安交通大学16年3月课程考试《数字电子技术(高起专)》 作业考核试题 一、单选题 1. TTL与非门低电平输出电流IOL 的参数规范值是( D )。 A. 20μA B. 40μA C. D. 16mA 2. 已知F=(ABC+CD)',选出下列可以肯定使F=0的取值( D )。 A. ABC=011 B. BC=11 C. CD=10 D. BCD=111 3. 把模拟量转换成为相应数字量的转换器件称为( D )。 A. 数-模转换器 B. DAC C. D/A转换器 D. ADC 4. “与非”逻辑运算结果为“0”的条件是该与项的变量( B )。 A. 全部输入“0” B. 全部输入“1” C. 至少有一个输入“1” D. 任一个输入“0” 5. 用三态门可以实现“总线”连接,但其“使能”控制端应为( D )。 A. 固定接0 B. 固定接1 C. 同时使能 D. 分时使能 6. 高密度可编程逻辑器件中具有硬件加密功能的器件是( D )。 A. HDPLD和FPGA B. GAL C. HDPLD D. FPGA 7. 改变( D )之值不会影响555构成单稳态触发器的定时时间tw。 A. 电阻R B. 电容C C. C-U端电位 D. 电源VCC 8. 如要将一个最大幅度为的模拟信号转换为数字信号,要求ADC的分辨率小于0mV,最少应选用( C )位ADC。 A. 6

B. 8 C. 10 D. 12 9. 用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的×是按()处理;在包围圈外的×是按( B )处理。 A. 1,1 B. 1,0 C. 0,0 D. 不确定 10. 二极管与门的两输入信号AB=( D )时,输出为高电平。 A. 00 B. 01 C. 10 D. 11 11. 用不同数制的数字来表示2004,位数最少的是( A )。 A. 十六进制 B. 十进制 C. 八进制 D. 二进制 12. 若双积分A/D转换器第一次积分时间T取20mS的整倍数,它便具有( B )的优点。 A. 较高转换精度 B. 极强抗50Hz干扰 C. 较快的转换速度 D. 较高分辨率 13. 主从JK触发器Q的状态是在时钟脉冲CP( B )发生变化。 A. 上升沿 B. 下降沿 C. 高电平 D. 低电平 14. HDPLD比较适合用在以( B )的数字系统。 A. 复杂 B. 控制为主 C. 时序为主 D. 较简单 15. 555集成定时器构成的单稳态触发器,其暂态时间tW =( C )。 A. B. RC C. D. 16. TTL与非门输出高电平的参数规范值是( B )。 A. ≥ B. ≥ C. ≥ D. =

数字电子技术试卷和答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.100001100001是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 二.判断题(10) 1.BCD 码即8421码 ( 错 ) 2.八位二进制数可以表示256种不同状态。 ( 对 ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。 ( ) 4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。 (对 ) 5.计数器可作分频器。 ( 对 ) 三.化简逻辑函数(14) 1.用公式法化简- - +++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑= m d D C B A Y ),,,,()+,,,, (84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q n +=- +1 ,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

电子技术基础数字部分期末试卷

电子技术基础数字部分期末试卷 姓名 学号 成绩 一、填空题(每空1分,共15分) 1、组合电路没有 记忆 功能,因此,它是由 门电路 组成。 2、将BCD 码翻译成十个对应输出信号的电路称为二十进制译码器,它有 4 个 输入端, 10 输出端。 3、 下图所示电路中,()C B A Y 1⊕=;B A Y 2+=;=+=? +?=B A B A AB A AB B Y 3。 4、二进制数A=1011010;B=10111,则A-B=n Q R S +(1000011)20RS =。 5、判断图1.5电路, b 是组合电路的框图, a 是时序电路的框图。从中可以看 出,时序电路与组合电路相比,在电路结构上的特点是 时序电路有记忆元件,由存储电路构成,组合电路无记忆元件,由门电路构成。 6、一个逻辑函数除了用函数式、真值表和逻辑图之外,还有二种表示方法,它们是 卡诺 图, 波形图。 二、选择题(每题3分,共15分) A 1 B Y 2 A B C Y 1 A B Y 3

1、以下式子中不正确的是( C ) a .1?A =A b .A +A=A c .B A B A +=+ d .1+A =1 2、下列说法不正确的是( C ) a .集电极开路的门称为OC 门 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线或运算 d 利用三态门电路可实现双向传输 3、电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( B ) a .“110” b .“100” c .“010” d .“000” 4、以下错误的是( B ) a .数字比较器可以比较数字大小 b .实现两个一位二进制数相加的电路叫全加器 c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器 d .编码器可分为普通全加器和优先编码器 5、下列描述不正确的是( B ) a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便 b .集成二—十进制计数器和集成二进制计数器均可方便扩展。 c .将移位寄存器首尾相连可构成环形计数器 d .上面描述至少有一个不正确 三、证明或化简下列函数(每小题5分,共15分) 1、证明 C AC C AB C B A =++ 证明:

数字电子技术试题及答案05

试卷五 一、填空题(20分) 1.数字信号只有 和 两种取值。 2.十进制123的二进制数是 ;八进制数是 ;十六进制数是 。 3.设同或门的输入信号为A 和B ,输出函数为F 。 若令B=0,则F= 若令B=1,则F= 4.三态门的输出有 、 、 三种状态。 5.设JK 触发器的起始状态Q=1 若令J=1,K=0,则=+1n Q 。 若令J=1,K=1,则=-1n Q 。 6.BCD 七段翻译码器输入的是 位 码,输出有 个。 7.一个N 进制计数器也可以称为 分频器。 8.有一个6位D/A 转换器,设满度输出为6.3V ,输入数字量为110111,则输出模拟电压为 。 9.设ROM 容量为256字×8位,则它应设置地址线 条,输出线 条。 10.用256字×4位RAM ,扩展容量为1024字×8位RAM ,则需要 片。 二 、选择题(20分) 1. 离散的,不连续的信号,称为( ) A 、模拟信号 B 、数字信号 2. 组合逻辑电路通常由( )组合而成。 A 、门电路 B 、触发器 C 、计数器 3. 十六路数据选择器的地址输入(选择控制)端有( )个 A 、16 B 、2 C 、4 D 、8 4. 一位8421BCD 码译码器的数据输入线与译码输出线的组合是( ) A 、4:6 B 、1:10 C 、4:10 D 、2:4 5. 能实现脉冲延时的电路是( ) A 、多谐振荡器 B 、单稳态触发器 C 、施密特触发器 6.8线—3线优先编码器的输入为70I I - ,当优先级别最高的7I 有效时,其 输出012Y Y Y 的值是( ) A 、111 B 、010 C 、000 D 、101 7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A 、J=K=0 B 、J=K=1 C 、J=O ,K=1 8.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( ) A 、1011—0110—1100—1000—0000 B 、1011—0101—0010—0001—0000 9.有一位二进制数码需要暂时存放起来,应选用( )

数字电子技术试题和答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线和功能的电路是()。 A、或非门 B、和非门 C、异或门 D、OC门 3.对CMOS和非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器

数字电子技术练习题及答案

数 字电子技术练习题及答案 一、填空题 1、(238)10=( 11101110 )2 =( EE )16。(110110.01)2=( 36.4 )16=( 54.25 )10。 2、德?摩根定理表示为 B A +=( B A ? ) , B A ?=( B A + )。 3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。 4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ?+=⊙ ) 。 5、组成逻辑函数的基本单元是( 最小项 )。 6、与最小项C AB 相邻的最小项有( C B A )、( C B A ? ) 和 ( ABC ) 。 7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。 8、 9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。 11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。 12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。 14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。 15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。 16、T TL 与非门的多余输入端不能接( 低 )电平。 17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。 20、用文字、符号或者数码表示特定对象的过程叫做( 编码 )。把代码的特定含义翻译出来的过程叫( 译码 )。 在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码 )。 21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。 23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数码显示器,应采用(低)电平驱动的七段显示译码器。 24、能够将( 1个 )输入数据,根据需要传送到( m 个 )输出端的任意一个输出端的电路,叫做数据分配器。 25、在多路传输过程中,能够根据需要将( 其中任意一路挑选出来 )的电路,叫做数据选择器,也称为多路选择器或多路开关。 26、触发器又称为双稳态电路,因为它具有( 两个 )稳定的状态。 27、根据逻辑功能不同,触发器可分为( RS 触发器 )、( D 触发器 )、( JK 触发器 )、( T 触发器 )和( T ’触发器 )等。根据逻辑结构不同,触发器可分为( 基本触发器 )、( 同步触发器 )和( 边沿触发器 )等。 28、JK 触发器在JK =00时,具有( 保持 )功能,JK =11时;具有( 翻转 )功能;JK =01时,具有( 置0 )功能;JK =10时,具有( 置1 )功能。 29、JK 触发器具有( 保持 )、( 置0 )、( 置1 )和( 翻转 )的逻辑功能。D 触发器具有( 置0 )和( 置1 )的逻辑功能。RS 触发器具有( 保持 )、( 置0 )和( 置1 )的逻辑功能。 T 触发器具有( 保持 )和( 翻转 )的逻辑功能。T ’触发器具有( 翻转 )的逻辑功能。

数字电子技术试题(含答案)

系:_____________ 专业:_______________ 班级:_________ 准考证号: 姓名:_____________ 期 末 考 试 试 题 (卷) 密 封 线 密 封 线 以 内 不 准 作 任 何 标 记 密 封 线

8、要使JK 触发器处于计数状态,则必须使( ) A.J=K=1 B.J=K=0 C.J=0,K=1 D.J=1,K=0 9、下列触发器中没有计数功能的是( ) A.RS 触发器 B.T 触发器 C.JK 触发器 D.T ˊ触发器 10、组合电路中的冒险,偏“0”冒险Y = ( ) 二、填空题:(请在答题纸答题)(每空2分,共30分) 1、逻辑函数的表示方法有___________、___________、___________、___________、___________五种形式。 2、组合电路中的冒险,偏“1”冒险Y = ___________,偏“0”冒险Y = ___________。 3、不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。 4、一个4选1的数据选择器,应具有_____个地址输入端______个数据输入端。 5、时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。 6、计数器按CP 脉冲的输入方式可分为___________和___________。 三、化简题(请在答题纸答题)(每小题5分,共10分) 1、用公式证明等式,()()AB AB A B A B +=++ 2、用卡诺图化简函数为最简单的与或式(画图)。 (0,1,3,4,5,7,)Y m =∑ 四、根据已知条件,画出输出波形(请在答题纸答题)(每题10分,共20分) 1、已知逻辑门与输入波形,作出Y 的波形 Y A

《电子技术基础数字部分》总复习

《电子技术基础-数字部分》 一、基础知识 1、代数逻辑 进制与码 1)二进制(B)八进制(O) 十进制(D) 十六进制(H) 2) BCD码 公式定理 反演规则(必考) 1)与、或互换 2)0、1互换

3) 原变量、反变量互换 不属于单个变量上的非号要保留不变 对偶规则(必考) a. 与、或互换 b. 0、1互换 代数化简(大题) 并项法:A+ā=1 吸收法:A+AB=A 消去法:A+AB=A+B 卡诺图化简(大题) 写出最小项表达式 填卡诺图 合并最小项 将包围圈相加 2、逻辑门 1) OC 门---TTL (集电极开路门) 指TTL 门电路输出级BJT 管的集电极是开路的 OC 门必须外接负载电阻和电源才能正常工作 OD 门(漏极开路门):指CMOS 门输出电路只有NMOS 管,并且漏极是开路的 与OD 门相比可以承受较高的电压和较大的电流 2) 三态门---TSL 输出除了输出高、低电平外,还具有高输出阻抗的第三状态, 称为高阻态,又称为禁止态 3) CMOS 传输门 ①既可以传输数字信号,又可以传输模拟信号 ②传输门的输入和输出可以互换 OC 门 三态门 传输门

扇入数=输入端的个数,3输入,则Ni=3 2)扇出 扇出No ——驱动同类门的个数(有两种情况): ①拉电流 ②灌电流 如果N OL ≠N OH ,则No取二者中的最小值 二、组合电路 1、分析(大题) ①由给定的逻辑图写出逻辑关系表达式 ②对表达式进行化简 ③列出真值表 ④由真值表总结出逻辑功能 2、设计(大题) ①电路功能描述 ②真值表(关于A、B、Y等要有文字说明) ③逻辑表达式或卡诺图 ④最简与或表达式 ⑤逻辑变换(例如,变换为用与非门实现) ⑥逻辑电路图 3、集成模块运用(大题) 1)编码器(CD4532) 编码:把二进制码按一定规律编排,为每组代码赋予特定的含义 CD4532:8线-3线优先编码器 功能表:

数字电子技术(一)答案

《数字电子技术》作业(一)参考答案本课程作业由两部分组成。第一部分为“选择题”,由8个选择题组成,每题1分,共8分。第二部分为“分析题”,由简答题和论述题组成,共22分。作业总分30分,将作为平时成绩记入课程总成绩。 一、选择题(每题1分,共8分) 1、③; 2、③; 3、②; 4、④; 5、①; 6、①; 7、④; 8、①。 二、分析题(共22分) 1、(5分) 解:A C D A BC D A BCD AD A C D A B D Y=++=++ 2、(5分) 解:由图知,U BE=0.7V,所以: 3、(6分)

解:画D i 与C i 的卡诺图,如下: 合并最小项,可得: 1111 1111 =i i i i i i i i i i i i i i i i i i i i i i i i i D A B C A B C A B C A B C A B C A B C A B C A B C --------=+++ 11 11 =i i i i i i i i i i i i i C A B A C B C A B A C B C ----=++ 用与非门实现的组合电路如下图所示: 4、(6分) 解:(1)设触发器状态用Q2,Q1,Q0表示,C 表示输出进位,画七进制加法计数器状态图:

(2) 求时钟方程、状态方程和输出方程 时钟方程:012 == C P C P C P C P = 利用其卡诺图分别求各触发器状态方程和输出方程: 合并最小项可得: 122110 1 11021010 1 2 21 n n n n n n n n n n n n n n n n n n Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q C Q Q +++=+=+=+= (3) 求驱动方程:

相关文档
相关文档 最新文档