模拟试卷四
一、是非题 ( 对打“√”,错打“×”。每题 2 分,共10 分)
()1. GAL 不需要编程器就可写入JEDEL 文件。
()2. 具有N 个独立的状态,计满N 个计数脉冲后,状态能进入循环的时序
电路,称之模N计数器。
()3. 译码器和数据选择器都属于组合逻辑电路,但后者可用作函数发生器,
而前者不能。
()4. ispPLD 和FPGA 都是高密度PLD 。
()5. 组合逻辑电路的基本单元电路是门电路和触发器。
二、填空题( 每空 1 分,共20 分)
1. 右图电路的输出为。
2. 右图为某函数的卡诺图,
其最简与或式为,
最简与非式为。
3. 右图中的CD = 。
4. 某单稳态触发器在无外触发信号时输出为0态,
在外加触发信号时,输出跳变为1态,因此,
其稳态为态,暂稳态为态。
5. 数制转换:( 31 )10 = ( )2,( 1001001 )2 = ( )10。
6. 右图中,当
时,Q
= ,
当时,Q =
该触发器的约束条件为。
7. CMOS 门电路的闲置输入端不能,对于与门应当接到
电平,
对于或门应当接到电平。
8. 在工作时只能读出信息,而不能写入信息;而在工作时可以
存入信息,也能读出信息。
9.Intel 2716 EPROM 是8 位存储器,它有2K 字,因此,其存储容量为
KBit ,其中1K = 。
10. 晶体三极管作为电子开关时,其工作状态必须为状态或
状态。
三、单项选择题( 每小题 2 分,共10 分)
()1. 右图中:已知发光二极管的正向压降U D = 1.7V,参考工作电流I D = 10mA,
TTL 门输出的高低电平分别为U OH = 3.6V,U OL = 0.3V,允许的灌
电流和拉电流分别为I OL = 15mA,I OH = 10mA。则电阻R应选择
(A) 100 Ω;(B) 510 Ω;
(C) 2.2 kΩ;(D) 300 Ω。
()2. 可用于总线结构进行分时传输的门电路是
(A) 异或门;(B) 同或门;(C) OC 门;(D) 三态门。
()3. 要将正弦波转换为同频率的方波,应采用
(A) DAC;(B) ADC;(C) 施密特触发器;(D) JK触发器。()4. 图示为二输入逻辑门的输入A、B 和输出Y 的波形,则该逻辑门
是
(A) 与非门;(B) 同或门;A B Y
(C) 异或门;(D) 或非门。
()5. 下列电路中,不属于时序逻辑电路的是
(A)计数器;(B)移位寄存器;(C)译码器;(D)顺序脉冲发生器。
四、试采用两种方案设计一个三位多数表决电路( 无弃权) 。
(1) 用最少与非门;(2) 用数据选择器。( 14 分)
五、某编码器的真值表如下,试分析其工作情况:( 6 分)
(1) 是?/?线编码器?(2) 编码信号高电平还是低电平有效?
(3) 编码信号K0 ~ K7间有何约束条件?(4) 当K5 信号请求编码时,Y2 Y1
Y0 = ?
(设未列出的输入组合不能出现)
六、已知CT74LS00 的引脚图如下,试在图中作适当连接,以实现函数
A
=。
Y+
B
C
(10 分)
七、求下图中Y的最简与或式。( 8 分)
八、画出下图中u O的波形。(4分)
九、试分析下图电路的逻辑功能,并画出其状态转换图和工作波形。
(设触发器的初态为零)(8分)
十、试利用二进制计数器CT74LS161 构成七进制计数器。要求写出设计过程,
列出状态转换表。( 12分)
( 2