文档库 最新最全的文档下载
当前位置:文档库 › 【价格】超高速数据采集 40M每秒 12位 4路同步高速数据采集卡)系列)图

【价格】超高速数据采集 40M每秒 12位 4路同步高速数据采集卡)系列)图

【价格】超高速数据采集 40M每秒 12位 4路同步高速数据采集卡)系列)图
【价格】超高速数据采集 40M每秒 12位 4路同步高速数据采集卡)系列)图

PCI8002A 同步高速数据采集卡

硬件使用说明书

阿尔泰科技发展有限公司

产品研发部修订

阿尔泰科技发展有限公司

目录

目录 (1)

第一章功能概述 (1)

第一节、产品应用 (1)

第二节、总线及制作工艺特点 (1)

第三节、AD模拟量输入功能 (1)

第四节、DI数字量输入功能 (2)

第五节、DO数字量输出功能 (2)

第六节、其他指标 (2)

第七节产品安装核对表 (2)

第八节安装指导 (2)

一、软件安装指导 (2)

二、硬件安装指导 (2)

第二章元件布局图及简要说明 (3)

第一节、主要元件布局图 (3)

第二节、主要元件功能说明 (3)

一、信号输入输出连接器 (3)

二、电位器 (3)

三、拨码开关 (3)

四、状态灯 (3)

第三章信号输入输出连接器 (4)

第一节、AD模拟量信号输入连接器定义 (4)

第二节、DI/DO数字量信号输入连接器定义 (4)

第三节、AD输入量程设置 (5)

一、0 通道量程设置 (5)

二、1 通道量程设置 (5)

三、2 通道量程设置 (6)

四、3 通道量程设置 (6)

第四章各种信号的连接方法 (7)

第一节、AD模拟量输入的信号连接方法 (7)

第二节、AD触发源、外时钟信号的连接方法 (7)

第三节、DI数字量输入的信号连接方法 (7)

第四节、DO数字量输出的信号连接方法 (8)

第五节、多卡同步的实现方法 (8)

第五章数据格式、排放顺序及换算关系 (9)

第六章各种功能的使用方法 (10)

第一节、AD触发功能的使用方法 (10)

一、AD内部软件触发功能 (10)

二、AD硬件外触发功能 (10)

三、AD模拟量触发功能 (10)

第二节、AD内时钟与外时钟功能的使用方法 (11)

一、AD内时钟功能 (11)

二、AD外时钟功能 (11)

第三节、AD数据位高位控制的使用方法 (11)

1

PCI8002A 同步高速数据采集卡硬件使用说明书版本:6.111

第七章产品的应用注意事项、校准、保修 (13)

第一节、注意事项 (13)

第二节、保修 (13)

2

阿尔泰科技发展有限公司

第一章功能概述

信息社会的发展,在很大程度上取决于信息与信号处理技术的先进性。数字信号处理技术的出现改变了信息与信号处理技术的整个面貌,而数据采集作为数字信号处理的必不可少的前期工作在整个数字系统中起到关键

性、乃至决定性的作用,其应用已经深入到信号处理的各个领域中。实时信号处理、数字图像处理等领域对高速

度、高精度数据采集卡的需求越来越大。ISA 总线由于其传输速度的限制而逐渐被淘汰。我公司推出的基于PCI 总线、USB 总线等数据采集卡综合了国内外众多同类产品的优点,以其使用的便捷、稳定的性能、极高的性价比,获得多家客户的一致好评,是一系列真正具有可比性的产品,也是您理想的选择。

第一节、产品应用

本卡是一种基于PCI 总线的数据采集卡,可直接插在IBM-PC/AT 或与之兼容的计算机内的任一PCI 插槽中,

构成实验室、产品质量检测中心等各种领域的数据采集、波形分析和处理系统,也可构成工业生产过程监控系统。

它的主要应用场合为:

◆电子产品质量检测

◆信号采集

◆过程控制

◆伺服控制

第二节、总线及制作工艺特点

◆32 位PCI 总线,支持PCI2.2 协议,真正实现即插即用

◆支持5V PCI 总线(总线上的+5V 和+12V 均被使用)

◆FPGA 接口芯片设计,具有极高的保密性,特别适合OEM 合作

第三节、AD模拟量输入功能

◆转换器类型:AD9224

◆输入量程:±5V、±2.5V、±1V、±0.5V

◆转换精度:12 位(Bit)

◆采样速率(同步采样)

最高采样速率为40MHz(25 纳秒/点)

最低采样速率为400KHz(约 2.5 微秒/点)

分频公式:采样频率= 主频/ 分频数,其中主频= 80MHz,32 位分频,分频数的取值范围:最低为2,最高为200

◆物理通道数:4 通道(各通道完全独立同步采样)

◆模拟量输入方式:单端模拟输入

◆模拟输入阻抗:>10M?

◆模拟输入共模电压范围:<±2V

◆通道切换方式:4 通道同时转换

◆数据读取方式:软件读取方式、DMA 方式(此方式速度最高)

◆存诸器深度:每通道512K 字(点)RAM 存储器

◆时钟源选项:板内时钟和板外时钟软件可选

◆触发模式:软件内部触发和硬件外部触发

◆触发类型:边沿触发触发

◆触发方向:负向触发、正向触发、负正向触发

◆触发电平:共4096 级软件可调,可调范围为±10V

1

PCI8002A 同步高速数据采集卡硬件使用说明书

版本:6.111

◆触发灵敏度:软件可选范围为1~65535(819uS)

◆模拟量触发源:AI0、AI1、AI2、AI3、ATR、DTR (软件可选)

◆系统测量精度:0.1%

◆工作温度范围:-40 ~+85℃

◆存储温度范围:-40 ~+120℃

第四节、DI数字量输入功能

◆通道数:8 路

◆电气标准:TTL- CMOS 兼容

◆最大吸收电流:小于0.5mA(毫安)

◆高电平的最低电压:2V

◆低电平的最高电压:0.8V

第五节、DO数字量输出功能

◆通道数:8 路

◆电气标准:CMOS 兼容

◆最大下拉电流:20mA

◆最大上拉电流:2.6mA(毫安)

◆高电平的最低电压:3.4V

◆低电平的最高电压:0.5V

第六节、其他指标

◆板载时钟振荡器:80MHz

第七节产品安装核对表

打开PCI8002A 板卡包装后,你将会发现如下物品:

1、PCI8002A 板卡一个

2、ART 软件光盘一张,该光盘包括如下内容:

a) 本公司所有产品驱动程序,用户可在PCI 目录下找到PCI8002A 驱动程序;

b) 用户手册(pdf 格式电子文档);

第八节安装指导

一、软件安装指导

在不同操作系统下安装PCI8002A板卡的方法一致,在本公司提供的光盘中含有安装程序Setup.exe,用户双击此安装程序按界面提示即可完成安装。

二、硬件安装指导

在硬件安装前首先关闭系统电源,待板卡固定后开机,开机后系统会自动弹出硬件安装向导,用户可选择系统自动安装或手动安装。

注意:不可带电插拔板卡。

2

阿尔泰科技发展有限公司

第一节、主要元件布局图第二节、主要元件功能说明第二章元件布局图及简要说明图2.1 元件布局图

请参考第一节中的布局图,了解下面各主要元件的大体功能。

一、信号输入输出连接器

BNC 0~BNC 3:AD 模拟信号输入端

J1:时钟信号、触发源等信号接口

P1:开关量输入输出信号引线插座

二、电位器

VR_DAF1:DA 满度调节

VR_DAZ1:DA 零点调节

VR_1.25:-2.5V 参考电源调整(出厂已经设置好)

以上电位器的详细说明请参考《设备的应用注意事项、校准、保修》章节。

三、拨码开关

JP12~JP19:AD模拟信号输入量程选择

以上拨码开关的详细说明请参考《AD输入量程选择》章节。

四、状态灯

L-ER:硬件运行错误指示灯。该指示灯为亮状态时,表示硬件设备运行出错,复位硬件设备就可以正常使用

L-TR:触发信号指示灯。该指示灯为亮状态时,表示有触发信号产生;该指示灯为暗状态时,表示完成指

定长度的采集。该指示灯的状态为闪烁状态

L-SW:RAM切换指示灯。该指示灯为闪烁状态,表示RAM正在切换

AD-Busy Led:AD转换指示灯。该指示灯为闪烁状态,表示AD正在切换

L-PW:电源指示灯。该指示灯为亮状态,表示板卡供电正常

3

PCI8002A 同步高速数据采集卡硬件使用说明书

第三章 信号输入输出连接器

第一节、AD 模拟量信号输入连接器定义

关于 BNC 输入的管脚定义 从上至下依次为 AI0~AI3,为模拟信号输入接口 关于 J1 连接器的管脚定义如下图:

管脚定义: 版本:6.111

注明:

(一)、关于AI0-AI3信号的输入连接方法请参考《AD 模拟量输入的信号连接方法》章节;

(二)、关于ATR 、DTR 的信号输入连接方法请参考《AD 触发源信号的连接方法》章节,其触发功能的使用 方法请参考《AD 触发功能》章节。

第二节、DI/DO 数字量信号输入连接器定义

关于20芯插头P1的管脚定义

关于20芯插头P1的管脚定义

4 DI1 Input

阿尔泰科技发展有限公司

数字量信号的输入连接方法请参考《DI 数字量输入的信号连接方法关于DO 数字量信号的输出连接方法请参考《DO 数字量输出的信号连接方法》章节。 +5V 表示输出电压为 5 伏,最大输出电流为 100mA

第三节、AD 输入量程设置

板卡输入通道从上往下依次为:0通道,1通道,2通道,3通道 一、0通道量程设置

二、1通道量程设置

JP13

5

JP12

JP14

PCI8002A 同步高速数据采集卡硬件使用说明书

三、2通道量程设置

版本:6.111

四、3通道量程设置JP17

6

JP16

JP18

阿尔泰科技发展有限公司

第四章 各种信号的连接方法

第一节、AD 模拟量输入的信号连接方法

单端方式是指使用单个通路实现某个信号的输入,同时多个信号的参考地共用一个接地点。此种方式主要应 用在干扰不大,通道数相对较多的场合。

可按下图连接成模拟电压单端输入方式,4路模拟输入信号连接到AI0~AI3端,其公共地连接到AGND 端。

第二节、AD 触发源、外时钟信号的连接方法

第三节、DI 数字量输入的信号连接方法

现场开关设备

现场开关设备

7

PCI8002A 同步高速数据采集卡硬件使用说明书

第四节、DO 数字量输出的信号连接方法

版本:6.111

现场开关设备

第五节、多卡同步的实现方法

PCI8002A 多卡同步采用共同的外触发。

采用共同的外触发的方案时,设置所有的参数请保持一致。首先设置每块卡的硬件参数,并且都使用外触发 (ATR 或者DTR ),连接好要采集的信号,通过PS2接口的ATR (需要设置触发电平)或DTR 管脚接入触发信号,

然后点击“开始数据采集”按钮,这时采集卡并不采集,等待外部触发信号,当每块采集卡都进入等待外部触发信

外触发同步采集的连接方法

注意:使用DTR 时请使用内时钟模式

PLC的高速数据采集分析与记录工具介绍

PLC的高速数据采集分析与记录工具 在工业现场,设备调试时经常遇到需要对PLC各种变量捕捉分析,优化控制时序,检查动作过程是否准确等情况;在设备运行时又需要对设备的运行状态进行全方位的监控和记录,方便设备故障后,故障过程的重现与故障原因的分析,尤其一些控制逻辑复杂的设备,这种需求更加突出。 在一般情况下,SCADA监控软件的趋势记录就可以满足需求,但是SCADA在趋势与记录上存在很大的劣势,比如,采集数据量大的系统(系统本身庞大,需要采集的数据点多),采集速度要求高的系统(系统本身运行快,要求最大程度复现控制器内逻辑与数据的处理过程,如西门子TDC等),这些情况下,单纯的依靠SCADA已经无法满足我们的需要,那么就需要专用的数据采集分析与记录工具帮我们完成。 下面是对PLC的一些数据采集与记录工具的介绍。 1)、iba公司的PDA 既然要说数据采集记录工具,首先要提的当然是强大的PDA,软件本身支持很多驱动,可以选择带硬件支持的版本,一般采用控制器连接iba公司的模块,模块通过光纤连接工控机的配置方法,能够最大限度提高速度,当然也有纯软件的版本,这个软件在钢铁行业应用的比较多,如轧制过程的数据采集记录。(不过,这个软件的价格我只能呵呵了),软件截图:

2)、AUTEM公司的PLC-ANALYZER pro 关于此软件,同样提供多种驱动。支持的PLC-Driver有Siemens SIMATIC S7 / C7 / M7, SAIA xx7, VIPA, SIMATIC S5, Siemens LOGO!, SINUMERIK, SIMOTION, BOSCH, CoDeSys, PILZ, Phoenix, Jetter, Allen-Bradley, GE Fanuc, HITACHI, OMRON, Mitsubishi, Schneider, AUTEM AD_USB-Box?, Beckhoff TwinCat等,对于西门子的PLC,支持 MPI/PROFIBUS/ETHERNET等,但是在软件的实际使用时你会发现,软件功能较PDA逊色不少。软件截图:

双通道同步高速数据采集器的设计

双通道同步高速数据采集器的设计 摘要:本文设计了一种Windows操作系统环境下通过USB接口实现 的双通道同步高速数据采集器。该采集器利用FT2232H接口芯片完成上位机USB口与ADC转换器件之间的数据通讯。采集器中设置有一个微处理器(MCU),上位机通过USB口发布命令给数据采集器,可以控制采样频率、数据长度及 数据传输速率等参数。该采集器设置有两路同步工作的ADC,可实现双通道信 号高速采集,最高采样频率可以达到10MSPS。 引言 作为信号处理的第一步,数据的采集传输成为影响系统性能的重要环节。RS232等传统串口不仅难以满足高速要求,且被主流笔记本所摒弃,而USB接口具有连接方便,高速,即插即用,支持热插拔等优点,使其成为PC机的标 准配置,应用范围越来越广。很显然,利用USB标准实现对仪器仪表输出的 模拟信号采集和数据传输已经成为趋势。梁鸿翔等人利用Cypress公司的USB 控制芯片CY7C68013和同步数据采集芯片AD7862实现双通道信号的同步采 集传输,但其驱动开发复杂,灵活性差等缺点,限制了其应用范围。本文采用 FT2232H作为USB协议转换芯片,连接两路独立的ADC,配套底层驱动,避 免了驱动开发的难题,而且灵活性好,可扩展性高。 系统组成 本文数据采集器由MCU,FT2232H接口芯片,两路ADC(本文为 ADC1173)和电源转换电路等组成,其结构框系统硬件设计 系统硬件设计主要包括电源部分设计,各器件之间的接口设计和一些辅 助电路设计。本文采用TPS54140电源芯片,外部24V电压供电,转换为系统 所需的3.3V。系统硬件电路设计的重点是FT2232H与ADC的接口设计和

激光雷达高速数据采集系统解决方案

激光雷达高速数据采集系统解决方案 0、引言 1、 当雷达探测到目标后, 可从回波中提取有关信息,如实现对目标的距离和空间角度定位,并由其距离和角度随时间变化的规律中得到目标位置的变化率,由此对目标实现跟踪; 雷达的测量如果能在一维或多维上有足够的分辨力, 则可得到目标尺寸和形状的信息; 采用不同的极化方法,可测量目标形状的对称性。雷达还可测定目标的表面粗糙度及介电特性等。接下来坤驰科技将为您具体介绍一下激光雷达在数据采集方面的研究。 1、雷达原理 目标标记: 目标在空间、陆地或海面上的位置, 可以用多种坐标系来表示。在雷达应用中, 测定目标坐标常采用极(球)坐标系统, 如图1.1所示。图中, 空间任一目标P所在位置可用下列三个坐标确定: 1、目标的斜距R; 2、方位角α;仰角β。 如需要知道目标的高度和水平距离, 那么利用圆柱坐标系统就比较方便。在这种系统中, 目标的位置由以下三个坐标来确定: 水平距离D,方位角α,高度H。 图1.1 用极(球)坐标系统表示目标位置

系统原理: 由雷达发射机产生的电磁能, 经收发开关后传输给天线, 再由天线将此电磁能定向辐射于大气中。电磁能在大气中以光速传播, 如果目标恰好位于定向天线的波束内, 则它将要截取一部分电磁能。目标将被截取的电磁能向各方向散射, 其中部分散射的能量朝向雷达接收方向。雷达天线搜集到这部分散射的电磁波后, 就经传输线和收发开关馈给接收机。接收机将这微弱信号放大并经信号处理后即可获取所需信息, 并将结果送至终端显示。 图1.2 雷达系统原理图 测量方法 1).目标斜距的测量 雷达工作时, 发射机经天线向空间发射一串重复周期一定的高频脉冲。如果在电磁波传播的途径上有目标存在, 那么雷达就可以接收到由目标反射回来的回波。由于回波信号往返于雷达与目标之间, 它将滞后于发射脉冲一个时间tr, 如图1.3所示。 我们知道电磁波的能量是以光速传播的, 设目标的距离为 R, 则传播的距离等于光速乘上时间间隔, 即2R=ct r 或 2 r ct R

高速数据采集系统设计

高速数据采集系统 设计

基于FPGA和SoC单片机的 高速数据采集系统设计 一.选题背景及意义 随着信息技术的飞速发展,各种数据的实时采集和处理在现代工业控制和科学研究中已成为必不可少的部分。高速数据采集系统在自动测试、生产控制、通信、信号处理等领域占有极其重要的地位。随着SoC单片机的快速发展,现在已经能够将采集多路模拟信号的A/D转换子系统和CPU核集成在一片芯片上,使整个数据采集系统几乎能够单芯片实现,从而使数据采集系统体积小,性价比高。FPGA为实现高速数据采集提供了一种理想的实现途径。利用FPGA高速性能和本身集成的几万个逻辑门和嵌入式存储器块,把数据采集系统中的数据缓存和控制电路全部集成在一片FPGA芯片中,大大减小了系统体积,提高了灵活性。FPGA 还具有系统编程功能以及功能强大的EDA软件支持,使得系统具有升级容易、开发周期短等优点。 二.设计要求 设计一高速数据采集系统,系统框图如图1-1所示。输入模拟信号为频率200KHz、Vpp=0.5V的正弦信号。采样频率设定为25MHz。经过按键启动一次数据采集,每次连续采集128点数据,单片机读取128点数据后在LCD模块上回放显示信号波形。

图1-1 高速数据采集原理框图 三.整体方案设计 高速数据采集系统采用如图3-1的设计方案。高速数据采集系统由单片机最小系统、FPGA最小系统和模拟量输入通道三部分组成。输入正弦信号经过调理电路后送高速A/D转换器,高速A/D 转换器以25MHz的频率采样模拟信号,输出的数字量依次存入FPGA内部的FIFO存储器中,并将128字节数据在LCD模块回放显示。 图3-1 高速数据采集系统设计方案 四.硬件电路设计 1.模拟量输入通道的设计 模拟量输入通道由高速A/D转换器和信号调理电路组成。信号调理电路将模拟信号放大、滤波、直流电平位移,以满足A/D转换器对模拟输入信号的要求。

人才培养工作状态数据采集平台分析报告

人才培养工作状态数据采集平台分析报告 Document number:WTWYT-WYWY-BTGTT-YTTYU-2018GT

人才培养工作状态数据采集平台 平台数据分析报告 二○一一年十月 平台数据分析报告 一、办学基本情况综述 通过对学院2010年9月至2011年8月人才培养工作状态数据采集平台的分析,可以看到,学院从建校至今,共设置了39个高职专业,2010年招生34个高职专业,2011年计划招生36个专业。共有8届毕业生,截止2011年8月31日,学院在校生数11242人。 表1办学基本条件统计表 践场所占有面积平方米;生均学生宿舍面积平方米;生均教学科研仪器设备值元;新增设备比例%;生均纸质图书册、电子图书;生

均年进书量册;百名学生教学用计算机台;百名学生阅览室、多媒体教室和语音室座位个。 学院现有专任教师455人,校内兼课人员56人,校外兼职教师141人,校外兼课教师42人,学生与教师(折合后)比:1。高级职称教师占专任教师的%,具有硕士以上学位教师占专任教师的%。 对照教育部《普通高等学校基本办学条件指标(试行)》中的标准,学院在生均占地面积、教学行政用房面积、学生宿舍面积、教学仪器设备值以及生师比、年新增教学仪器设备和新增生均图书量、每百名学生拥有计算机台数、多媒体教室座位数等方面已符合国家的要求,说明目前学院这些方面已能够满足办学的需要。 此外,对照普通高等学校基本办学条件指标,学院生均纸质图书距离80册的标准尚有差距,需要在今后的办学过程中不断改善。 二、对专项数据的分析 (一)院领导班子情况分析 截止2011年8月31日,院领导共8位,2人具有党政行政工作经历,6人长期从事学校管理工作。大学本科以上学历7人,专科学历1人;高级职称7人。平均年龄岁。平均兼课量学时,听课次,走访学生寝室次,走访校外实习点次,参与学生社团文体活动次。

高速数据采集卡250MSPS

高速数据采集卡250MSPS 14bit 250MSPS 14bit 8通道高速数据采集卡主要应用于雷达、通信、电子对抗、高能物理、质谱分析、超声等高科技领域。西安慕雷电子在高速数据采集卡研发及系统应用领域拥有十多年经验,2013年底发布了250MSPS 14bit 8通道高速数据采集卡MR-HA-250M,采集记录存储带宽高达3000MB/S。高速数据采集卡MR-HA-250M及记录存储系统的成功发布使得西安慕雷电子在高速数据采集卡及相关记录存储回放领域为国防及科研领域又提供了一套高性能解决方案。 图一高速数据采集卡MR-HA-250M 高速数据采集卡MR-HA-250M模块参数: ●输入接口: 连接器:SSMC; 输入方式:AC或DC耦合; 通道数量:8通道,可同步32通道 ●AFE模块: 高速数据采集卡中的信号调理模块一般采用衰减、滤波及程控增益放大器等对信号进行处理,高速数据采集卡MR-HA-250M采用信号直通AD模式,减少前端调理对高速数据采集卡动态性能影响。 图二高速数据采集卡MR-HA-250M

●ADC模块: 高速数据采集卡的ADC芯片采用Linear Tech LTC2157-14 (250 MSPS) 图三高速数据采集卡MR-HA-250M动态性能 ●时钟管理模块: 高速数据采集卡MR-HA-250M可选择外时钟、内时钟或参考时钟 ●FPGA模块: XILINX或ALTERA的FPGA芯片广泛用于高速数据采集卡中。FPGA模块开放编程是高速数据采集卡的必备能力。高速数据采集卡MR-HA-250M采用XILINX V6系列高性能FPGA。 ●DDR模块: 高速数据采集卡一般都会配有DDR缓存,存储采集过程中的数据。高速数据采集卡MR-HA-250M配置有4GB DDR2。 ●FIFO模式 高速数据采集卡将板载内存虚拟为FIFO,允许采集数据由缓冲后连续不断地通过总线传输到主机内存或硬盘中。该模式特点就是高速、大容量,使得高速数据采集卡记录时间达数小时。记录时间取决于存储介质的容量。 图四高速数据采集卡MR-HA-250M

一种高速数据采集系统的研究

第31卷第5期 唐山师范学院学报 2009年9月 Vol. 31 No. 5 Journal of Tangshan Teachers College Sep. 2009 ────────── 收稿日期:2008-12-12 作者简介:李洋(1982-),男,河北衡水人,唐山师范学院基础教育部教师。 -66- 一种高速数据采集系统的研究 李 洋,郭小松 (唐山师范学院 基础教育部,河北 唐山 063000) 摘 要:由于高速数据采集对信号完整性、信号干扰、高速布线及数据处理和高速实时存储要求极高,而其应用环境又往往非常复杂,所以在目前的实际应用中,很难实现一种既能进行长时间高速数据采集、又能进行大容量存储的数据采集系统。在此背景下,提出了一种高速数据采集及存储的解决方案,采用高速FPGA 加嵌入式微处理器作为中央处理器来进行高速数据传输和磁盘阵列数据存储,实现高速数据采集及大容量实时存储。 关键词:数据采集;模数转换;海量存储;RAID0 中图分类号: T N919.5 文献标识码:A 文章编号:1009-9115(2009)05-0066-03 Study of High-Speed Data Acquisition and Storage System LI Yang, GUO Xiao-song (Department of Foundation Education, Tangshan Teachers College, Tangshan Hebei 063000, China) Abstract: Because of the extreme requirements of signal integrity, noise jamming, high-speed layout, high-speed real-time storage and the complex application environments, it is very difficult to realize a high-speed data acquisition system which is suitable for long-time data acquisition and mass storage. Against this background, a solution of high-speed data acquisition and storage system is introduced in this thesis, which is using of high-speed FPGA and embedded microprocessors as the central processing device for high-speed data transfer and data storage of redundant array of inexpensive disks , realized on-time data acquisition and mass storage. Key words: data acquisition; A/D convert; mass storage; RAID 现代工业生产和科学研究对数据采集的要求日益提高,在雷达、声纳、软件无线电、瞬态信号测量等一些高速、高精度的测量中,需要进行高速数据采集。目前,数据采集系统在高速A/D 、D/A 器件发展的带动下,采集带宽在稳步提高,具有100MSPS 采集能力以上的高速数据采集系统产品己较成熟。然而国外厂商的高速采集系统往往都价格不菲,而且由于高速数据采集对信号完整性、信号干扰、高速布线及数据处理和高速实时存储要求极高,国内完全掌握这个技术的厂商并不多,所以在实际应用中,很难找到一种满足需要的高速采集系统。这种情况长期限制了高速数据采集技术在我国工业生产和科学研究中的应用。 在这样的背景下,本文提出一种高速数据采集与实时存储系统的解决方案,解决以往在高速技术、数据存储与传输技术等方面的几个技术难点,采用FPGA 作为核心器件,集成中央逻辑控制及硬盘接口,直接将高速数据存入有多块硬 盘组成的实时RAID 存储系统中,实现了高速采集和实时存储,并可脱机运行。这种方案成本低廉,能提高采集速度,增加系统可靠性,并大大提高可持续采集时间,具有较大的灵活性。 1 总体系统方案硬件设计 高速数据采集系统的主要目的是把采集到的模拟信号转化为数字信号,所以模拟信号进入数据采集系统的第一步就是通过AD 采集电路进行模数转换;采集到的数据为了以后研究调用,就需要存储到存储器中,所以系统的最后一步是使用高速海量存储器对数据进行存储;系统的启动、停止和数据传输的方式还需要使用中央逻辑控制电路,所以在AD 采集电路与高速海量存储器之间增加中央逻辑控制电路来作为AD 采集电路与高速海量存储器之间的桥梁;系统通过人机接口与PC 机连接,可以对数据采集系统进行调试,还方便调用存储数据进行研究测试,并实现

人才培养工作状态数据采集平台

人才培养工作状态数据采集平台填报指南(一) 评建办咨询电话 综合楼304 8715(1850)朱晓峰张磊 综合楼302 8715(1858)殷锐

一、 注释 例一 (一) 注释类别一 1. 院校名称若同时使用两个以上院校名的请一并填写。 2. 建校时间指院校独立设置具有举办高等职业教育资格的时间(上级主管部门批准时间)。 3. 建校基础指高职学院的筹建基础,具体包括哪几所学校。 4. 举办方(单一选项):省级政府/地市级政府/行业/企业/其他 5. 院校性质(单一选项):公办/民办 6. 院校类别(单一选项):第一产业/第二产业/第三产业/综合 7. 立项部门(单一选项):国家/省/未立项 8. 每位院校领导信息占一行。 9. 性别(单一选项):男/女。 10. 每兼一门课即填一行

11.一体化教室是指兼具理论教学与动手能力培养功能的教室。(有待学院相关部门认定) 12.每个校内实践基地(含实验室、实习实训基地)填一行。 13.主要面向专业填制不超过5个。 14.支持部门(单一选项):国家/省 15.社会(准)捐赠设备值泛指社会各方的捐赠,包括为学校所用,不为学校所有的可称为“准 捐赠”的仪器设备等;实物资产折算为资金统计。 16.大型设备指单价≥5万元的设备。 17.所列主要项目一般不超过5项。 18.专职管理人员,当其承担多个实验实训室管理时,以某个实验实训室为专职,其它都为兼 职。并在填写是表明“兼”。(有别于指导实训的教师) 19.每个校外实习实训基地填制一行格。其它校外教育资源,可以用“补充说明”形式表达。 20.是否有住宿条件(单一选项):是/否 21.基地是否发放学生实习补贴(单一选项):是/否 22.级别(单一选项):省/市 23.部门(单一选项):中央部委/省市部门/行业/企业/其他 24.日常教学经费包括实验实习费、教学仪器维修费、教学差旅费、资料讲义费、体育维持费 和聘请兼职教师费等。 25.校内专任教师可包括正式签约聘用的非在编的全职教师。 26.学历(单一选项):博士研究生/硕士研究生/大学/专科/专科以下 27.学位(单一选项):博士/硕士/学士 28.专业特长指教师在专业领域某一方面的优势和专长。 29.专业技术职务指教师获得的人事部门认定的职称,包括教师系列职称、工程系列职称、研 究员系列职称等;B1.技术职务等级(单一选项):高级/中级/初级。(原中专的高级讲师也可计入高级职称人数,改制超过6年的高级讲师不再计入。) 30.职业资格等级指教师获得的劳动与社会保障部门、其他部委、行业、企业等颁发的各类职 业资格证书。各类技能证书也在本栏填写。 31.本学年所授课程全部列出 32.是否为专业带头人(单一选项):是/否(有待学院相关部门认定) 33.是否为骨干教师(单一选项):是/否(有待学院相关部门认定) 34.是否为双师素质(单一选项):是/否。双师素质教师是指具有教师资格,又具备下列条件 之一的校内专任教师和校内兼课人员:⑴具有本专业中级(或以上)技术职称及职业资格

一种高速数据采集记录装置的设计

一种高速数据采集记录装置的设计 【摘要】文章介绍了一种基于Flash的高速数据采集记录装置的实现方案;文中采用了Flash高速存储技术与FPGA的二级缓冲技术,提高了存储速度,突破存储芯片的瓶颈,成功实现了数据存储速率与传输速率完美的匹配;同时通过设计合理的电路降低了存储模块的功耗,利用可靠的通信协议,有效保证了信号数据的可靠接收和存储。 【关键词】数据记录仪;Flash;高速存储 1.系统方案设计 本文设计的数据记录系统由以下几部分组成:两台完全相同的数据记录仪、一个地面综合测试台、上位机、配套软件以及配套电缆。主要用于记录由雷达系统产生的视频回波、图像及遥测三路LVDS高速信号。系统工作时,由雷达系统首先发来启动记录信号,使已处于采集状态的两台记录仪同时工作,二者互为备份。地面测试台产生的模拟信号供记录仪存储,同时可以控制记录仪进入不同的工作状态,通过内置的USB接口读取记录仪的数据;上位机通过USB电缆与地面测试台相接,对回读的数据进行分析,同时验证记录仪是否正常工作。 2.系统硬件设计 该系统采用隔离变压器隔离接收三路LVDS数据,使得隔离前后的电路没有电气连接特性,然后再将隔离后的信号传送给存储模块;经过存储模块的均衡、解串后传给FPGA中心控制器,最后存入两片Flash中。 遥测系统输出的三路数据都有各自的启动记录信号。当记录仪接收到启动控制信号,开始记录对应路的数据,并存储到相应的存储模块中。飞行试验完毕后,可以利用备用读数电缆,将各个存储模块中数据通过测试台上传至上位机中进行分析,以便对记录仪的存储功能进行验证。在飞行模式下记录仪的供电由雷达系统完成。 记录仪由三个存储模块和一个接口模块组成。存储模块主要接收遥测系统的视频回波、图像及遥测三路LVDS信号,并对其中的有效数据进行实时存储。该模块主要包括以下几个部分:中心逻辑控制芯片FPGA、配置芯片PROM、LVDS 电缆均衡器、LVDS解串芯片、存储芯片Flash、电源模块以及60MHz晶振等[1]。如图2.1所示: 接口模块主要包括LVDS高速读数接口、RS-422长线接口、视频及图像遥测雷达信号输入接口、各个存储模块的LVDS输入接口以及数据上传和指令下发接口。高速读数接口与地面测试台主控卡的相应接口连接,通过LVDS接口高速读取其中的数据;422长线接口通过双绞线电缆与地面测试台连接,主要实现记录仪与地面测试台之间的通信。

基于ARM_Linux的高速同步数据采集系统设计

邮局订阅号:82-946120元/年技术创新 测控自动化 《PLC 技术应用200例》 您的论文得到两院院士关注 基于ARM-Linux 的高速同步数据采集系统设计 Implementation of High-speed and Synchronous Data Acquisition System Based on ARM-Linux (1中科院等离子体物理研究所;2合肥工业大学) 李齐礼 1 季振山 1 肖炳甲 1 舒双宝 2 LI Qi-li JI Zhen-shan XIAO Bing-jia SHU Shuang-bao 摘要:基于采用ARM11内核的S3C6410处理器,外扩高精度数据采集芯片AD7606,设计并实现了一种用于电能质量监测的高速同步数据采集系统。详细分析了AD7606以及PWM 定时器的基本工作原理,采用并行接口模式作为ADC 与S3C6410的数据传输,移植了Linux 操作系统并实现了基于PWM 和GPIO 口的ADC 驱动。实验测试结果表明,该系统在Linux 环境下对ADC 实现了精确定时,是可行的,能很好的满足电能质量监测中数据采集的需要。关键词:电能质量;数据采集;AD7606;Linux;ARM 中图分类号:TP274文献标识码:A Abstract:A power quality data acquisition system based on high precision AD chip AD7606and ARM S3C6410embedded in real-time Linux kernel is designed and implemented.Working principle of AD7606and the parallel connection between AD and ARM are introduced detailedly.Driver software for AD 7606in Linux is designed and implemented.With PWM Timer triggerring AD sampling and data reading completed in Timer interrupt,the method of modularization is used for software design of this system.Feasibility and reliability of the system ware validated by experimental test,and the results showed that the data acquisition system can satisfy the demand of power quality analysis system. Keywords:power quality;data acquisition;AD7606;Linux;ARM 文章编号:1008-0570(2012)10-0095-02 引言 以往的电能质量监测仪器多是基于DSP 来进行数据采集与处理的,这些系统主频较低,难以运行较成熟的操作系统,并发处理能力不足,给上层应用程序和人机界面开发带来了很大不便,同时造价高昂,性价比不高。近年来ARM 微处理器的快速发展,使得便携式、低功耗、高性价比的应用成为可能,本系统的设计就是基于这样的大背景。 本文以提高电能质量测量精度,降低设备功耗与成本,改善监测系统稳定性和实时性,提高人机界面友好性为背景,采用基于ARM11核心的S3C6410为处理器,搭配Linux 操作系统,通过S3C6410的GPIO 口外扩AD7606采集芯片,设计并实现了一套高速数据采集系统。本系统利用S3C6410的PWM 硬件定时器实现了对AD7606的精确定时,克服了Linux 软件定时器无法精确定时的困难。本系统具有8通道(在实际电能质量监测中只用到6通道)同步采集能力,采样转换精度为16bit,最大采样率250KSPS 。这种设计很好的满足了电能质量监测对数据采集精度高,效率高、简单可靠的要求。 1AD7606工作原理 AD7606是16位、8通道同步采样模数数据采集系统 (DAS)。这些器件内置模拟输入箝位保护、 二阶抗混叠滤波器、跟踪保持放大器、16位电荷再分配逐次逼近型ADC 、灵活的数字滤波器、2.5V 基准电压源、基准电压缓冲以及高速串行和并行接口。 AD7606采用5V 单电源供电,可以处理±10V 和±5V 真双极 性输入信号,同时所有通道均能以高达200kSPS 的吞吐速率采样。其转换处理是通过两个CONVST 信号来控制的,CONVST A 控制V1、V2、V3和V4通道,CONVST B 控制V5、V6、V7和V8通道,当2个管脚连在一起时可进行8通道同步采样。同时AD7606具有高速的并行和串行接口,可以与微控制器或者DSP 进行连接。可使用内部或外部基准,内部内含有一个2.5V 的基准电压源,可选择双极性模拟输入(即2倍基准或4倍基准)。 下面分析一下AD7606的并行工作方式。图1为并行接口工作方式下的时序图。AD7606在CONVST 信号的上升沿触发ADC 同步采样,同时相应的采样保持放大器(T/H)进入保持(Hold)阶段,其数模转换过程开始。转换时钟由AD7606内部自行产生的,一次转换典型的大约为4us 。当数模转换开始后BUSY 信号同步置高,BUSY 信号的下降沿表示数模转换的完成,同时使采样保持放大器重新进入跟踪阶段。此时,AD7606内部的8个寄存器中已经保存了转换完成的数据,然后通过控制片选信号和读信号就可以依次读出8通道的数据了。读取数据时候,CONVST 信号不必一直保持高电平。 图1并行接口工作方式下的时序图图2系统硬件框图 2系统总体设计 本系统充分考虑实际公用电网的特点,兼顾性能与成本,选 李齐礼:硕士研究生 95--

等间距采样的高速数据采集系统设计

等间距采样的高速数据采集系统设计 郝亮,孟立凡,刘灿,高建中 (中北大学仪器科学与动态测试教育部重点实验室,太原030051) 摘要:简单介绍通过对窄脉冲等间距采样来测试电缆故障的基本原理,分析其脉冲的特点和处理要求;采用F PGA和MSP430F149作为主控芯片,设计了单路多次低速数据采集系统;利用Quartus II软件编写主控程序,并在Modelsim下进行仿真验证。实验结果表明,该系统方案切实可行,可有效解决电缆故障测距过程中的高精度数据采集问题。 关键词:等间距采样;数据采集;MSP430F149;F PGA 中图分类号:TN98文献标识码:B H igh2spe ed Data Acquisition System Based on Equidistance Sampling Hao Liang,Meng Lifan,Liu Can,Gao Jianzhong (Inst ruments Science and Dynamic Measurement Ministry of Education Key Laboratory, North University of China,T aiyuan030051,China) A bstract:T he basic principle of testing cable faults wit h narrow2pulse equidistance sampling is described.Pulse characteristics and pro2 cessing requirements are analyzed.The single2line repeated low2speed dat a acquisition system is designed with FPGA and MSP430F149 as main control chips.Main control procedures are programmed in Quartus II and simulated in Modelsim.Experimental result shows that t he system is practical,and the problem of high2precision data acquisition in the process of cable fault location is resolved effectively. K ey words:equidist ance sampling;data acquisit ion;MSP430F149;FPGA 引言 电缆故障是通信行业中的常见故障,而电缆测距是排除故障的前提条件。准确的电缆测距可以缩短发现故障点的时间,利于快速排除故障,减少损失。窄脉冲时域反射仪利用时域反射技术来测定电缆断点位置,可以同时检测出同轴传输系统中多个不连续点的位置、性质和大小。窄脉冲信号持续的时间非常短暂,为了能够有效地捕捉到窄脉冲信号,对A/D采样率和处理器速率提出了较高的要求,传统的数据采集已经不能满足系统设计需求。本文介绍的单路多次低速数据采集方案硬件结构简单,成本低,能够满足系统设计要求。 1系统设计理论依据 根据电磁波理论,电缆即传输线。假若在电缆的一端发送一探测脉冲,它就会沿着电缆进行传输,当电缆线路发生障碍时会造成阻抗不匹配,电磁波会在障碍点产生反射。在发射端,由测量仪器将发送脉冲和反射脉冲波形记录下来。实际测试中,具体障碍的波形有所差异:断线(开路)障碍时,反射脉冲与发射脉冲极性相同;而短路、混线障碍时,反射脉冲与发射脉冲极性相反。波形如图1所示。 图1发射脉冲与反射脉冲波形 设从发射窄脉冲开始到接收到反射脉冲波的时间为$t,则: l=v#$t 2 其中,v为脉冲波在电缆中的传输速度;l为电缆故障点与脉冲波送入端的距离。 由以上分析可知,在同一个固定障碍的线路上多次送入同一脉冲电压,其反射脉冲将同样地在同一位置多次出现。 要实现对反射窄脉冲的捕获和1m的测距分辨率(在波速为200m/L s的情况下),则$t= 2l v =2@1 200 =0.01L s =10ns。即要求抽样的时间分辨率为10ns,对应的数据采集系统频率高达100MHz。同时,最大测量范围是2km 时,要求发射脉冲的重复周期T= 2l v =2@2000 200 =20L s。

5 Gsps高速数据采集系统的设计与实现

5 Gsps 高速数据采集系统的设计与实现 摘要:以某高速实时频谱仪为应用背景,论述了5 Gsps 采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基础上,采用Xilinx 公司ISE 软件的在线逻辑分析仪(ChipScope Pro)测试了ADC 和采样时钟的性能,实测表明整体指标达到设计要求。给出上位机对采集数据进行处理的结果,表明系统实现了数据的实时采集 存储功能。关键词:高速数据采集;高速ADC;FPGA;PCI Express 高速实时频谱仪是对实时采集的数据进行频谱分析,要达到这样的目的,对数据采集系 统的采样精度、采样率和存储量等指标提出了更高的要求。而在高速数据采集 系统中,ADC 在很大程度上决定了系统的整体性能,而它们的性能又受到时钟质量的影响。为满足系统对高速ADC 采样精度、采样率的要求,本设计中提 出一种新的解决方案,采用型号为EV8AQ160 的高速ADC 对数据进行采样;考虑到ADC 对高质量、低抖动、低相位噪声的采样时钟的要求,采用AD9520 为5 Gsps 数据采集系统提供采样时钟。为保证系统的稳定性,对模数混合信号完整性和电磁兼容性进行了分析。对ADC 和时钟性能进行测试,并给出上位 机数据显示结果,实测表明该系统实现了数据的高速采集、存储和实时后处理。 1 系统的构成高速数据采集系统主要包括模拟信号调理电路、高速ADC、高速时钟电路、大容量数据缓存、系统时序及控制逻辑电路和计算机接口电路等。图1 所示为5 Gsps 高速数据采集系统的原理框图。所用ADC 型号为EV8AQ160,8 bit 采样精度,内部集成4 路ADC,最高采样率达5 Gsps,可以工作在多种模式下。通过对ADC 工作模式进行配置,ADC 既可以工作在采样

人才培养工作状态数据采集平台分析报告

关于人才培养工作状态数据采集平台的分析报告 高等职业院校人才培养工作状态数据采集平台是促进学校管理现代化、标准化、制度化,完善教学质量保障体系的一个重要手段和途径。 学院领导高度重视《2015年人才培养状态数据平台》采集工作,组织相关部门和人员召开会议,对2015年填报要求认真学习和研究,对填报细节工作逐一落实,按照源头录入、规范采集的原则,有组织、有步骤地进行了数据采集和填报。以用好数据采集平台为依据,通过数据采集平台的建设来引导学院的内涵建设,规范学院各单位的日常工作,促进学院办学水平的提升。对各项数据进行了深入细致的分析,找出了学院一年来取得的成绩以及尚存在的问题,并对存在的问题制定了相应的整改措施。 根据省教育厅关于数据平台培训工作通知要求,我院精心挑选两名责任心强且技术过硬的骨干教师专门负责汇总各项数据。按照填报精神,我院分管院长亲自召开数据填报安排会议,要求各部门高度重视数据平台采集工作,统一思想,加强学习,提高认识,充分理解新版数据平台中的各项指标内涵,从源头上确保采集数据的准确性和实时性,切实按照“独立、原始、及时、公开”的原则建设数据平台,充分发挥数据平台在学院人才培养工作中的宏观调控作用,推进学院各项管理水平再上一个新的台阶。 我院在使用和改进完善人才培养状态数据采集平台的过程中体会到:一是数据采集平台是我院实施人才培养工作动态监测,

及时发现问题,实现科学决策,进行宏观调控,实施规范管理的重要手段。二是数据采集平台不能是应付评估才建设的临时工作,而应该是作为学院教学质量保障机制的重要部分,建立长效机制,制定规章制度,明确牵头单位,为学院的科学、规范管理和教育教学质量提供保障,为学院决策提供依据。三是人才培养状态数据采集平台是我院发展的风向标,通过对自身人才培养工作状态数据的分析,我院能够较为清晰地掌握本校的发展现状及未来的发展趋势,便于高职院校实现教学质量的自我监控和自我评估,有利于规范自己的教育教学管理、加强内涵建设、创新人才培养模式、构建全方位多角度的人才培养质量保障体系。四是有利于教育部或省教育厅的专家组来我院进行指导时能够准确的指出我院当前发展中存在的问题,更可以有针对性地提出解决问题的方案,更有利于我院今后的发展。 我院建立健全了《高等职业院校人才培养工作状态数据采集平台》定期分析制度,充分发挥其对学院工作状态的反映和监控作用。以《高等职业院校人才培养工作状态数据采集平台》上的信息为引导,推进教学改革,加强专业建设、课程建设和教学团队等各项建设工作,不断培育特色,提升人才培养工作水平,逐步构建学院自主发展,社会参与,自我约束、自我发展的新机制。 通过对学院2014年—2015年人才培养工作状态数据采集平台的分析,对照普通高等学校基本办学条件指标(教发[2004]2号),学院在生师比、实践教学场所、生均占有面积、生均图书量、每百名学生拥有计算机台数、多媒体教室座位数等方面已基本达

学院人才培养工作状态数据采集平台管理办法

学院人才培养工作状态数据采集平台管理办法 第一章总则 第一条根据《教育部关于印发<高等职业院校人才培养工作评估方案〉的通知》(教高〔2008〕5号)文件要求,认真做好我院人才培养工作状态数据采集平台(以下称“数据采集平台”)的数据采集与上报工作,及时分析我院人才培养工作状态,特制定本办法。 第二条数据平台是运用现代数据信息管理技术,对高等职业院校人才培养工作状态数据进行战略重组和系统优化,以不断完善教学质量保障体系,促进管理的制度化、规范化、信息化,从而提升管理水平,提高管理效益,深化内涵建设。第三条通过数据平台的建设和有序运行,实现其“统计汇总、反映现状,管理监控、促进规范,分析开发、提供决策”的基本功能。 第二章机构与职责 第四条组织机构设置 为确保做好数据采集平台的管理和使用,学院成立数据采集平台管理办公室,设在教育教学督导处。 各部门数据采集平台管理具体分工按数据采集平台表格的特征归口负责,由数据采集平台管理办公室负责分工安排。

第五条职责 1.数据采集平台由学院数据采集平台管理办公室统一管理,具体负责全院数据采集的组织工作,包括数据采集平台的运行管理与维护、对各部门报送的数据进行最终汇总、审核,形成总的分析报告提交院长办公会审议;并负责上报省教育厅。 2. 各处室、二级学院、系(部)及有关单位指定专人(信息采集管理员,一般由办公室主任担任)负责本单位数据的采集、汇总和审核,审核的内容包括数据填报格式的规范性、数据及字段的完整性和准确性等。 3. 各处室、二级学院、系(部)及有关单位负责人为本部门信息数据采集工作的第一责任人,各填报单位在完成初始数据的采集、汇总和审核后,连同电子数据报数据采集平台管理办公室。 4.各处室、二级学院、系(部)对相关条目数据进行统计分析,并形成分析报告,报送数据采集平台管理办公室。 第六条数据采集工作实施工作责任制,纳入各部门工作目标考核。 第三章数据采集的组织实施 第七条数据采集时间 为确保数据采集时效性,各部门要及时更新数据。各部门的

高速数据采集系统

目录 1系统摘要 (2) 2系统设计理论 (2) 3系统设计方案 (4) 3.1AD7891高速数据采集系统 (4) 3.1.1 AD7891结构及功能 (4) 3.1.2工作时序和极限参数 (5) 3.1.3 AD7891的应用 (6) 3.1.4 AD7891与微处理器的接口 (8) 3.2PCI-1714高速数据采集系统……………………………….…,,,.9 3.2.1 PCI- 1714 功能结构和特点 (9) 3.2.2 PCI- 1714的系统构成..............................,.. (10) 3.3基于AT89C51的数据采集通信系统设计 (12) 3.3.1系统硬件设计 (12) 3.3.2系统软件设计 (14) 4各种方案的比较 (16) 5心得体会 (17) 6参考文献 (18)

1.系统简介 随着数字技术的飞速发展,高速数据采集系统也迅速地得到了广泛的应用。在生产过程中,应用这一系统可以对生产现场的工艺参数进行采集、监视和记录,为提高生产质量,降低成本提供了信息和手段。在科学研究中,应用数据采集系统可以获取大量的动态数据,是研究瞬间物理过程的有力工具,为科学活动提供了重要的手段。而当前我国对高速数据采集系统的研究开发都处于起步阶段,因此,开发出高速数据采集系统就显得尤为重要了。 所谓高速数据采集系统,是用计算机控制的多路数据自动检测或巡回检测(其对象包括数字和模拟信号),并且能够对数据实行某些处理(包括存储、处理、分析计算以及从检测的数据中提取可用的信息),以供显示、记录、打印或描绘的系统。 在数字技术日新月异的今天,数据采集技术的重要性是十分显著的。它是数字世界和外部物理世界连接的桥梁。而随着现代工业和科学技术的发展,对数据采集技术的要求日益提高,在雷达、声纳、图像处理、语音识别、通信、信号测试等科研实践领域中,都需要高精度,高数据率的数据采集系统。它的关键技术为高速高精度的ADC 技术,高数据率的存储和缓存技术以及系统高可靠性保证等。通过数据采集技术,科研人员在实验现场可以根据需要实时记录原始数据,用于实验室后期的分析和处理,对工程实践和理论分析探索具有重大意义。 2.系统设计理论 整个高速数据系统主要分为四个部分:数据采集部分、数据控制部分、数据处理部分、数据传输部分。 在数据采集部分,主要应用的就是采样定理、模数转换器ADC 及A/D 转换技术。采用定理说明采样频率与信号频谱之间的关系,是连续信号离散化的基本依据。具体内容是,频带为F 的连续信号f(t)可用一系列离散的采样值)1(t f ,)1(t t f ?±,)1(t t f ?±,……来表示,只要这些采样点的时间间隔F t 21≤?,便可根据各采样值完全恢复原来的信号)(t f 。模数转换器ADC 用来把连续变化的模拟信号转换为一定格式的数字量。ADC 转换器实际上就是一个编码器,输

相关文档