文档库 最新最全的文档下载
当前位置:文档库 › 电子工程师笔试题

电子工程师笔试题

电子工程师笔试题
电子工程师笔试题

开关电源工程师面试题

开关电源工程师面试题 共25题1---20题每题3分21---25题每题8分 1,一般情况下,同功率的开关电源与线性电源相比,_____。 A,体积大,效率高B,体积小,效率低 C,体积不变,效率低D,体积小,效率高 2,大功率开关电源常用变换拓扑结构形式是_____。 A,反激式B,正激式C,自激式D,他激式 3,一般来说,提高开关电源的频率,则电源_____。 A,同体积时,增大功率B,功率减小,体积也减小 C,功率增大,体积也增大D,效率提高,体积增大 4,肖特基管和快恢复管常作为开关电源的____。 A,输入整流管B,输出整流管 C,电压瞬变抑制管D,信号检波管 5,肖特基管与快恢复管相比,____。 A,耐压高B,反向恢复时间长 C,正向压降大D,耐压低,正向压降小 6,G T R、S C R、G T O、T R I A C、M O S F E T、I G B T中,那些是开关电源中变压器常用的驱动元件?____。 A,G T O和G T R B,T R I A C和I G B T C,M O S F E T和I G B T D,S C R和M O S F E T 7,开关电源变压器的损耗主要包括:____。 A,磁滞损耗、铜阻损耗、涡流损B,磁滞损耗、铜阻损耗、介电损耗C,铜阻损耗、涡流损耗、介电损D,磁滞损耗、涡流损耗、介电损耗8,开关电源变压器的初级漏感测量方法是___。 A,次级开路,测初级电感B,初级开路,测次级电感 C,次级短路,测初级电感D,初级短路,测次级电感 9,开关电源变压器的激磁电感测量方法是___。 A,次级开路,测初级电感B,初级开路,测次级电感 C,次级短路,测初级电感D,初级短路,测次级电感 10,变压器初次级间加屏蔽层的目的是_____。 A,减小初次间分布电感引起的干扰B,减小初次间分布电容引起的干扰C,提高效率D,增大绝缘能力 11,减小开关驱动管的损耗主要途经是_____。 A,选用低导通电阻的驱动管B,提高驱动管的驱动信号的边沿陡度C,提高开关频率D,A和B及减小开关频率

2019年《电子专业工程师(中级职称)》试卷

2019年《电子专业工程师(中级职称)》试卷 一、判断题 1.右列等式成立:A BC+A B C+AB C+ABC=AB+AC+BC。(√) 2.BJT的输入特性近似于恒流特性,故其输出电阻很大。(Χ) 3.NPN管与PNP管不可同时在同一正电源供电的电路中使用(Χ) 4.一方波或矩形波信号通过一放大器后,其被顶由平变为下垂,则表明此放大 器的下限截止频率f不够高。(√) 5.机械式三用表和数字式三用表均可对音频电压进行测量。(√) 6.与非门的输入端若有一个端子接低电平0,它的输出必为低电平0. (Χ) 7.在很高频率工作时,半导体二极管很可能失去单向导电性能。(√) 8.叠加定理和基尔霍夫定理既适用于线性电路,也适用于非线性电路。(Χ) 9.大信号功率放大器既可以用等效电路法分析,也可以用图解法分析。(Χ) 10.一个容量为102的电容器,它对10Hz的信号近似为开路,对100MHz的信号 近似为短路。(√) 11.计算机系统中的时钟频率即为 CPU 执行一个微操作所需的时间,它也称为 计算机的主频。(√) 12.JK触发器的两输入端若J=K,则在CP脉冲过后Q n+1=Q。(Χ) 13.存储器中首末地址为1FFFH~4FFFH的存储量为16KB. (√) 14.在桥式整流,电容滤波电路中,若输入交流信号为10V,则整流二极管的耐 压至少在20V以上。(Χ) 15.1MHz的方波信号经过合适的滤波电路,可获得1MHz或3MHz的正弦波输出。 (√) 16.负反馈能展宽放大器的频带宽度,使上、下线截止频率均增大。 (Χ) 17.与平行双线相比,双绞线的分布参数小,更易传送高速数据。 (√) 18.一放大器的输出电阻为50Ω,输出电压为1V,接至示波器50Ω接入端测试, 所得电压变为0.5V。(√) 1

硬件工程师面试题集(含答案-很全)

硬件工程师面试题集 (DSP,嵌入式系统,电子线路,通讯,微电子,半导体) 1、下面是一些基本的数字电路知识问题,请简要回答之。 (1) 什么是Setup和Hold 时间? 答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个T就是建立时间通常所说的SetupTime。如不满足Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。如果Hold Time 不够,数据同样不能被打入触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 (3) 请画出用D 触发器实现2 倍分频的逻辑电路 答:把D 触发器的输出端加非门接到D 端即可,如下图所示: (4) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? 答:线与逻辑是两个或多个输出信号相连可以实现与的功能。在硬件上,要用OC 门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏OC 门,应在OC 门输出端接一上拉电阻(线或则是下拉电阻)。 (5) 什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别? 答:同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。异步电路具有下列优点:无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性。 (7) 你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗? 答:常用的电平标准,低速的有RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、ECL、ECL、LVPECL 等,高速的有LVDS、GTL、PGTL、CML、HSTL、SSTL 等。 一般说来,CMOS 电平比TTL 电平有着更高的噪声容限。如果不考虑速度和性能,一般TTL 与CMOS 器件可以互换。但是需要注意有时候负载效应可能引起电路工作不正常,因为有些TTL 电路需要下一级的输入阻抗作为负载才能正常工作。 (6) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、锁存器/缓冲器)

电子工程师考试试题(卷)

电子工程师考试试题 一、名词解释:10 1、电池容量: 2、PCM(保护线路规格): 二、问答题:20 1、如何处理电路中接地的问题?若多个地之间应该怎样隔离?在进行PCB设计时,怎么解决多个地连接在一起对电路的干扰? 2、功率场效应管(MOS FET)分为哪两类?都有什么区别?它在开关电源和功率电子线路中都有什么用途?在实际使用功率场效应管的过程中需要注意些什么问题? 三、简答题:30 1、请简述基本运算电路的分类和相关作用,并画出相应的简图。 2、以下是开关电源的两种工作示意图,请简单描述其变换类型、工作原理和工作过程: 图一 图二

四、综合题:40 请简述以下电路的功能、工作原理及每个元器件的用途(TL431为2.5V的基准电压源),若要让电路实现以下功能: 6.0V<VDD< 7.1V时,亮1个LED; 7.1V<VDD<7.4V时,亮2个LED; 7.4V<VDD<7.7V时,亮3个LED; 7.7V<VDD<8.4V时,亮4个LED, 电路中R7、R8、R9的阻值分别为多少?请写出简单的计算思路和过程。 电子设计工程师认证综合知识考试模拟试题 一、是非题(每题1.5分,共24分) 1、()变容二极管正常工作时,应加正向电压。 2、()TTL门电路的标准高电平为+12V。 3、()通常,电容器的品质因素(Q值)要高于电感器。 4、()信号源的输出电阻应当大一点好,如此可增大它的带载能力。 5、()模拟示波器中,不论是连续扫描还是触发扫描,扫描信号都应与被测信号同步。 6、()要测量某一放大器或网络的幅频特性,应选用频谱分析仪作为测量仪器。 7、()可以直接购置到100PF、1100PF的电容器。

硬件工程师笔试题硬件工程师笔试题

硬件工程师面试试题 模拟电路 1、基尔霍夫定理的内容是什么?(仕兰微电子) 2、平板电容公式(C=εS/4πkd)。(未知) 3、最基本的如三极管曲线特性。(未知) 4、描述反馈电路的概念,列举他们的应用。(仕兰微电子) 5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知) 6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子) 7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知) 8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸) 9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。(未知) 10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知) 11、画差放的两个输入管。(凹凸) 12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子) 13、用运算放大器组成一个10倍的放大器。(未知) 14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的 rise/fall时间。(Infineon笔试试题) 15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C 上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RC<

电子工程师招聘笔试题及详细解析(不看后悔)

一、 二、 三、基础题(每空1分,共40分) 1、晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和_状态。 1.截止状态:基极电流Ib=0,集电极电流Ic=0,b-ePN结临界正向偏置到反向偏置,b-cPN结反向偏置。 2.放大状态:集电极电流随基极电流变化而变化,Ic=βIb,b-ePN结正向偏置,b-cPN结反向偏置。 3.饱和状态:集电极电流达到最大值,基极电流再增加集电极流也不会增加,这时的一个特征是b-ePN结、b-cPN结都正向偏置 2、TTL门的输入端悬空,逻辑上相当于接高电平。 3、TTL电路的电源电压为5V,CMOS电路的电源电压为3V-18V 。 4、在TTL门电路的一个输入端与地之间接一个10K电阻,则相当于在该输入端输入低电平;在CMOS门电 路的输入端与电源之间接一个1K电阻,相当于在该输入端输入高电平。 5、二进制数(11010010)2转换成十六进制数是D2。 6、逻辑电路按其输出信号对输入信号响应的不同,可以分为组合逻辑电路和时序逻辑电路两大类。 7、组成一个模为60的计数器,至少需要6个触发器。 一个触发器相当于一位存储单元,可以用六个触发器搭建异步二进制计数器,这样最多能计63个脉冲 8、在数字电路中,三极管工作在截止和饱和状态。 9、一个门电路的输出端能带同类门的个数称为扇出系数。 10、使用与非门时多余的输入脚应该接高电平,使用或非门时多余的输入脚应该接低电平。 与非门:若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。所以多余的输入脚接高电平或非门:若当输入均为低电平(1),则输出为高电平(0);若输入中至少有一个为高电平(0),则输出为低电平(1)。所以多余的输入脚接低电平 11、贴片电阻上的103代表10k。 12、USB支持控制传输、同步传输、中断传输和批量传输等四种传输模式。 13、一个色环电阻,如果第一色环是红色,第二色环是红色,第三色环是黄色,第四色环是金色,则该电阻 的阻值是220k±10%。 14、MOV A,40H 指令对于源超作数的寻址方式是直接寻址。 指令中直接给出操作数地址(dir)的寻址方式称为直接寻址。以寄存器中的内容为地址,该地址的内容为操作数的寻址方式称为寄存器间接寻址

电子工程师综合知识试题有答案

电子设计工程师综合知识考试试卷(含答案) 2009-1-12 一、是非题(每题1.5分,共24分) 1、(对)三只普通硅二极管串联,可作2.1伏稳压管使用。 2、(对)在很高频率的条件下工作,晶体二极管将失去单向 导电性能。 3、(对)桥式整流,负载为电容滤波的电路中,若电容器上 的电压为17伏,则整流器输入的交流信号有效值一般 要大于17伏。 4、(错)交流放大器级间耦合电容器的容量若减小,则放大 器的低频特性将变差,即f L将减小。 5、(错)共发射极晶体管放大器与共源极场效应管放大器相 比,前者所允许的输入信号幅值将大于后者。 6、(错)触发器的置位端(置1端)至输出端的信号延时量 一定大于触发器由输入端至输出端的延时量。 7、(错)在实际电路中,与门、与非门的多余输入端口最好 都接高电平,以免干扰信号窜入电路。 8、(对)译码器、加法器、触发器等都属于组合逻辑电路。 9、(对)计算机系统既应包括硬件系统,也应包括软件系统。 10、(错)计算机的机器语言能为硬件电路所识别,它与所 用CPU的类型无关。

11、(对)MCS-51单片机的复位电平均为低电平,其持续(保 持)时间应在2个机器周期以上。 12、(对)MCS-51单片机与80C51单片机是完全兼容的。 13、(错)要对20H Z~10 k H Z的语音信号进行A/D转换,则 采样信号的频率应在10KH Z以上。 14、(对)信号源的输出阻抗一般均较低,电压表的输入阻 抗均较高。 15、(错)直流稳压电源的内阻愈高,它的输出电压稳定性 能就愈好。 16、(对)扫频仪是用来检测、分析信号频谱结构的一种测量 仪器。 二、选择题(每题2分,共26分) 1、( A )标注为2P2的电容器,其电容值为: A、2.2PF B、22PF C、220PF D、0.22uF 2、( B )在色环(带)标注的电阻值的电阻体上,棕色代表数字: A、0 B、1 C、2 D、3 3、( D )稳压管、变容二极管在正常工作时,应: A、二者均加正向电压 B、二者均加反向电压

电子工程师招聘笔试题及详细解析.doc

一、基础题(每空 1 分,共 40 分) 1、晶体三极管在工作,射和集均于正向偏置,晶体管工作在和 _状。 1. 截止状态:基极电流 Ib=0 ,集电极电流 Ic=0 , b-ePN 结临界正向偏置到反向偏置,b-cPN 结反向偏置。 2. 放大状态:集电极电流随基极电流变化而变化, Ic= βIb , b-ePN 结正向偏置, b-cPN 结反向偏置。 3. 饱和状态:集电极电流达到最大值,基极电流再增加集电极流也不会增加,这时的一个特征是b-ePN 结、 b-cPN 结都正向偏置 2、 TTL 的入端空,上相当于接高平。 3、 TTL 路的源5V, CMOS路的源3V-18V 。 4、在 TTL 路的一个入端与地之接一个10K阻,相当于在入端入 低平;在CMOS路的入端与源之接一个1K阻,相当于在入端入高平。 5、二制数() 2 成十六制数是D2。 6、路按其出信号入信号响的不同,可以分合路和序路两大。 7、成一个模60 的数器,至少需要 6 个触器。 一个触发器相当于一位存储单元,可以用六个触发器搭建异步二进制计数器,这样最多能计63 个脉冲 8、在数字路中,三极管工作在截止和和状。 9、一个路的出端能同的个数称扇出系数。 10、使用与非多余的入脚接高平,使用或非多余的入脚接低平。 与非门:若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。所以多余的输入脚接高电平或非门:若当输入均为低电平(1),则输出为高电平(0);若输入中至少有一个为高电平(0),则输出为低电平(1)。所以多余的输入脚接低电平 11、片阻上的103 代表10k 。 12、USB支持控制、同步、中断和批量等四种模式。 13、一个色阻,如果第一色是色,第二色是色,第三色是黄色,第四色是金色,阻 的阻是220k± 10%。 14、MOV A, 40H 指令于源超作数的址方式是直接址。 指令中直接出操作数地址(dir )的址方式称直接址。以寄存器中的内容地址,地址的内容操 作数的址方式称寄存器接址 15、 8051 系列单片机的 ALE信号的作用是地址存控制信号。 Address lock enable:地址锁存允许端 15、MCS-8051系列片机字是 ______位。 16、一个 10 位地址、 8 位出的 ROM,其存容量。 17、列和的区是 _________。 18、do?? while 和 while ?? do 的区是 _______。 19、在算机中,一个字所包含二制位的个数是______。 20、8051 复位后, PC=______。若希望从片内存器开始行,EA 脚接 ______ 平, PC超 ______

常见硬件工程师笔试题标准答案

硬件工程师笔试题 一、电路分析: 1、竞争与冒险 在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。 常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。 2、同步与异步 同步逻辑就是时钟之间有固定的因果关系。异步逻辑就是各时钟之间没有固定的因果关系。同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。 异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。 异步电路不使用时钟脉冲做同步,其子系统就是使用特殊的“开始”与“完成”信号使之同步 同步就就是双方有一个共同的时钟,当发送时,接收方同时准备接收。异步双方不需要共同的时钟,也就就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位 3、仿真软件:Proteus 4、Setup 与Hold time Setup/hold time 就是测试芯片对输入信号与时钟信号之间的时间要求。建立时间就是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就就是建立时间-Setup time、如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间就是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。 5、IC设计中同步复位与异步复位的区别 同步复位在时钟沿采集复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。 6、常用的电平标准 TTL: transistor-transistor logic gate晶体管-晶体管逻辑门 CMOS:Complementary Metal Oxide Semiconductor互补金属氧化物半导体 LVTTL(Low Voltage TTL)、LVCMOS(Low Voltage CMOS):3、3V、2、5V RS232、RS485 7、TTL电平与CMOS电平

电子工程师招聘笔试题及详细解析(不看后悔)分析

一、基础题(每空1分,共40分) 1、晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和_状态。 1.截止状态:基极电流Ib=0,集电极电流Ic=0,b-ePN结临界正向偏置到反向偏置, b-cPN结反向偏置。 2.放大状态:集电极电流随基极电流变化而变化,Ic=βIb,b-ePN结正向偏置,b-cPN结反向偏置。 3.饱和状态:集电极电流达到最大值,基极电流再增加集电极流也不会增加,这时的一个特征是b-ePN结、b-cPN结都正向偏置 2、TTL门的输入端悬空,逻辑上相当于接高电平。 3、TTL电路的电源电压为5V, CMOS电路的电源电压为3V-18V 。 4、在TTL门电路的一个输入端与地之间接一个10KΩ电阻,则相当于在该输入端输入低电平;在CMOS门电路的 输入端与电源之间接一个1KΩ电阻,相当于在该输入端输入高电平。 5、二进制数(11010010)2转换成十六进制数是D2。 6、逻辑电路按其输出信号对输入信号响应的不同,可以分为组合逻辑电路和时序逻辑电路两大类。 7、组成一个模为60的计数器,至少需要6个触发器。 一个触发器相当于一位存储单元,可以用六个触发器搭建异步二进制计数器,这样最多能计63个脉冲 8、在数字电路中,三极管工作在截止和饱和状态。 9、一个门电路的输出端能带同类门的个数称为扇出系数。 10、使用与非门时多余的输入脚应该接高电平,使用或非门时多余的输入脚应该接低电平。 与非门:若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。所以多余的输入脚接高电平或非门:若当输入均为低电平(1),则输出为高电平(0);若输入中至少有一个为高电平(0),则输出为低电平(1)。所以多余的输入脚接低电平 11、贴片电阻上的103代表10kΩ。 12、USB支持控制传输、同步传输、中断传输和批量传输等四种传输模式。 13、一个色环电阻,如果第一色环是红色,第二色环是红色,第三色环是黄色,第四色环是金色,则该电阻 的阻值是220kΩ±10%。 14、MOV A,40H 指令对于源超作数的寻址方式是直接寻址。 指令中直接给出操作数地址(dir)的寻址方式称为直接寻址。以寄存器中的内容为地址,该地址的内容为操作数的寻址方式称为寄存器间接寻址 15、8051系列单片机的ALE信号的作用是地址锁存控制信号。 Address lock enable :地址锁存允许端 15、MCS-8051系列单片机字长是______位。 16、一个10位地址码、8位输出的ROM,其存储容量为。 17、队列和栈的区别是_________。 18、do……while和while……do的区别是_______。 19、在计算机中,一个字节所包含二进制位的个数是______。

电子工程师考试大纲

综合知识考试概要考试方式闭卷:独立完成,不能带书、资料、笔记等网上考试:试题随机分布,其顺序各不相同时间:150 分钟 题型: 是非16题,24分选择13 题,26分 填空8题,16分简答3题,15 分综合2题,19分 考试的主要内容 基本元器件的知识--R.L.C. 、二极管、三极管等电子电路的基本知识--RC 电路、模电、数电等计算机的基本知识--组成、参数、接口、语言等基本测量仪器及使用--示波器、电压表、信号源、稳压电源等综合应用--设计题、分析题大学生工程师论证的条件、程序、等级等规定考试内容分述 基本元器件 R.L.C --标识、应用、V 与I 的相位关系变压器--种类、特点、电压、电流、阻抗之比二极管--种类、特性、参数、应用等三极管--种类、特性、参数、应用等基本元器件的知识--R.L.C. 、二极管、三极管等电子电路的基本知识--RC 电路、模电、数电等计算机的基本知识--组成、参数、接口、语言等基本测量仪器及使用--示波器、电压表、信号源、稳压电源等综合应用--设计题、分析题大学生工程师论证的条件、程序、等级等规定 R.L.C --标识、应用、V 与I 的相位关系变压器--种类、特点、电压、电流、阻抗之比二极管--种类、特性、参数、应用等三极管--种类、特性、参数、应用等基尔霍夫第一、第二定律戴维定理、叠加定理四种滤波器--低通、高通、带通、带阻基本电路--做耦合、滤波、微分、积分 RLC 串联、并联电路 模拟电子电路--基本放大电路

共e、共c电路为主,共b电路次之一一电路及电路特点,元件作用,应用、计算等模拟电子电路--负反馈放大器 四种负反馈放大电路 电压串联负反馈放大器――稳定Vo,提高Ri 电压并联负反馈放大器――稳定Vo,降低Ri 电流串联负反馈放大器稳定Io,提高Ri

硬件工程师笔试题附答案

一、填空题(每题5分,8题,共40分) 1.二极管的导通电压一般是0.7V 。 2.MOS管根据掺杂类型可以分为NMOS 、PMOS 。 3.晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和状态。 4.二进制数(11010010)2转换成十六进制数是D2 。 5.贴片电阻上的103代表10k。 6.输出使用OC门或OD门实现线与功能。 7.假设A传输线的特征阻抗是70欧姆,B传输线的特征阻抗是30欧姆,A传输线与B传输线相 连,那么它们之间的反射系数是0.4。(-0.4也可以是正确答案) 8.假设模拟信号的输入带宽是10Hz~1MHz,对信号进行无失真采样的最低频率是 2MHz 。 二、问答题(每题10分,6题,共60分) 1.单片机上电后没有运转,首先要检查什么?(10分) 答案:第一步,测量电源电压是否正常;第二步,测量复位引脚是否正常;第三步,测量外部晶振是否起振。2.请分别画出BUCK和BOOST电路的原理框图。(10分) BUCK电路: BOOST电路: 3.请画出SAR型(逐次逼近型)ADC的原理框图,或者描述SAR型ADC的工作原理。(10 分)

SAR型ADC包括采样保持电路(S/H)、比较器(COMP ARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR REGISTER) 和逻辑控制单元(SAR L OGIC)。模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR L OGIC 控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为0.5VREF,其中VREF为提供给ADC的基准电压。由比较器对VIN和VDAC进行比较,若VIN>VDAC ,则比较器输出“1”电平,N位寄存器的MSB保持“1”电平;反之,若VN

电子工程师笔试题解析

汉王笔试 下面是一些基本的数字电路知识问题,请简要回答之。 a) 什么是Setup 和Holdup时间? b) 什么是竞争与冒险现象?怎样判断?如何消除? c) 请画出用D触发器实现2倍分频的逻辑电路? d) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? e) 什么是同步逻辑和异步逻辑? f) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器)。 g) 你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗? 2、可编程逻辑器件在现代电子设计中越来越重要,请问: a) 你所知道的可编程逻辑器件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。 3、设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包 括原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题? 飞利浦-大唐笔试归来 1,用逻辑们和cmos电路实现ab+cd 2. 用一个二选一mux和一个inv实现异或 3. 给了reg的setup,hold时间,求中间组合逻辑的delay范围。 Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。时hold time不够,数据同样不能被打入触发器。 4. 如何解决亚稳态 5. 用verilog/vhdl写一个fifo控制器

常见硬件工程师笔试题(标准答案)

硬件工程师笔试题 一、电路分析: 1、竞争与冒险 在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。 常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。 2、同步与异步 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。 异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。 异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步 同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开 始接收的信息,如开始位,结束时有停止位 3、仿真软件:Proteus 4、Setup 和Hold time Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器 的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升 沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。 5、IC设计中同步复位与异步复位的区别 同步复位在时钟沿采集复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系 不确定,也可能出现亚稳态。 6、常用的电平标准 TTL:transistor-transistor logic gate晶体管-晶体管逻辑门 CMOS:Complementary Metal Oxide Semiconductor互补金属氧化物半导体 LVTTL(L ow Voltage TTL)、LVCMOS(L ow Voltage CMOS):3.3V、2.5V RS232、RS485 7、TTL电平与CMOS电平 TTL电平和CMOS电平标准

开关电源工程师笔试题

1。普通二极管和电力电子用的二极管在结构上有什么区别?提示:psn结构,s层的作用是什么?可以从杂质掺杂浓度来分析。 答:通常为了增加二极管的耐压,理论上可以增厚pn结,并且降低杂质浓度,但是缺点是正相导通损耗变大。 通过加一层低杂质的s层,性能得到改观:正相导通的时候s层完全导通,近似于短路,直接pn连接,所以压降小;反相接电压的时候,由于s层的杂质浓度低,电导低,或者说此s层能够承受的最大电场E 较大,所以s层能够承受较大电压而不被击穿。 2。在现代开关器件中,经常可以看到punch through技术的应用。请介绍一下这种技术的原理和它的优点(相比起没有使用此技术的器件)。 答:在开关器件中,用于提高耐压的s层往往并没有得到充分的利用,因为s层的一端耐压为Emax的时候,另外一段为0,也就是说,E在s层并不是均匀分布的,Umax~0.5(Emax+Emin)——注意,器件耐压只取决于s层中E对于l长度的积分。punch through就是在s层与pn结直接再加一层高杂质掺杂的薄层,使得此层中电场由Emax变化到Emin=0,而真正的s层中处处场强都接近于Emax。 理论上,通过punch through技术,s层的宽度可以减少50%——在耐压不变的前提下。实际中由于s 层必须有一定的电导,宽度会略大于50%。 3。IGBT有“电导调制”的特点,应此igbt在大电流,较低频率的应用场合较MOSFET更有优势。何谓电导调制? 答:电导调制其实很简单,也就是Uce之间的等效电路模型为一接近理想的二极管。饱和电压不随着电流增加而增加,导通损耗为P~I;而mosfet的ds等效电路为一个电阻,损耗为P~I^2。因此在通态损耗占主要因素的场合(如电机驱动),igbt更有优势。 4。thyristor和gto结构上大同小异,但后者却能够实现主动关断。请介绍一下生产工艺上的差异。 答:比较难用文字说清楚,gto是的层与层之间是环形结构,所以结合程度要比普通的晶闸管好,能够实现关断(具体请自行参阅相关文献)。 5。在大电流应用场合,有时需要多管并联。现在可供选择的器件有igbt和mosfet。哪些可以用于并联,哪些不可以?原因是什么? 答:mosfet可直接用于并联,igbt不方便。因为mosfet是负温度系数,各个并联管之间可以平衡:T 上升,Rds上升-》I减小。而igbt是正温度系数不行,同理,双极型三极管也不可以简单并联。如果要并联,必须串联在e极一个小电阻,但这就降低了效率,不太实用。 另外igbt还有latch的问题,详情参考相关文献。 6。在常用的dcdc converter中,如buck converter 或boost converter,二极管的反相恢复时间对能量损耗的影响很大。为改善损耗,请给出两种方法。提示:新器件鸡拓扑结构。 答:方案一,用SiC代替快回复二极管。经过计算得出,不少情况下,虽然SiC二极管比较贵,但从整体

2020年电子工程师招聘笔试题及详细解析分析

电子工程师招聘笔试题及详细解析(不看后悔)分析

一、基础题(每空1分,共40分) 1、晶体三极管在工作时,发射结和集电结均处于正向偏 置,该晶体管工作在饱和_状态。 1.截止状态:基极电流Ib=0,集电极电流Ic=0,b-ePN结临界正向偏置到反向偏置, b-cPN结反向偏置。 2.放大状态:集电极电流随基极电流变化而变化,Ic=βIb,b-ePN结正向偏置,b-cPN结反向偏置。 3.饱和状态:集电极电流达到最大值,基极电流再增加集电极流也不会增加,这时的一个特征是b-ePN结、b-cPN结都正向偏置 2、TTL门的输入端悬空,逻辑上相当于接高电平。 3、TTL电路的电源电压为5V, CMOS电路的电源电压为 3V-18V 。 4、在TTL门电路的一个输入端与地之间接一个10K电 阻,则相当于在该输入端输入低电平;在CMOS门电路的输入端与电源之间接一个1K电阻,相当于在该输入端输入高电平。 5、二进制数(11010010)2转换成十六进制数是D2。 6、逻辑电路按其输出信号对输入信号响应的不同,可以 分为组合逻辑电路和时序逻辑电路两大类。 7、组成一个模为60的计数器,至少需要6个触发器。 一个触发器相当于一位存储单元,可以用六个触发器搭建异步二进制计数器,这样最多能计63个脉冲 8、在数字电路中,三极管工作在截止和饱和状态。 9、一个门电路的输出端能带同类门的个数称为扇出系 数。 10、使用与非门时多余的输入脚应该接高电平,使用或非 门时多余的输入脚应该接低电平。 与非门:若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。所以多余的输入脚接高电平或非门:若当输入均为低电平(1),则输出为高电平(0);若输入中至少有一个为高电平(0),则输出为低电平(1)。所以多余的输入脚接低电平

电子工程师笔试题

单片机开发工程师(只允许30分钟完成) 1.请列举出你所知道的单片机品牌?你使用过其中多少种? 2.用你熟悉的单片机写一段10MS软件件延时程序? 3.已知一个数组int a[N-1]里面存放的N个数是0,1,2....N这个自然数序列N+1个数里面的N个,请用最简单的算法找出缺少的是哪个数?(只要求写思路,不用写具体代码) 4.请绘图说明如何使用单片机的I/O口实现9个按键信号的输入,请简述工作原理和实现所需要注意的问题。(无需写代码) 5.请简要绘图说明NPN型三极管的IB,IC,VCE的关系,并指出截止区和饱和区。同时说明NPN 型三极管饱和导通的条件? 6.如何使用数字电路实现4兆到1兆的分频? 7.你在布印制板的线路时最常用的走线宽度是多少?线宽和电流关系如何,例如需要1A电流需要多宽的走线? 8.请说明以下电路中,当L+端分别为0V,+5V,+24V时,A端和B端的输出电平。(假设三极管的直流放大倍数为200倍) 9.请简短地介绍你在以前的开发工作中所解决的一个技术问题。(要求包含以下要素:应用环境,功能需求,问题现象,解决思路,解决方法) 硬件工程师面试试题 模拟电路 1、基尔霍夫定理的内容是什么? 基尔霍夫电流定律是一个电荷守恒定律,即在一个电路中流入一个节点的电荷与流出同一个节点的电荷相等. 基尔霍夫电压定律是一个能量守恒定律,即在一个回路中回路电压之和为零. 2、平板电容公式(C=εS/4πkd)。 3、最基本的如三极管曲线特性。 4、描述反馈电路的概念,列举他们的应用。 反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。 反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。 负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。 电压负反馈的特点:电路的输出电压趋向于维持恒定。 电流负反馈的特点:电路的输出电流趋向于维持恒定。 5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈); 负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频模拟电路) 6、放大电路的频率补偿的目的是什么,有哪些方法? 设计得当的放大电路中的频率补偿用于相位失真,可以用杨氏电阻,或自己设计的反馈电路进行补偿设计不得体的电路频率补偿用于频率校正。 7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。 输入端频率除以输出端的频率结果等于1,这个电路就是稳定的。 可以使用滤波器改变频响曲线。滤波器种类很多很杂。 8、给出一个差分运放,如何相位补偿,并画补偿后的波型图。 没有给图,但不难看出就是一个反馈电路的添加。只要找到反馈点,和适当的反馈值就可以了 9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。 10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。 无图,但是把共模分量和差模分量的意思弄明白,这个题目就解决了。简单点说,就是叠加瞬间电压和相减的瞬间电压值。

硬件工程师经典面试题

硬件经典面试100 题(附参考答案) 1、请列举您知道的电阻、电容、电感品牌(最好包括国内、国外品牌)。 电阻: 美国:AVX、VISHAY 威世 日本:KOA 兴亚、Kyocera 京瓷、muRata 村田、Panasonic 松下、ROHM 罗姆、susumu、TDK 台湾: LIZ 丽智、PHYCOM 飞元、RALEC 旺诠、ROYALOHM 厚生、SUPEROHM 美隆、TA-I 大毅、TMTEC 泰铭、TOKEN 德键、TYOHM 幸亚、UniOhm 厚声、VITROHM、VIKING 光颉、WALSIN 华新科、YAGEO 国巨 新加坡:ASJ 中国:FH 风华、捷比信 电容: 美国:AVX、KEMET 基美、Skywell 泽天、VISHAY 威世 英国:NOVER 诺华德国:EPCOS、WIMA 威马丹麦:JENSEN 战神 日本:ELNA 伊娜、FUJITSU 富士通、HITACHI 日立、KOA 兴亚、Kyocera 京瓷、Matsushita 松下、muRata 村田、NEC、 nichicon(蓝宝石)尼吉康、Nippon Chemi-Con(黑金刚、嘉美工)日本化工、Panasonic 松下、Raycon 威康、Rubycon(红 宝石)、SANYO 三洋、TAIYO YUDEN 太诱、TDK、TK 东信 韩国: SAMSUNG 三星、SAMWHA 三和、SAMYOUNG 三莹 台湾:CAPSUN、CAPXON(丰宾)凯普松、Chocon、Choyo、ELITE 金山、EVERCON、EYANG 宇阳、GEMCON 至美、 GSC 杰商、G-Luxon 世昕、HEC 禾伸堂、HERMEI 合美电机、JACKCON 融欣、JPCON 正邦、LELON 立隆、LTEC 辉城、 OST 奥斯特、SACON 士康、SUSCON 冠佐、TAICON 台康、TEAPO 智宝、WALSIN 华新科、YAGEO 国巨 香港:FUJICON 富之光、SAMXON 万裕中国:AiSHi 艾华科技、Chang 常州华威电子、FCON 深圳金富康、FH 广东 风华、HEC 东阳光、JIANGHAI 南通江海、JICON 吉光电子、LM 佛山利明、R.M 佛山三水日明电子、Rukycon 海丰三力、 Sancon 海门三鑫、SEACON 深圳鑫龙茂电子、SHENGDA 扬州升达、TAI-TECH 台庆、TF 南通同飞、TEAMYOUNG 天 扬、QIFA 奇发电子 电感: 美国:AEM、AVX、Coilcraft 线艺、Pulse 普思、VISHAY 威世 德国:EPCOS、WE 日本:KOA 兴亚、muRata 村田、Panasonic 松下、sumida 胜美达、TAIYO YUDEN 太诱、TDK、TOKO、TOREX 特瑞仕 台湾:CHILISIN 奇力新、https://www.wendangku.net/doc/ec6896526.html,yers 美磊、TAI-TECH 台庆、TOKEN 德键、VIKING 光颉、WALSIN 华新科、YAGEO 国 巨 中国:Gausstek 丰晶、GLE 格莱尔、FH 风华、CODACA 科达嘉、Sunlord 顺络、紫泰荆、肇庆英达

相关文档
相关文档 最新文档