专科生期末试卷二十
一.填空题(每空1分,共20分)
1. 计算机的主机是由A.______、B.______、C.______等部件组成。
2. 计算机软件一般分为A.______和B.______两大类。
3. 八位二进制补码所能表示的十进制整数范围是 A.______至 B.______,前者的二进制补码表示为
C.______,后者的二进制补码表示为
D.______。
4. 半导体SRAM靠A.______存储信息,半导体DRAM靠B.______存储信息。
5. 如形式地址为D,则直接寻址方式中,操作数的有效地址为A.______;间接寻址方式中,操作数的有
效地址为B.______;相对寻址方式中,指令的有效地址为 C.______。
6. 中央处理器(CPU)的四个主要功能是:A.______、B.______、C.______、D.______。
7. 衡量总线性能的重要指标是A.______,它定义为总线本身所能达到的最高B.______.
二.选择题(每题1分,共20分)
1. 在下列机器数______中,零的表示形式是唯一的。
A.原码 B.补码 C.反码 D.原码和反码
2. 下列数中最小的数是______。
A.(101001)2 B.(52)8 C.(133)5 D.(30)16
3. 在定点二进制运算器中,减法运算一般通过______来实现。
A.原码运算的二进制减法器 B.补码运算的二进制减法器
C.补码运算的十进制加法器 D.补码运算的二进制加法器
4. 若浮点数的阶码和尾数都用补码表示,则判断运算结果是否为规格化数的方法是______。
A.阶符与数符相同为规格化数 B.阶符与数符相异为规格化数
C.数符与尾数小数点后第一位数字相异为规格化数
D.数符与尾数小数点后第一位数字相同为规格化数
5. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是______。
A.11001011 B.11010110 C.11000001 D.11001001
6. 和外存储器相比,内存储器的特点是______。
A.容量大、速度快、成本低 B.容量大、速度慢、成本高
C.容量小、速度快、成本高 D.容量小、速度快、成本低
7. 闪速存储器被称为______。
A.光盘 B.硬盘 C.固态盘 D.软盘
8. 采用虚拟存储器的目的是______。
A.提高主存储器的存取速度
B.扩大主存储器的存储空间,并能进行自动管理和调度
C.提高外存储器的存取速度
D.扩大外存储器的存储空间
9. 相联存储器是指按______进行寻址的存储器。
A.地址指定方式 B.堆栈存取方式
C.内容指定方式 D.地址指定方式与堆栈存取方式结合
10. 指令系统中采用不同寻址方式的目的主要是______。
A. 实现存储程序和程序控制
B.缩短指令长度、扩大寻址空间、提高编程灵活性
C.可以直接访问外存
D.提供扩展操作码的可能并降低指令译码难度
11. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用______。
A. 堆栈寻址方式
B. 立即寻址方式
C.隐含寻址方式
D. 间接寻址方式
12. 用于对某个寄存器中操作数的寻址方式称为______寻址。
A. 直接
B. 间接
C. 寄存器直接
D. 寄存器间接
13. 中央处理器(CPU)包含______。
A.运算器 B.控制器
C.运算器、控制器和cache D.运算器、控制器和主存储器
14. 在CPU中跟踪指令后继地址的寄存器是______。
A.主存地址寄存器 B.程序计数器
C.指令寄存器 D.状态条件寄存器
15. 在集中式总线仲裁中,______方式响应时间最快。
A.链式查询 B.计数器定时查询 C。独立请求 D。以上三种相同
16. PCI总线的基本传输机制是______。
A.串行传输 B.并行传输 C.DMA式传输 D.猝发式传输
17. 中断向量地址是______。
A.子程序入口地址 B.中断服务子程序入口地址
C.中断服务子程序出口地址 D.中断返回地址
18. CD-ROM是______型光盘。
A.一次 B.重写 C.只读
19. SCSI接口以菊花链形式最多可连接______台设备。
A.7台 B.7~15台 C.6台 D.10台
20. CRT的分辨率额为1024×1024,颜色深度为8位,则刷新存储器的存储容量是______。
A.2MB B.1MB C.8MB D.1024B
三.计算题(每题10分,共20分)
1.已知 X=+15,Y=-13,输入数据用补码表示,用带求补级的补码阵列乘法器计算
X×Y=? 并用十进制数乘法验证。
2.某总线在一个总线周期中并行传送4B的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,求总线带宽是多少?
四.简答题(每题5分,共20分)
1.DRAM存储器为什么要刷新?
2.什么叫指令?什么叫指令系统?
3. CPU中有哪些主要寄存器?简述这些寄存器的功能。
4. 中断处理过程包括哪些操作步骤?
五.应用题(每题10分,共20分)
1.A、B、C是采用中断方式交换信息的与主机连接的三台设备,它们的中断响应的先后次序为A→B→C→CPU,
若使中断处理的次序为B→C→A→CPU,则它们的中断屏蔽码应如何设置?若CPU在运行主程序时,A、B、C 三台设备同时发出中断请求,请画出CPU执行程序的轨迹。(屏蔽码中,“0”表示允许中断,“1”表示屏蔽中断)。
2.用8K×8位的ROM芯片和8K×8位的RAM芯片组成一个32K×8位的存储器,其中RAM地址占24K(地址为
2000H~7FFFH),ROM地址占8K(地址为0000H~1FFFH)。RAM芯片有两个输入端:当CS有效时,该片选中,当W/R=1时,执行读操作;当W/R=0时,执行写操作。ROM芯片只有一个控制输入端——片选CS。要求画出此存储器组成结构图。(包括与CPU的连接)。
3.机动题
4.机动题