文档库 最新最全的文档下载
当前位置:文档库 › (整理)兰州理工大学微机原理习题集作业答案1-5章.

(整理)兰州理工大学微机原理习题集作业答案1-5章.

(整理)兰州理工大学微机原理习题集作业答案1-5章.
(整理)兰州理工大学微机原理习题集作业答案1-5章.

第一章微型计算机概论

1.1、答:微型计算机系统包括硬件系统和软件系统两大部分。硬件系统包括:微型计算机、外部设备、电源及其它辅助设备。软件系统包括:系统软件和应用软件。

微型计算机也称为主机,主机包括:微处理器、存储器、输入/输出接口(Input/Output),微处理器通过系统总线和存储器、输入/输出接口进行连接。

微处理器(Microprocessor Unit)简称为MPU(或者称为MP),它是一个中央控制器(Central Processing Unit),简称CPU。它是微型计算机的核心部件,它将运算器、控制器、寄存器通过内部总线连接在一起,并集成在一个独立芯片上。

1.2、答:单片机是将CPU、ROM、RAM以及I/O接口电路以及内部系统总线等全部集中在一块大规模集成电路芯片上,就构成了单片机。

单板机是将微处理器芯片、存储器芯片、I/O接口芯片及少量的输入输出设备(键盘,数码显示器)安装在一块印制板上构成一台微型计算机。

由多块印制板构成的微机称为多板机。

1.3、完成下列转换(保留4位小数)

(21.32)10=(10101.0101)2=(25.2436)8=(15.51EB)16

50.38D= 110010.0110 B=62.3024 Q= 32.6147 H

1.4、完成下列计算

已知X=-63,Y=59

则[X]原=BFH(10111111B),[X]反=C0H(110000000B),[X]补=C1H(11000001B)[Y]原=3BH(00111011B),[Y]反=3BH(00111011B),[Y]补=3BH(00111011B)[X+Y]补=0FCH(11111100B),[X-Y]补=86H(10000110B)。

[X]补+[Y]补=0FCH(11111100B),[X]补-[g]补=86H(10000110B)。

1.5、答:浮点数是指小数点在数值中的位置不是固定不变,实际位置将随阶码而浮动,用这种方法表示的数,称为浮点数。

定点数是指小数点在数值中的位置固定不变。

1.6、答:压缩BCD码是4位二进制表示一位十进制数而非压缩BCD码是8位

二进制表示一位十进制数。

1.7、写出下列数值的压缩的BDC码、非压缩的BDC码、ASCΠ码值。

(改为15,29)

15=[15H]压缩BCD码= [0105 H]非压缩BCD码= [3135 H] ASCΠ码

29= [29H]压缩BCD码= [0209H]非压缩BCD码= [3239H] ASCΠ码

第二章8086/8088 微处理器

2.1 答:从功能上讲由两部分组成总线接口单元BIU和执行单元EU组成。

总线接口单元(BIU)是微处理器内部与存储器和I/O接口传送信息的通道,总线接口单元负责从内存中将指令送到指令队列中;负责把数据从内存或I/O接口送到执行单元(EU);负责将执行单元的运行结果送到内存或I/O接口。

EU的功能是负责译码和执行指令。

2.2 答:指令队列(Queue)存放预取的指令,采用预取指令的方法将减少微处理器的等待时间,提高运行效率。8086CPU中指令队列有6个;8088 CPU中指令队列有只有4个。

2.3 答:8086/8088 CPU中有16个16位的寄存器。4个段地址寄存器是代码段寄存器CS ;数据段寄存器DS;堆栈段寄存器SS 和扩展段寄存器ES 。它们是用来存放每一个段的首地址(段基地址)。一个指令指针寄存器IP是用于存放要执行的指令的偏移地址,它不能作为一般寄存器使用。一个标志寄存器(又称为程序状态寄存器)用于反映指令执行结果或控制指令执行形式。)有8个通用寄存器,通用寄存器分为数据寄存器与指针和变址寄存器两组。数据寄存器包括AX(累加器)、BX(基址寄存器)、CX(计数器)和DX(数据寄存器),一般用来存放16位数据,故称为数据寄存器。其中的每一个又可根据需要将高8位和低8位分成独立的两个8位寄存器来使用,即AH、BH、CH、DH和AL、BL、CL、DL两组,用于存放8位数据,它们均可独立寻址、独立使用。数据寄存器用来存放计算的结果和操作数,也可以存放地址。

指针寄存器包括堆栈指针寄存器SP、基址指针寄存器BP一般用来存放地址的偏移量和用于寻址内存堆栈内的数据

变址寄存器包括原变址寄存器SI和目的变址寄存器DI,一般用来存放地址的偏移量为存储器寻址时提供地址。

2.4 答:标志寄存器又称为程序状态寄存器,是一个16位的寄存器,标志寄存器设置了9个标志位。这9个标志位按功能分可以分为两类:一类为状态标志,状态标志表示执行某种操作后,ALU所处的状态特征,这些状态标志会影响后面的具体操作。状态标志有6个:CF、AF、SF、PF、OF和ZF。另一类为控制标志,

用来控制CPU 操作,反映存储器地址变化的方向、是否允许中断及在执行程序时是否进行单步中断。控制标志有3个:DF 、IF 和TF 控制标志是人为设置的,每个控制标志都对某种特定的功能起控制作用。

2.5 答: 8086与8088有3点不同之处;1. 8086有16条数据线而8088只有8条数据线,2. 8086MX MN /而8088MX MN /。

3. 8086IO M /而8088IO M /。

2.6 答:堆栈是在内存中开辟的一个特定的区域,用以存放CPU 寄存器或存储器中暂时不用的数据和有用的信息。在数据段和附加段存放数据时,一般是从低地址开始向高地址存放数据,而用PUSH 指令向堆栈中存放数据时总是从高地址开始逐渐向低地址方向增长。堆栈指令遵循“先进后出”,“后进先出”的原则,凡是用PUSH 指令最后推入堆栈的数据,用POP 指令弹出时最先出栈。在操作时是以字为单位。

2.7 答:8086/8088 CPU 各有20根地址总线,可寻址范围是1M 个存储单元。8086CPU 有16根数据,一次可以读一个字也可以读一个字节。8088 CPU 有8数据总线一次以读一个字节。

2.8 答:1.物理地址就是实际地址,它具有20位的地址值,它是唯一标志1MB 存储空间的某一单元的地址。2.逻辑地址由段基址和偏移量组成。程序以逻辑地址编址,而不是物理地址。

3.在8086/8088存储空间中,把16个字节的存储空间看作一节。为了简化操作,要求各个逻辑段从节的整数边界开始,也就是说段首地址低4位应该是“0”,因此把段首地址的高16位称为“段基值”。

4. 偏移量是该物理地址距离段首地址的单元数。

2.9 答:总线上传输信号的一组导线,作为微机各部件之间信息传输的公共通道。系统总线按功能分数据总线、地址总线、控制总线。

2.10答:1.8086/8088 CPU 把存储器分为代码段、数据段、堆栈段、附加段。因为8086/8088的寄存器是16位,最大只能寻址64K 个单元的存储空间,为了增大寻址空间把存储器进行分段,这样就可以寻址1MB 存储空间。2.每段最大空间为64KB 。

2.11 答:(1)2300H ;1010H ;24010H (2) 0000H ;1000H ;01000H (3)2AE0H ;1690H ;2C490H (4) 7369H ;0010H ;736A0H

2.12 答:1.数据段首地址是12000H 末地址是21FFFH 。2.附加段的首地址是20A30H 末地址是30A2FH 。

3.代码段的首地址是470E0H=470EH×10H 末地址是570DFH=(470E0H+FFFFH)。

2.13答:8086/8088 CPU 复位以后,除代码段寄存器外,其余标志寄存器、指令指针寄存器、各段寄存器及指令对列全部被清零。

2.14答:在一个读总线周期ALE 在第一个时钟周期为高电平,其余周期为低电平。BHE /S 7在第一个时钟周期为低电平,其余周期为高电平。RD 在第一个时钟周期为低电平,第二、三周期为高电平。WR 一直为高电平。M/IO 一直为高电平。DT/R 一直为低电平。

2.15 答:1.8086 CPU 读/写总线周期时,最少包含4个时钟周期。2.CPU 在T 3

状态的前沿(下降沿)对Ready 信号进行采样。若CPU 在T 3状态的开始采样到Ready 信号为低电平,那么将在T 3和T 4之间插入等待状态T W 。3.T W 可以是一个,也可以是多个。CPU 在每个T W 的前沿处对Ready 信号进行采样。当在T W 状态采样到

READY 信号为高电平时,在当前Tw 状态执行完,进入T 4状态。

第 三 章 存 储 器

3.1 答:1.容量:存储器芯片的容量是以1位二进制数(bit )为单位,因此存储器容量是指每一个存储器芯片所能存储的二进制数的位数。(存储器容量=存储单元数?位数)芯片容量

系统容量芯片数量=)(N 2.存储速度:存储器的基本操作是读出与写入,

称为“访问”或“存取”。存储器的存储速度有两个时间参数:(1)访问时间(Access Time) T A 从启动一次存储器操作,到完成该操作所经历的时间。 (2)存储周期(Memory Cycle) T Mc 启动两次独立的存储器操作之间所需的最小时间间隔。3.存储器的可靠性:4.性能/价格比:5.其他指标(存储器的选择有时还应考虑功耗、集成度等指标)。 3.2答:按存储器的读写功能分可以分为随机读写存储器(RAM )和只读存储器(ROM )。随机读写存储器RAM 可以随机地按指定地址从存储单元存入或读取(简称存取)数据,存放在RAM 中的信息,一旦掉电就会丢失。

随机读写存储器RAM 可分为静态随机存取存储器SRAM 、动态随机存取存储器DRAM 和集成随机读写存储器IRAM 。

只读存储器(ROM )的基本特征是在正常运行中只能随机读取预先存入的信息,即使在断电情况下,ROM 仍能长期保存信息内容不变,所以它是一种永久存储器。

只读存储器(ROM )可分为掩膜只读存储器(Mask ROM )、可编程只读存锗器(PROM )、

紫外线可擦除可编程只读存储器(EPROM )、电可擦除编程只读存储器(E 2

PROM )和快速可擦编成只读存储器(Flash EPROM )。

掩膜只读存储器其结构简单,存储信息稳定,可靠性高,能够永久性保存信息;可编程只读存储器是由半导体厂家制作“空白”存储器阵列(即所有存储单元全部为1或全部为0状态)出售,用户根据需要可以实现现场编程写入,但只能实现一次编程;紫外线可擦编程只读存储器、电可擦除编程只读存储器和快可擦编程只读存储器等不仅可以现场编程。还可以擦除原存储的信息内容,写入新的信息。

3.3 答:SRAM 的特点是在一个存储单元所用晶体管数目多,但不需要刷新电路。DRAM 的特点是在一个存储单元所用晶体管数目少,但需要刷新电路。IRAM 的特点是将动态随机存取存储器和刷新电路集成在一片芯片中,它即具有SRAM 速度快的优点,又具有DRAM 的廉价。IRAM 实际上是附有刷新电路的 DRAM 。它在现代微机系统中得到广泛应用,大容量的内存一般都是用IRAM 。

3.4 答:1)13条地址线和4条数据线;2)19条地址线和1条数据线

3)17条地址线和4条数据线;4)15条地址线和8条数据线 3.5 答:1)RAM 的存储容量为256K×8 bit ;2)有18条地址线和8条数据线;3)若采用6116需要128片,若采用6264需要32片,若采用62128需要16片,若采用2114需要512片,若采用2141需要512片。

3.6 答:1)ROM 的存储容量为512K×8 bit ;2)需要19条地址线和8条数据线;3)若采用2764需要64片,若采用27128需要32片,若采用2816A 需要256片,若采用28F256需要16片。

3.7 答:常用的存储器片选控制方法有线选法、全译码法和部分译码法。

线选法地址线可以不用完,也无需专门的译码电路。但由于高位地址线可随意取值0或1。所以,存在地址重叠,并且造成存储器地址不能连续分布。

全译码法所有地址线均参加地址译码,芯片的地址线直接和低位地址总线相连,高位地址总线经译码器或逻辑电路与各芯片的片选信号相连。

部分译码法与全译码法类似,只是高位地址线中有一部分进行译码,产生片选信号,而不是全部。这种方法称为部分译码法。

3.8 答:第一片的首地址为21000H(错),末尾地址为24FFEH 。第二片的首地址为21001H ,末尾地址为24FFFH 。第三片的首地址为25000H ,末尾地址为28FFEH 。第四片的首地址为25001H ,末尾地址为28FFFH 。

3.9第一片 A 19~A 12=01000000,地址范围是 40000H~40FFEH 第二片 A 19~A 12=01000000,地址范围是40001H~40FFFH 第三片 A 19~A 12=01000001,地址范围是 41000H~41FFEH 第四片 A 19~A 12=01000001,地址范围是 41001H~41FFFH 3.10 (有问题A0和BHE 未画)按现有的连线地址为

第一片 A 19~A 13=1000000,地址范围是 80000H~81FFFH__ 第二片 A 19~A 13=1000001,地址范围是 82000H~83FFFH__ 第三片 A 19~A 13=1000010,地址范围是 84000H~85FFFH__

第四片 A 19~A 13=1000011,地址范围是 86000H~87FFFH__

IO/M A 14A 13A 128086CPU

A 18A 19

A 15译译译A

C B G 2B G 2A G ≥

Y 0

A 0A 106116(1)CE …A 0A 106116(2)CE …Y 1

A 11~A 1

D 0~D 7D 0~D 7

D 8~D 15

OE OE RD A 16A 0A 102716(3)

CE …D 0~D 7OE A 0A 102716(4)

CE …D 8~D 15

OE WR WR WR …

A 0BHE

≥≥≥

D 8~D 15

图3-1 8086CPU 与存储器连接电路图

3.11 1)答:是译码功能。 2).

A 14CPU 8086

A 15译码

器A

C B G 2B G 2A G Y 0

A 0A 12RAM 06264

CS …A 0A 12RAM 16264

CS …Y 5

D 0~D 7D 0~D 7

D 0~D 7

WR WR RD A 16A 0A 12ROM 02764

CS

…D 0~D 7RD A 0A 12ROM 12764

CS

…D 0~D 7

RD WR RD RD A 0BHE

D 8~D 15

Y 1Y 2Y 3Y 4

M/IO A 13~A 1A 17A 18A 19&

≥≥

3)答:ROM 0、ROM 1的地址范围。94000H~97FFFH

3.12答:存储器(1)的地址范围为80000H~80FFEH ;存储器(2)的地址范围为80001H~80FFFH 。(题目有错,存储器(4)的地址范围为81001H~81FFFH)

3.13 答:1)系统的存储容量为: B3FFFH-B0000H+1=4000H=16KB ; 2)需要6264芯片:(16K*8bit )/8K*8bit=2片;

3)画出系统连接图。两片6264芯片的地址范围如表所示,高位地

址A14~A19参与译码形成两片6264的片选信号,奇地址存储器芯片和偶地址存储器芯片由A0和BHE 区分。存储器与系统总线的连接电路如图题3.13所示。

A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 1 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

IO/M

A 15A 14A 13WR 8086CPU

A 19A 16译码器

A

C B G 2B G 2A G ≥

Y 0

WE A 0A 126264(1)CS …WE A 0A 126264(2)CS …Y 1A 0A 126264(3)…CS WE A 0A 126264(4)…CS WE A 12~A 0

D 0~D 7

D 0~D 7

D 0~D 7

D 0~D 7

D 0~D 7

OE

OE OE OE

RD

A 17Y 3Y 2D 8~D 15A 18

图3-2 8086CPU 与存储器连接电路图

M/IO

A 16A 15A 14RD CPU

A 19A 17A 18译

码器A

C B G 2B

G 2A G &

Y 4CS1

A 0A 126264(1)WE

…CS1

A 0A 126264(2)D 0…D 7

…A 13~A 1D 0~D 7D 8~D 15

A 0D 0…D 7

BHE ≥1

WR

≥1

WE

OE OE CS2CS2+5V

图题3.13 存储器扩展电路

3.14答:(不是8086系统)

M/IO A 14A 13A 12

RD CPU

A 11A 19

A 16译

码器A

C B G 2B G 2A G ≥

WR CS …

A 9…A 10~A 0

D 0~D 3D 0~D 7

A 15CS 2732CS CS CS CS

CS WR

WR

WR WR RD RD RD RD RD RD RD 611661166116611627322732D 0…D 7

D 0…D 7

D 0…D 7

D 0…D 7

D 0…D 7

…D 7

D 0…D 7

A 0~A 10A 0~A 10A 0~A 10A 0~A 10

A 0~A 10A 0~A 10A 0~A 10Y 0Y 0

Y 1Y 2Y 3Y 4≥

3.15在8086CPU 组成的系统中,用4片2764(8K×8 bit )存储芯片组成随机ROM 存储系统,其第一片的首地址为(C000H :8000H ),试画出存储器与CPU 的连接电路图。

答:

M/IO

A 16A 15A 14RD

CPU

A 19

A 18A 17译

码器A

C B G 2B

G 2A G

&

Y 2CS

A 0A 122764(1)WE …CS

A 0A 122764(2)WE D 0…D 7

…Y 3

A 0A 122764(3)…WE CS

A 0A 122764(4)…WE CS

A 13~A 1D 0~D 7D 8~D 15

A 0D 0…D 7

D 0…D 7

D 0…D 7

BHE ≥1

≥1

≥1

≥1

第 四 章 8086/8088指令系统

4.1答:机器语言的每一条指令是以二进制为代码的指令,它能够被计算机直

接执行。汇编语言是用助记符或用符号来编写指令,是一种与机器语言一一对应的语言。机器不能直接执行程序,程序必须经过翻译,机器才能执行。高级语言是面向过程的语言,它不依赖于特定的机器,独立于机器,用同一种高级语言编写的程序可以在不同的机器上运行而获得相同的结果。

4.2请指出以下各指令的源、目的操作数所使用的寻址方式。

(1)MOV SI,2100H 源:立即数寻址;目:寄存器寻址

(2)SBB BYTE PTR DISP[BX],7;源:立即数寻址;目:寄存器相对寻址(3)AND [DI],AX 源:寄存器寻址;目:寄存器间接寻址(4)OR AX,[609EH] 源:直接寻址;目:寄存器寻址

(5)MOV [BX+DI+30H],CX 源:寄存器寻址;目:基址变址相对寻址(6)PUSH ES:[BP] 源:寄存器间接寻址;目:隐含寻址(7)CALL [DI]DISP 寄存器相对寻址

(8)JNZ Short_ label 直接寻址

(9)CBW BL (指令错)

(10)MOV AX,[1000H] 源:直接寻址;目:寄存器寻址

(11)MOV AX,ARRAY [BX][SI];源:基址变址相对寻址;目:寄存器寻址(12)MUL BL 源:寄存器寻址;目:隐含寻址

(13)MOV AX,[BX][SI] 源:基址变址寻址;目:寄存器寻址(14)MOV AL,TABLE 源:直接寻址;目:寄存器寻址

(15)MOV AX,DISP[BX+DI] 源:基址变址相对寻址;目:寄存器寻址(16)MOV AX,[BX] 源:寄存器间接寻址;目:寄存器寻址

4.3答:基址寄存器BX、基址指针寄存器BP、原变址寄存器SI、目的变址寄存器DI。

4.4下列各条指令是否有错?如果有,请指出错误之处。

(1)MOV DS,1000H 立即数不能直接给段寄存器送数

(2)MOV [100],23H 目的操作数应指明类型,改为BYTE PTR [100](3)ADD AX,[BX+BP+6] 存储器寻址不能有两个基地址[BX,BP] (4)PUSH DL 进栈是以字为单位

(5)IN AX,[3FH] I/O接口地址不能加括号

(6)OUT 3FFH,AL 口地址3FF应放在DX中

(7)LES SS,[SI] SS不能存放偏移量

(8)POP [AX] AX不用来做间址寄存器

(9)IMUL 4CH 乘法中源操作数不能是立即数

(10)SHL BX,5 移位超过1位应放在CL中

(11)INT 300 立即数(向量码)应小于255

(12)XCHG DX,0FFFH 此指令中不能有立即数

(13)POP AL 出栈是以字为单位

(14)DIV 32H 除法中原操作数不能是立即数

(15)MOV AX,BYTE PTR[SI] 源操作数和目的操作数不等宽

(16)MOV DX,DS:[BP] 正确

(17)MOV 128,CL 目的操作数不能为立即数

4.5设若标志寄存器原值为0A11H,SP=0060H,AL=4。下列几条指令执行后,标志寄存器、AX、SP的值分别是多少?

PUSHF ;F→SP ; SP=5EH , [5EH]=0A11H

LAHF ;F低8→AH; AH=11H

XCHG AH,AL ; AH 04H , AL=11H

PUSH AX ; SP=5CH , [5CH]=0411H,

SAHF ;AH→F低8;

POPF ; SP→F

标志寄存器=0411H,AX= 0411H,SP=005EH

4.6已知DS=2000H,有关的内存单元值为:(21000H)=00H,(21001H)=12H,(21200H)=00H,(21201H)=10H,(23200H)=20H,(23201H)=30H,(23400H)=40H,(23401H)=30H,(23600H)=60H,(23601H)=30H,符号COUNT的偏移地址为1200H。执行下列指令后,寄存器AX、BX、SI的值分别是多少?

MOV BX,OFFSET COUNT BX=1200H

MOV SI,[BX] SI=1000H

MOV AX,COUNT[SI][BX]

AX=_3040H__,BX = _1200H__,SI=__1000H____

4.7答:AX=322F H , 标志寄存器值为0410H

4.8设单元DATA在内存数据段中的偏移量为24C0H,在24C0H~24C3H单元中依次存放着55H、66H、77H、88H。下列几条指令执行后,寄存器AX、BX、CL、SI、DS的值分别是多少?

MOV AX,DATA ; AX=6655H

LEA SI,DATA ; SI=24C0H

MOV CL,[SI] ; CL=55H

LDS BX,DATA ; DS=8877H,BX=6655H

4.9若AX=26D3H,CX=7908H,CF=1,OF=0,执行下列指令后,寄存器AX、CX的值分别是多少?_ AX=A74CH ___ CX=FA08H __CF=_0__OF=__0_。

SAL CH,1 CH=FA,CL=08H

RCR AX,CL AX=A726H , CF=1

ROL AL,1 AL=4CH , CF=0

4.10答:原串在数据段中,但可以段超越。目的串必须在附加段中。

4.11答:M/IO=1;DT/R=1;RD=1;WR=0;

数据总线上的数是0508H;地址总线上的数分是49420H

4.12 (与21题重)答:AL=23H,功能将压缩的BCD码转换为二进制。

4.13 答:上述程序段执行后,字节单元HCOD的内容是43H;HCOD+1的内容是35H。该程序段的功能是将压缩的十六进制转换为ASCII字符。

4.14执行下面的程序段后,(CL)= 02H ,(AX)= 0040H 。

XOR BX, BX

MOV AX, 0010H

MOV CL, 2

SAL AL , CL

MOV BL , AL

SAL AL , CL

ADD AX , BX

4.15 问:(1)初值(AL)=37H时,程序段执行结果:(AL)= 07H

(2)初值(AL)=9FH时,程序段执行结果:(AL)= 0FFH

4.16下列程序段中,以X为首址的字单元中的数据依次为1234H、5678H;以Y为首址的字单元中的数据依次为8765H、4321H。阅读程序,给出必要的程序注释并完成程序后的问题。

LEA SI,X ;SI=0000H

LEA DI,Y ; DI=0004H

MOV DX,[SI+2] ; DX=5678H

MOV AX,X ; AX=1234H

ADD AX,X ; AX=2468H

ADC DX,[SI+2] ; DX=ACF0H

CMP DX,[DI+2] ; ACF0H与8765H比

JL L2 ;小于转移到L2

CMP AX,Y ;大于2468H与4321比

JL L1 ;小于转移到L1

JMP EXIT ;无条件转移到EXIT

L1:MOV AX,1 ;给AX送1

JMP EXIT ;无条件转移到EXIT

L2:MOV AX,2

EXIT:……

以上程序代码执行之后,AX= 2;DX= ACF0H

4.17答:程序将依次向堆栈压入的数据为0003H、0002H、0001H。该程序段实现了将二进制转换十进制功能。

4.18答:程序功能是计算AX=1~10,BX=10H起的累加和。AX=10,BX=47H,CX=0。

MOV AX , 0000H

MOV BX , 0010H

MOV CX ,10

LP: INC AX

ADD BX , AX

LOOP LP

HLT

4.19答:以上程序代码执行之后,AX= 2;DX= ACF0H

4.20阅读下列程序段,给出必要的程序注释并完成程序后的问题。

ADD AL,AL ;2*AL

ADD AL、AL ;4*AL

MOV BL,AL ;AL→BL

SAL BL,1 ;8*AL

ADD AL,BL ;12*AL

HLT

(1)该程序段的功能是什么?答:把AL中的内容乘以12

(2)设AL的初值为0AH,执行该程序段后,AL为多少?答:AL=78H

4.21已知有程序段如下:(与12题重)

(1)该程序段的功能是什么?

答:将BCD码转换成二进制

(2)执行该程序段后,AL=23H

4.22、下列程序段要求在内存40000H开始的顺序30个单元中存放着8位无符号数,将它们的和放在DX中,试填空完成该程序(并加入必要的注释)或自行编制一段程序完成上述功能。

MOV AX,4000H ;

MOV DS,AX ;送段首地址

MOV SI,0000H ;送偏移量

MOV CX,30 ;送循环次数

XOR AX,AX ;清零

GOON:ADD AL,[SI] ;两数相加

ADC AH,00H ;加进位位

INC SI ;修改地址

DEC CX ;计数器减1

JNZ GOON ;不为零循环

MOV DX ,AX ;结果送DX

4.23在AL中有一个十六进制数的ASCII码,完成下面程序段在每一空白处填上一条适当指令(并加入必要的注释),实现将AL中的ASCII码转换成二进制数。

CMP AL,3AH ;与3AH 比较

JC DONE ;小于转移到DONE

SUB AL,7 ;大于减7

DONE:SUB AL,30H ;AL减30H

HLT

4.24已知附加段中有一块长50个字的数据区,首址为DEST。欲编程将它们全部初始化为0FFFFH值,试在下面程序段的空白处填上适当的指令或操作数(并加入必要的注释),以实现上述功能。

LEA DI,DEST ; 取DEST偏移量

MOV CX,100 ; 送计数值

CLD ; 清方向标志位,DF=0

MOV AL,0FFH ; 将AL←0FFH

REP STOSB; 将送100个字节FFH到首址为DEST区域

4.25已知附加段中有一块长50个字的数据区,首址为DEST。欲编程将它们全部初始化为0FFFFH值,试在下面程序段的空白处填上适当的指令或操作数(并加入必要的注释),以实现上述功能。(与24题重)

DI,DEST ;

MOV CX,;

CLD ;

MOV AL,0FFH ;

;

4.26附加段中有某字符串首址为BLOCK,长17个字节。欲查找其中第一次出现字符“e”的位置,并将该位置所在的偏移量入栈保护。试在下面程序段的空白处填上适当的指令(并加入必要的注释)或操作数以实现上述功能。

MOV DI,OFFSET BLOCK ;送BLOCK 的偏移量

MOV AL,65H ;送eASCII码

MOV CX,17 ;送计数值

CLD ;方向标志位清零

REPNZ SCASB ;寻找e

JNE OTHER ;找到e转到OTHER

DEC DI ;修改地址

PUSH DI ;偏移量入栈保护

OTHER:……(略)

4.27已知有某字串BUF1的首址为0000H,BUF2的首址为0010H,数据段与附加段重合。欲从BUF1处开始将10个字数据顺序传送至BUF2处,试在下面程序段的空白处填上适当的指令或操作数以实现上述功能。

LEA SI,BUF1 ;送BUF1的偏移量

ADD SI,12H;地址移动到字符串最后

LEA DI,BUF2 ;送BUF2的偏移量

ADD DI,12H;地址移动到字符串最后

STD ;方向标志位清零

MOV CX,10 ;送计数值

REP MOVSW ;进行串操作

4.28在DAT和DA T1两个字节变量单元中有两个十进制数的ASCII码,编程实现将这两个ASCII码转换为两个BCD码,并以压缩形式存放在REST字节变量单元中。试填写该程序划线部分,并加入必要的注释。

MOV AL,DAT ;取第一个数

SUB AL,30H ;将ASCII码转为BCD码

MOV CL,4 ;送移位数

SHL AL,CL ;将BCD码放在AL高四位中

MOV BL,DAT1 ;取第二个数

SUB BL,30H ;将DA T1中的ASCII码转为BCD码

OR AL,BL ;将两个BCD码合并在AL寄存器中

MOV REST,AL ;将压缩形式的BCD码存人REST中

HLT

第五章汇编语言程序设计

5.1 答:标号在指令性指令的名字,写在指令前面,标号后必须有冒号。变量在伪指令前是定义某一数据区所起的名字,它后面不带冒号。标号和变量都有段、偏移量的属性,标号的类型是远和近型,变量的类型是字节、字、双字等。

5.2 答:指令性指令是给CPU的命令,它是由汇编程序翻译成机器语言指令,在程序运行时由CPU 来执行,每条指令都对应CPU一种特定的操作。伪指令不汇编成机器语言,仅仅在汇编过程中告诉汇编程序应如何汇编。

5.3

答:ADD1、ADD2、ADD3的段基址为1000H;ADD1、偏移量为2000H、类型为双字;ADD2、偏移量为2018H、类型为字节;ADD3、偏移量为2068H、类型为字。

5.4

答:分配情况如右图

5.5答:(定义了堆栈段[81字节]、数据段(17字节)和代码段)07H ←0100H ADD1 00H

00H

00H

01H

00H

00H

00H

……

01H 2018H ADD2 04H

05H

05H

05H

05H

07H

01H

……

2068H ADD3

题5.3图

……

02H 1006H ADD1

12H

9AH 1009H ADD2

56H

42H

41H 题5.4图

……

05H ←0100H ADD1

05H

5.6答:ADD1占有多少个字节 5.7答: 1.依据设计任务,抽象出描述问题的数学模型。2.确定实现数学模型的算法或求解的具体步骤和方法。3.绘制出程序流程框图。 4.分配存储空间及工作单元(包括寄存器)。确定数据段、堆栈段、代码段及附加段在内存中的位置。 5.依据流程图编写程序。6.静态检查。7.上机调试。8.程序运行,结果分析。

5.8 答: 源程序结构一般包括4个段,它们是代码段、数据段、附加段和堆栈段。其中代码段是必须存在的,其余段视具体情况而定。

一般用到四种程序结构:顺序结构,分支结构,循环结构,子程序结构。 5.9 答: XOR AX, AX MOV DX , 0

MOV AH ,45H MOV DL ,AH

AND DL ,0FH ADD DL, 30H

AND AH ,0F0H MOV CL ,4 SHR AH ,CL ADD DL, 30H ADD AX ,DX HLT

5.10 答: MOV AL , A

MOV BL , B

IMUL BL

MOV CX , C

ADD AX , CX

SUB AX , 18

HLT

(1)从DATA1单元开始,将8个组合BCD

码累加起来,其和(超过1字节)存入以RES

为首址的单元中(低位在前)。 图5-1 5.11题图

(2)将它们看作2个分别以DATA1、DATA2为首址的4位十进制数(低位在

前),求此两数之差并存入以RES 为首址的单元中。

答: 1、 LEA SI , DATA1 2、LEA SI , DATA1 …… 05 0127H 题5.6图 ……

94H ← DATA1

16H

26H

89H

30H ← DATA2 55H 04H 74H …… ← RES

LEA DI , DATA2 LEA DI , DATA2

LEA BX , RES LEA BX , RES

MOV CX ,7 XOR AX , AX

XOR AX , AX MOV AX , WORD PTR [SI]

MOV AL , BYTE PTR [SI] ADD AX , WORD PTR [DI]

AA1:INC SI MOV DX , WORD PTR [SI+2] ADD AL , BYTE PTR [SI] ADC DX , WORD PTR [DI+2]

ADC AH , 0 MOV WORD PTR [BX] , AX

LOOP AA1 MOV WORD PTR [DI+2] , DX

MOV WORD PTR [BX] , AX HLT

HLT

5.12 答:根据各种条件判断和比较进行操作,满足条件去做一种操作,不满足条件去做另一种操作。每一种操作程序称为一个分支,一次判断产生两个分支,只有一次判断的称为单重分支程序。多次判断产生多个分支,称为多重分支程序。

5.13 答:MOV AL,DAT

AND AL,DA T

JNS POSI ;若为正数转POS1

TEST AL,01H ;测试负数的奇偶性

JZ M ;若为负偶数转M

OR AL,BUF ;若为负奇数进行‘或’运算

JMP DONE

M:XOR AL,BUF ;负偶数进行‘异或’运算

JMP DONE

POSI:TEST AL,01H ;判断正数的奇偶性

JZ N ;为正偶数,转N

ADD AL,BUF ;为正奇数进行‘加’运算

JMP DONE

N:AND AL,BUF ;正偶数进行‘与’运算

DONE:MOV BUF,AL

HLT

5.14 答:实现的方法仍是两两进行比较判断。其步骤是:先取出X,Y,Z,假设存于AL,BL,CL寄存器中。采用两数比较换位法,即AL中的数和BL, CL分别进行比较,在AL中总是存放中间值。程序段及流程图如右图所示:

MOV AL,DAT1

MOV BL,[DA T1]+1

MOV CL,[DA T1]+2

CMP AL,BL

JB LP1

XCHG AL,BL

LP1:CMP AL,CL

JAE SA V

XCHG AL,CL

CMP AL,BL

JB SA V

XCHG AL,BL

SAV:MOV BUF1,AL

MOV DL,AL;

MOV AH,02H

INT 21H

HLT

5.15 答:LEA SI , ADD1

LEA DI , ADD2

XOR AX , AX

MOV AL,BYTE PTR[SI]

CMP AL,30

JB AA

MOV BYTE PTR[DI],2

JMP DONE

AA:CMP AL,1

JNB BB

MOV BYTE PTR[DI],0

JMP DONE

BB:MOV BYTE PTR[DI],0FEH

DONE:HLT

5.16 答:循环程序包函循环初始化、循环体和循环控制3部分。循环初始化是对地址指针寄存器、循环次数的计数初值的设置,以及其它为能使循环体正常工作而设置的初始状态等。循环体是循环操作(重复执行)的部分,由循环工作部分和修改部分组成。循环工作部分是为实现程序功能而设计的主要程序段,该段程序在整个操作中要反复执行多次。可能有多个指令语句构成,也可以仅有一个指令语句构成。循环的修改部分是指当程序循环执行时,对一些参数如地址、变量等进行有规律的修正。循环控制部分是用于判断循环程序是否结束,若结束则退出循环程序,否则修改地址指针和计数器值,继续进行循环程序。循环控制的选择可以有多种方案,在循环控制条件及循环次数的控制,可以采用循环指令LOOP、LOOPZ和LOOPNZ指令来实现,也可以用指令DEC CX和JNC 标号两条来实现。

其特点是需要多次重复进行某些操作。

5.17

答:LEA BX,DAT

MOV CX,100

LP1:MOV AL,[BX]

MOV AH,20H

AND AL,AH

MOV AL,0DFH

JNZ DAX

XIAO:OR [BX],AH

JMP PP

DAX:AND [BX],AL

PP:INC BX

LOOP LP1

DONE:HLT

5.18 答:DATA SEGMENT

LED1 DB 3FH,06H,5BH,4FH,66H,6DH,3DH,07H,7FH,6FH

DATA ENDS

CODE SEGMENT

ASSUME CS:CODE , DS:DATA

START: LDS SI , LED1

AA1: MOV CL , 10

AA2: MOV AL , [SI]

INC SI

OUT 40H , AL

LOOP AA2

JMP AA1:

CODE ENDS

5.19 答:MOV AX , 2000H

MOV DS , AX

MOV AX , 5000H

MOV ES , AX

MOV SI , 1000H

MOV DI , 8000H

MOV CX , 300

REP MOVSW

HLT

5.20 答:LAE SI,ADD1

MOV CX,100

XOR BX,BX

STAR:MOV AX,[SI]

TEST AX,8000H

JZ JSH

INC BL

JMP DONE

JSH:INC BH

DONE:ADD SI,2

DEC CX

JNZ STAR

MOV DD1,BL

MOV DD2,BH

HLT

5.21 答:MOV DX , 0000H

MOV BX , 0000H

MOV CX , 80

LEA SI , DA TAB

LEA DI , BTRX

GOON: MOV AL , [SI]

CMP AL , 90

JC NEXT3

INC DH

JMP STOR

NEXT3: CMP AL , 80

JC NEXT4

INC DL

JMP STOR

NEXT4: CMP AL , 70

JC NEXT5

INC BL

JMP STOR

NEXT5: CMP AL , 60

JC NEXT6

INC BH

JMP STOR

NEXT6: INC AH

STOR:INC SI

LOOP GOON

MOV [DI] , DH

MOV [DI+1] , DL

MOV [DI+2] , BH

MOV [DI+3] , BL

MOV [DI+4] , AH

HLT

2)LEA SI , DA TAB

LEA DI , LEVT

MOV CX , 79

MOV AL , [SI]

AA1:INC SI

ADD AL , [SI]

ADC AH , 0

LOOP AA1

MOV BL , 80

DIV BL

MOV [DI] , AL

HLT

5.24 答:MOV BL,0

LEA SI,BUF

MOV CX,0FFH

LP:MOV AL,[SI]

CMP AL,30H

JB TJ

CMP AL,39H

JNB AA1

CMP AL , 41H

JB TJ

CMP AL,5AH

JA TJ

INC DL

JMP DONE

AA1:INC BH

JMP DONE

TJ:INC BL

DONE:INC SI

LOOP LP

MOV [SI+0100H],BL

MOV [SI+0101H],BH ; (0~9)

MOV [SI+0102H],DL ;(A~Z)

HLT

微机原理期末考试试题及答案

上海应用技术学院2008—2009学年第一学期 《微机原理及应用》期末试卷 A 课程代码: B203205A 学分: 3.5 考试时间: 100 分钟 课程序号: 1958,1960 班级:学号:姓名: 我已阅读了有关的考试规定和纪律要求,愿意在考试中遵守《考场规则》,如有违反将愿接受相应的处理。 试卷共页,请先查看试卷有无缺页,然后答题。 一、填空(每空1分,共20分) 1.MCS-51的EA管脚接低电平时,CPU只能访问外部程序存储器。 2.MCS-51单片机从外部程序存储器取指令时,使用/PSEN信号作“读”信号,从外部数据存储器取数据时,使用/RD信号作“读”信号。 3.MCS-51的堆栈设在内部RAM中,单片机复位后SP的内容为07 H。 4. MOV A,34H 中的34H 是直接寻址。 MOV A,@R0 中的 @R0 是间接寻址。 5.若PSW=98H,则选择了第3组工作寄存器,此时R7的地址是1F H。 6.MCS-51的数据总线共8位,来自P0 口,地址总线共16位,来自P2和P0口。 7.8255A具有(3)个8位可编程I/O口。 8.若串口工作于方式1,每分钟传送3000个字符,其波特率是(500)bit/s。 9.一个8位A/D转换器的分辨率是( 3.9)‰。 10.若0809 U REF=5V,输入模拟信号电压为2.5V时,A/D转换后的数字量是(80H)。 11.一个EPROM的地址有A0----A11引脚,它的容量为(4)KB。

12.已知1只共阴极LED显示器,其中a笔段为字形代码的最低位,若需显示数字1,它的字形代码应为( 06H )。 二、判断题,对者划“√”,错者划“×”。(每小题1分,共10分) 1.(√)8051单片机的算术运算类指令执行的一般会影响标志位。 2.(√)8051单片机的外部数据存储器和内部数据存储器的要用不同的指令来访问。 3.(×)AJMP指令转移范围是-128~127之间。 4.(√)DPTR可以分成高8位和低8位分别寻址。 5.(×)MCS51内部定时/计数器在溢出时,都必须由软件重装初值才能按原设定值定时/计数。 6.(×)MCS-51系列单片机4个I/O端口都是多功能的。 7.(√)MCS-51特殊功能寄存器的字节地址能被8整除者,可以位寻址。 8.(×)并行扩展简单I/O口,对芯片的要求是:输入要锁存,输出要缓冲。 9.(√)串行通信要求是互相通信的甲乙双方具有相同的波特率。 10.(√)8255A的PA口具有3种工作方式。 三、阅读程序片段,指出执行结果。(每空2分,共20分) 1.MOV R1,#30H MOV A,#62H ADD A,#0B4H RLC A ANL A,01H MOV @R1,A RET ;执行到此 A=(20H),R1,=(30H),CY=(0),30H=(20H) 2.MOV R0,#20H MOV 20H,#05H MOV A,#10H MOV R2,A LOOP: ADD A,@R0

微机原理-期末考试题库及答案(含3套试卷)

微型计算机原理与接口技术综合测试题一 一、单项选择题(下面题只有一个答案是正确的,选择正确答案填入空白处) 1.8086CPU通过(1 )控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX 指令时,该信号线为(2 )电平。 (1) A. M/ B. C. ALE D. N/ (2) A. 高 B. 低 C. ECL D. CMOS 2.n+1位有符号数x的补码表示范围为()。 A. -2n < x < 2n B. -2n ≤ x ≤ 2n -1 C. -2n -1 ≤ x ≤ 2n-1 D. -2n < x ≤ 2n 3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为()。 A. AND AL, 0FH B. AND AL, 0FOH C. OR AL, 0FH D. OR AL 0FOH 4.下列MOV指令中,不正确的指令是()。 A. MOV AX, BX B. MOV AX, [BX] C. MOV AX, CX D. MOV AX, [CX] 5.中断指令INT 17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。 A. 00017H B. 00068H C. 0005CH D. 0005EH 6.条件转移指令JNE的条件是()。 A. CF=0 B. CF=1 C. ZF=0 D. ZF=1 7. 在8086/8088 CPU中,一个最基本的总线读写周期由(1 )时钟周期(T状态)组成,在T1状态,CPU往总线上发(2 )信息。 ⑴ A. 1个 B. 2个 C. 4个 D. 6个

⑵ A. 数据 B . 地址 C. 状态 D. 其它 8. 8086有两种工作模式, 最小模式的特点是(1 ),最大模式的特点是(2 )。 ⑴ A. CPU提供全部控制信号 B. 由编程进行模式设定 C. 不需要8286收发器 D. 需要总线控制器8288 ⑵ A. M/ 引脚可直接引用 B. 由编程进行模式设定 C. 需要总线控制器8288 D. 适用于单一处理机系统 9.在8086微机系统的RAM 存储单元器0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是( )。 A. 0AH B. 0BH C. 0CH D. 0DH 10.真值超出机器数表示范围称为溢出,,此时标志寄存器中的( )位被置位 A. OF B AF C PF D CF 11.8086 系统中内存储器地址空间为1M,而在进行I/O读写是,有效的地址线是( ) A . 高16位 B. 低16位 C. 高8位 D. 低8位 12.8086 CPU中段寄存器用来存放( ) A. 存储器的物理地址 B. 存储器的逻辑地址 C. 存储器的段基值 D. 存储器的起始地址 13.8259A可编程中断控制器的中断服务寄存器ISR用于( ) A.记忆正在处理中的中断 B. 存放从外设来的中断请求信号 C.允许向CPU发中断请求 D.禁止向CPU发中断请求 14.8253 可编程定时/计数器的计数范围是( ) A. 0-255 B. 1-256 C. 0-65535 D. 1-65536 15. 在8086中,(BX)=8282H,且题中指令已在队列中,则执行INC [BX]指令需要的总

微机原理与接口技术知识点复习总结汇编

第一章计算机基础知识 本章的主要内容为不同进位计数制计数方法、不同进位制数之间相互转换的方法、数和字符在计算机中的表示方法、简单的算术运算以及计算机系统的组成。下边将本章的知识点作了归类,图1为本章的知识要点图,图1.2为计算机系统组成的示意图。 本章知识要点 数制 二进制数(B) 八进制数(Q) 十六进制数(H) 十进制数(D) B) 码制 带符号数编码 奇偶校验码 字符编码 原码 反码 补码 ASCII码 BCD码 压缩BCD码 非压缩BCD码计算机系统组成 计算机系统组成硬件 主机 外部设备 中央处理器(CPU) 半导体存储器 控制器 运算器 ROM RAM 输入设备 输出设备 软件 系统软件 应用软件 操作系统:如DOS、Windows、Unix、Linux等 其他系统软件 用户应用软件 其他应用软件 各种计算机语言处理软件:如汇编、解释、编译等软件

第二章8086微处理器 本章要从应用角度上理解8086CPU的内部组成、编程结构、引脚信号功能、最小工作模式的系统配置、8086的存储器组织、基本时序等概念。下面这一章知识的结构图。 本章知识要点 Intel 8086微处理器 时钟发生器(8284) 地址锁存器(74LS373、8282) 存储器组织 存储器逻辑分段 存储器分体 三总线(DB、AB、CB) 时序 时钟周期(T状态) 基本读总线周期 系统配置 (最小模式) 8086CPU 数据收发器(8286、74LS245) 逻辑地址物理地址 奇地址存储体(BHE) 偶地址存储体(A0) 总线周期指令周期 基本写总线周期 中断响应时序 内部组成 执行单元EU(AX、BX、CX、DX、SP、BP、SI、DI、标志寄存器) 总线接口单元BIU(CS、DS、SS、ES、IP) 地址/数据 控制 负责地址BHE/S7、ALE 引脚功能(最小模式)地址/状态 数据允许和收发DEN、DT/R 负责读写RD、WR、M/IO 负责中断INTR、NMI、INTA 负责总线HOLD、HLDA 协调CLK、READY、TEST 模式选择MN/MX=5V

《微机原理及应用》B 期末考试试题及参考答案

《微机原理及应用》复习题B 一、填空题(共20分) 1.总线周期的含义是;8086/8088 的基本总线周期由个时钟周期组成;如果CPU 的时钟频率为4.77MHz,那么它的一个时钟周期为ns,一个基本总线周期为ns。 2.8086 CPU的M/IO信号是,高电平时表示。 3.总线传输率是指;若某总线的工作频率最高为8MHz,数据总线宽度为16位,则该总线的最大传输率为M Byte/s。 4.I/O端口的编址方式有两种,分别为:和。 5.串行传输的信息格式广泛采用着异步和同步格式。异步格式传送一个字符由4部分组成,分别为起始位,位,和停止位。 6.在8086系统中,一个中断类型号为0DBH的中断服务子程序位于从8100H:1234H开始的内存中,则相应的中断矢量所在的起始物理地址为_ _,从该地址开始连续4个存储单元存放的内容依次为_ 、、和 _。 7.用2k×8的SRAM芯片组成16K×16的存储器,共需SRAM芯片_ _片,片内地址和产生片选信号的地址分别为_ 位和_位。 二、选择题(包括单项和多项选择,每小题2分,共20分) 1.下列说法正确的是_ _ __。 A. CPU一般包括ALU、控制器、寄存器阵列等主要部件。 B. CPU中的程序计数器是控制器的重要部件,总是指向下一条指令的地址。 C. 指令周期一般由几个机器周期组成,机器周期是CPU工作的最小时间单位。 D. 8086 CPU的寄存器都是16位的,但指令指针是20位。 2.下列说法正确的是_ _ __。 A.通用寄存器包括AX、BX、CX、DX,它们都可以作为累加器使用。 B.使用BP做间址寄存器时,默认使用DS做段寄存器。 C.做字符串操作时,源指针与目的指针使用的段寄存器不同。 D. 形成堆栈地址的是SS与SP。 3.下列说法正确的是_ _ __。 A. 8086 CPU有1M字节地址空间,其中最低64K是IO地址空间。 B. 8086 CPU有16位数据线和20位地址线,因此能访问2M字节存储器。 C. 8086 CPU在传送8位数据时,总是使用数据总线低8位。 D. 8086 CPU的NMI和INTR都是中断请求输入信号。 4.下列指令中有语法错误的是_ _ __。 A. MOV AL,DS:[BP] B. MOV [DI],0 C. JMP WORD PTR[BX] D. PUSH WORD PTR[SI-2] 5.地址总线为32位的微机系统中其内存最大容量为_ _ __。 A. 2000KB B. 2048KB C. 2048MB D. 4096MB 6. 设串行异步通信的数据格式是:1位停止位,7位数据位,1位校验位,1位起始位,若传输率 1

微机原理期末考试试卷(有答案)

丽水学院《微机原理》考试试卷 班级:___________ 姓名:___________学号:____________ 题号一二三四五六总分得分 得分 一、判断题(每题1分,共10分) 1、十六位微型机的含义是:这种机器能同时处理十六位二进制数。(√) 2、微机的字长愈长,计算精度愈高,指令处理功能愈强。(√) 3、MOV指令要影响标志位。(×) 4、JMP SHORT NEXT称为近转移。(×) 5、8086与8088在软件上不一定完全兼容。(×) 6、端口是位于主机与外设之间的总称。() 7、DMA是一种不需要CPU介入的高速数据传送。() 8、8253中的计数可以通过初始化设置成加计数或减计数。() 9、内部中断的优先权总是高于外部中断。() 10、两片8259A级连后可管理16级中断。() 得分 二、选择题(每题1分,共20分) 1、属于数据寄存器组的寄存器是_____C___。 A.AX,BX,CX,DS B.SP,DX,BP,IP C. AX,BX,CX,DX D.AL,DI,SI,AH 2、在8086和8088汇编语言中,一个字能表示的有符号数的范围是_____B___。 A.-32768≤n≤32768 B.-32768≤n≤32767 C.-65535≤n≤65535 D.-65536≤N≤65535 3、某数存于内存数据段中,已知该数据段的段地址为2000H,而数据所在单元的偏移地址为0120H,该数的在内存的物理地址为__B______。 A.02120H B.20120H C.21200H D.03200H 4、在8086/8088微机系统中,将AL内容送到I/O接口中,使用的指令是 ___D_____。 A.IN AL,端口地址 B.MOV AL,端口地址 C.OUT AL,端口地址 D.OUT 端口地址,AL 5、与十进制数58.75等值的十六进制数是__B______。 A.A3.CH B.3A.CH C.3A.23H D.C.3AH 6、将十六进制数FF.1转换成十进制数是__C______。 A.255.625 B.2501625 C.255.0625 D.250.0625 7、十进制负数-38的八位二进制补码是____D____。

微机原理与汇编期末复习重点

单选、填空(单选10个,20分;填空10个,20分) 1、8086通用寄存器?P23 通用寄存器又称数据寄存器,主要用来保存算术或逻辑运算的操作数、中间运算结果。当用作16位时,称为:AX、BX、CX、DX;当用作8位时,AH、BH、CH、DH存放高字节,AL、BL、CL、DL存放低字节,并可独立寻址。 2、8086地址线、寻址范围?P37 8086系统有20根地址线。可供寻址范围0~220 -1,其存储器的最大容量为1MB,对应的地址范围:00000H~FFFFFH。 3、总线的分类?P39 按总线内部信息传输的性质分类:数据总线(DB)、地址总线(AB)、控制总线(CB)和电源总线(PB)。 按总线在系统结构中的层次位置分类:片内总线、内部总线、外部总线 按总线的数据传输方式分类:串行总线、并行总线 按总线的传输方向分类:单向总线(地址总线)、双向总线(如数据总线) 4、寻址方式?P67 8086系统中的操作数主要有3种:立即数操作数,寄存器操作数和存储器操作数。指令构成:操作码+操作数。 立即寻址方式。指令中包含操作数。如:MOV AX,12H 寄存器寻址方式。操作数存在于指令规定的8位或16位寄存器中。 如:MOV BX,AX 直接寻址方式。是存储器直接寻址方式的简称,是一种针对内存的寻址方式。指令代码中给出操作数的偏移地址,即有效地址(EA)。默认情况下,操作数存放在数据段(DS)。物理地址=16dx段地址(DS)+偏移地址(EA)。 如:①MOV AH,[3000H] ;将地址为DS:3000H存储单元中的数复制到AX寄存器中。当(DS)=5000H时,物理地址=16dx5000H+3000H=53000H,指令的执行结果(AX)=(53000H)(53001H)。②在汇编语言中,也可以用符号地址代替数值地址来表示有效地址。如:MOV AX,[A] 寄存器间接寻址方式。对内存的寻址方式。操作数的有效地址(EA)在指定的寄存器中,EA放在基址寄存器BX、BP或变址寄存器SI、DI中。 物理地址=16dx(DS)+(BX)/(DI)/(SI); 物理地址=16dx(SS)+(BP)。如:MOV AX,[BX] ;将地址为DS:BX存储单元中的数复制到AX寄存器中。 变址寻址方式。操作数的有效地址是变址寄存器(SI或DI)的内容与指令中指定的位移量的和。即有效地址EA=[变址寄存器]+位移量。 物理地址=16dx(DS)+(SI)/(DI)+ 8位(16位)位移量 例如:MOV AX,100H[SI] ;将地址为DS:SI+100H存储单元中的数复制到AX 基址寻址方式。操作数的有效地址是基址寄存器(BX或BP)的内容与指令中指定的位移量的和。 物理地址=16dx(DS)+(BX)/(BP)+ 8位(16位)位移量 例如:MOV AX,10H[BX] ;将地址为DS:BX+10H存储单元的数复制到AX寄存器基址变址寻址方式。有效地址EA=基址存储器+ 变址存储器,即两个寄存器中的内容之和为操作数的有效地址。 物理地址=16dx(DS)+ (BX)+(SI)/(DI);例如:MOV AX,[BX] [SI] 或MOV

微机原理及接口技术课程期末考试试题

2010/2011 学年第 2 学期末考试试题(A卷) 课程名称微机原理及接口技术 使用班级: 08060241、08060242、08060441、08060442 一、选择题(共20分,每小题1分) 1.在下列不同进制的数据中,最小的数是___________。 A) 101001B B) 101001BCD C) 52D D) 23H 2.标准的ASCII码由______位二进制代码组成。 A) 4 B) 7 C) 8 D) 9 3.堆栈的工作方式是___________。 A)先进先出 B)后进先出 C)随机读写 D)只能读出不能写入 4. 下面的说法中,___________是正确的。 A)指令周期等于总线周期 B)指令周期大于等于总线周期 C)指令周期是总线周期的两倍 D)指令周期与总线周期之间的关系不确定5. 在8086系统中,在以下地址中可作为段起始地址的为:( ) A) 20100H B) 20102H C) 20104H D) 20108H 6. 8086执行一个总线周期最多可传送( )字节。 A) 1个 B) 2个 C) 3个 D) 4个 7. Reset信号有效后,8086CPU的启动地址为__________。 A)0FFFFFH B)0FFFFH C)00000H D)0FFFF0H 8.下列四条指令中,有几条指令需要使用DX寄存器_________? MUL BX DIV BL IN AX,20H OUT 20H,AL A) 1条 B) 2条 C) 3条 D) 4条

9.在子程序的最后一定要有一条__________指令。 A) HLT B) RET C) IRET D) POP 10.下面指令序列执行后完成的运算,正确的算术表达式应是________________。 MOV AL,BYTE PTR X SHL AL,1 DEC AL MOV BYTE PTR Y,AL A) Y=2X+1 B) X=2Y+1 C) Y=2X-1 D) X=2Y-1 11.14.8086执行POP AX指令时,正确的操作是___________________。 A) AX<--[SP+1][SP],SP<--SP+2 B) AX<--[SP+1][SP],SP<--SP-2 C) SP<--SP+2,AX<--[SP+1][SP] D) SP<--SP-2,AX<--[SP+1][SP] 12. 下列有关I/O端口的描述中,不正确的是_______________。 A)I/O端口从逻辑上讲是被CPU访问的I/O接口电路中的寄存器 B)8086系统对I/O端口的访问只能通过专用的指令 C)从连接形式上讲,I/O端口总是直接与数据总线连接 D)I/O端口可以看作是CPU与外设交换数据的中转站 13. 在中断方式下,外设数据输入到内存的路径是 ( ) A)外设→数据总线→内存 B)外设→数据总线→CPU→内存 C)外设→CPU→DMAC→内存 D)外设→I∕O接口→CPU→内存 14. 8086系统中的中断向量表的作用是____________。 A)存放中断服务程序 B)存放系统引导程序 C)存放中断响应标志 D)存放中断服务程序的入口地址 15. 对8086 CPU而言,中断优先级别最高的是_______________。 A)单步中断 B)除法错,溢出中断,软中断 C)INTR D)NMI 16. 8255A芯片具有三个独立数据端口,只有_______端口具有双向传输方式。 A) A口 B) B口 C) C口 D)以上均可 17.在8253 的6种工作方式中,能够自动重复工作的两种方式是( )。 A)方式1,方式 2 B)方式 2,方式3 C)方式2,方式 4 D)方式 3,方式5 18.在通用可编程并行电路8255A中,用于传输数据的8位I/O端口共有_________。 A) 1个 B)2个 C) 3个 D) 4个 19.实验时,在DEBUG下如果要运行0100:4360段开始的一段程序用的命令为________。 A) D=0100:4360 B) A=0100:4360 C) G=0100:4360 D) Q=0100:4360 20. 汇编实验时要显示2100H:45B6H段开始的一段程序的反汇编命令用_________。 A) E 2100:45B6 B) F 2100:45B6 C) U 2100:45B6 D) N 2100:45B6 二、填空题(共20分,每空1分) 1.微型计算机由_______________、_______________、I/O接口和系统总线组成。

微机原理期末考试试卷(有答案)

微机原理期末考试试卷 (有答案) -CAL-FENGHAI.-(YICAI)-Company One1

《微机原理》考试试卷 一、判断题(每题1分,共10分) 1、十六位微型机的含义是:这种机器能同时处理十六位二进制数。(√) 2、微机的字长愈长,计算精度愈高,指令处理功能愈强。(√) 3、MOV指令要影响标志位。(×) 4、JMP SHORT NEXT称为近转移。(×) 5、8086与8088在软件上不一定完全兼容。(×) 6、端口是位于主机与外设之间的总称。() 7、DMA是一种不需要CPU介入的高速数据传送。() 8、8253中的计数可以通过初始化设置成加计数或减计数。() 9、内部中断的优先权总是高于外部中断。() 10、两片8259A级连后可管理16级中断。() 二、选择题(每题1分,共20分) 1、属于数据寄存器组的寄存器是_____C___。 A.AX,BX,CX,DS B.SP,DX,BP,IP C. AX,BX,CX,DX D.AL,DI,SI,AH 2、在8086和8088汇编语言中,一个字能表示的有符号数的范围是 _____B___。 A.-32768≤n≤32768 B.-32768≤n≤32767 C.-65535≤n≤65535 D.-65536≤N≤65535 3、某数存于内存数据段中,已知该数据段的段地址为2000H,而数据所在单元的偏移地址为0120H,该数的在内存的物理地址为__B______。 A.02120H B.20120H C.21200H D.03200H 4、在8086/8088微机系统中,将AL内容送到I/O接口中,使用的指令是 ___D_____。

微机原理考试要点

名词解释 1、汇编语言:用指令助记符、符号地址、标号等书写程序的语言 2、逻辑地址:由段地址和有效地址表示的地址 3、物理地址:唯一代表存储空间中每个字节单元的地址 4、有效地址:操作数的偏移地址 5、IP:指令指针 1、堆栈:以后进先出方式工作的存储空间 2、机器语言:能被计算机直接识别的语言 3、段寄存器:保存各逻辑段的起始地址的寄存器 4、偏移地址:存储器单元所在位置到段起始地址的距离(字节个数) 5、CS :代码段寄存器 简答题 1微型计算机系统总线一般分为哪几种?请简要说明各种总线的特点。 AB单向、CB整体双向每根单向、DB双向 2简述微机系统的基本组成。 硬件系统和软件系统。硬件系统由主机和外设构成,主机由CPU和内存、I/O接口构成;软件系统包括系统软件和应用软件。 3冯诺依曼思想的主要内容是什么? 用二进制表示指令和数据;存储程序程序控制;计算机系统硬件由运算器、控制器、存储器、输入和输出设备组成。 4简述计算机指令的基本格式。 操作码和地址码两部分。 5886CPU中通常有哪几个寄存器可用来存放操作数的段内偏移地址? BX、BP、SI、DI、SP。 6构成8086系统的存储器分为哪两个存储体?它们如何与数据总线连接? 分为高位库和地位库两个存储体,16位数据线中的D15~D8与高位库相连,D7~D0 与低位库相连。 已知X=+66,Y=-51,用补码运算规则求X+Y=?并判断结果是否溢出(设机器字长8位)。+15 无溢出 填空 8086/8088 CPU由EU 和BIU 两个独立的逻辑单元构成。 8086CPU是16位微处理器,有16根数据线,20根地址线,寻址范围是1M 。 汇编语言语句有三种:指令、伪指令和宏指令。 计算机内的堆栈是一种特殊的数据存储区,对它的存取采用后进先出的原则。 X=-13,则[X]原=10001101B [X]补=11110011B 538.375D =1000011010.011B B = 21A.6H H 8086CPU的寄存器中,通常用来进行16位累加的寄存器是AX,16位计数的寄存器是CX 用一个字节来编码一位十进制数的编码称为BCD码,编码两位十进制数的编码称为压缩的BCD码。 微机系统中,主机与外设交换信息通常采用程序传送、中断方式和DMA方式。 一条指令包含操作码和操作数两大部分。 在计算机信息编码中,字符常采用ASCII编码。 地址总线是由CPU指向内存和I/O接口的单向总线。 CPU响应中断的条件是有中断请求、IF=1。

微机原理与接口技术考试试题及答案A

《微机原理与接口技术》课程期末考试试卷(A卷,考试) 一、单项选择(在备选答案中选出一个正确答案,并将其号码填在题干后的括号内。每题2分,共30分) 1 .某微机最大可寻址的内存空间为16MB,其CPU地址总线至少应有( D )条。 A. 32 B. 16 C. 20 D. 24 2 .用8088CPU组成的PC机数据线是( C )。 A. 8条单向线 B. 16条单向线 C. 8条双向线 D. 16条双向线 3 .微处理器系统采用存储器映像方式编址时存储单元与I/O端口是通过( B )来区分的。 A. 不同的地址编码 B. 不同的读控制逻辑 C. 不同的写控制逻辑 D. 专用I/O指令 4 .要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW1应为( D )。 A. 80H B. 28H C. E8H D. 01H 5 .在8086环境下,对单片方式使用的8259A进行初始化时,必须放置的初始化命令字为( B )。 A. ICW1,ICW2,ICW3 B. ICW1,ICW2,ICW4 C. ICW1,ICW3,ICW4 D. ICW2,ICW3,ICW4 6 .6166为2Kx8位的SRAM芯片,它的地址线条数为( A )。 A. 11 B. 12 C. 13 D. 14 7 .在计算机系统中,可用于传送中断请求和中断相应信号的是( C )。 A. 地址总线 B. 数据总线 C. 控制总线 D. 都不对 8 .段寄存器装入2300H,该段的最大结束地址是( A )。 A. 32FFFH B. 23000H C. 33FFFH D. 33000H 9 .在进入DMA工作方式之前,DMA控制器当作CPU总线上的一个( A )。 A. I/O设备 B. I/O接口 C. 主处理器 D. 逻辑高 10 .在8086宏汇编过程中不产生指令码,只用来指示汇编程序如何汇编的指令是( B )。 A. 汇编指令 B. 宏指令 C. 机器指令 D. 伪指令 11 .中断向量表占用内存地址空间为( A )。 A. 00000H~003FFH B. 00000H~000FFH C. 00000H~00100H D. FFF00H~FFFFFH 12 .实现CPU与8259A之间信息交换是( D )。A. 数据总线缓冲器 B. 级联缓冲/比较器 C. 读写控制电路 D. 数据总线缓冲器与读写控制电路 13 .Intel 8253的最大输入时钟频率是( B )。 A. 5MHz B. 2MHz C. 1MHz D. 4MHz 14 .完成两数相加后是否溢出的运算,用( C )标志位判别。 A. ZF B. IF C. OF D. SF 15 .8255A的方式选择控制字应写入( D )。 A. A口 B. B口 C. C口 D. 控制口

微机原理期末考试试题及答案1分析

微型计算机原理与接口技术 一、单项选择题 (下面题只有一个答案是正确的,选择正确答案填入空白处) 1.8086CPU通过( 1 )控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX指令时,该信号线为( 2 )电平。 (1) A. M/IO B. C. ALE D. N/ (2) A. 高 B. 低 C. ECL D. CMOS 2.n+1位有符号数x的补码表示范围为()。 A. -2n < x < 2n B. -2n ≤ x ≤ 2n -1 C. -2n -1 ≤ x ≤ 2n-1 D. -2n < x ≤ 2n 3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为()。 A. AND AL, 0FH B. AND AL, 0FOH C. OR AL, 0FH D. OR AL 0FOH 4.下列MOV指令中,不正确的指令是()。 A. MOV AX, BX B. MOV AX, [BX] C. MOV AX, CX D. MOV AX, [CX] 5.中断指令INT 17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。 A. 00017H B. 00068H C. 0005CH D. 0005EH 6.条件转移指令JNE的条件是()。 A. CF=0 B. CF=1 C. ZF=0 D. ZF=1 7. 在8086/8088 CPU中,一个最基本的总线读写周期由( C1 )时钟周期(T状态)组成,在T1状态,CPU往总线上发( B2 )信息。 ⑴ A. 1个 B. 2个 C. 4个 D. 6个 ⑵ A. 数据 B . 地址 C. 状态 D. 其它 8. 8086有两种工作模式, 最小模式的特点是( 1 ),最大模式的特点是( 2 )。 ⑴ A. CPU提供全部控制信号 B. 由编程进行模式设定

微机原理期末考试试卷(有答案)

微机原理期末考试试卷(有答案)

INC DI LOOP AGAIN 也可用指令___A____完成同样的功能。 A.REP MOVSB B.REP LODSB C.REP STOSB D.REPE SCASB 11、动态存贮器刷新,下面哪种说法正确________。 A.刷新可在CPU执行程序过程中进行 B.刷新在外电路控制下,定时刷新,但刷新时,信息不读出 C.在正常存贮器读操作时也会发生刷新,可防止刷新影响读出信息,故读操 作时,应关闭电路工作。 D.刷新过程一定伴随着信息输出,无法控制,故刷新时不要进行读出操作。 12、用4K×8的存贮芯片,构成64K×8的存贮器,需使用多少4K×8的存贮芯片,正确答案为________。 A.128片 B.16片 C.8片 D.32片 13、对内存单元进行写操作后,该单元的内容________。 A.变反 B.不变 C.随机 D.被修改 14、在DMA方式下,CPU与总线的关系是________。 A.只能控制地址总线 B.相互成隔离状态 C.只能控制数据线 D.相互成短接状态 15、在PC/XT机中键盘的中断类型码是09H,则键盘中断矢量存储在________。 A.36H~39H B.24H~27H C.18H~21H D.18H~1BH 16、已知某系统共带三台外设,即X、Y、Z,每台外设都能发出中断,它们的中 断优先级为X>Y>Z,当前在执行Z中断服务程序时,X,Y同时发出中断请求, 若此时IF=0,问CPU响应哪台外设请求________。 A.X设备 B.Y设备 C.无响应X,后响应Y D.都不响应 17、8255A芯片中各端口的位数是________。 A.8位 B.26位 C.12位 D.4位 18、8255A的________一般用作控制或状态信息传输。 A.端口A B.端口B C.端口C D.端口C的上半部分 19、若以8253某通道的CLK时钟脉冲信号为基础,对其实行N分频后输出,通 道工作方式应设置为________。 A.方式0 B.方式2 C.方式3 D.方式4 20、8253有________个独立的计数器。 A.2 B.3 C.4 D.6 得分 三、填空题(每空1分,共20分) 1、IBM-PC机中的内存是按段存放信息的,一个段最大存贮空间为___64K_____ 字节。 2、下列字符表示成相应的ASCII码是多少? 回车___0AH_____;数字’0’ ___36H_____。 3、假设(DS)=0B000H,(BX)=080AH,(0B080AH)=05AEH,(0B080CH) =4000H,当执行指令“LES DS,[BX]”后,(DI)=____05AEH____,(ES)

微机原理复习知识点总结资料

微机原理复习知识点 总结

1.所谓的接口其实就是两个部件或两个系统之间的交接部分(位于系统与外设间、用来协助完成数据传送和控制任务的逻辑电路)。 2.为了能够进行数据的可靠传输,接口应具备以下功能:数据缓冲及转换功能、设备选择和寻址功能、联络功能、接收解释并执行CPU命令、中断管理功能、可编程功能、(错误检测功能)。 3.接口的基本任务是控制输入和输出。 4.接口中的信息通常有以下三种:数据信息、状态信息和控制信息。5.接口中的设备选择功能是指: 6.接口中的数据缓冲功能是指:将传输的数据进行缓冲,从而对高速工作的CPU与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。 7.接口中的可编程功能是指:接口芯片可有多种工作方式,通过软件编程设置接口工作方式。 8.计算机与外设之间的数据传送有以下几种基本方式:无条件传送方式(同步传送)、程序查询传送(异步传送)、中断传送方式(异步传送)、DMA传送方式(异步传送)。 9.根据不同的数据传输模块和设备,总线的数据传输方式可分为无条件传输、程序查询传送方式、中断传送方式、DMA方式。 10.总线根据其在计算机中的位置,可以分为以下类型:片内总线、内部总线、系统总线、局部总线、外部总线。 11.总线根据其用途和应用场合,可以分为以下类型:片内总线、片间总线、内总线、外总线。ISA总线属于内总线。 12.面向处理器的总线的优点是:可以根据处理器和外设的特点设计出最适合的总线系统从而达到最佳的效果。 13. SCSI总线的中文名为小型计算机系统接口(Small Computer System Interface),它是 芯的信号线,最多可连接 7 个外设。 14. USB总线的中文名为通用串行接口,它是4芯的信号线,最多可连接127个外设。 15. I/O端口的编码方式有统一编址和端口独立编址。访问端口的方式有直接寻址和间接寻址。PC机的地址由16位构成,实际使用中其地址范围为000~3FFH。 16.在计算机中主要有两种寻址方式:端口独立编址和统一编址方式。在端口独立编址方式中,处理器使用专门的I/O指令。 17. 74LS688的主要功能是:8位数字比较器,把输入的8位数据P0-P7和预设的8位数据Q0-Q7进行比较。如果相等输d出0,不等输出1。 主要功能:把输入的8位数据P0-P7和预设的8位数据Q0-Q7进行比较,比较的结果有三种:大于、等于、小于。通过比较器进行地址译码时,只需把某一地址范围和预设的地址进行比较,如果两者相等,说明该地址即为接口地址,可以开始相应的操作。 18. 8086的内部结构从功能上分成总线接口单元BIU和执行单元EU两个单元。 19. 8086有20地址线,寻址空间1M,80286有24根地址线,寻址空间为 16M。 20. 8086/8088有两种工作模式,即最大模式、最小模式,它是由MNMX 决定的。

微机原理期末考试试题及答案

长沙学院 微型计算机原理与接口技术 一、单项选择题 (下面题只有一个答案是正确的,选择正确答案填入空白处) 1.8086CPU通过( 1 )控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX指令时,该信号线为( 2 )电平。 (1) A. M/IO B. C. ALE D. N/ (2) A. 高 B. 低 C. ECL D. CMOS 2.n+1位有符号数x的补码表示范围为()。 A. -2n < x < 2n B. -2n ≤ x ≤ 2n -1 C. -2n -1 ≤ x ≤ 2n-1 D. -2n < x ≤ 2n 3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为()。 A. AND AL, 0FH B. AND AL, 0FOH C. OR AL, 0FH D. OR AL 0FOH 4.下列MOV指令中,不正确的指令是()。 A. MOV AX, BX B. MOV AX, [BX] C. MOV AX, CX D. MOV AX, [CX] 5.中断指令INT 17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。 A. 00017H B. 00068H C. 0005CH D. 0005EH 6.条件转移指令JNE的条件是()。 A. CF=0 B. CF=1 C. ZF=0 D. ZF=1

7. 在8086/8088 CPU中,一个最基本的总线读写周期由( C1 )时钟周期(T状态)组成,在T1状态,CPU往总线上发( B2 )信息。 ⑴ A. 1个 B. 2个 C. 4个 D. 6个 ⑵ A. 数据 B . 地址 C. 状态 D. 其它 8. 8086有两种工作模式, 最小模式的特点是( 1 ),最大模式的特点是( 2 )。 ⑴ A. CPU提供全部控制信号 B. 由编程进行模式设定 C. 不需要8286收发器 D. 需要总线控制器8288 ⑵ A. M/ 引脚可直接引用 B. 由编程进行模式设定 C. 需要总线控制器8288 D. 适用于单一处理机系统 9.在8086微机系统的RAM 存储单元器0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是( )。 A. 0AH B. 0BH C. 0CH D. 0DH 10.真值超出机器数表示范围称为溢出,,此时标志寄存器中的( )位被置位 A. OF B AF C PF D CF 11.8086 系统中内存储器地址空间为1M,而在进行I/O读写是,有效的地址线是 ( ) A . 高16位 B. 低16位 C. 高8位 D. 低8位 12.8086 CPU中段寄存器用来存放( ) A. 存储器的物理地址 B. 存储器的逻辑地址 C. 存储器的段基值 D. 存储器的起始地址 13.8259A可编程中断控制器的中断服务寄器ISR用于 ( ) A.记忆正在处理中的中断 B. 存放从外设来的中断请求信号 C.允许向CPU发中断请求 D.禁止向CPU发中断请求 14.8253 可编程定时/计数器的计数范围是 ( ) A. 0-255 B. 1-256 C. 0-65535 D. 1-65536 15. 在8086中,(BX)=8282H,且题中指令已在队列中,则执行INC [BX]指令需要 的总线周期数为( )

微机原理考试题目及知识点整理

填空题 1、8086CPU内部按功能可分为总线接口单元和执行单元两个独立单元。它们各自的主要功能是负责CPU对存储器和外设的访问和负责指令的译码、执行和数据的运算。 p17、p18 2、CPU总线包含三种不同功能的总线,双向的有数据总线和控制总线,单向的有地址总线。 其中地址总线的位数决定了CPU可以直接寻址的内存范围。比如,8088CPU有 20 根数据总线,⑩根地址总线,所以,其最大内存容量1MB 。p6

1. 2.8088的逻辑结构。 参考p18的图2-2及上下文。主要是理解总线接口单元及执行单元的作用,分别执行哪些操作。 地址加法器的作用(p23):将逻辑地址中的16位段地址左移二进制4位(相当于在段基址最低位后添4个“0”),然后与偏移地址相加获得20位物理地址,以进行寻址。 3.中断相关、中断向量、中断向量号计算。 p156 中断相关参考知识点14,对于中断向量可参考填空题11题。 主要是中断向量号计算,依照公式 中断向量的地址(物理地址)=中断类型号(n)×4 来计算地址或类型号(也叫向量号),以及写出中断入口地址。这里举个例子(不是老师给的题):PC机采用向量中断方式处理8级中断,中断号依次为08H~0FH,在RAM0:2CH单元开始依次存放23H、

FFH、00H和F0H四个字节,该向量对应的中断号以及中段程序入口是 解答:每个中断向量在中断向量表中占4个字节。低16位存放中断程序的偏移地址IP,高16位存放中断程序的段地址CS。对于本题,中断类型号: 2CH除以4得0BH;中断程序入口地址CS:IP为F000:FF23H。这里要注意除法运算的进制问题,以及入口地址的书写。 4.六个周期及相互关系、五个地址。 p98、p23 六个周期(p98): 指令周期:一条指令取值、译码到执行完成的过程。包含多个总线周期。 总线周期也称机器周期:伴有数据交换的总线操作。包含多个时钟周期。 时钟周期:CPU进行不同的具体操作,处于不同的操作状态。时间长度为时钟频率的倒数。 空闲周期:时钟周期的一种,一般是芯片空闲时所处的状态,CPU在此状态进行内部操作,没有对外操作。 等待周期:时钟周期的一种,一般是芯片等待是所处的状态,CPU在等待周期维持之前的状态不变,直到满足某种条件进入下一个时钟周期。 //例子可参考p99的写总线周期。 五个地址(p23): 物理地址:对应每个物理存储单元都有一个唯一的20位地址,微处理器通过总线存取存储器数据时采用这个地址。 逻辑地址:分段后在8088内部和用户编程时,采用的“段地址:偏移地址”形式称为逻辑地址。 偏移地址:主存单元距离段起始位置的偏移量。 线性地址:逻辑地址到物理地址变换之间的中间层, 线性地址是一个32位无符号整数,过逻辑地址变换得到。 虚拟地址:从0号单元开始编址,顺序分配符号名对应的地址单元,不是主存中的真实地址,故称为相对地址、程序地址、逻辑地址或称虚拟地址。《软件设计师教程》p116 5.DMAC如何控制总线。 参考知识点4、5。DMAC通过总线请求HRQ与总线响应HLDA来向CPU申请获取总线控制权,通过地址允许AEN 来将锁存的高8位地址送入系统总线,DMA传送时用来屏蔽其它的总线驱动器。通过MEMR*(IOR*)与MEMW*(IOW*)来实现存储器与外设通过总线的数据传输。 6.三大总线形成相关。 最小模式: 地址总线:CPU的AD0~AD7, A8~A15, A15~A19 通过地址锁存器8282(3片) 构成。 数据总线:直接由AD0~AD7提供,或通过数据收发器8286(8088为1片,8086为2片)供给。 控制总线:直接由CPU的控制线供给。 最大模式: 地址总线:CPU的AD0~AD7, A8~A15, A15~A19 通过地址锁存器8282 (3片) 构成。

相关文档
相关文档 最新文档