文档库 最新最全的文档下载
当前位置:文档库 › 数字逻辑电路

数字逻辑电路

数字逻辑电路
数字逻辑电路

一、填空题(每空2分,共20分)

1、门电路中衡量带负载能力的参数称为___ _____ 。

2、正逻辑的或非门电路等效于负逻辑的__ ___电路。

3、图示触发器的特征方程为___ _____ 。

4、n 位触发器构成的环形计数器,也是一个_____ 分频电路。

5、存在空翻现象的触发器是_ __触发器。

6、组成一个模为60的计数器,至少需要____ ___个触发器。

7、钟控触发器按逻辑功能可分为_ ____、 、 、 等四种。

二 、选择题(每题2分,共20分)

1、N 个变量的逻辑函数应该有最小项( ) A.2n 个 B.n 2

个 C.2n

D. (2n

-1)个

2、下列关于异或运算的式子中,不正确的是( ) A.A ⊕A=0 B.A A ⊕=0 C.A ⊕0=A D.A ⊕1=A

3、下图所示逻辑图输出为“1”时,输入变量( )

ABCD 取值组合为 A .0000 B .0101

C .1110

D .1111

4、下列各门电路中,( )的输出端可直接相连,实现线与。 A.一般TTL 与非门 B.集电极开路TTL 与非门 C.一般CMOS 与非门 D.一般TTL 或非门

5、下列各触发器中,图( )触发器的输入、输出信号波形图如下图所示。

6、多谐振荡器有()

A.两个稳定状态

B.一个稳定状态,一个暂稳态

C.两个暂稳态

D.记忆二进制数的功能

7、计算机内部使用的数字符号只有()个

A.1

B.2

C.3 D4

8、构成一个模6的同步计数器最少要()个触发器。

A.1

B.2

C.3 D4

9、如采用奇校验传送的数据部分为0111001,则所加校验位应为()。

A.1

B.0

C.不知道 D任意

10、n位触发器构成的环形计数器,也是一个()分频电路。

A.n

B.n-1

C.n+1 Dn-2

三、(每题15分,共 60 分)

1、用卡诺图法化简函数F(A,B,C,D)=BC+D+D B C

( )(AD+B),求出最简“与或”表达式。

2、用卡诺图法化简函数F(A,B,C,D)=∑m(1,5,6,7,11,12,13,15),求出最简“与或”表达式。

3、分析下列逻辑电路,写出输出函数F的表达式。a,b,c有哪些取值组合使F为1。

4、分析下图所示逻辑电路的功能,并请用异或门完成该功能。 一、填空

(每空2分,共

20

分)

1、将十进制数175转换成二进制数为___ _ 。

2、二进制数(111010010)2转换成十六进制数是_____ ____。

3、逻辑函数F=A+A B 可化简为 _ 。

4、写出如图示电路输出函数F 的表达式 F=___ 。

5、TTL 门的输入端悬空,逻辑上相当于接____ ______电平。

6、由n 个变量构成的任何一个最大项有_ _____种变量取值使其值为1。

7、正逻辑的或门可以是负逻辑的__ __门电路。

8、构成一个模6的同步计数器最少要__ __个触发器。

9、逻辑函数F=A B +A B 的对偶函数F ′= __。

10、RS 、JK 、D 和T 四种触发器中,唯有_ ___触发器存在输入信号的约束条件。 二 、选择题(每题2分,共20分) 1、下逻辑图的逻辑表达式为( )。

(A )AC BC AB Y = (B) BC AC AB Y ++= (C) BC AC AB Y ++= (D) BC AC AB Y = 2、在数字电路中晶体管一般工作在( )区域。

(A )放大区 (B) 截止区 (C) 截止和饱和区 (D)饱和区 3.下列四个数中最大的数是( ) A.(AF)16

B.(001010000010)8421BCD

C.(10100000)2

D.(198)10

4.将代码(10000011)8421BCD 转换成二进制数为( ) A.(01000011)2 B.(01010011)2 C.(10000011)2 D.(000100110001)2

5、写出下图的逻辑表达式( )。

(A )INH CD BC AB Y ?= (B) Y=il

ol I i INH

AD BC Y (max)++=

(C) INH CD AB Y ?+= (D) INH ABCD Y += 6、欲得到D 触发器的功能,以下诸图中唯有图( )是正确的。

7、时序逻辑电路的一般结构由组合电路与( )组成。 A .全加器 B .存储电路 C .译码器

D .选择器

8、函数F=B A +AB 转换成或非-或非式为( ) A.B A B A +++ B.B A B A +++ C.B A B A +

D. B A B A +++

9、图示触发器电路的特征方程Q n+1

=( )

A.T n

Q

+n Q T

B.Q T +TQ n

C.n

Q D.T

10、图示ROM 阵列逻辑图,当地址为A 1A 0=10时,该字单元的内容为( ) A.1l10

B.0111

C.1010

D.0100

三、(每题15分,共 60 分)

1、已知输入信号AB 的波形, Z1、Z

2、Z 3 的波形。

B Z3

2、已知3-8线译码器74LS138的功能表如下图所示,试画出用3-8线译码器74LS138和门电路产生的如下多输出逻辑函数的逻辑图。

?

??

??+=++==C

AB C B Y BC C B A C B A Y AC Y 321

3、试分析下图的逻辑功能,已知74LS153 为四选一的数据选择器。

4、已知74 系列TTL与非门组成的电路中,计算门G M,能驱动多少同样的与非门,要求G M输出的高低电平满足,V OH≥3.2V, V OL≤0.4V,与非门的输入电流为I IL≤-1.6mA, I IH≤40μA, V OL≤0.4V时输出电流的最大值I ILmax=16mA, V OH≥3.2V时输出电流的最大值I Ihmax=-0.4mA, G M的输出电阻忽略不计。

一、填空题(每空2分,共20分)

1、(1011.11)B =( ) D =( )H

2、(16)D =( )8421BCD 码。

3、)(CD B B A Y +=则其对偶式Y`为( )

4、ABC C B A C AB C B A Y ++=),,( 的最简式为Y=( )

5、计算机内部使用的数字符号只有( )和( )

6、逻辑电路按其输出信号对输入信号响应的不同,可以分为( )和( )两大类

7、时序逻辑电路在任一时刻的稳定输出不仅与当时的输入有关,而且还与( )有关 二 、选择题(每题2分,共20分)

1、DE BC A Y +=的反函数为Y =( )。

(A )E D C B A Y +++?= (B) E D C B A Y +++?= (C) )(E D C B A Y +++?= (D) )(E D C B A Y +++?= 2、下列哪个元件是CMOS 器件( )

(A )74S00 (B) 74LS00 (C)74HC00 (D) 74H00 3

(A )Y=AB·CD Y= AB·CD

4、若用1(A )正逻辑 (B) 负逻辑 (C)正、负逻辑 (D)任意逻辑

5、数字电路中除具有高电平、低电平两种状态外,还具有第三态即( )。 (A )高阻态 (B) 低阻态 (C)1态 (D) 混合态

6、n 位触发器构成的扭环形计数器,其无关状态数有( )个。 A.2n

-n B.2n

-2n C.2n D.2n

-1 7、下列门电路属于双极型的是( )

A.OC门

B.PMOS

C.NMOS

D.CMOS

8、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( )

A.RS=X0

B.RS=0X

C.RS=X1

D.RS=1X

9、下列时序电路的状态图中,具有自启动功能的是( )

10、多谐振荡器与单稳态触发器的区别之一是( )

A.前者有2个稳态,后者只有1个稳态

B.前者没有稳态,后者有2个稳态

C.前者没有稳态,后者只有1个稳态

D.两者均只有1个稳态,但后者的稳态需要一定的外界信号维持

三、(每题15分,共 60 分)

1、用逻辑代数的基本公式证明等式成立

()()()1=

B

CD

C

A

A

B

C

+

+

+

B

+

+C

D

B

2、用卡诺图把下逻辑函数化简成最简与或式

F(A,B,C,D)=∑( m0 , m2 ,m3,m7,,m8,m 10,m11, m13,m15)

3、用卡诺图把下逻辑函数化简成最简与或式,D C B A D C B A D C A Y ++++=给定约束条件为

0=+++++ABCD D ABC D C AB D C AB CD B A D C B A

4、试分析在C 1、C 2的不同组合下电路都具备何种逻辑功能?已知C 1、C 2是使能端。

一、填空题(每空2分,共20分)

1.门电路中衡量带负载能力的参数称为___扇出系数N 0_____ 。 2.正逻辑的或非门电路等效于负逻辑的__与非门____电路。 ___A Q Q

n n +=+1

_____ 。

3.图示触发器的特征方程为

4.n位触发器构成的环形计数器,也是一个___n___ 分频电路。

5.存在空翻现象的触发器是_ 电位式__触发器。

6.组成一个模为60的计数器,至少需要____6____个触发器。

7.钟控触发器按逻辑功能可分为_ _RS_、D 、JK 、T 等四种。

二、选择题(每题2分,共20分)

1.N个变量的逻辑函数应该有最小项(C)

A.2n个

B.n2个

C.2n个

D. (2n-1)个

2.下列关于异或运算的式子中,不正确的是( B )

A⊕=0

A.A⊕A=0

B.A

C.A⊕0=A

D.A⊕1=A

3.下图所示逻辑图输出为“1”时,输入变量(C)

ABCD取值组合为

A.0000

B.0101

C.1110

D.1111

4.下列各门电路中,( B )的输出端可直接相连,实现线与。

A.一般TTL与非门

B.集电极开路TTL与非门

C.一般CMOS与非门

D.一般TTL或非门

5.下列各触发器中,图( B )触发器的输入、输出信号波形图如下图所示。

6、

谐振荡器有(C)

A.两个稳定状态

B.一个稳定状态,一个暂稳态

C.两个暂稳态

D.记忆二进制数的功能

7、计算机内部使用的数字符号只有(B )个

A.1

B.2

C.3 D4

8、构成一个模6的同步计数器最少要(C )个触发器。

A.1

B.2

C.3 D4

9、如采用奇校验传送的数据部分为0111001,则所加校验位应为(A )。

A.1

B.0

C.不知道D任意

10、n位触发器构成的环形计数器,也是一个( A )分频电路。

A.n

B.n-1

C.n+1 Dn-2

三、(每题15分,共60 分)

1.用卡诺图法化简函数F(A,B,C,D)=BC+D+D B C

( )(AD+B),求出最简“与或”表达式。解:

2.用卡诺图法化简函数F(A,B,C,D)=∑m(1,5,6,7,11,12,13,15),求出最简“与或”表达式。

3..分析下列逻辑电路,写出输出函数F的表达式。a,b,c有哪些取值组合使F为1。

解:

4.分析下图所示逻辑电路的功能,并请用异或门完成该功能。

解:

一、填空题(每空2分,共20分)

1.将十进制数175转换成二进制数为___ 10101111 _ 。 2.二进制数(111010010)2转换成十六进制数是__(1D2)16 ____。 3.逻辑函数F=A+A B 可化简为 _ A+B_ 。

4.写出如图示电路输出函数F 的表达式 F=___ _A _ 。

5.TTL 门的输入端悬空,逻辑上相当于接___高_ ______电平。

6.由n 个变量构成的任何一个最大项有_ _2n -1____种变量取值使其值为1。 7.正逻辑的或门可以是负逻辑的_与_ __门电路。

8.构成一个模6的同步计数器最少要__3__个触发器。

9.逻辑函数F=A B +A B 的对偶函数F ′= ))((B A B A ++。

10.RS 、JK 、D 和T 四种触发器中,唯有__RS_ ___触发器存在输入信号的约束条件。 二 、选择题(每题2分,共20分) 1、下逻辑图的逻辑表达式为( A )。

(A )AC BC AB Y = (B) BC AC

AB Y ++=

(C) BC AC AB Y ++= (D) BC AC AB Y = 2、在数字电路中晶体管一般工作在(C )区域。

(A )放大区 (B) 截止区 (C) 截止和饱和区 (D)饱和区 3.下列四个数中最大的数是( B )

A.(AF)16

B.(001010000010)8421BCD

C.(10100000)2

D.(198)10

4.将代码(10000011)8421BCD 转换成二进制数为( B ) A.(01000011)2

B.(01010011)2

C.(10000011)2

D.(000100110001)2

5、写出下图的逻辑表达式( C )。

(A )INH CD BC AB Y ?= (B) Y=il

ol I i INH

AD BC Y (max)++=

(C) INH CD AB Y ?+= (D) INH ABCD Y += 6、欲得到D 触发器的功能,以下诸图中唯有图( A )是正确的。

7、时序逻辑电路的一般结构由组合电路与( B )组成。 A .全加器 B .存储电路 C .译码器

D .选择器

8、函数F=B A +AB 转换成或非-或非式为( B )

A.B A B A +++

B.B A B A +++

C.B A B A +

D. B A B A +++

9、图示触发器电路的特征方程Q n+1 =( A ) A.T n

Q +n Q T B.Q T +TQ n C.n Q D.T

10、图示ROM 阵列逻辑图,当地址为A 1A 0=10时,该字单元的内容为( C ) A.1l10 B.0111 C.1010 D.0100

三、(每题15分,共 60 分)

1、已知输入信号AB 的波形, Z1、Z

2、Z 3 的波形。

2、已知3-8线译码器74LS138的功能表如下图所示,试画出用3-8线译码器74LS138和门电路产生的如下多

输出逻辑函数的逻辑图。

?

??

??+=++==C

AB C B Y BC C B A C B A Y AC Y 321

1Y 2Y 3Y

3、试分析下图的逻辑功能,已知74LS153 为四选一的数据选择器。 (!)由图可知:D 0=0; D 1 = D 2= C ; D 3=1;A=A 1;B=A 0

由数据选择器产生的逻辑函数为:

3

012011010013

3221100D A A D A A D A A D A A D m D m D m D m D m L i i +++=?+?+?+?=?=∑

则逻辑函数为:

AB C B A BC A AB C B A C B A B A L ++=?++?+?=10

(2)真值表为:

(3)逻辑功能:此图为三人表决电路。 4

G M ,能驱动多少同样的与非门,要求G M 输出的高低电平

满足,I IL ≤-1.6mA, I IH ≤40μA, V OL ≤0.4V 时输出电流的最大值I I Ihmax =-0.4mA, G M 的输出电阻忽略不计。 当o v = V OL =0.4v 时,可求得

n ≤

IL

OL I i (max)=

6

.116

=10 当o v =OH v =3.2V 时,可求得

'n ≤

IH

OH I i 2(max)=

04

.024

.0?=5

故M G 能驱动5个同样的与非门.

一、填空题(每空2分,共20分) 1、(1011.11)B =(11.75) D =(B.C )H 2、(16)D =(00010110 )8421BCD 码。

3、)(CD B B A Y +=则其对偶式Y`为( )(D C B B A +++ )

4、ABC C B A C AB C B A Y ++=),,( 的最简式为Y=(AB+AC )

5、计算机内部使用的数字符号只有(0 )和( 1 )

6、逻辑电路按其输出信号对输入信号响应的不同,可以分为( 组合逻辑电路 )和(时序逻辑电路 )两大类

7、时序逻辑电路在任一时刻的稳定输出不仅与当时的输入有关,而且还与( 过去时刻的电路状态 )有关 二 、选择题(每题2分,共20分)

1、DE BC A Y +=的反函数为Y =( B )。

(A )E D C B A Y +++?= (B) E D C B A Y +++?=

(C) )(E D C B A Y +++?= (D) )(E D C B A Y +++?=

2、下列哪个元件是CMOS 器件( C )

(A )74S00 (B) 74LS00 (C)74HC00 (D) 74H00 3

(A )Y=AB·CD (B) Y=AB+CD (C) Y=AB+CD (D) Y= AB·CD 4、若用1表示高电平,0表示低电平,则是( A )。 (A )正逻辑 (B) 负逻辑 (C)正、负逻辑 (D)任意逻辑

5、数字电路中除具有高电平、低电平两种状态外,还具有第三态即( A )。 (A )高阻态 (B) 低阻态 (C)1态 (D) 混合态

6、n 位触发器构成的扭环形计数器,其无关状态数有( B )个。 A.2n -n B.2n -2n C.2n D.2n -1

7、下列门电路属于双极型的是( A )

A.OC 门

B.PMOS

C.NMOS

D.CMOS 8、对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为( A ) A.RS=X0 B.RS=0X C.RS=X1 D.RS=1X 9、下列时序电路的状态图中,具有自启动功能的是( B )

10、多谐振荡器与单稳态触发器的区别之一是( C ) A.前者有2个稳态,后者只有1个稳态 B.前者没有稳态,后者有2个稳态 C.前者没有稳态,后者只有1个稳态

D.两者均只有1个稳态,但后者的稳态需要一定的外界信号维持 三、(每题15分,共 60 分)

1、用逻辑代数的基本公式证明等式成立

()()()1=+++++C B D B A C B CD C B A ()()()1=+++++C B D B A C B CD C B A

左式=A+B+ C + D C +(B+ C )(A B D+ B C )

=A+B+ C +C+ D +(B+ C )(A B D+ B C )=1=右式

2、用卡诺图把下逻辑函数化简成最简与或式

F(A,B,C,D)=∑( m 0 , m 2 ,m 3, m 7 ,,m 8, m 10,m 11, m 13, m 15)

CD D B ABD F ++=

3、用卡诺图把下逻辑函数化简成最简与或式,D C B A D C B A D C A Y ++++=给定约束条件为

0=+++++ABCD D ABC D C AB D C AB CD B A D C B A

D C A D B A AD F ++=

4、试分析在C 1、C 2的不同组合下电路都具备何种逻辑功能?已知C 1、C 2是使能端。

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班 姓名 学号 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 得分 评卷人 装 订 线 内 请 勿 答 题

6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 D C B A F+ + + =B.D C B A F+ + + = D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为 _____D_____。 A.500KHz B.200KHz C.100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 装

模拟数字电路基础知识

第九章 数字电路基础知识 一、 填空题 1、 模拟信号是在时间上和数值上都是 变化 的信号。 2、 脉冲信号则是指极短时间内的 电信号。 3、 广义地凡是 规律变化的,带有突变特点的电信号均称脉冲。 4、 数字信号是指在时间和数值上都是 的信号,是脉冲信号的一种。 5、 常见的脉冲波形有,矩形波、 、三角波、 、阶梯波。 6、 一个脉冲的参数主要有 Vm 、tr 、 Tf 、T P 、T 等。 7、 数字电路研究的对象是电路的输出与输入之间的逻辑关系。 8、 电容器两端的电压不能突变,即外加电压突变瞬间,电容器相当于 。 9、 电容充放电结束时,流过电容的电流为0,电容相当于 。 10、 通常规定,RC 充放电,当t = 时,即认为充放电过程结束。 11、 RC 充放电过程的快慢取决于电路本身的 ,与其它因素无关。 12、 RC 充放电过程中,电压,电流均按 规律变化。 13、 理想二极管正向导通时,其端电压为0,相当于开关的 。 14、 在脉冲与数字电路中,三极管主要工作在 和 。 15、 三极管输出响应输入的变化需要一定的时间,时间越短,开关特性 。 16、 选择题 2 若一个逻辑函数由三个变量组成,则最小项共有( )个。 A 、3 B 、4 C 、8 4 下列各式中哪个是三变量A 、B 、C 的最小项( ) A 、A B C ++ B 、A BC + C 、ABC 5、模拟电路与脉冲电路的不同在于( )。 A 、模拟电路的晶体管多工作在开关状态,脉冲电路的晶体管多工作在放大状态。 B 、模拟电路的晶体管多工作在放大状态,脉冲电路的晶体管多工作在开关状态。 C 、模拟电路的晶体管多工作在截止状态,脉冲电路的晶体管多工作在饱和状态。 D 、模拟电路的晶体管多工作在饱和状态,脉冲电路的晶体管多工作在截止状态。 6、己知一实际矩形脉冲,则其脉冲上升时间( )。 A 、.从0到Vm 所需时间 B 、从0到2 2Vm 所需时间 C 、从0.1Vm 到0.9Vm 所需时间 D 、从0.1Vm 到 22Vm 所需时间 7、硅二极管钳位电压为( ) A 、0.5V B 、0.2V C 、0.7V D 、0.3V 8、二极管限幅电路的限幅电压取决于( )。 A 、二极管的接法 B 、输入的直流电源的电压 C 、负载电阻的大小 D 、上述三项 9、在二极管限幅电路中,决定是上限幅还是下限幅的是( ) A 、二极管的正、反接法 B 、输入的直流电源极性 C 、负载电阻的大小 D 、上述三项 10、下列逻辑代数定律中,和普通代数相似是( ) A 、否定律 B 、反定律 C 、重迭律 D 、分配律

数字逻辑电路期末考试卷及答案

- - 优质资料 期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷考试时间:110 分钟 XXXX 学院 ______________系级班 学号 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F =B . C AB F += C .C A AB F += D .C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D .BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 得分 评卷人 装 订 线 内 请 勿 答 题

- 优 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 6. 与逻辑函数D C B A F +++=功能相等的表达式为___C_____。 A .D C B A F +++=D C B A F +++= .D C B A F ++= 7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。 A . 500KHz B .200KHz

时序逻辑电路习题解答

5-1 分析图所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图。 CLK Z 图 题 5-1图 解:从给定的电路图写出驱动方程为: 0012 10 21()n n n n n D Q Q Q D Q D Q ?=??=?? =?? e 将驱动方程代入D 触发器的特征方程D Q n =+1 ,得到状态方程为: 10012110 12 1()n n n n n n n n Q Q Q Q Q Q Q Q +++?=??=??=??e 由电路图可知,输出方程为 2 n Z Q = 根据状态方程和输出方程,画出的状态转换图如图题解5-1(a )所示,时序图如图题解5-1(b )所示。 题解5-1(a )状态转换图

1 Q 2/Q Z Q 题解5-1(b )时序图 综上分析可知,该电路是一个四进制计数器。 5-2 分析图所示电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A 为输入变量。 Y A 图 题 5-2图 解:首先从电路图写出驱动方程为: () 0110101()n n n n n D AQ D A Q Q A Q Q ?=? ?==+?? 将上式代入触发器的特征方程后得到状态方程 () 1011 10101()n n n n n n n Q AQ Q A Q Q A Q Q ++?=? ?==+?? 电路的输出方程为: 01n n Y AQ Q = 根据状态方程和输出方程,画出的状态转换图如图题解5-2所示

Y A 题解5-2 状态转换图 综上分析可知该电路的逻辑功能为: 当输入为0时,无论电路初态为何,次态均为状态“00”,即均复位; 当输入为1时,无论电路初态为何,在若干CLK 的作用下,电路最终回到状态“10”。 5-3 已知同步时序电路如图(a)所示,其输入波形如图 (b)所示。试写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图,并说明该电路的功能。 X (a) 电路图 1234CLK 5678 X (b)输入波形 图 题 5-3图 解:电路的驱动方程、状态方程和输出方程分别为: 0010110001101101 1, ,n n n n n n n n n n J X K X J XQ K X Q X Q XQ X Q XQ Q XQ XQ XQ Y XQ ++?==??==???=+=?? ?=+=+?= 根据状态方程和输出方程,可分别做出11 10,n n Q Q ++和Y 的卡诺图,如表5-1所示。由此 做出的状态转换图如图题解5-3(a)所示,画出的时序图如图题解5-3(b )所示。

数字逻辑电路习题与答案

1、在数字系统中,下列哪种不是数的小数点表示法? A.定点整数表示法 B.记阶表示法 C.浮点表示法 D.定点小数表示法 正确答案:B 2、下列哪种代码是自补码? A.格雷码 B.步进码 C.8421码 D.2421码 正确答案:D 3、下列哪种不是可靠性编码? A.8421海明码 B.余三码 C.格雷码 D.奇偶校验码 正确答案:B 4、下列哪个不是逻辑代数的基本运算? A.与 B.与非 C.或 D.非

5、下列逻辑函数的表示方法中哪种不是唯一的? A.卡诺图 B.最小项标准式 C.逻辑表达式 D.真值表 正确答案:C 6、下列哪个不是逻辑门的符号标准? A.长方形符号 B.数字符号 C.等效符号 D.变形符号 正确答案:B 7、下列哪个叙述是正确的? A.竞争是同一个信号或同时变化的某些信号经过不同路径到达某一点有时差的这种现象 B.产生错误输出的竞争是非临界竞争 C.竞争一定是同一个信号经过不同路径到达某一点有时差的这种现象 D.竞争一定是同时变化的某些信号经过不同路径到达某一点有时差的这种现象 正确答案:B 8、下列哪个叙述是正确的? A.险象分为静态险象和动态险象 B.险象分为功能险象和静态险象 C.险象分为功能险象和逻辑险象

D.险象不一定是竞争的结果 正确答案:A 9、下列叙述哪个是正确的? A.RC延迟电路不能用于消除险象 B.RC延迟电路在实际运行的数字电路中起到了很重要的作用 C.RC延迟电路在电路中很少存在 D.RC延迟电路在电路的使用中不会起到好的作用 正确答案:B 10、在广义上,组合电路可以看作是下列哪个器件? A.译码器 B.选择器 C.分配器 D.编码器 正确答案:A 11、下列逻辑电路中为时序逻辑电路的是()。 A.译码器 B.寄存器 C.数据选择器 D.加法器 正确答案:B 12、对于D触发器,欲使=,应使输入D=()。 A.0 B.Q C.D.1 正确答案:B

《数字逻辑电路》期末大作业实验报告

大连外国语大学软件学院 1数字逻辑电路概述 数字逻辑是数字电路逻辑设计的简称,其内容是应用数字电路进行数字系统逻辑设计。电子数字计算机是由具有各种逻辑功能的逻辑部件组成的,这些逻辑部件按其结构可分为组合逻辑电路和时序逻辑电路。组合逻辑电路是由与门、或门和非门等门电路组合形成的逻辑电路;时序逻辑电路是由触发器和门电路组成的具有记忆能力的逻辑电路。有了组合逻辑电路和时序逻辑电路,再进行合理的设计和安排,就可以表示和实现布尔代数的基本运算。 数字逻辑电路有易于集成、传输质量高、有运算和逻辑推理能力等优点,因此被广泛用于计算机、自动控制、通信、测量等领域。一般家电产品中,如定时器、告警器、控制器、电子钟表、电子玩具等都要用数字逻辑电路。 (阐述数字逻辑的现状、目的、意义、功能、方法及作用)2第一种数字逻辑电路 方法原理及功能 数据选择器又称为多路开关,是一种重要的组合逻辑器件,它可以实现从多路数据中选择任何一路数据输出,选择的控制由专门的端口编码决定,称为地址码,数据选择器可以完成很多的逻辑功能,例如函数发生器、桶形移位器、并串转换器、波形产生器等。 1、与非门实现二选一数据选择器: 用一种74SL153及门电路设计实现一位全加器,输入用三个单刀双掷开关分别代表A、B、C,输出用两个指示灯分别代表L1、L1。 设计过程与结果(描述方法的操作过程和结果,配截图详细介绍) 在元件库中单击TTL,再单击74LS系列,选中74LS153D。

仿真结果实际结果 L 1 亮单独打开开关A,B,C时; L1灯泡亮 L 2 亮任意打开两个开关; 灯泡L2亮

L 1 和 L 2 都 亮 同时打开开关A,B,C时; 灯泡L1,L2同时亮。 心得体会 经过许多次的失败,在不断尝试中选择一个适合的方式去解决问题,加强对电路的 理解。通过该实验可以培养我们的动手能力和对数字电路的理解。经检验,符合真值表, 达到数据选择的作用。74ls153为双四选一数据选择器,几多一个非门和或门可以组成 数据比较器。能更好的掌握相关芯片的知识,了解其用途。 失败电路一: 失败电路二:

(完整版)时序逻辑电路习题与答案

第12章时序逻辑电路 自测题 一、填空题 1.时序逻辑电路按状态转换情况可分为时序电路和时序电路两大类。 2.按计数进制的不同,可将计数器分为、和N进制计数器等类型。 3.用来累计和寄存输入脉冲个数的电路称为。 4.时序逻辑电路在结构方面的特点是:由具有控制作用的电路和具记忆作用电路组成。、 5.、寄存器的作用是用于、、数码指令等信息。 6.按计数过程中数值的增减来分,可将计数器分为为、和三种。 二、选择题 1.如题图12.1所示电路为某寄存器的一位,该寄存器为 。 A、单拍接收数码寄存器; B、双拍接收数码寄存器; C、单向移位寄存器; D、双向移位寄存器。 2.下列电路不属于时序逻辑电路的是。 A、数码寄存器; B、编码器; C、触发器; D、可逆计数器。 3.下列逻辑电路不具有记忆功能的是。 A、译码器; B、RS触发器; C、寄存器; D、计数器。 4.时序逻辑电路特点中,下列叙述正确的是。 A、电路任一时刻的输出只与当时输入信号有关; B、电路任一时刻的输出只与电路原来状态有关; C、电路任一时刻的输出与输入信号和电路原来状态均有关; D、电路任一时刻的输出与输入信号和电路原来状态均无关。 5.具有记忆功能的逻辑电路是。 A、加法器; B、显示器; C、译码器; D、计数器。 6.数码寄存器采用的输入输出方式为。 A、并行输入、并行输出; B、串行输入、串行输出; C、并行输入、串行输出; D、并行输出、串行输入。 三、判断下面说法是否正确,用“√"或“×"表示在括号 1.寄存器具有存储数码和信号的功能。( ) 2.构成计数电路的器件必须有记忆能力。( ) 3.移位寄存器只能串行输出。( ) 4.移位寄存器就是数码寄存器,它们没有区别。( ) 5.同步时序电路的工作速度高于异步时序电路。( ) 6.移位寄存器有接收、暂存、清除和数码移位等作用。() 思考与练习题 12.1.1 时序逻辑电路的特点是什么? 12.1.2 时序逻辑电路与组合电路有何区别? 12.3.1 在图12.1电路作用下,数码寄存器的原始状态Q3Q2Q1Q0=1001,而输入数码

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 一、选择题(每小题2分,共20分) 1.八进制(273)8中,它的第三位数2 的位权为___B___。 A.(128)10B.(64)10C.(256)10 D.(8)10 2. 已知逻辑表达式C B C A AB F+ + =,与它功能相等的函数表达式 _____B____。 A.AB F=B.C AB F+ = C.C A AB F+ =D.C B AB F+ = 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A.原码B.ASCII码C.补码D.BCD码4.对于如图所示波形,其反映的逻辑关系是___B_____。 A.与关系B.异或关系C.同或关系D.无法判断 5.连续异或1985个1的结果是____B_____。 A.0B.1 C.不确定D.逻辑概念错误 6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 A.D C B A F+ + + =B.D C B A F+ + + = C.D C B A F=D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 B A F & ? F B A &

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。 A. 500KHz B.200KHz C. 100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。 A. 0100100 B.1100011 C. 1011011 D.0011011 二、填空题(每小题2分,共20分) 11.TTL电路的电源是__5__V,高电平1对应的电压范围是__2.4-5____V。 12.N 个输入端的二进制译码器,共有___N2____个输出端。对于每一组输入代码,有____1____个输出端是有效电平。 13.给36个字符编码,至少需要____6______位二进制数。 14.存储12位二进制信息需要___12____个触发器。

数字逻辑电路习题集教学教材

数字逻辑电路习题集

第一章 数字逻辑电路基础 一、填空题 1、模拟信号的特点是在 和 上都是 变化的。(幅度、时间、连续) 2、数字信号的特点是在 和 上都是 变化的。(幅度、时间、不连续) 3、数字电路主要研究 与 信号之间的对应 关系。(输出、输入、逻辑) 4、用二进制数表示文字、符号等信息的过程称为。(编码) 5、()11011(2= 10),()1110110(2= 8),()21(10= 2)。(27、 166、10101) 6、()101010(2= 10),()74(8= 2),()7(16=D 2)。(42、 111100、11010111) 7、最基本的三种逻辑运算是 、 、 。(与、或、非) 8、逻辑等式三个规则分别是 、 、 。(代入、对偶、反演) 9、逻辑函数化简的方法主要有 化简法和 化简法。(公式、卡诺图) 10、逻辑函数常用的表示方法有 、 和 。(真值表、表达式、卡诺图、逻辑图、波形图五种方法任选三种即可)

11、任何一个逻辑函数的 是唯一的,但是它的 可有不同的形式,逻辑函数的各种表示方法在本质上是 的,可以互换。(真值表、表达式、一致或相同) 12、写出下面逻辑图所表示的逻辑函数 。(C B A Y )(+=) 13、写出下面逻辑图所表示的逻辑函数 。())((C A B A Y ++=) 14、半导体二极管具有 性,可作为开关元件。(单向导电) 15、半导体二极管 时,相当于短路; 时,相当于开路。(导通、截止) 16、半导体三极管作为开关元件时工作在 状态和 状态。(饱和、截止) 二、判断题 1、十进制数74转换为8421码应当是BCD 8421)01110100(。(√) 2、二进制只可以用来表示数字,不可以用来表示文字和符号等。(╳) 3、十进制转换为二进制的时候,整数部分和小数部分都要采用除2取余法。(╳) 4、若两个函数相等,则它们的真值表一定相同;反之,若两个函数的真值表完全相同,则这两个函数未必相等。(╳)

《时序逻辑电路》练习题及答案

《时序逻辑电路》练习题及答案 [6.1] 分析图P6-1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。 图P6-1 [解] 驱动方程:311Q K J ==, 状态方程:n n n n n n n Q Q Q Q Q Q Q 13131311⊕=+=+; 122Q K J ==, n n n n n n n Q Q Q Q Q Q Q 12212112 ⊕=+=+; 33213Q K Q Q J ==,, n n n n Q Q Q Q 12313 =+; 输出方程:3Q Y = 由状态方程可得状态转换表,如表6-1所示;由状态转换表可得状态转换图,如图A6-1所示。电路可以自启动。 表6-1 n n n Q Q Q 123 Y Q Q Q n n n 111213+++ n n n Q Q Q 123 Y Q Q Q n n n 1112 13+++ 0 00 00 1 010 01 1 0010 0100 0110 1000 100 10 1 110 11 1 000 1 011 1 010 1 001 1 图A6-1 电路的逻辑功能:是一个五进制计数器,计数顺序是从0到4循环。 [6.2] 试分析图P6-2时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A 为输入逻辑变量。

图P6-2 [解] 驱动方程:21 Q A D =, 21 2Q Q A D = 状态方程:n n Q A Q 21 1 =+, )(122112n n n n n Q Q A Q Q A Q +==+ 输出方程:21Q Q A Y = 表6-2 由状态方程可得状态转换表,如表6-2所示;由状态转换表 可得状态转换图,如图A6-2所示。 电路的逻辑功能是:判断A 是否连续输入四个和四个以上“1” 信号,是则Y=1,否则Y=0。 图A6-2 [6.3] 试分析图P6-3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。 图P6-3 [解] 321Q Q J =,11=K ; 12Q J =,312Q Q K =; 23213Q K Q Q J ==, =+11n Q 32Q Q ·1Q ; 211 2 Q Q Q n =++231Q Q Q ; 3232113Q Q Q Q Q Q n +=+ Y = 32Q Q 电路的状态转换图如图A6-3所示,电路能够自启动。 图A6-3 [6.4] 分析图P6-4给出的时序电路,画出电路的状态转换图,检查电路能否自启动,说明电路实现的功能。A 为输入变量。 n n Q AQ 12 Y Q Q n n 1 112++ 000 00 1 010 01 1 100 11 1 110 10 1 010 100 110 00 1 11 1 100 010 000

数字电路和模拟电路的区别

什么是数字电路? 用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二值数据的数字电路。 数字电路的特点 1,电路结构简单,稳定可靠。数字电路只要能区分高电平和低电平即可,对元件的精度要求不高,因此有利于实现数字电路集成化。 2,数字信号在传递时采用高,低电平两个值,因此数字电路抗干扰能力强,不易受外界干扰。 3,数字电路不仅能完成数值运算,还可以进行逻辑运算和判断,因此数字电路又称为数字逻辑电路或数字电路与;=逻辑设计。4,数字电路中元件处于开关状态,功耗较少。 由于数字电路具有以上特点,故发展十分迅速,在计算机、数字通信、数字仪器及家用电器等技术领域中得到广泛的应用。 什么是模拟电路? 模拟电路是处理模拟信号的电路;数字电路是处理数字信号的电路。模拟信号是关于时间的函数,是一个连续变化的量。数字信号则是离散的量。举个简单的例子:要想从远方传过来一段由小变大的声音,用调幅、模拟信号进行传输(相应的应采用模拟电路),那么在传输过程中的信号的幅度就会越来越大,因为它是在用电信号的幅

度特性来模拟声音的强弱特性。但是如果采用数字信号传输,就要采用一种编码,每一级声音大小对应一种编码,在声音输入端,每采一次样,就将对应的编码传输出去。可见无论把声音分多少级,无论采样频率有多高,对于原始的声音来说,这种方式还是存在损失。不过,这种损失可以通过加高样频率来弥补,理论上采样频率大于原始信号的频率的两倍就可以完全还原了。 数字集成电路:主要是针对数字信号处理的模块。如;计算机里的2近制、8近制、10近制、16近制的数据进行处理的集成模块。数字集成电路的运行以开关状态经行运算,它的精度高适合复杂的计算。模拟集成电路:主要是针对模拟信号处理的模块。如;话筒里的声音信号,电视信号和VCD输出的图象信号、温度采集的模拟信号和其它模拟量的信号处理的集成模块。模拟集成电路工作在晶体管的三角放大区。(1)电路处理的是连续变化的模拟量电信号(即其幅值可以是任何值)。(2)信号的频范围往往从直流一直可以延伸到高频段。(3)模拟集成电路中的无器件种类多,除了数字集成电路中大量采用的NPN管及电阻外,还采用了PNP管,场效应晶体管,高精度电阻等。(4)除了应用于低电压电器中的电路处,大多数模拟集成电路的电源电压较高,输出级模拟集成电路的电源电压可达几十伏以上。(5)具有内繁外简的电路形式。充分发挥了集成电路的工艺特点和便于应用的特点 另外,数字电路和模拟电路的区别还有:

数字逻辑电路第二版刘常澍 习题解答

数字逻辑电路第二版刘常澍习题解答 第1次: 1-14:(3)、(4);1-15:(3)、(4);1-18:(1); 1-22:(3);1-23:(2) 1-14 将下列带符号数分别表示成原码、反码和补码形式。 (3) (?1111111) 2 (4) , (?0000001) 2 ; 解: (3) (?1111111) 2 =() 原 = () 反 = () 补 (4) (?0000001) 2 =() 原 = () 反 = () 补 1-15 将下列反码和补码形式的二进制数变成带符号的十进制数 补; 补 解: (3) 补=(-128) 10 (4) 补 =(-27) 10 1-18列出下述问题的真值表,并写出逻辑式。 (1)有A、B、C三个输入信号,如果三个输入信号均为0或其中一个为1时,输出信号Y=1,其余情况下,输出Y=0。 解: 逻辑式:C B A C B A C B A C B A Y+ + + = 1-22 求下列逻辑函数的反函数(3) C A D C BC D A Y? + =) ( 1-23 求下列逻辑函数的对偶式(2) D BC B A D B A BC Y? + + + + =) ( 第2次:1-21(5)(8) 1-21 用代数法将下列函数化简为最简与-或式。 ABC ACD ABC CD B A ACD BC ACD B A BC AD C B A BC AD C B A B A AB BC AD C B A C B A B A Y + = + + + = +? + = + ? ? + = + ? ? + + = + + ? + = ) ( ) ( ) ( ) ( ) ( ) ( ) )( (

数字逻辑电路期末考试试卷及答案

请浏览后下载,资料供参考,期待您的好评与关注! 期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班 姓名 学号 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F + +=, 与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 得分 评卷人 装 订 线 内 请 勿 答 题

6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 D C B A F+ + + =B.D C B A F+ + + = D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为 _____D_____。 A. 500KHz B.200KHz C. 100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 装 请浏览后下载,资料供参考,期待您的好评与关注!

模拟电路与数字电路期末复习试卷

模拟电路试卷一 一.填空题 1.PN结未加外部电压时,扩散电流漂流电流,加正向电压时,扩散电流漂流电流,其耗尽层;加反向电压时,扩散电流漂流电流,其耗尽层。 2.三极管工作在饱和区时,发射结为,集电结为,工作在放大区时,发射结为,集电结为,此时,流过发射结的电流主要是,流过集电结的电流主要是。 3.场效应管属于控制器件。场效应管从结构上分成 和两大类型。 4.绝缘栅型场效应管又分为和,两者区别是。 5.若希望减小放大电路从信号源索取的电流,应采取反馈;若希望取得较强的反馈作用而信号源内阻又很大,应采用反馈;当负载变化时,若希望输出电流稳定。应采用反馈。 6.某负反馈放大电路的闭换放大倍数A f=100,当开环放大倍数A变化+10%时,A f的相对变化量在+0.5%以内,则这个放大电路的开环放大倍数A,反馈系数为。 二.选择题 1.温度升高后,在纯净的半导体中() A.自由电子和空穴数目都增多,且增量相同 B.空穴增多,自由电子数目不变 C.自由电子增多,空穴不变 D.自由电子和空穴数目都不变 2.如果PN结反向电压的数值增大(小于击穿电压),则() A.阻当层不变,反向电流基本不变 B.阻当层变厚,反向电流基本不变 C.阻当层变窄,反向电流增大 D.阻当层变厚,反向电流减小 3.某放大电路在负载开路时的输出电压为4V,接入3kΩ的负载电阻后输出电压降为3V,这说明放大电路的输出电阻为() A.10kΩ B.2kΩ C.1kΩ D.0.5kΩ 4.在放大电压信号时,通常希望放大电路的输入电阻和输出电阻分别为() A.输入电阻小,输出电阻大 B.输入电阻小,输出电阻小 C.输入电阻大,输出电阻小 D.输入电阻大,输出电阻大 5.场效应管主要优点() A.输出电阻小 B.输入电阻大 C.是电流控制 D.组成放大电路时电压放大倍数大 6.在负反馈放大电路中,当要求放大电路的输入阻抗大,输出阻抗小时,应选用的反馈类型()。

数字逻辑电路作业答案

第6章作业答案 6-10、试用2114芯片(1K ×4位)RAM 和74138(3线-8线)译码器,构成4K ×8位的存储器系统,画出逻辑电路图。 解:逻辑电路图如下所示。 6-11 如题图6-11所示电路为用PROM 实现的 组合电路。试分析电路功能,写出函数Y 1,Y 2的逻 辑表达式 解:ABC C AB C B A BC A Y 1+++= ABC C B A C B A C B A Y 2+++= 题图6-10 题图 6-11

6-14 用PLA实现逻辑电路: (1):用一片PLA实现组合逻辑电路: ∑ =)7,5,2,0( ) , , (m C B A X ∑ =)6,5,3( ) , , (m C B A Y ∑ =)7,4,1( ) , , (m C B A Z (2)用一片PLA和D触发器设计一个步进电机的步进码发生器电路,已知时钟脉冲为周期2mS的方波,步进码序为0001→0011→0010→0110→0100→1100→1000→1001→0001。 解:(1)化简得 AC C A X+ =, C AB C B A BC A Y+ + =, ABC C B A C B A Z+ + = 用PLA实现X、Y、Z的逻辑图如题解6-14(1)图所 示。 (2)根据状态循环列状态转移表:填K图求激励函数:题解6-11(1)图

D C A Q Q D = ,D A B Q Q D = ,B A C Q Q D = ,D C D Q Q D = 画出全状态图,检查自启动特性: 存在多余状态的循环,改变激励函数,令1110状态的次态为0100,K 图如下 则只改变D B :D C D A B Q Q Q Q D += 逻辑图如题解6-14(2)图所示 题解6-14图(2)

数字与模拟电路设计技巧

数字与模拟电路设计技巧 模拟与数字技术的融合 由于IC与LSI半导体本身的高速化,同时为了使机器达到正常动作的目的,因此技术上的跨越竞争越来越激烈。虽然构成系统的电路未必有clock设计,但是毫无疑问的是系统的可靠度是建立在电子组件的选用、封装技术、电路设计与成本,以及如何防止噪讯的产生与噪讯外漏等综合考量。机器小型化、高速化、多功能化使得低频/高频、大功率信号/小功率信号、高输出阻抗/低输出阻抗、大电流/小电流、模拟/数字电路,经常出现在同一个高封装密度电路板,设计者身处如此的环境必需面对前所未有的设计思维挑战,例如高稳定性电路与吵杂(noisy)性电路为邻时,如果未将噪讯入侵高稳定性电路的对策视为设计重点,事后反复的设计变更往往成为无解的梦魇。模拟电路与高速数字电路混合设计也是如此,假设微小模拟信号增幅后再将full scale 5V的模拟信号,利用10bit A/D转换器转换成数字信号,由于分割幅宽祇有4.9mV,因此要正确读取该电压level并非易事,结果造成10bit以上的A/D转换器面临无法顺利运作的窘境。另一典型实例是使用示波器量测某数字电路基板两点相隔10cm的ground电位,理论上ground电位应该是零,然而实际上却可观测到4.9mV数倍甚至数十倍的脉冲噪讯(pulse noise),如果该电位差是由模拟与数字混合电路的grand所造成的话,要测得4.9 mV的信号根本是不可能的事情,也就是说为了使模拟与数字混合电路顺利动作,必需在封装与电路设计有相对的对策,尤其是数字电路switching时,ground vance noise不会入侵analogue ground的防护对策,同时还需充分检讨各电路产生的电流回路(route)与电流大小,依此结果排除各种可能的干扰因素。以上介绍的实例都是设计模拟与数字混合电路时经常遇到的瓶颈,如果是设计12bit以上A/D转换器时,它的困难度会更加复杂。 虽然计算机计算速度很快,不过包含身边物理事象在内的输入数据都是模拟数据,因此必需透过计算机的A/D转换器,将模拟信号转换成为数字信息,不过模拟的输出信号level比数位信号低几个位数,一旦遇到外部噪讯干扰时,模拟信号会被 噪讯盖住,虽然模拟在恒时微小变化量上具有非常重要的意义,不过若被外部噪讯掩盖时就不具任何价值,尤其是温度、湿度、压力等模拟量是模拟信耗的基础,它对微弱的模拟电路具有决定性的影响。为配合数字机器高速化的趋势,今后对 高速模拟化技术的要求会越来越高。如图1所示随着数字高速化,数字信号也越来越近似模拟信号波形,为了忠实传送如此的信号必需使用模拟式的思维来往处理,也就是说高速化时代数字设计者必需同时需兼具模拟素养。

2020秋西安电子科技大学《数字逻辑电路》大作业期末试题及答案

学习中心/函授站_ 姓名学号 西安电子科技大学网络与继续教育学院 2020 学年下学期 《数字逻辑电路》期末考试试题 (综合大作业) 题号一二三四总分 题分30 10 30 30 得分 考试说明: 1、大作业试题于2020 年10 月15 日公布: (1)毕业班学生于2020 年10 月15 日至2020 年11 月1 日在线上传大作业答卷; (2)非毕业班学生于2020 年10 月22 日至2020 年11 月8 日在线上传大作业答卷; (3)上传时一张图片对应一张A4 纸答题纸,要求拍照清晰、上传完整; 2、考试必须独立完成,如发现抄袭、雷同均按零分计; 3、答案须用《西安电子科技大学网络与继续教育学院标准答题纸》手写 完成,要求字迹工整、卷面干净。 一、单项选择题(每小题2 分,共40 分) 1、下列各数中与十进制数101 不相等的数是( D )。 A.(0100 0011 0100)余3BCD B.(141)8C.(1100101)2D.(66)16 2、八进制数(35)8的8421BCD 是( B )。 A.0011 1000B.0010 1001C.0011 0101D.0010 1100 3、为使与非门输出为1 则输入( A )。 A.只要有0 即可B.必须全为0C.必须全为1D.只要有1 即可 4、函数F AC BC AB与其相等的表达式是( B )。 A.BC B.C+AB C.AC AB D.AB

5、使函数F AB AC BC 等于 0 的输入 ABC 的组合是( C )。 A .ABC=111 B .ABC=110 C .ABC=100 D .ABC=011 6、四变量的最小项ABCD 的逻辑相邻项是( A )。 A .ABCD B .ABCD C .ABC D D .ABCD 7、函数F ABC B .C (A D )BC 的对偶式是( C )。 A . G (A B C )(B C )(AD B C ) B .G A B C (B C )AD B C C .G A B C (B C )(A D B C ) D .G A B C (B C )A D B C 8、F A B C ADE BDE ABC 的最简式为( A )。 A .1 B .ABC DE C .ABC D .A+BDE+CDE 9、 函数F AC BC AB 的最简与非式为( D )。 10、 函数F A B C A .B .D AC ACD AB .D 的最简与或式为 ( D )。 A .F BC AD B .F B C AD C .F AB AC BD D .F AB AC BD 11、 函数F (ABCD ) (0,1,3,4,5,7,12),约束条件为BCD ABD 0 ,其 最简与或非式是( C )。 A .F A .C AD BD B .F CD AB AD A . B . C . D . B A B A C B C B B A . C A B A . . A B C A

数字逻辑电路期末考试试卷及答案

XXXX 大学2007-2008学年第一学期 期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班 姓名 学号 毛 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断

5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。 A . D C B A F +++= B . D C B A F +++= C . D C B A F = D .D C B A F ++= 7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。 A . 500KHz B .200KHz C . 100KHz D .50KHz

数字逻辑电路试卷(附答案)

1.逻辑函数的两种标准形式分别为。 2.将2004个“1”异或起来得到的结果是(0)。 3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。 4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。 5.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为(5/128)v;当输入为10001000,则输出电压为(5*136/128)v。 6.就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。 7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD; 8.已知某74ls00为2输入4与非门,I OL=22mA,I OH=2mA,I IL=2mA,I IH=40μA,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50); 9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6) 10. 根据对偶规则和反演规则,直接写出的对偶式和反函数, Fd =(),=(); 11. 12.已知X=(-17),则X的8位二进制原码为(10001001),其8位二进制补码为(11110111); 13.T' 触发器的次态方程是(Qn+1 = ~Qn); 14.D触发器的次态方程是(); 15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F= ()的情形,则存在1型险象;

时序逻辑电路习题

触发器 一、单项选择题: (1)对于D触发器,欲使Q n+1=Q n,应使输入D=。 A、0 B、1 C、Q D、 (2)对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。 A、0 B、1 C、Q (4)请选择正确的RS触发器特性方程式。 A、 B、 C、 (约束条件为) D、 (5)请选择正确的T触发器特性方程式。 A、 B、 C、 D、 (6)试写出图所示各触发器输出的次态函数(Q )。 n+1 A、 B、 C、 D、 (7)下列触发器中没有约束条件的是。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 二、多项选择题: (1)描述触发器的逻辑功能的方法有。 A、状态转换真值表 B、特性方程 C、状态转换图 D、状态转换卡诺图 (2)欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。

A、J=K=0 B、J=Q,K= C、J=,K=Q D、J=Q,K=0 (3)欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。 A、J=K=1 B、J=0,K=0 C、J=1,K=0 D、J=0,K=1 (4)欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。 A、J=K=1 B、J=1,K=0 C、J=K=0 D、J=0,K=1 三、判断题: (1)D触发器的特性方程为Q n+1=D,与Q 无关,所以它没有记忆功能。() n (2)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。 () (3)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。() (8)同步RS触发器在时钟CP=0时,触发器的状态不改变( )。 (9)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能( )。 (10)对于边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次( )。 四、填空题: (1)触发器有()个稳态,存储8位二进制信息要 ()个触发器。 (2)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(),触发方式为()式或()式的触发器不会出现这种现象。 (3)按逻辑功能分,触发器有()、()、()、()、()五种。 (4)触发器有()个稳定状态,当=0,=1时,称为()状态。 时序逻辑电路 一、单项选择题: (2)某512位串行输入串行输出右移寄存器,已知时钟频率为4MHZ,数据从输入端到达输出端被延迟多长时间? A、128μs B、256μs C、512μs D、1024μs (3)4个触发器构成的8421BCD码计数器共有()个无效状态。 A、6 B、8 C、10 D、4 (4)四位二进制计数器模为 A、小于16 B、等于16 C、大于16 D、等于10 (5)利用异步预置数端构成N进制加法计数器,若预置数据为0,则应将()所对应的状态译码后驱动控制端。 A、N B、N-1 C、N+1 (7)采用集成中规模加法计数器74LS161构成的电路如图所示,选择正确答案。 A、十进制加法计数器 B、十二进制加法计数器

相关文档
相关文档 最新文档