文档库 最新最全的文档下载
当前位置:文档库 › MAS6116数字音量控制IC

MAS6116数字音量控制IC

MAS6116数字音量控制IC
MAS6116数字音量控制IC

DA6116.009

13 January, 2014

MAS6116

Stereo Digital Volume Control

?Signal Voltage up to ± 18V

?Gain range from -111.5dB to +15.5dB

?Small step sizes 0.5dB

?THD 0.0002% in balanced mode

?SNR 124dB in balanced mode DESCRIPTION

MAS6116 is an ultra low noise stereo volume

control IC for high end audio systems. It can work with input signals as high as ± 18 V but operates from a single +5V supply with minimal power.

It has a serial interface that controls two audio channels independently. The gain of each channel can be programmed from -111.5dB to +15.5dB in small 0.5dB steps. It is highly linear, especially in single channel balanced configuration with just 0.0002% THD. Audible “Clicks” on gain changes are eliminated by changing gains only during a zero crossing in the input signal.

A peak detection circuit allows easy monitoring of the output signal.

The MAS6116 is available in a 16 pin SOIC package. Its performance is guaranteed over a temperature range of -30°C to +85°C.

FEATURES APPLICATION

?Input signal voltage up to ± 18V

?Gain range from -111.5dB to +15.5dB

?Small and equal gain step size 0.5dB

?0.0002% THD in balanced mono configuration ?Dynamic range 121 dB stereo configuration ?Two independent channels

?Zero cross detection for gain changes ?Power on/off transient suppression

?Signal peak level detection with adjustable reference

?Instant gain change option

?

Hardware and software mute function ?Single +5V operation

?Low power consumption 12mW ?High End Audio Systems

?Consumer Audio /Entertainment Systems ?Mixing Desks

?Audio Recording Equipment

DA6116.009

13 January, 2014 PIN CONFIGURATIONS

PIN DESCRIPTION

Pin Name Pin

SO16

Pin

QFN 4x5

Type Function

AVCC 1 23 P Power Supply, for Analog

LMO 2 24 AI External Amplifier Negative Input (Left)

LFO* 3 1 AI Feedback Signal from External Amplifier Output

(Left)

LIN* 4 3 AI Input, Left Channel

LGND 5 4 AI Signal Ground, Left Channel

XCS 6 7 DI Chip Select Input of Serial Interface

DVCC 7 8 P Power Supply, for Digital

XMUTE 8 9 DI Mute Input

DATA 9 11 DIO Data Input and Output of Serial Interface, Tristate CCLK 10 12 DI Clock Input of Serial Interface

DGND 11 13 G Ground for Digital

RGND 12 16 AI Signal Ground, Right Channel

RIN* 13 17 AI Input, Right Channel

RFO* 14 19 AI Feedback Signal from External Amplifier Output

(Right)

RMO 15 20 AI External Amplifier Negative Input (Right)

AGND 16 21 G Ground for Analog

*) Note: These pins have limited ESD protection. See Absolute Maximum Ratings on page 10 for further details.

GENERAL DESCRIPTION

Main features

The MAS6116 is designed for high-end audio systems that require high output voltages. In many audio preamplifiers it's an advantage to get a lot of voltage swing out from the unit, close to +/-15V signal levels. In most competing devices an op-amp is needed after the volume controller to get these levels since the IC can not work with those high input signal levels. For such a system not only the signal is amplified but the noise as well. With the MAS6116 high signal levels can be used everywhere inside the pre-amplifier and MAS6116 can then operate with input signals up to +/- 18V and used as an attenuator. Very little noise usually comes out from the pre-amplifier and the beauty is that the noise depends on the volume level. When listening at a lower volume levels the noise is always inaudible. To improve the system performance even further the MAS6116 can be used in a balanced configuration with one MAS6116 per channel.

The levels of the left and right analog channels are set by the serial interface. Both channels can be programmed independently. The channel gains can be programmed from -111.5 dB to +15.5 dB with 0.5 dB resolution. The code for -112 dB (00HEX) activates mute for maximum attenuation. MAS6116 operates from a single +5V supply and accepts analog input signal levels up to ±18V.

MAS6116 has a zero cross detect function that changes the channel gain only when a zero crossing has been detected in the input signal. This eliminates clicking sounds from the output signal when the gain is changed. The zero cross detection circuit is also equipped with a timeout function to make sure the gain value is updated even when there is no input signal.

Channel gains can also be changed instantly without using the zero cross detect function. This can be done with dedicated instant gain change commands specified in Register Description on page 8. Using this feature to change channel gains in large increments is not recommended because it may cause large transients in the output signal. See chapter Changing the gain of the channels and chapter Write operation status register for further details.

The XMUTE pin in MAS6116 always uses the zero cross detection and timeout functions when entering to or returning from the MUTE state. This prevents fast transients from occurring in the output signal.

Serial interface

Control information is written into or read back from the internal register via the serial control port. The serial control port consists of a bi-directional pin for data (DATA), chip select pin (XCS) and control clock (CCLK) and supports the serial communication protocol. All control instructions require two bytes of data; address byte and control/data byte. The bits in the address and control/data byte are always written and read MSB bit first.

To shift the data in CCLK must be pulsed 16 times when XCS is low. The data is shifted into the serial input register on the rising edges of CCLK pulses. The first 8 bits contain address information. The second byte contains the control word. XCS must return to high after the second byte. That is, after the 16th CCLK XCS must be returned to high. See chapter Serial interface timing diagram on page 14. See also figure 1 example of serial interface signals during Normal write to both channels (command CBh=%1100 1011, don’t care bits 1) with written byte AAh=%1010 1010.

Figure 1.Normal write to both channels (command CBh=%1100 1011, don’t care bits 1) with written byte AAh=%1010 1010.

The same process takes place for reading the information. XCS will remain low for next 16 CCLK pulses. The first 8 bits containing read address are shifted in on the rising edges of the 8 CCLK pulses. MAS6116 starts to drive first read bit to DATA line at falling edge of the 8th CCLK pulse. Thus controller should release the DATA line between rising and falling edges of the 8th CCLK pulse to avoid race situation. The controller can read the bits on the rising edge of CCLK pulses. The first bit is read on the rising edge of the 9th CCLK pulse. MAS6116 shifts a new bit to DATA line at each new falling edge of the CCLK line. The last bit is read on the rising edge of the 16th CCLK pulse. After minimum hold time (THLCHS) the XCS must be returned to high. When XCS is high, the DATA pin is in high impedance state, which enables DATA pins of other devices to be connected together. See figure 2 example of serial interface signals during Read left channel (command EFh=%1110 1111, don’t care bits 1) with read byte AAh=%1010 1010.

Figure 2. Read left channel (command EFh=%1110 1111, don’t care bits 1) with read byte AAh=%1010 1010.

On the PCB board the same DATA and CCLK lines can be routed to every MAS6116 chip. If the XCS-pin is not active (low), DATA pin of that chip is in high-impedance state. This allows using a simple PCB board for multi-channel audio systems.

The device may be operated with a constant CCLK signal (see figure 1 and 2 examples), or the CCLK signal may be stopped between commands (see figure 3). The CCLK signal may be stopped in either high or low state. If the CCLK is stopped between commands, care must be taken to ensure that the chip receives exactly 16 rising clock edges while XCS is low and that there are no timing violations. See figure 3 signal example of Normal write to both channels (command 48h=%0100 1000, don’t care bits 0) with written byte E0h=%1110 0000 and having the CCLK is stopped between commands.

Figure 3.Normal write to both channels (command 48h=%0100 1000, don’t care bits 0) with written byte E0h=%1110 0000 and the CCLK is stopped between commands.

The write command 48h in figure 3 is ambiguous with command CBh in figure 1 since their only difference is selecting don’t care bits 0 or 1 respectively.

GENERAL DESCRIPTION

Operating modes

When power is first applied, the Power-On Reset circuit (POR) initializes the control registers and sets MAS6116 into mute state, ignoring the state of the XMUTE pin. The activation of the device requires that XMUTE pin is high and a control byte with a greater than the default value (00HEX) is written in the gain register. It is possible to return to the mute state either by setting XMUTE pin low or writing zero (00HEX) to the gain register. Setting the XMUTE pin low will mute both channels. Setting the XMUTE pin back high will return the channels to previously written gain values. The zero cross detector function is used when entering and returning from the mute state to prevent large transients in the output signal (see chapter Changing the gain of the channels).

The device has a special test mode register, which is used only for internal testing of the device. It is strongly recommended not to change the default value (00HEX) of the test register during normal operation. For device testing the XMUTE pin is bi-directional. When the test register bit 1 is set to high, XMUTE pin is in output mode. In the test mode internal signals can be directed to the XMUTE pin. Note: In the test mode both analog outputs are in mute state and the device will not allow new gain values to be written in the gain registers. An exception to this is the force latch command specified in table Test Register CR5 Description, which can be used to instantly change the gain of both channels. This function is intended to be used in the test mode only, and it is recommended to use the commands specified in Register Description to instantly change the channel gains. Changing the gain of the channels

When a new gain value is written to the gain register the device will activate the zero crossing detection and delay generator for the selected channel. MAS6116 will wait until a rising edge of the input signal is detected to change the gain value. This is done to ensure that no audible clicks are produced to the output signal during the gain change operation. The zero cross detection circuit has also a timeout delay generator that will force the gain change. The delay generator generates a typical delay of 22 ms.

If a new gain value is written before the previous write operation has finished, the previously written value will be overwritten and will not be set to the output. If it is desired that each gain value is set to the output, it is recommended to read the status bit from the write operation status register (CR6) or wait for at least 30 ms before the next gain change instruction.

Both channels can be programmed independently with separate commands. In this case the gain values will be set to the output in the order of writing. Both channels can also be programmed to the same value by writing only one instruction (see the Register Description on page 8).

Note: Due to the input signal dependency of the zero cross detection circuits the order of the gain changes may differ from the order of writing to the registers if the input signals to the channels are different. This applies to all instructions that use the zero cross detection and timeout functions, i.e. instructions that are not labeled as “instant” in the register description.

The new gain value can be set instantly to the output by using the instant gain change function. By using this command function the gain is set to the output instantly after the write operation has finished, without waiting for a zero cross to occur in the input signal or a delay to pass. The gains can be set independently to both channels using different commands, or both channels can be set to the same gain value by using a single command. Using the instant gain change function to change the gain value in larger than 0.5 dB steps may produce audible clicks to the output signal.

GENERAL DESCRIPTION

Peak level detection

MAS6116 has a 8-bit digital-to-analog converter (DAC) used to monitor the peak level of the output signal. The reference value is programmed using the serial interface and the same reference value is used for both channels. The reference value V REF can be calculated using the following formula.

VREF = (0.0036 + 0.0145 · CODE) · AVCC

where CODE is the decimal value of the control byte (0...255) and AVCC is the analog supply voltage of the MAS6116 device. With nominal analog supply voltage of 5V the reference value is

VREF = 18mV + 72.5mV · CODE

When a positive peak signal level at the output exceeds the V REF value, bits 0 and 1 of the status register are set (see register description). When set, the register contents will remain high until the value of the status register has been read.

Write operation status register

MAS6116 features a status register that can be used to determine if the channel registers are ready to accept new gain values. The status register bits 0 and 1 are set high at the start of a gain write operation, and are set back low when the new gain value has been set to the output. This happens when a positive zero crossing is detected in the input signal or the timeout delay has passed.

It is allowed to write a new gain value to a channel that is busy (i.e. waiting for a zero cross in the input signal). The new value will overwrite the previous one and the timeout delay will be reset. This means that the previously written gain value will not be set to the channel gain registers. To prevent this from happening it is recommended to read the write operation status register prior to setting a new gain value to determine if the write operation can be safely executed.

REGISTER DESCRIPTION

Register Address Byte Data Byte

7 6 5 4 3 2 1 0 msb…lsb Function

Write Operation Status CR6 X 1 0 1 0 R X X Output code

00000000

00000001

00000010

00000011

Both channels ready

Right channel busy

Left channel busy

Both channels busy

Peak Detector Status CR4 X 1 0 1 1 R X X Output code

00000000

00000001

00000010

00000011

No overload

Right overload

Left overload

Both overload

Peak Detector Reference CR3 X 1 1 0 0 R/W X X Input code

11111111

11111110

11111101

?

?

00000010

00000001

00000000

DAC output, Note 1.

VREF(255)

VREF(254)

VREF(253)

?

?

VREF(2)

VREF(1)

VREF(0)

Left Channel Gain CR2 X 1 1 0 1 R/W X X Input code

11111111

11111110

11111101

?

?

11100000

00000010

00000001

00000000

Gain dB

+15.5

+15.0

+14.5

?

?

0.0

-111.0

-111.5

Mute

Right Channel Gain CR1 X 1 1 1 0 R/W X X Input code

11111111

11111110

11111101

?

?

11100000

00000010

00000001

00000000

Gain dB

+15.5

+15.0

+14.5

?

?

0.0

-111.0

-111.5

Mute

Test Mode, CR5 X 1 1 1 1 R/W X X Reserved

Normal Write, Both X 1 0 0 1 W X X Write to both gain registers

Instant Write, Left (CR2) X 0 1 0 1 W X X Instant gain set to left channel Instant Write, Right

(CR1)

X 0 1 1 0 W X X Instant gain set to right channel Instant Write, Both X 0 1 1 1 W X X Instant gain set to both channels

Note 1. Reference voltage is calculated from VREF = (0.0036 + 0.0145 ? CODE) ? AVCC

Address byte bits:

?Bit 2 is read/write bit (1=read, 0=write).

?Bits marked as X are don’t care bits.

?The instant write commands write values to CR1 and CR2 registers for right and left channels respectively. These values can be read by using the specified read commands for CR1 and CR2 registers.

Data byte bits:

?All registers are set to their default values 00HEX except CR3 which is set to FF HEX during power-on reset.

?Default value for all bits is zero (00HEX).

POWER-ON RESET

MAS6116 has a Power-On Reset circuit (POR) that ensures that the circuit is set to a known state when power is applied. The device can be activated as described in chapter Operating modes after the POR delay has passed. In addition MAS6116 has a supply voltage monitoring circuit that monitors the digital supply voltage (DVCC) level. If the digital supply voltage drops below the specified level, the circuit is set to RESET state. The voltage monitoring circuit is functional only when sufficient analog supply voltage (AVCC) is present.

Parameter Symbol Conditions Min Typ Max Unit POR delay T POR From DVCC=5V to POR rising edge 450 μs Monitored DVCC

V mon Measured from DGND 2.8 V level

V AVCC Measured from AGND 2.5 V AVCC level to

enable DVCC

monitoring

ABSOLUTE MAXIMUM RATINGS

All voltages with respect to ground.

Parameter Symbol Conditions Min Max Unit Signal Voltage RIN, RFO, LIN, LFO -20 +20 V Positive Supply Voltage AVCC, DVCC -0.5 +6.0 V

All other pins DATA, CLK, XCS,

XMUTE Note 2. -0.3 AVCC

+0.3

V

Storage Temperature TS -55 +125 o C Operating Temperature TA -40 +95 o C ESD (HBM) pins 3, 4, 13 and 14 200 V ESD (HBM) all other pins 2000 V Note 2. Pin voltage must not exceed +6V under any circumstances.

Operation at maximum conditions will not damage the part but performance can not be guaranteed. Stresses beyond those listed may cause permanent damage to the device.

RECOMMENDED OPERATION CONDITIONS

(AVCC=+5.0 V, AGND=0 V, TA=+25o C unless otherwise noted) Parameter Symbol Conditions Min Typ Max Unit Signal Voltage RIN, RFO, LIN,

LFO

-18 +18 V Virtual Ground Voltage RMO, LMO -0.1 0 +0.1 V Positive Supply Voltage AVCC,DVCC 4.5 5 5.5 V Negative Supply Voltage AGND,DGND 0 V Signal Grounds LGND,RGND 0 V Operating Temperature TA -30 +25 +85 o C ANALOG CHARACTERISTICS

N Analog Inputs/Outputs

(AVCC=+5.0 V, AGND=0 V, TA=+25o C unless otherwise noted)

Parameter Symbol Conditions Min Typ Max Unit Input impedance RIN Average impedance, note 3. 7 10 13 k?Input capacitance CIN For any gain value 2 pF Input offset voltage VIH External OpAmp,

Gain = 15.5 dB

Note 4.

0.23 mV

Supply current IVCC AVCC+DVCC 0.6 2.2 mA Power supply

rejection ratio1

PSRR From AVCC 80 dB

Note 3. Average input impedance is calculated as an average of the impedance measured for all gain values.

Note 4. Output offset voltage depends on external opamp and selected gain. Low input offset voltage and input bias current opamp is recommended to be used for minimum output offset.

ANALOG CHARACTERISTICS

N Gain Control

(AVCC=+5.0 V, AGND=0 V, TA=+25o C unless otherwise noted)

Parameter Symbol Conditions Min Typ Max Unit Gain range G -111.5 +15.5 dB Step size D 0.5 dB Absolute gain GABS Absolute gain value with setting G=255 +15 +15.5 +16 dB Gain step error DE Relative to GABS, note 5. -0.5 0 0.5 dB Gain match error1 ME Between channels, note 6. -0.2 0 0.2 dB Mute attenuation MATT AC measurement 96 dB Note 5. Gain value for each gain setting is measured as AC measurement relative to GABS assuming a gain step size of 0.5dB. Gain settings 65…255 are tested in production. Gain error for lower gain settings is guaranteed by design only.

Note 6. Gain mismatch is tested in production for gain settings 90…255. Mismatch for lower gain settings is guaranteed by design only. N Audio Performance

(AVCC=+5.0 V, AGND=0 V, TA=+25o C unless otherwise noted)

Parameter Symbol Conditions Min Typ Max Unit Noise N Vin = 0V, Vout with OP2277,

A-weighting

gain=0dB gain=-40dB gain=-60dB gain=mute 11

3.7

2.2

1.8

μVrms

Total harmonic distortion of balanced

circuit THD BAL Vin=1Vrms, gain=0dB,

fin=1kHz

0.0002 %

Vin=0.5Vrms, gain=0dB,

fin=1kHz

0.0003 %

Total harmonic

distortion of unbalanced circuit THD Vin=1Vrms, gain=0dB,

fin=1kHz

0.0063 %

Vin=0.5Vrms, gain=0dB,

fin=1kHz

0.0034 %

Dynamic Range DR A-weighted Noise, gain=0dB

unbalanced circuit balanced circuit 121

124

dB

Crosstalk CR Between channels, Vin =

5Vrms, gain= 0dB, fin = 1kHz

-100 dB

ANALOG CHARACTERISTICS

N Peak Level Detection

(AVCC=+5.0 V, AGND=0 V, TA=+25o C unless otherwise noted)

Parameter Symbol Conditions Min Typ Max Unit Peak detector minimum level VMIN PD reference = 0 0 18 500 mV Peak detector maximum level VMAX PD reference = 255

18 18.5 20 V Peak detector step size

VSTEP

60

72.5

90

mV

N Zero Cross Detection Timeout

(AVCC=+5.0 V, AGND=0 V, TA=+25o C unless otherwise noted)

Parameter Symbol Conditions

Min Typ Max Unit Zero cross

detection timeout

TDEL

15

22

30

ms

Noise [dBV] in Balanced Configuration

-120

-90-60-300

-120

-100-80-60-40-20020

Gain [dB]

Noise [dBV] in Unbalanced Configuration

-120

-90

-60

-30

-120

-100-80-60-40-20020

Gain [dB]

Figure 1. A-Weighted Noise in Balanced Configuration (gain=0dB) Figure 2. A-Weighted Noise in Unbalanced Configuration (gain=0dB)

THD [%] in Balanced Configuration

0.0001

0.00100.01000.10001.0000

0.0

0.5

1.0

1.5

2.0

2.5

3.0

3.5

4.0

4.5

5.0

Vin [Vrms]

THD [%] in Unbalanced Configuration

0.0001

0.0010

0.0100

0.1000

1.0000

0.0

0.5

1.0

1.5

2.0

2.5

3.0

3.5

4.0

4.5

5.0

Vin [Vrms]

Figure 3. THD in Balanced Configuration (fin=1kHz, gain=0dB) Figure 4. THD in Unbalanced Configuration (fin=1kHz, gain=0dB)

Crosstalk [dB]

-120

-90

-60

-30

10

100

100010000

100000

Frequency [Hz]

Figure 5. Crosstalk Measurement (Vin=5Vrms, gain=0dB)

DIGITAL CHARACTERISTICS

N Digital Inputs/Outputs

(AVCC=+5.0 V, AGND=0 V, TA=+25o C unless otherwise noted)

Parameter Symbol Conditions Min Typ Max Unit

Input low voltage VIL All digital inputs,

DC

0.3*

DVCC

V

Input high voltage VIH All digital inputs,

DC

0.7*

DVCC

V

Output low voltage VOL All digital outputs,

IL=2mA

0.3*

DVCC

V

Output high voltage VOH All digital outputs,

IH=-2mA

0.7*

DVCC

V

N Serial Interface Timing

(AVCC=+5.0 V, AGND=0 V, TA=+25o C unless otherwise noted)

Parameter Symbol Conditions Min Typ Max Unit Frequency of CCLK FCCLK 10 MHz Period of CCLK high TWHC Measured from VIH to VIH 50 ns Period of CCLK low TWLC Measured from VIL to VIL 50 ns Rise time of CCLK TRC Measured from VIL to VIH 100 ns Fall time of CCLK TFC Measured from VIH to VIL 100 ns Hold time, CCLK high to

XCS low

THCSH 20 ns

Setup time, XCS low to

CCLK high

TSSLCH 100 ns

Setup time, valid CI to

CCLK high

TSDCH 100 ns

Hold time, CCLK high to

invalid CI

THCHD 100 ns

Delay time, CCLK low to

valid CI

TDCLD Load=100pF 50 ns

Delay time, XCS high or 8th

CCLK low to invalid CI

TDSZ Load=3.3k?50 150 ns

Hold time, 16th CCLK high

to XCS high

THLCHS 200 ns

Setup time, XCS high to

CCLK high

TSSHCH 200 ns

SERIAL INTERFACE TIMING

CCLK

XCS

DATA

(IN)

DATA

(OUT)

ADDRESS BYTE DATA BYTE

APPLICATION INFORMATION

Following general recommendations apply for MAS6116 applications.

1) All four ground pins LGND, RGND, AGND and DGND have to have low ohmic connection to the same

physical ground net. Any potential difference between these ground nets may potentially trigger destructive latch-up phenomena.

2) Keep audio input signals off until the MAS6116 has proper supply voltages.

3) In power up provide +5V supply voltage for the MAS6116 before supplying power to the external operational

amplifiers. In power down turn off powers in reverse order i.e. turn off last +5V supply voltage. This power up / down procedure guarantees that MAS6116 provides always proper feedback loop for the operational amplifier circuit signals.

4) The LMO and RMO virtual ground pin voltages should be kept within ±100mV from ground potential. To

guarantee this it is possible to add external Shottky diodes in both directions from LMO and RMO to ground.

APPLICATION INFORMATION

Application Note 1 – Typical application

Connect signal ground and opamp +input together on PCB

Application Note 2 - Configuration for balanced output DAC (only one channel shown)

APPLICATION INFORMATION

Application Note 3 – Single supply voltage usage

Single supply voltage circuit below is based on signal AC coupling and biasing output opamp in the middle point of supply voltages. Note that only right channel circuit is presented. The left channel circuit would be exactly the same. The component values have been chosen to limit overall lower corner frequency to about 10 Hz.

If the serial control interface is driven from an MCU that operates from a lower supply voltage compared to the 5V supply voltage, used by MAS6116, level shifting is needed to get correct digital signal levels in the communication. The bi-directional DATA line requires additionally level shifting in both directions. The figure below shows an example of a serial interface level shifting between 3V and 5V voltage supplies. In this example level shifters with output enable function are used. The output enable function is used to disable the level shifter output when the MAS6116 bi-directional data line direction changes.

AVCC DVCC

+ 5V supply

10k ?

APPLICATION INFORMATION

Application Note 5 – Lower supply voltage MCU communication example 2

A second example where level shifting is needed is shown in the figure below. Open drain buffers are used in the level shifting between 3V and 5V signal levels. In this example the DATA signal line communication is bi-directional also on the MCU side.

SO-16 PACKAGE OUTLINE

All dimensions are in accordance with JEDEC standard MS-013.

SOLDERING INFORMATION

N For Lead-Free / Green

Resistance to Soldering Heat According to RSH test IEC 68-2-58/20

Maximum Temperature

260°C Maximum Number of Reflow Cycles 3

Reflow profile Thermal profile parameters stated in IPC/JEDEC J-STD-020

should not be exceeded. https://www.wendangku.net/doc/9f10755653.html, Lead Finish Solder plate 7.62 - 25.4 μm, material Matte Tin

N Rework guideline

According to JEDEC standard J-STD-020C the moisture sensitivity level (MSL) 3 package SO-16 can withstand maximum 260°C peak temperature for 20-40 seconds. The replacement part needs to be installed within 168 hours after opening of the moisture barrier bag or otherwise the part needs to be re-baked.

1.12

0.102.360.30

2.64

PLANE

SEATING 5° TYP.

10.50

10.1010.65PIN 1

10.007.60

7.401.27

TYP.

0.360.48

0.945°TYP

0.33 x 45°0.86 T Y P

.

16 LEAD SO OUTLINE (300 MIL BODY)

0-0.13RAD.

5° TYP.5° TYP.

5° TYP.

0.25 RAD.

MIN.

ALL MEASUREMENTS IN mm

1000 Components on Each Reel Reel Material: Conductive, Plastic Antistatic or Static Dissipative

Carrier Tape Material: Conductive Cover Tape Material: Static Dissipative

REEL SPECIFICATIONS

Dimension Min

Nom Max Unit A 330 mm

B 1.5 mm

C 13.0 13.5 mm

D 20.2 mm N 100

mm W 1 (measured at hub) 16.4 18.4 mm W 2 (measured at hub)

22.4 mm Trailer 500mm, see note mm Leader 500mm, see note

mm

Note: consists of empty carrier tape sealed with cover tape

LABEL

D A B

C N

W 1

W 2

Tape Slot for Tape Start

Carrier Tape

Cover Tape

Start

PIN 1

ORDERING INFORMATION

Product Code Product Package Quantity Comments

MAS6116AA1SA306 MAS6116 16-pin Plastic SOIC,

RoHS compliant 1000 pcs/reel in MBB MBB=Moisture

Barrier Bag

MAS6116AA1SA308 MAS6116 16-pin Plastic SOIC,

RoHS compliant 47 pcs/tube MSB0091A Bake

recommendation

for surface

mounted devices

LOCAL DISTRIBUTOR

MICRO ANALOG SYSTEMS OY CONTACTS

Micro Analog Systems Oy Kutomotie 16

FI-00380 Helsinki, FINLAND Tel. +358 10 835 1100 Fax +358 10 835 1119 https://www.wendangku.net/doc/9f10755653.html,

NOTICE

Micro Analog Systems Oy reserves the right to make changes to the products contained in this data sheet in order to improve the design or performance and to supply the best possible products. Micro Analog Systems Oy assumes no responsibility for the use of any circuits shown in this data sheet, conveys no license under any patent or other rights unless otherwise specified in this data sheet, and makes no claim that the circuits are free from patent infringement. Applications for any devices shown in this data sheet are for illustration only and Micro Analog Systems Oy makes no claim or warranty that such applications will be suitable for the use specified without further testing or modification.

采用单片机控制的数字音量电位器功放

采用AT89C2051单片机控制的TC9153数字音量电位器功放 说明下,这个电路是我的原创已于2008年11月发表在我百度空间了有兴趣的朋友可以去看看“https://www.wendangku.net/doc/9f10755653.html,/xiaomage/blo ... d9a4d4fc1f1003.html”(我曾在网上找了好久都没有相关的文章介绍,根本没有人去做单片机控制这款音量调节电路,也许是感觉采用单片机控制没什么必要吧?所以说有些东西都是“逼”出来的,本来没有的电路或程序,你去做了并成功了就是一种创新,也是一种改革。比如我的那篇51单片机检测光电编码器一样)呵呵。 哦对了,顺便说下,我那个检测光电编码器程序,改用了STC89C52RC并启用双倍速后检测速度大为提高,源代码没有做任何改动的情况下检测速度能>15米/分钟 好了废话少说上图: PCB: 想看关于TC9153芯片和完工后的图的话还是去我的空间看吧,下面是程序 LED选用的共阳的所以用了2个PNP型三极管做选通,我用的8550

晶振用的6MHZ(这个速度足够了)~ D1 BIT P1.7 ;数码管1选通 D2 BIT P3.7;数码管2选通 K1 BIT P3.5 ;音量加 K2 BIT P3.4;音量减 K3 BIT P3.3;静音输入 JI BIT P3.2 ;静音输出 UD BIT P3.1 CLK BIT P3.0 D3 BIT 20H D4 BIT 21H ;P1.0~P1.6 :A~G ORG 00H LJMP MAIN ORG 30H MAIN: MOV SP,#40H ;初始化,设置 MOV P1,#0FFH MOV P3,#0FFH CLR P3.2 CLR CLK CLR UD SETB D1 SETB D2 CLR D3 CLR D4 MOV R7,#08H ;R6,R7是显示缓存,初始化过程中,让2个数码管全部显示为"8"用来检测 MOV R6,#08H LCALL CS SETB P3.2 MOV R7,#07H MOV R6,#00H MA: LCALL XS LCALL KAY LJMP MA KAY: SETB K1 ;按键扫描

基于单片机的音量控制电路设计

摘要 题目名称基于单片机的音量控制电路设计 任务与要求 1.熟悉STC系列单片机的工作原理; 2.掌握数字电位器的使用方法,重点学习数控音频信号工作机理; 3.熟练掌握C51程序设计技巧与编程方法; 4.设计基于单片机的音频控制电路系统(原理与PCB图); 5.设计相关操作软件; 6.撰写毕业论文。 题目名称基于单片机的音量控制电路设计 一、毕业设计(论文)进度 起止时间工作内容 2017.1.15—2017.1.30熟悉STC单片机的工作原理,掌握中断、串 口等使用方法; 2017.2.1—2017.2.28掌握数字电位器工作原理,熟悉数模信号控 制电路; 2017.3.1—2017.3.15 熟练掌握C51程序编程方法; 2017.3.16—2017.3.25熟悉PROTEL99SE软件工具,设计相关测 试电路(原理图及PCB图); 2017.3.26—2017.4.23 设计基于单片机的音量控制系统(包括相关 硬件、相关软件及调试部分等内容);

ABSTRACT 2017.4.24—2017.5.20 撰写毕业论文并准备答辩。 二、主要参考书目(资料) [1] 杨振江,单片机原理与实践指导,中国电力出版社,2008年8月 [2]杨振江,流行集成电路程序设计与实例,西安电子科技大学出版社,2009年2月 [3]杨振江刘男杨璐,单片机应用与实践指导,西安电子科技大学出版社,2010年3月 [4]张毅刚,单片机原理及接口技术(C51编程),人民邮电出版社,2011年8月 [5]张毅刚,新编MCS-51单片机应用设计(第3版),哈尔滨工业大学出版社,2008年4月 [6]谢维成杨加国,单片机原理与应用及C51程序设计,清华大学出版社,2009年7月 三、主要仪器设备及材料 PC机、单片机及相关设计系统。 四、教师的指导安排情况(场地安排、指导方式等) 每周指导一次以上。 五、对计划的说明

触摸式音量调节器电路

触摸式音量调节器电路 触摸式音量调节器电路 如图为触摸式音量调节器电路。该电路中VT4是一个VMOS管,RP是功放机的原音量电位器,M+和M-是音量调高和调低触摸片。触摸M-时,人体手指的皮肤电阻使VT2加上偏置而导通,V+通过VT2的e-c结和R2对C2充电,VT4的G极电位升高,其D-S极间阻抗减小,对功放输入的音频信号分流增加,音量减小。触摸M+时,皮肤电阻使VT3导通,C2通过R3和VT3的c-e结放电,VT4的G极电位降低,D-S极间电阻增大,对音频信号分流减小,音量增大。 停止触摸时,VT2、VT3皆截止,由于VMOS管的G极输入阻抗极高,所以C2上电压可以很长时间保持不变,也即VT4的D—s极间电阻可以长时间保持不变或微变,音量便在调定状态不变。由于c2可以平滑地充放电,且VMOS管具有较宽的线性放大区,所以触摸M+或M-时,音量呵以和缓平稳地升降。 VT1和R1、C1组成升机复位电路。刚开机时,R1、C1在VT1的b极产生一个负脉冲,VT1瞬间导通,迅速给C2充满电,VT4呈饱和导通状态,进入功放的音频信号被全部短路,功放无输入、输出从而避免了开机时对功放管和扬声器的冲击。 电路中,VT1~VT3的β值以大于150为好,VT4可以用BS107、3D03等小功率VMOS场效应管,C2应选用漏电流小的电容。V+取用功放机中的低压直流电源。M+和M-可用两个直径1cm左右的薄铜片,一分为二,相距1~2mm用万能胶粘贴于机正面合适位置,注意连线隐蔽。 R2、R3的阻值决定了C2的充、放电速度,也即决定了触摸时音量大小的变化速度,可适当调整之,使音量可从容地调高或调低。稳压管DW是为保护VT4而设,如果V+不超过12V,则DW可不用。 触摸式音量自动调节器电路图 CD4017:十进制计数器/脉冲分配器CD4017 是5 位Johns ON计数器,具有10 个译码输出端,CP、CR、INH 输入端。时钟输入端的斯密特触发器具有脉冲整形功能,对输入时钟脉冲上升和下降时间无限制。INH 为低电平时,计数器在时钟上升沿计数;反之,计数功能无效。CR 为高电平时,计数器清零。Johnson 计数器,提供了快速操作、2 输入译码选通和无毛刺译码输出。防锁选通,保证了正确的计数顺序。译码输出一般为低电平,只有在对应时钟周期内保持高电平。在每10 个时钟输入周期CO 信号完成一次进位,并用作多级计数链的下级脉动时钟。CD4017 提供了16 引线多层陶瓷双列直插(D)、熔封陶瓷双列直插(J)、塑料双列直插(P)和陶瓷片状载体(C)4 种封装形式

数字电路课设(数字式音量控制器)

数字电路课设(数字式音量控制器) 课程名称:数字式音量控制器学院:电气工程与自动化学院专业班级:08级4班 指导教师:姜海燕 学号:010800423 姓名:王旭州 日期:2011年1月16日 1 目录 一、设计任务 书 ..................................................................... . (3) 二、总体设计方案的选择与论 证 .......................................................... 3 1.总体设计方 案 ..................................................................... ................................... 3 2.系统方案选择与论 证 ..................................................................... ....................... 3 2.1档数选择电路设计方案的选 择 ..................................................................... ..... 3 2.2音量大小电路设计方案的选 择 ..................................................................... ..... 5 2.3译码显示电路设 计 .....................................................................

音响音量调节器

研究与实践9 音响音量调节器 一、研究目的 1.加强掌握音响音量调节电路的原理和分析方法。 2.学习掌握由集成运算放大器构成的音响音量调节器的电路知识。 3.掌握集成音量调节电路非线性失真的调节方法和分析方法,加深理解其在工程实践中的应用。 4.掌握查阅和使用电子器件、集成芯片等说明书的方法。 5.学习掌握混合前置放大电路的基本知识。 6.掌握和理解阻抗匹配的知识和意义。 7.在学习掌握本研究性实验提示内容的基础上,设计满足任务要求的电路,并实现电路的仿真、制作和调试。 二、预备知识 1.了解集成运算放大器的使用方法。 2.掌握电路阻抗匹配的分析和应用。 3.了解放大电路非线性失真的概念。 4.掌握放大电路电压增益调节的相关基础知识。 三、研究背景 收音机、录音机、电唱机、CD、DVD、mp3和电视机等各种与视觉和听觉有关的产品不断深入到每个人的生活中,成为距离个人生活最近的电器产品。与听觉有关的产品,其目的是为听音爱好者提供满足要求的声音效果,为了实现这个目的,需要对音频信号进行处理和功率放大等。因此,能满足人们要求的听音设备至少要包含以下几个基本部分:输入放大器、音量调节器、音调调节器和功率放大器。 音响音量调节器的主要作用是调节音响设备输入信号放大器的增益,从而调节音响设备的输出音量,满足听音爱好者个性化听音的需要。不同层次的音响设备,由于对听音效果的不同需求,其音量调节的功能要求也不同。当然,随着科技的发展和人们需求的不断提高,现代音响设备具有更加完备丰富的功能,音响音量调节器也不断向数字化、功能化和人性化方向发展。

本研究实验以音响设备的基本原理为依据,主要研究音量调节器的工作原理,并对混响的工作原理作简单的介绍,以便获得音响设备有关知识的基本认识。 四、实验仪器及元器件 双踪示波器 1台 双路可调直流稳压电源 1台 多波形信号发生器 1台 万用表 1只 集成运算放大器芯片(LM741) 1片 电阻 若干 电容器 若干 滑线变阻器 若干 开关 若干 导线 若干 五、研究提示(略) 六、研究内容或设计目标 设计一个音响音量调节器 任务要求: (1) 设计一个音响音量调节器的电路图。 (2) 仔细阅读LM741集成芯片说明书,选择合适的电路元件和电路元件参数。 (3) 对电路设计进行Multisim软件仿真。 (4) 整体电路制作与调试实现。 (5) 根据选择的元件参数,通过理论计算确定电路电压增益的取值。 (6) 以多波形信号发生器为信号源,在保持信号源输出电压恒定的情况下,通过示波器观测在不同的电压增益情况下,输入信号电压为何取值范围时,音响音量调节器没有非线性失真,并分析其原因。 (7) 实验测试并计算音响音量调节器的输入电阻和输出电阻。 (8) 改变输出电阻值(在原电路中的负载两端分别并联2Ω、10Ω、100Ω和1kΩ电阻),重新完成(6)中的实验测试,分析输出电阻变化时,音响音量调节器非线性失真变化情况,理解阻抗匹配的概念和意义。 七、注意事项

音量音调调节功放

2012级应用电子工程实践 音 量 音 调 调 节 功 放 专业: 电子信息工程 年级: 2012级应用电子 组员: 陈贤(2012021091)、申聪聪

(2012021168) 指导老师: 王建波、徐承成 2014年2月18日

音量、音调调节功放 摘要 本电路是一套以STC89C52单片机作为控制核心,控制PT2314数字音频控制处理芯片的音频音色处理电路。PT2314是一个采用CMOS工艺技术设计的四声道音质处理器IC芯片,芯片内部包含音量、低音、高音、通道均衡、前/后级衰减和响度处理;PT2314的所有功能均可以有I2C的形式由单片机STC89C52来控制完成,由程序控制完成多变的功能。设计采用了液晶显示功能,其丰富的菜单选择,使整个操作过程更为人性化和可视化。后级使用LM1875为功放芯片,其在音频应用场合提供非常底的失真度和高质量的音色,还有高增益、快转换速率、大输出电压摆幅、大电流能力和非常宽的电源范围等特性。 关键词: PT2314、LM1875、音量音调调节、STC89C52

目录 引言 (5) 1系统方案 (5) 1.1.音量音调调节模块的论证与选择 (5) 1.2.功率放大模块的论证与选择 (6) 1.3.麦克风前置放大模块的选择 (6) 1.4. LCD显示模块的论证与选择 (6) 1.4.电源模块的论证与选择 (7) 1.5.单片机控制模块的论证与选择 (7) 2.电路与程序设计 (8) 2.1.电路的设计 (8) 2.1.1.系统总体框图 (8) 2.1.2音量音调调节子系统框图与电路原理图 (8) 2.1.3 功率放大子系统框图与电路原理图 (10) 2.1.4电源 (11) 2.1.5麦克风前置放大电路子系统框图与电路原理图 (11) 2.2程序的设计 (11) 2.2.1程序功能描述与设计思路 (11) 2.2.2程序流程图 (12) 3测试方案与测试结果 (13) 3.1测试方案: (13) 3.2 测试仪器: (13) 3.3 测试结果 (13) 3.3.1测试结果(数据) (13) 3.3.2测试分析与结论 (14)

高低音调节电路

所谓音调控制就是人为地改变信号里高、低频成分的比重,以满足听者的爱好、渲染某种气氛、达到某种效果、或补偿扬声器系统及放音场所的音响不足。这个控制过程其实并没有改变节目里各种声音的音调(频率),所谓“音调控制”只是个习惯叫法,实际上是“高、低音控制”或“音色调节”。高保真扩音机大都装有音调控制器。然而,从保证信号传送质量来考虑,音调控制倒不是必须的。 一个良好的音调控制电路,要有足够的高、低音调节范围,但又同时要求高、低音从最强到最弱的整个调节过程里,中音信号(通常指1000赫)不发生明显的幅度变化,以保证音量大致不变。 所谓提升或衰减高、低音,都是相对于中音而言的。先把中音作一个固定衰减(或加深负反馈)然后让高音或低音衰减小一些(或负反馈轻一些),就算是得到提升。因此,为了弥补音调控制电路的增益损失,常需增加一到两级放大电路。 音调控制电路大致可分为两大类:衰减式和负反馈式。衰减式音调控制电路的调节范围可以做得较宽,但因中音电平要作很大衷减,并且在调节过程中整个电路的阻抗也在变。所以噪声和失真大一些。负反馈式音调控制电路的噪声和失真较小,但调节范围受最大负反馈量的限制,所以实际的电路常和输入衷减联合使用,成为衰减负反馈混合式。 1.衰减式音调控制电路。 典型电路如图: 衰减式音调控制典型电路 高音、低音分开调节:C1、C2、W1构成高音调节器,R1、R2、C3、C4、W2构成低音调节器。W1旋到A点时高音提升,旋到B点时高音衰减。W2旋到C点时低音提升,旋到D点时低音衰减。组成音调电路的元件值必须满足下列关系:(1)R1≥R2; (2)W1和W2的阻值远大于R1、R2; (3)与有关电阻相比,C1、C2的容抗在高频时足够小,在中、低频时足够大;而C3、C4的容抗则在高、中频时足够小,在低频时足够大。C1、C2能让高频信号通过,但不让中、低频信号通过;而C3、C4则让高、中频信号都通过,但不让低频信号通过。

高品质音调电路的制作

高品质音调电路的制作 ——RC电路的应用案例 功放系统中无论是低档还是高档机,除了音量控制外都有音调控制电路,在一些低档机厂家为节省成本,其音调部分仅采用阻容式,当音调调节时往往使得高低音相互干扰,而且缺乏力度和清晰感,听起来非常浑浊杂乱,听久了令人烦燥不安,这些机子弃之又觉浪费,但用之又不满意,如果有动手能力的话,很有必要花几十元对其动动手术——制作一款高品质的音调板来替换原机音调部分。 下面就向同学们介绍几款品质极佳的音调电路供爱好者选择。其中以LM4610N、LM1036N 最佳,LM4610N是在LM1036N的基础上增加了3D音场效果处理功能的新一代精品,建议首选LM4610N。 图1是由2块NE5532N组成的高中低音音调及音量控制电路(图中仅画一声道,另一声道完全一样),原理为:信号经IC1(作缓冲放大及隔离作用,避免负载与信号源之间的影响)进入由电阻电容组成的三个频率均衡网络,即高音、中音、低音的频率,当调节RP1–––RP3相应的低中高频就会相应地进入由IC2及其反馈电路组成的反相放大器电路,调节RP1–––RP3就是提升或衰减了高中低音,从而实现了音频调节作用。需要说明一点是所采用的NE5532N必须是正宗品,如美国大S的、飞利浦的,这样才使行本电路的信噪比、动态范围、瞬态响应和控制效果均达到相当高水准。(欲获更高的水准NE5532N可换为NE5535N、OP275、AD827JN等精品运放,当然价格就高一点了)。 图2是采用二阶RC有源二分频电路,该电路由2块NE5532N构成(图中仅画一声道,另一声道相同),图中IC1A与IC1B分别组成低通与高通滤波器,完成音频信号的分割,再分别送到高低音音量控制电位器再分别进入高低音功放电路去推动高音喇叭和低音喇叭。利用该电路的缺点是要多增加一对功板电路及增多一组接线柱。相对来说需要多花点钱,但采用前级分频的优点却是非常明显的:①改善了低音音质;②兼顾了高低音扬声器的发声效

音量控制器配置方案

音量控制器配置方案 1.音量控制器:控制该区域的广播放音时的声压,一般通过电阻或变压器分压式来实现;一般音量控制器有三种。 一、背景音乐音量控制器,它是二线制的,不需要消防广播的地方使用; 二、带消防广播强切的音量控制器(而这种带强切的音量控制器按它的强切方式分三线制与四线制);何为强切,当区域使用都将此音量控制器的音量调节到很少,甚至在关闭,当有紧急通知或消防时,控制机房通过发出一个紧急控制信号送到音量控制器上,强迫音量控制器进入广播,不受音量控制器的状态影响,进入广播状态。 三、选台音量控制器,顾名思义该音量控制器在可以控制音量的同时也可以选择不同的音乐,它也分消防与不需要消防强切二种,而这种选台音量控制器只能使用四线制方式进行强切。 1)、二线制音量控制器:不需要消防广播的区域则可以使用二线制音量控制器。机房到音量控制器是二芯广播线,音量控制器到喇叭也是二芯广播线,连接示意图如下: 2)、三线制强切音量控制器:需要消防广播的区域则可以使用三线制音量控制器。机房到音量控制器是三芯广播线(一根是公共线COM,一根是背景广播信号线N,一根是紧急广播信号线R),音量控制器到喇叭也是二芯广播线,中讯的PA系列功放与PA-B系列

功放可以直接三线输出,而中讯智能分区矩阵器PAS-316也是三线输出的,连接示意图如下:(注,三线制强切音量控制器比四线制的音量控制器稳定性要好。且布线也少) 3)、四线制强切音量控制器:需要消防广播的区域则可以使用四线制音量控制器。机房到音量控制器是二芯广播线(一根是公共线COM,一根是背景广播信号线)和二芯控制信号线(紧急控制信号24V),音量控制器到喇叭也是二芯广播线,中讯的PA系列功放可以直接四线输出,连接示意图如下:

数字控制音频放大电路--课程设计报告

~ 课程设计报告 课程名称:电子技术应用课程设计 设计题目:数控音频放大电路 专业班级: 10电气2班 { 设计者: 学号: 指导老师:舒华、王峥 设计所在学期:大三第一学期 " 设计成绩: 广州大学 机械与电气工程学院 2012年 9 月 29 日

数控音频放大器设计报告 [ 声音无处不在,人类对于声音的利用可以是无孔不入。特别是信息传递方面,最常见的如人与人之间的对话。但是有时候我们想把声音信息先保存下来等到有需要的时候再播放出来,而播放的机制好坏直接影响到声音信息的完整性与真实性,即和声音的失真率有关。所以声音播放机制的好坏关乎到信息传递的准确性。 再者,当今社会声音播放机制是随处可见,这足以证明现实社会对播放机制的需求量大,且渐渐地向失真较小的方向发展。人们在致力寻求失真最小的机制同时,也想该机制尽量简单小规模,因为这样才能广泛利用于各个领域。如电脑音箱、笔记本音响、广播、手机等。各个领域对于声音播放的要求又各有不同,所以本报告着重讨论研究失真较小的家用级播放机制。 最后,机制电路的设计对于设计者来说是一个不容易解决得问题。对于设计者技术方面要求犹为重要。设计者要尽可能地减少外界对机制的影响和电路内部的影响,综合考虑电路布局、功率和材料选择。设计者如果在任何一个环节出错都会导致播放机制不稳定乃至失真、震荡。因此选择这个电路作为讨论研究对象具有代表性意义,能使初级设计者更好地理解播放机制的工作原理,同时也是是初级设计者技术的试金石,是一个很好的锻炼台阶!

一、系统功能简述 二、简论本系统意义(创新性、实用性、课题特点) 电子产品趋向于自动化,智能化方向发展,人们想电子产品在满足其基本需要时,能具备智能化、人性化的体现。因此,在这样的市场需求下,电子产品发展已向智能化、人性化方向发展。 在这个大趋势的推动下,本系统在设计方面也加入了一些比较人性化的设计,如可视化音量级别,与数控音量调节。也许正是一个经常可以看到的简单功能,但这却是一个具有创新性意义的代表功能。以前播放机制,是用一个简单的电位器来调节的,基于以前技术的相对落后,与材料的缺乏。电位器不是为一个很好地解决方案,但是电

级进式音量控制器

级进式音量控制器的设计与制作

音响器材绝少不了音量控制器! 音量控制器通常是一个可变电阻,用电阻分压电路将输入讯号衰减下来,达到控制音量的目的。 传统的音量控制器通常是用碳膜或金属皮膜电阻制作成片状,以具有弹性的接触片在片状电阻上滑动所构成。如果是二声道或四声道的音响,便须要使用双联或四联的联动型可变电阻才行。 然而自古以来,联动型可变电阻常有联动的各个可变电阻分压比例误差很大,这种联动误差会造成各声道的音量大小不一致的问题! 为了解决各声道的音量大小不一致的问题,以前的立体声音响除了音量控制旋钮之外,还会加上一个声道平衡控制旋钮来解决这个问题。 传统的音量控制可变电阻所以会发生分压比例误差很大,主要是制作技术的精密度上的问题。由于人耳对于音量的大小相对于讯号电压的大小,大致上是呈对数曲线的对应关系,所以音量控制可变电阻必须使用对数型(A型)可变电阻,而不是线性(B型)可变电阻。在制作上,两片电阻片的阻值变化不容易控制到完全一致,而且滑动的接触片的位置是否精确也是个问题! 另外,传统的可变电阻还有接触片在电阻片上滑动,造成电阻片磨损的问题!所以传统的可变电阻用久了,就算还可以使用,特性上也会变差。 级进式音量控制器 基于传统可变电阻的种种问题,使用开关来取代可变电阻,做为音量控制器是一个很不错的解决方案。毕竟开关接点的阻抗远远小于音量控制的分压电路的阻抗,就算用久了接点会有些磨损,也只是接点阻抗稍有变化而以,并不至于影响分压电路的比例。而且用精密的固定电阻做成分压电路,每一级的分压比例都可以很精确,完全解决传统可变电阻联动误差的问题。因此就有了级进式音量控制器的产生。 通常级进音量控制器是以 23段旋转式波段开关所构成。

MP3Gain-mp3音量调节软件使用教程

MP3Gain-mp3音量调节软件使用教程 2011-10-08 13:37 MP3Gain是一款优秀的音量控制软件。它可以使音量变大、音量变小,还会自动调节在音量增大时会引起破音的部分,从忽高忽低的音乐中挽救你的耳朵。以下介绍一下MP3Gain这款软件的用法。 【添加文件或文件夹】 可以首先点击主界面上的“添加文件”按钮,在弹出的对话框中选择所要改变音量的 MP3 文件;直接拖拽要修改的MP3文件到软件的界面里。 如果想改变一个文件夹中所有 MP3 歌曲的音量,那么你可以选择“添加文件夹”。 【音轨分析】 单击“音轨分析”项,就可以开始对加入的 MP3 文件进行分析了。这一步要看的主要是你的MP3现在的音量是多少。 点击“音轨分析”右边的下拉箭头,我们会看到共有三个选项,分别是: 1 、音轨分析:将选入的 MP3 一个一个进行单独分析,然后在下面的列表里显示分析结果。 2 、专辑分析:将 MP 3 以一个专辑为整体的一部分一部分的分析,分析 MP3 文件的音量,同时计算出所有加入的 MP3 文件音量的平均值,以便于将所有文件的音量进行对比。 3 、清除分析结果:分析结果中有八个项目:从左到右依次为:路径 / 文件、音量(以分贝( dB )为单位)、剪裁(减去 MP3 音源中过响的部分)、音轨音量增减(对于目标音量音轨需增强的分贝数)、剪裁(音轨)、专辑音量、专辑音量增减(对于目标音量专辑需增强的分贝数)、剪裁(专辑)。 【改变音量】(音轨增益) 在主界面上的“对象‘正常’音量”,把你想要的音量数字填进去,然后点击“音轨增益”。软件推荐设置 89.0dB ,很多 MP3 的音量在 90 dB -98 dB 之间。所以推荐值是 95 dB 。 注意1:对于YY录音等自己录制的MP3,修改时音量适当调节到更大一些。可以通过多次调节和试听找到一个合适的值。 注意2:由于 MP3 格式本身的限制,更改范围最小要 1.5dB 。也就是说设置的目标音量必须和原音量至少相差 1.5dB ,否则仍使用原音量。

音调电路

音调控制电路 音调控制电路 音调控制电路的作用主要是为了满足听音者自己的听音爱好,通过对声音某部分频率信号进行提升或者衰减,使整个的声场更加符合听音者对听觉的要求。一般音响系统中通常设有低音调节和高音调节两个旋钮,用来对音频信号中的低频成分和高频成分进行提升或衰减。比较高档的音响设备中多采用多频段频率均衡方式,以达到更细致地校正频响的效果。 高低音调节的音调电路,根据其在整机电路中的位置,可分为衰减式、负反馈式以及衰减负反馈混合式音调控制电路三种。这种电路一般使用高音、低音两个调节电位器;但在少数普及型机中,也有用一个电位器兼作高低音音调控制电路的。 图4所示为负反馈式高低音调节的音调控制 电路。该电路调试方便、信噪比高,目前大多数的普及型功放都采用这种电路。图中C1、C2的容量大于C3,对于低音信号C1与C2可视为开路,而对于高音信号C3可视为短路。低音调节时,当W1滑臂到左端时,C1被短路,C2对低音信号容抗很大,可视为开路;低音信号经过R1、R3直接送入运放,输入量最大;而低音输出则经过R2、W1、R3负反馈送入运放,负反馈量最小,因而低音提升最大;当W1滑臂到右端时,则刚好与上述情形相反,因而低音衰减最大。不论W1的滑臂怎样滑动,因为C1、C2对高音信号可视为是短路的,所以此时对高音信号无任何影响。高音调节时,当W2滑臂到左端时,因C3对高音信号可视为短路,高音信号经过R4、C3直接送入运放,输入量最大;而高音输出则经过R5、W2、C3负反馈送入运放,负反馈量最小,因而高音提升最大;当W2滑臂到右端时,则刚好相反,因而高音衰减最大。不论W2的滑臂怎样滑动,因为C3对中低音信号可视为是开路的,所以此时对中低音信号无任何影响。普及型功放一般都使用这种音调处理电路。使用时必须注意的是,为避免前级电路对音调调节的影响,接入的前级电路的输出阻抗必需尽可能地小,应与本级电路输入阻抗互相匹配。 图5所示为衰减式高低音调节的音调控制电路。电容C1、C2的容量大于电容C3、C4;对于高音信号C1与C2可视为短路,而对于低音信号则可视为开路;C3与C4对于高音信号可视为短路,而对于中低音信号则可视为开路,具体原理分析读者可自行参考图4的情况分析。

可编程中控系统-音量控制器TOP-VOL使用说明书V2015-067

TOP-VOL音量控制器说明书 功能特点: 1、采用最新32位内嵌式处理器; 2、采用美国高保真发烧级PGA2311数字音量调节芯片; 3、采用24bti/192KHz的顶级ADC芯片AK5392,动态范围及信噪比达到CD 音质; 4、4片24bit DSP并行处理,动态范围116dB,信噪比112dB; 5、具有8声道(四路左右声道立体声)输入; 6、每路输出信号带有EQ音质调节处理; 7、具有八声道同步或异步调音功能,支持7.1声道调音模式; 8、内置10个音场储存模式,方便快速调用; 9、能进行范围宽达0-83dB的调节; 10、内置shelf均衡器用以优化系统频率响应; 11、后级采用美国发烧级运放OPA2134组成非平衡、平衡转化及缓冲放大; 12、断电状态保存功能; 13、支持话筒音量调节; 14、音量淡出处理功能(音量是慢慢达到上次音量大小状态); 15、适用TOPTRON(拓创)和其他等中控系统使用; 16、适用于高档会议室、多功能厅、作战指挥中心、礼堂、超市背景音乐系 统等; 17、多重独立控制方式,手动按钮、遥控器、电脑软件、RS-232串口、网口; 18、高品质、大批量生产,有较高的兼容性和稳定性,有较高的性价比; 19、整机通过15KV抗静电测试 20、采用标准19英寸1U机箱,能直接上机柜; 按键操作: 按键Channel:4路通道切换,当选择到第1-4路时在显示屏右上角分别显示‘A’‘B’C’‘D’字符,当按5次时所有通道全选中,显示字符‘4’。 按键VOL+:选中的通道音量加,每次按下增加2dB。 按键VOL-:选中的通道音量减,每次按下减少2dB。 按键Mute:静音开关,当按下时,表示选中的通道静音。 串口指令: 串口:波特率9600,8个数据位,无校验位,1个停止位 1.加减音量通道音量值:FF 0A [X1] [X2] 0D [X1]:取值范围00~04。01~04为音量通道(Channel)1~4,00为所有音量通道[X2]: 00为静音 01为音量+ 02为音量- (每执行一次增加或减少1dB) 2.设置音量通道音量值:FF 0B [X1] [X2] 0D [X1]:取值范围00~04。01~04为音量通道(Channel)1~4,00为所有音量通道[X2]:取值范围00~53(16进制表示,相当于10进制的0~83) 3.保存和调用场景模式:FF 0C [X1] [X2] 0D [X1]:取值范围01~02。01为保存场景,02为调用场景 [X2]: 00~09为场景号,其中00为当前场景。

数字音量调节器

数字音量调节器 使用说明书 User Manual Ver 中文 在使用本产品之前,请务必先仔细阅读本使用说明书 请务必妥善保管好本书,以便日后能随时查阅 请在充分理解内容的基础上,正确使用

目录 综合介绍 ?功能特性1 ?特性参数2 ?工业标准3 产品说明 ?结构与连接4 ?注意事项7 通讯协议 ?协议结构8 ?控制指令9 目 录

综合介绍:功能特性 1.LCD面板状态显示; 2.音量可调; 3.高低音调可调; 4.静音功能; 5.等响度选择功能; 6.立体声/单声道切换功能; 7.RS232串口控制; 8.结合快思聪,AMX等高端中控使用,可节省控制端口的成本; 9.使用低压电源,安全可靠; 1 综合介绍:特性参数

综合介绍: 工业标准 数字音量调节器,就其整体设计,包括线路板,电子元件等,并经过耐久性,高温环境,震荡, 2 使用控制界面(User Controls ) 2 x 输入通道状态LED 指示灯 2 x LCD 面板指令指示灯 1 x 参数设置旋钮开关 1 x 参数设置按键开关 使用环境(Operating Environment ) 温度范围 -5℃ 至 +40℃ 湿度范围 0 至 90% RH 尺寸(Dimensions ) 高 x 宽 x 深 H 45mm x W 183mm x D 160mm 重量(Weight ) 净重 load compatibility 输入电源 (Control Supply ) 12V 直流电源 控制输入通道数(Input Control Number ) 1 路 RS232 控制输出通道数(Output Control Terminals ) 1 x 直通RS232通道 音频通道 4 x 非平行音频接口输入 4 x 非平行音频接口缓冲输出

YAMAHA数字调音台01v96中文使用说明书

1、初始化01V96 2、通常用场景记忆页面来存储和调入场景 3、检查电池和系统版本 4、使用监听 初始化01V96 您可以删除全部的用户设定并且恢复01V96到出厂的状态,同时可以复位操作锁的密码。步骤如下: 1 确保01V96 的电源关闭。 2 按住SCENE MEMORY [STORE] 按钮不放,然后打开电源开关。片刻之后,出现如下的确定窗口: 3 如果要对01V96 进行初始化,移动光标到INITIALIZE 按钮,然后按[ENTER]。取消初始化操作,移动光标到CANCEL按钮,然后按[ENTER]。当01V96的内部信息重写后,01V96就回到了工厂设定。 4 如果是要清除密码,在第二步的时候移动光标到PASSWORD按钮,然后按 [ENTER]。密码就重新设定成“1234”。如果出现确认窗口后您不进行任何操作,该窗口会自动关闭然后启动01V96。 检查电池和系统版本 Utility | Battery页面用于检查内部电池的情况和显示系统版本。可以通过反复按DISPLAY ACCES[UTILITY] 按钮来显示该页面。

1Status (状态) 如果状态显示“Okay”,说明电池的电量充足。如果显示“Voltage Low!”,就提醒您赶快找YAMAHA的经销商或者是服务中心更换电池。否则会引起01V96的记忆数据丢失。2Ver X.XX (X.XX 是版本号。) 显示当前的系统版本。当您要进行系统软件升级之前,一定要先检查当前系统版本。 请访问以下网站检查最新系统的版本号码: com/ 通常用场景记忆页面来存储和调入场景 在Scene Memory(场景记忆)页面,您可以存储、调入、写保护、删除和编辑场景的标题。 1 把您要作为场景保存的01V96 参数调节好。 2 反复按DISPLAY ACCESS [SCENE]按钮直到出现Scene | Scene page 页面。 3 旋转参数轮或者是按[INC]/[DEC]按钮来选择场景记忆,移动光标到其中一个按钮,然后按[ENTER]。 1 TITLE EDIT (标题编辑) 选择这个按钮显示Title Edit (标题)编辑窗口,用于编辑场景标题。 2 RECALL (调入) 调入选择好的场景记忆。

带有数字显示的8档音量控制器

目录 1 概述 (1) 1.1设计目的 (1) 1.2设计要求 (1) 1.3设计方法 (1) 2 系统总体方案 (2) 2.1 设计思想 (2) 2.2模块介绍 (3) 3 各模块硬件设计 (4) 3.1脉冲源电路图 (4) 3.2锁存器电路 (4) 3.3编码电路 (5) 3.4译码显示电路 (6) 3.5音量控制电路 (7) 4软件仿真 (8) 5 课程设计心得体会 (9) 5.1设计中遇到的问题及解决方法 (9) 5.2课程设计心得体会 (9) 参考文献 (10) 附:系统原理图 (11)

1、概述 1.1设计目的 本课程设计是在前导验证性认知实验基础上,进行更高层次的命题设计实验,要求学生在教师指导下独立查阅资料、设计、安装和调试特定功能的电子电路。培养学生利用模拟、数字电路知识,解决电子线路中常见实际问题的能力,使学生积累实际电子制作经验,目的在于巩固基础、注重设计、培养技能、追求创新、走向实用。 1.2设计要求 设计一个带数字显示的8档音量控制器,要求实现以下功能: (1)用两个按键控制音量,一个用于增加音量,一个用于减小音量; (2)音量控制分为8档,每按键一下,增加或减小一档; (3)当音量增加(减小)到最大(最小)时,继续按音量增减开关无效,即音量被保持,不在继续增(减); (4)开机时自动恢复音量到最小状态; (5)用数码管显示音量的大小值,并随着音量的变化即时改变。 1.3 设计方法 设计的音量调节器有两个按键和一个开关,:按“加音量”键能对输出音量进行增大,按“减音量”可以对输出音量进行减小,“开关机”音量调节器所在机器的开关机键,加减音量按键给“音量调节开关”有次序的脉冲高电位,根据加减按键所给的脉冲信号,“音量调节开关”将输入信号翻译成二进制代码同时送给“译码器”和“音量数字显示器”。74LS193芯片的4个输出端分别接7448BCD 码七段译码驱动器的输入端,从而实现控制音量大小,同时通过BCD码显示译码器显示当前音量的大小档位,从而实现了题目所要求的功能。

PGA2310电子音量PCB及原理图

PGA2310电子音量控制器 此前级包含一块控制板和前级主板。 控制板硬件部分包含:ATMAGE16主控芯片,LCD1602液晶屏幕,EC11带按键旋转编码器,桥式整流和LM1117-5稳压IC,红外接收头及其他阻容元件。 控制板的特性和优点: 1、此控制板是针对此配套PGA2310前级主板开发的,除此之外无须改动可兼容替换市面上所有采用PGA2310,PGA2311,PGA4311,CS3310等芯片的产品。 2、控制板上包含有独立的整流稳压电路,即可单独采用交流5~8V或直流5-12V(只需断开整流部分)为控制板提供电源。 3、多达7路的继电器控制输出,其中3组作为前级主板上的音源输入切换,1组作为音源输出,另外3组为扩展输出控制,可用作本机电源或其他设备(诸如CD,后级功放等设备电源控制)的控制。 4、作为唯一的面板操作器件--EC11旋转编码器,大大简化操作面板。可实现360度旋转音量调节,音源切换及系统菜单设置。(具体设置操作方式,见后),手感和可操作性优于普通电位器。 5、自主开发的控制程序。极具人性化和可操作性。 6、代表本机先进性的控制设置,3级菜单显示,实现3路音源切换、静音、最大和最小增益设定(-91.5dB--31.5dB)、音量步进值设定(0.5dB--10dB)、音量显示3种模式设定(步近值、百分比、dB)。每路音源可单独定义音量值。以上的每种设定都能自动保存,以便断电后再次开机仍然为上一次的设定。 7、代表本机先进性的红外设置,可采用市面上或现有常见的大部分红外遥控器(只要NEC 编码格式的),对每个单独操作功能进行红外对码,任意按键设置(屏幕显示遥控按键编码,这对爱好和编写单片机红外遥控程序的人来说很有意义)。用户无需订购专用的红外遥控器,只要利用手头剩余遥控器或与其他电器剩余的遥控器按键整合。在节省成本同时,便于日后遥控器损坏和丢失等问题的解决。 8、鉴于ATMAGE16强大性能,控制板仍预留10组IO接口,在升级程序后可以将输入或输出接口扩展达17组,也就是说可再增加遥控至少10台设备。 主板的硬件部分包含:一路双15V(LM317、LM337)和一路5V(LM317)分别为模拟和数字供电,双627单运放构成的输入缓冲和PGA2310芯片。 主板的特性和优点: 1、采用BB公司最顶级的直插型PGA2310,目前也是能买到最好的数字音量控制IC(性能和指标上不是类似廉价的CS3310等可以比拟的)。 2、采用2个低噪音高精度单运放作为前级0DB缓冲,目的是将输入阻抗提高至100K,因为象PGA2310,CS3310等IC输入阻抗只有10K。提高输入阻抗的作用大家都明白就不多说了,市面上很多类似音量控制板为节省成本都省略了这部分。 3、模拟部分的运放和PG2310都是采用正负15V供电,对比PGA2311,CS3310这些正负5V 供电的IC,在动态上有更具优秀。独立的数模供电,良好的数模分离,甚至与单片机控制板的数数分离,最大幅度提高信噪比。与此相比,很多为了节省成本的音量控制板都把数字和MCU电源取自了模拟电源。 4、通过控制板对该主板上信号继电器的操控,实现音源切换,开机延时缓冲和关机瞬断。不存在许多DIY前级的开关机时出现暴音和噪音问题。 5、具有SDO扩展接口,相同2套以上系统可组成多声道前级。

电子音量控制IC

一、描述 DL9098 是为音频设备的音量控制电子化而设计的一块专用集成电路。该电路采用CMOS工艺制作。 二、主要特点 l通过提升、衰降输入端,可在0dB到-78dB范围进行衰减控制。 l该电路有20dB的抽头端子以构成等响度电路。 l采用多晶电阻,以实现低失真、高性能的音频系统。 l有一内置的直流输出(7级)可构成音量电平表。 l在待机状态时的电流消耗很小,此时仍可保持音量电平数据。 l封装型式为DIP16或SOP16。 六、极限参数(Ta=25℃) 参数符号参数范围单位 电源电压(16脚)V DD-0.3~7.5 V

当大小为10KΩ的电阻并联在TP端和GND端时,衰减见下表:

* 等效电路 * 音量步阶与衰减量(10K Ω的电阻并联在TP 端和GND 端时 的衰减量见下表:) 2、 音量提升、衰减控制电路 音量的提升、衰减控制由键的输入来执行。 键每触发一次低电平,音量输出就变化一个步阶。 若键持续维持在低电平,则音量输出也不断地改变。 击键的定时波形见下图: t :响应的延迟时间≈ 2.2×1/fosc (≈110ms ) T :到自动模式的转换时间≈ 10×1/fosc (≈500ms ) a :提升、衰减速度≈ 2×1/fosc (≈100ms ) 3、 音量电平表的直流输出电路 用于构成音量电平表的直流电压输出电路在内部与一数模转换器(R/2R 型)相连,并产生与音量电平相关的8段输出电压。因输出阻抗较高,如果下一级电平表驱动电路的输入阻抗较低,应插入一级高阻缓冲器。 l 等效电路 音量步阶 衰减量 音量步阶 衰减量 0 0(dB ) 16 32(dB ) 1 2 17 34 2 4 18 36 3 6 19 38 4 8 20 40 5 10 21 42 6 12 *22 46 7 14 23 50 8 16 24 54 9 18 25 58 10 20 26 62 11 22 27 66 12 24 28 70 13 26 29 74 14 28 30 78 15 30 31 ∞ *22级(46dB )为初始值

MFC中控制系统音量类的实现

1.在vc++ 6.0新建VolumeCtrl类 2.VolumeCtrl.h文件 // VolumeCtrl.h: interface for the CVolumeCtrl class. // ////////////////////////////////////////////////////////////////////// #include "windows.h" #include #if !defined(AFX_VOLUMECTRL_H__B8EA9E68_F433_4713_88C6_36B12F8D2A01__INC LUDED_) #define AFX_VOLUMECTRL_H__B8EA9E68_F433_4713_88C6_36B12F8D2A01__INCLUDED_ #if _MSC_VER > 1000 #pragma once #endif // _MSC_VER > 1000 classCVolumeCtrl { public: CVolumeCtrl(CWnd *pParent); virtual ~CVolumeCtrl(); public: BOOL GetVolume(DWORD &dwVol);//获取音量 BOOL SetVoleme(DWORD dwVol);//设置音量 BOOL amdGetVolumeControl();//得到音量控制设备句柄 BOOL amdInitialize();//初始化 BOOL amdUnInitialize(); private: CWnd * m_hParent; //父窗口指针 UINT m_nNumMixers; //混音设备个数 HMIXER m_hMixer; //混音设备句柄 MIXERCAPS m_mxcaps; CString m_strDsLineName,m_strVolumeControlName; DWORD m_dwMinimum,m_dwMaximum; DWORD m_dwVolumeControlID; //音量控制器ID }; #endif // !defined(AFX_VOLUMECTRL_H__B8EA9E68_F433_4713_88C6_36B12F8D2A01__INCLUDE D_) 3.VolumeCtrl.cpp文件

相关文档
相关文档 最新文档