文档库 最新最全的文档下载
当前位置:文档库 › 计算机组成原理试题

计算机组成原理试题

计算机组成原理试题
计算机组成原理试题

字长为4,采用补码表示,则表示范围为()

A.-8至8

B.-7至8

C.-8至7

D.0至15

B

2.

计算机中进行定点加减运算基本上都是采用()。

A.补码

B.原码

C.反码

D.以上都是

A

3.

通过选择组合逻辑网络可以实现多钟功能的算数逻辑运算。

A.正确

B.错误

A

4.

数值数据和逻辑数据机器内部都表示成为二进制数串。

A.正确

B.错误

A

5.

下面哪一个不属于第一台通用计算机的特征()

A.用离散符号表示数据

B.使用电子运算装置

C.不可编写程序

D.图灵完备

C

6.

在位片式运算器AM2901中,通用寄存器含有()个4位字长的寄存器,用双口RAM实现,具有双端口输出功能。

A.4

B.8

C.16

D.32

C

7.

CPI是处理器每秒处理指令条数的指标。

A.正确

B.错误

B

8.

处于计算机系统的层次结构中最低层的是()

A.汇编语言层

B.机器语言层

C.微程序设计层

D.操作系统层

C

9.

第四代电子数字计算机的典型特征是使用(),所以也被成为集成电路计算机时代。

A.电子管

B.晶体管

C.集成电路

D.大规模电路

D

()是计算器实际完成数据算术运算和逻辑运算的部件。

A.计算单元

B.运算器

C.加法器

D.算术逻辑单元

D

1.

两数补码的和等于两数和的补码。

A.正确

B.错误

A

2.

()组成了计算机的“大脑”。

A.运算器和控制器

B.运算器和存储器

C.控制器和I/O

D.存储器和控制器

A

3.

在位片式运算器AM2901中,通用寄存器含有()个4位字长的寄存器,用双口RAM实现,具有双端口输出功能。

A.4

B.8

C.16

D.32

C

4.

计算机()第一次使用了I/O中断。

A.UNIVAC I

B.NBS DYSEAC

C.UNIVAC 1103A

D.IBM Stretch

B

5.

在位片式运算器AM2901中,算术逻辑单元(ALU)可以实现()种算术运算和()种逻辑运算。

A.2,5

B.1,3

C.4,2

D.3,5

D

6.

当A和B地址不同时,在输出端口A和B可以得到两个相同寄存器的内容。

A.正确

B.错误

B

7.

数值数据和逻辑数据机器内部都表示成为二进制数串。

A.正确

B.错误

A

8.

正数-1的补码用八位二进制表示为()

A.10000001

B.11111111

C.01111110

D.00001001

B

9.

在计算机中常用的舍入方法有()

A.四舍五入和恒置0法

B.四舍五入和恒置1法

C.0舍1入和恒置1法

D.0舍1入和恒置0法

C

10.

机器本身可以不依赖指令识别出数值数据和逻辑数据。

A.正确

B.错误

B

1.

CPI是处理器每秒处理指令条数的指标。

A.正确

B.错误

B

2.

ALU的输出F送到移位器,左移一位得到的结果是

A.F/2

B.F*F

C.F-128

D.2F

D

3.

系统总线可以分为()

A.数据总线

B.地址总线

C.控制总线

D.以上所有

D

4.

传统的冯-诺依曼计算机采用串行顺序处理的工作机制,是()

A.单处理结构,单控制

B.集中处理结构,集中控制

C.集中处理结构,单控制

D.单处理结构,集中控制

D

5.

下面哪一个不属于第一台通用计算机的特征()

A.用离散符号表示数据

B.使用电子运算装置

C.不可编写程序

D.图灵完备

C

6.

第二代电子数字计算机的典型特征是使用(),所以也被成为晶体管计算机时代。

A.电子管

B.晶体管

C.集成电路

D.大规模电路

B

7.

()是计算机与外界联系的桥梁。

A.控制器

B.I/O

C.运算器

D.输出设备

B

8.

()组成了计算机的“大脑”。

A.运算器和控制器

B.运算器和存储器

C.控制器和I/O

D.存储器和控制器

A

9.

八进制的15.4转化为十进制为()

A.9.5

B.11.25

C.11.5

D.13.5

D

10.

机器本身可以不依赖指令识别出数值数据和逻辑数据。

A.正确

B.错误

B

1.

数据传送指令不会发生在哪种传送数据的情况()

A.寄存器之间传送数据

B.寄存器到存储器

C.存储器到寄存器

D.存储器到外设

D

2.

正负浮点数的绝对值超出表示范围,被称为阶码上溢。

A.正确

B.错误

A

3.

零地址指令只有操作码,没有操作数地址。

A.正确

B.错误

A

4.

哪个不是Cache技术中常用的替换算法()

A.FIFO

B.随机选择

C.最近地址法

D.最近最少使用

C

5.

下面哪种方式不可以减小CPI()

A.采用硬布线控制逻辑

B.减少指令和寻址方式的种类

C.尽量使用变长的指令格式

D.采用LOAD/STORE结构

C

6.

寄存器寻址和直接寻址相比往往后者速度更快。

A.正确

B.错误

A

7.

在计算机系统中,具有“记忆”功能的部件是()

A.存储器

B.寄存器

C.缓存

D.控制器

A

8.

浮点数的绝对值已在规格化浮点数分辨率之下,被称为阶码下溢。

A.正确

B.错误

A

9.

()是规定计算机执行某种操作的指示和命令。

A.机器指令

B.中断

C.程序接口

D.微程序

A

10.

最简单的存储阵列结构是()

A.一维编址

B.二维编址

C.随机编址

D.混合编址

A

1.

一条指令一般提供哪两方面的信息()

A.指令码和操作码

B.操作码和地址码

C.指令码和地址码

D.操作码和操作数

B

2.

浮点乘除运算比浮点加减运算复杂。

A.正确

B.错误

B

3.

恒置1法相比较于0舍1法,舍入误差大,不会造成积累误差

A.正确

B.错误

A

4.

页表可以用一组寄存器组成,也可以用存储器的一部分组成。

A.正确

B.错误

A

5.

机器指令的长度跟机器的位数有关,特定机器上的指令长度是固定的。

A.正确

B.错误

B

6.

动态RAM的刷新时间取决于存储电容上的电荷()

A.充电速度

B.释放速度

C.充放电速度

D.击穿阈值

B

7.

存储器按存取方式分为()

A.RAM、ROM和SAM

B.寄存器、Cache、主存和辅存

C.半导体、磁盘和光盘

D.易失性存储器和永久性存储器

A

8.

恒置1法相比较于0舍1法,舍入误差小,不会造成积累误差

A.正确

B.错误

B

9.

对于Pentium立即寻址方式,操作数包含在指令中,操作数可以是字节、字或者双字。A.正确B.错误

A

10.

影响Cache效率的重要因素是()

A.容量和块大小

B.主存容量

C.MAR的大小

D.Cache替换策略

A

1. ROM以非破坏式读出方式工作。 A

2. 浮点数的绝对值已在规格化浮点数分辨率之下,被称为阶码上溢。 B

3. 浮点数的绝对值已在规格化浮点数分辨率之下,被称为阶码下溢。 A

4. 低位交叉存储器使得高位地址经过破译后选择不同的存储单体,这样... B

5. 零地址指令只有操作码,没有操作数地址。 A

6. 根据直接寻址指令的地址字段,可以直接读取操作数。 A

7. 在控制方式上,CISC和RISC分别以()为主。 B

8. 存储器按功能分为() B

9. 存储器按存取方式分为() A

10. 数据传送指令不会发生在哪种传送数据的情况() D

1.

当CPU要访问Cache时,CPU通过总线送来的主存地址存于主存地址寄存器MAR中。A.正确B.错误

A

2.

最简单的存储阵列结构是()

A.一维编址

B.二维编址

C.随机编址

D.混合编址

A

3.

三级存储体系中包括高速缓冲区。

A.正确

B.错误

A

4.

存储器按功能分为()

A.RAM、ROM和SAM

B.寄存器、Cache、主存和辅存

C.半导体、磁盘和光盘

D.易失性存储器和永久性存储器

B

5.

浮点乘除运算比浮点加减运算复杂。

A.正确

B.错误

B

6.

低位交叉存储器使得高位地址经过破译后选择不同的存储单体,这样连续的地址分布在相邻的不同存储体中,而同一存储体单体中的地址是不连续的。

A.正确

B.错误

B

7.

相联存储器是()

A.按地址访问存储器

B.按周期访问存储器

C.按内容访问存储器

D.按请求访问存储器

C

8.

常用的刷新方式不包括()

A.集中式刷新

B.分散式刷新

C.同步刷新

D.透明刷新

C

9.

根据直接寻址指令的地址字段,可以直接读取操作数。

A.正确

B.错误

精品文档

A

10.

二地址指令包含有一个操作码,两个操作数。

A.正确

B.错误

B

1. 机器指令的长度跟机器的位数有关,特定机器上的指令长度是固定的... B

2. 恒置1法相比较于0舍1法,舍入误差小,不会造成积累误差 B

3. 存储体通常是() C

4. 一条指令一般提供哪两方面的信息() B

5. 对于Pentium立即寻址方式,操作数包含在指令中,操作数可... A

6. 浮点乘除运算不需要对阶。 A

7. RAM芯片的并联和串联又分别称为() D

8. 页表可以用一组寄存器组成,也可以用存储器的一部分组成。 A

9. 对于Pentium偏移寻址方式,不可以用于访问全局变量。 B

10. 存储器的主要技术指标有() D

1.

存储器的主要技术指标有()

A.存储容量

B.存取周期

C.平均无故障时间

D.以上都是

D

2.

浮点乘除运算不需要对阶。

A.正确

B.错误

A

3.

浮点数的绝对值已在规格化浮点数分辨率之下,被称为阶码下溢。

A.正确

B.错误

A

4.

根据直接寻址指令的地址字段,可以直接读取操作数。

A.正确

B.错误

A

5.

虚拟地址(逻辑地址)到主存实地址的变换是由()来实现的。

A.页表

B.段表

C.文件分配表

D.堆栈

6.

()是规定计算机执行某种操作的指示和命令。

A.机器指令

B.中断

C.程序接口

D.微程序

A

7.

存储器按功能分为()

A.RAM、ROM和SAM

B.寄存器、Cache、主存和辅存

C.半导体、磁盘和光盘

D.易失性存储器和永久性存储器

B

8.

逻辑空间和物理空间的页面大小一致。

A.正确

B.错误

A

9.

页表可以用一组寄存器组成,也可以用存储器的一部分组成。

A.正确

B.错误

A

10.

Cache是用软硬件结合的方法进行调度。

A.正确

B.错误

B

11.存储器存储信息的最小单位是()

A.bit

B.byte

C.word

D.address

A

1.

微程序是对微指令中的控制操作字段采用的表示方法。

A.正确

B.错误

B

2.

CPU主要有运算器、控制器和高速缓冲区组成。

A.正确

B.错误

A

3.

计算机执行一条指令的过程是通过执行一条确定的微操作指令来实现的。

A.正确

B.错误

B

流水线的特点是()

A.控制简单、节省设备,有利于程序转移

B.前一条指令执行完之前就开始取下一条指令

C.多个子过程同时进行,占用不同的资源

D.缩短了单条指令的执行时间

C

5.

在现代计算机中,CPU不包括高速缓冲区。

A.正确

B.错误

B

6.

硬布线设计方式的控制单元本质上是一个组合逻辑电路,它将输入的逻辑信号转换为一组输出控制信号。

A.正确

B.错误

A

7.

总线通信方式有()

A.同步通信

B.异步通信

C.半同步通信

D.以上都是

D

8.

每条指令对应一个微操作序列。

A.正确

B.错误

A

9.

微操作是构成控制信号序列的最小单位。

A.正确

B.错误

B

10.

中央处理器的基本功能不包含()

A.指令控制

B.操作控制

C.数据加工

D.数据存储

D

1.

( )能用来实现一些替代操作系统重要部分的原语。

A.汇编语言

B.微指令

C.微操作

D.微程序

E.微指令

C

2.

最早的单总线结构形式,是将CPU、主存以及I/O设备都挂在一组总线上,但不支持I/O与

I/O之间直接进行信息交互。

A.正确

B.错误

B

3.

在现代计算机中,CPU不包括高速缓冲区。

A.正确

B.错误

B

4.

流水线的特点是()

A.控制简单、节省设备,有利于程序转移

B.前一条指令执行完之前就开始取下一条指令

C.多个子过程同时进行,占用不同的资源

D.缩短了单条指令的执行时间

C

5.

在状态查询方式仲裁过程中,总线控制器负责对各个发送方发送()控制信号,以表明它已经允许使用共享的总线。

A.BUS BUSY

B.BUS REQUEST

C.WAIT

D.BUS GRANT

D

6.

组合逻辑控制器的输入信号有()

A.指令译码器的输出

B.时序信号

C.标志

D.以上全部

D

7.

微命令是执行部件接受微操作后所执行的最基本的操作。

A.正确

B.错误

B

8.

CPU主要有运算器、控制器和高速缓冲区组成。

A.正确

B.错误

A

9.

一个节拍包含若干个脉冲。

A.正确

B.错误

A

10.

为提高总线的利用率,优化设计,地址和数据总线可以异步共用一组物理线路。

A.正确

B.错误

B

1. 一个节拍包含若干个机器周期。 B

2. 每条指令对应一个微操作序列。 A

3. 仲裁方法可以分为() C

4. 如果机器提供(),而允许用户自己来编写微程序,则这台机器就具... A

5. 连接计算机主要部件的总线成为() C

6. ( )能用来实现一些替代操作系统重要部分的原语。C

7. 高速总线结构的有点是高速总线使高速设备与CPU之间联系更加紧...A

8. PCI使用集中式的同步仲裁方法。 A

9. 微命令是执行部件接受微操作后所执行的最基本的操作。 B

10. 微操作是构成控制信号序列的最小单位。 B

1.

如果机器提供(),而允许用户自己来编写微程序,则这台机器就具有动态微程序设计功能。

A.可写式控制存储器

B.快速存储器

C.固态存储器

D.动态分配块

A

2.

总线通信方式有()

A.同步通信

B.异步通信

C.半同步通信

D.以上都是

D

3.

硬布线设计方式的控制单元本质上是一个组合逻辑电路,它将输入的逻辑信号转换为一组输出控制信号。

A.正确

B.错误

A

4.

下面哪个不是PCI命令()

A.中断响应

B.I/O读写

C.配置读写

D.异步等待

E.双总线周期

C

5.

总线完成一次传输周期,可以分为4个阶段()

A.申请分配阶段、等待允许信号、开始传输和结束传输

B.申请分配阶段、寻址阶段、数据交换阶段和结束阶段

C.申请分配阶段、仲裁阶段、任务阶段和结束阶段

D.申请分配阶段、启动设备、数据交换和结束阶段。

B

6.

CPU主要有运算器、控制器和高速缓冲区组成。

A.正确

B.错误

A

7.

仲裁方法可以分为()

A.同步仲裁和异步仲裁

B.调和仲裁和强势仲裁

C.集中式仲裁和分散式仲裁

D.分时仲裁和分频仲裁

C

8.

微命令是执行部件接受微操作后所执行的最基本的操作。

A.正确

B.错误

B

9.

一个节拍包含若干个脉冲。

A.正确

B.错误

A

10.

在分时访问方式仲裁过程中,总线控制器对各个发送方按照()时间间隔分配总线时间按,而不考虑发送方的状态。

A.固定的时间间隔

B.可变的时间间隔

C.根据任务计算的时间间隔

D.根据请求的时间间隔

A

1.

依据个条指令执行时的链接关系,可将指令的执行分为()

A.顺序和循环两种方式

B.顺序、重叠和流水三种方式

C.顺序、循环和并行三种方式

D.顺序、重复和并行三种方式

B

2.

为提高总线的利用率,优化设计,地址和数据总线可以异步共用一组物理线路。

A.正确

B.错误

B

3.

在分时访问方式仲裁过程中,总线控制器对各个发送方按照()时间间隔分配总线时间按,而不考虑发送方的状态。

A.固定的时间间隔

B.可变的时间间隔

C.根据任务计算的时间间隔

D.根据请求的时间间隔

A

4.

Cache和CPU间可以存在局部总线,同时又接入系统总线上。

A.正确

B.错误

A

5.

PCI使用集中式的同步仲裁方法。

A.正确

B.错误

A

6.

总线完成一次传输周期,可以分为4个阶段()

A.申请分配阶段、等待允许信号、开始传输和结束传输

B.申请分配阶段、寻址阶段、数据交换阶段和结束阶段

C.申请分配阶段、仲裁阶段、任务阶段和结束阶段

D.申请分配阶段、启动设备、数据交换和结束阶段。

B

7.

CPU主要有运算器、控制器和高速缓冲区组成。

A.正确

B.错误

A

8.

线性流水线规定流水线的每个功能在处理流水线时,最多只经过一次,没有反馈回路。

A.正确

B.错误

A

9.

异步控制方式是指任何指令的执行和指令中每个操作的执行都受实现确定的时序信号控制,每个时序信号的结束意味着一个操作或指令已经完成,随即开始执行后续的操作。

A.正确

B.错误

B

10.

硬布线设计方式的控制单元本质上是一个组合逻辑电路,它将输入的逻辑信号转换为一组输出控制信号。

A.正确

B.错误

A

1. Power PC的大多数计算指令都包括一个用于指示运算结果是... A

2. 在分时访问方式仲裁过程中,总线控制器对各个发送方按照()时间... A

3. PCI使用集中式的同步仲裁方法。 A

4. 每条指令对应一个微操作序列。 A

5. 下面哪个不是PCI命令()C C 2.5

6. 硬布线设计方式的控制单元本质上是一个组合逻辑电路,它将输入的... A

7. 在PCI总线上不可以挂接的是() D

8. 在现代计算机中,CPU不包括高速缓冲区。 B

9. ( )能用来实现一些替代操作系统重要部分的原语。C

10. 信号总线是地址总线、数据总线和控制总线三种总线的综合。 A

1.

触摸屏按照原理不同分为很多种,不存在下面哪种()

A.电阻式

B.雷射式

C.扫描红外线式

D.压感式

B

2.

PCI Express总线技术在每一个物理通道支持多点虚拟通道,每一个单物理通道允许有()条虚拟通道进行独立通信控制。

A.32

B.16

C.8

D.4

C

3.

目前应用最普遍而重要的一种输入设备是()

A.键盘

B.鼠标

C.手写板

D.扫描仪

A

4.

I/O接口在他所连接的两个部件之间骑着()所用。

A.转换器

B.传输

C.开关

D.关卡

A

5.

I/O软件的主要任务是:

A.将用户编制的程序或数据输入主机

B.将运算结果输送给用户

C.实现I/O系统与主机的协调工作

D.以上都是

D

6.

哪个不是外部设备()

A.打印机

B.显示器

C.GPU

D.绘图机

C

7.

CRT内部按照扫描方式的不同分为()

A.低分辨率和高分辨率

B.纵式扫描和横式扫描

C.逐行扫描和隔行扫描

D.光栅扫描和随机扫描

D

8.

液晶显示器的原理是()

A.将电子束有规律地打在带有荧光粉的显示屏上

B.液晶分子受电场、磁场、温度和应力等

外部条件作用时重新排列 C.用电磁铁线圈中的电流驱动钢针运动来印刷字符 D.将颜料喷射到显示器上E.利用激光调制技术和电子摄影技术制造静电浅像

B

9.

按照给主机的数据方式,可以把键盘分为()

A.硬键盘和软键盘

B.无编码和有编码键盘

C.定制键盘和通用键盘

D.没有分类

B

10.

喷墨打印机的基本原理是()

A.用电磁铁线圈中的电流驱动钢针运动来印刷字符

B.将墨水喷射到普通纸上实现印刷

C.利用激光调制技术和电子摄影技术制造静电浅像,在用墨粉显影等技术在纸上印刷

D.以上都不是

B

1.

在CRT玻璃屏的内壁涂有(),它将电子束的动能转化成光能,从而显示出光点。

A.偏转线圈

B.聚焦极

C.荧光粉

D.荧光屏

C

2.

触摸屏按照原理不同分为很多种,不存在下面哪种()

A.电阻式

B.雷射式

C.扫描红外线式

D.压感式

B

3.

哪些信息可以转换为计算机所能识别处理的信息()

A.数字和字符

B.文字和声音

C.图像和视频

D.以上都是

D

4.

在外围设备工作期间,CPU只执行与I/O有关的操作。

A.正确

B.错误

A

5.

I/O编址方式有

A.独立编址和混合编址

B.统一编址和独立编址

C.统一编址和混合编址

D.只有统一编址

B

6.

I/O通道是一种特殊的处理机,有自己的指令和程序,通道程序通常是()

A.由用户编写的

B.由操作系统编制的

C.用户和操作系统都可以编写

D.不能编写

A

7.

按照总线上数据传送的通信方式,I/O接口分为()

A.同步接口和异步接口

B.中断接口和DMA接口

C.串行接口和并行接口

D.通用接口和专用接口

A

8.

液晶显示器的原理是()

A.将电子束有规律地打在带有荧光粉的显示屏上

B.液晶分子受电场、磁场、温度和应力等外部条件作用时重新排列

C.用电磁铁线圈中的电流驱动钢针运动来印刷字符

D.将颜料喷射到显示器上

E.利用激光调制技术和电子摄影技术制造静电浅像

B

9.

中断指CPU中指现行程序的执行,转而执行另一个更紧迫事件的程序,一旦处理完成,自动返回原来被中断的程序。

A.正确

B.错误

A

10.

I/O设备与主机是通过一组总线与接口连接的。接口由标准逻辑接口与非标准逻辑接口两部分组成,以下正确的是()

A.标准逻辑部分可以与各种不同设备连接

B.非标准逻辑部分挂在总线上

C.非标准逻辑部分与各种不同设备连接

D.以上都对

C

1.

在外围设备工作期间,CPU只执行与I/O有关的操作。

A.正确

B.错误

A

2.

目前应用最普遍而重要的一种输入设备是()

A.键盘

B.鼠标

C.手写板

D.扫描仪

A

3.

CRT图像的显示要求电子束不断地重复扫描整个屏幕,这个过程叫刷新,结合人的视觉生理需求,刷新频率应大于()

A.12次/秒

B.24次/秒

C.30次/秒

D.越快越好

C

4.

输入输出系统的功能是为数据传输选择I/O设备,以及在选定的I/O、CPU、内存间数据交换。

A.正确

B.错误

A

5.

PCI Express总线采用点对点技术,为每块设备分配独立的通道带宽,同时在设备间共享资源。

A.正确

B.错误

B

6.

I/O编址方式有

A.独立编址和混合编址

B.统一编址和独立编址

C.统一编址和混合编址

D.只有统一编址

B

7.

从设备的缓冲区中读取数据或着向缓冲区输出数据,其操作时间是未知的,因此往往此用查询、等待、在传送的方式。

A.正确

B.错误

B

8.

直接存取方式的磁盘存储器的寻址时间和()有关

A.寻道时间和磁头在目标道等待时间

B.不必寻道,只考虑磁头寻早记录区的时间

C.对地址寄存器的访问时间和寻道时间

D.寻道时间和数据记录的大小

A

9.

在CPU和DMA的并行性上,DMA方式和中断方式作何比较()

A.DMA方式比中断方式高

B.中断方式比DMA方式高

C.两者一样高

D.视具体任务而定

A

10.

()数据传输方式是在I/O设备与存储器之间由硬件组成直接数据通路,用于高速外设按照连接地址直接访问存储器的的成块数据传输。

A.程序中断控制方式

B.程序直接控制方式

C.直接存储器存取方式

D.I/O通道控制方式

C

1.

高速大容量存储器和主存储器之间交换信息时,若采用程序直接控制传送或程序中断控制传送方式,则会有如下问题发生()

A.外设工作速度低于主存周期,主机效率受到限制

B.主机处于频繁的中断和过程中

C.A和B都会可能发生

D.没有问题发生

C

2.

()数据传输方式是在I/O设备与存储器之间由硬件组成直接数据通路,用于高速外设按照连接地址直接访问存储器的的成块数据传输。

A.程序中断控制方式

B.程序直接控制方式

C.直接存储器存取方式

D.I/O通道控制方式

C

3.

喷墨打印机的基本原理是()

A.用电磁铁线圈中的电流驱动钢针运动来印刷字符

B.将墨水喷射到普通纸上实现印刷

C.利用激光调制技术和电子摄影技术制造静电浅像,在用墨粉显影等技术在纸上印刷

D.以上都不是

B

4.

在CPU和DMA的并行性上,DMA方式和中断方式作何比较()

A.DMA方式比中断方式高

B.中断方式比DMA方式高

C.两者一样高

D.视具体任务而定

A

5.

I/O编址方式有

A.独立编址和混合编址

B.统一编址和独立编址

C.统一编址和混合编址

D.只有统一编址

B

6.

显示器上的字符、图形和图像不能永久记录下来,一旦关机,屏幕上的信息就会消失。A.正确B.错误

A

7.

关于接口的说法,错误的是()

A.一个接口控制一个设备

B.I/O接口包含了与它控制的设备的连接逻辑

C.接口能够识别和产生与它控制的设备相关的地址

D.I/O接口的逻辑通过一组控制线与CPU连接

A

8.

哪一个不是DMA控制器的组成部分()

A.寄存器组

B.中断控制逻辑

C.DMA请求触发器

D.磁头

D

9.

按照数据传输格式,I/O接口分为()

A.同步接口和异步接口

B.中断接口和DMA接口

C.串行接口和并行接口

D.通用接口和专用接口

C

10.

哪个不是外部设备()

A.打印机

B.显示器

C.GPU

D.绘图机

C

1. 下面哪个属于光存储器() C

2. 中断指CPU中指现行程序的执行,转而执行另一个更紧迫事件的程...A

3. ()数据传输方式是在I/O设备与存储器之间由硬件组成直接数据... C

4. CRT荧光屏的尺寸用()来表示。 A

5. 磁盘存储器容量有格式化容量和非格式化容量两个指标,两者的大小... B

6. 激光打印机的基本原理是() C

7. PCI Express总线技术在每一个物理通道支持多点虚拟通... C

8. I/O接口在他所连接的两个部件之间骑着()所用。 A

9. 哪一个不是DMA控制器的组成部分() D

10. 哪个不是外部设备() C

计算机组成原理样题(无答案)

计算机组成原理往年样题 一、选择题(共15分,每空1分) 1. 计算机中有关ALU的描述,_ _是正确的。 A.只做算术运算,不做逻辑运算 B.只做加法 C.能存放运算结果 D.以上答案都不对 2. 某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线的数目分别为_ ____。 A.64,16 B. 16,64 C. 64,8 D. 16,16 3. 将变址寄存器的内容与指令地址码给出的位移量之和作为操作数地址或转移地址的 寻址方式称为__ ____寻址。 A.寄存器间接 B.变址 C.基址 D.相对 4. 主存贮器和CPU之间增加cache的目的是__ ___。 A. 解决CPU和主存之间的速度匹配问题 B. 扩大主存贮器容量 C. 扩大CPU中通用寄存器的数量 D. 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 5. 存储字长是指____。 A. 存放在一个存储单元中的二进制代码组合 B. 存放在一个存储单元中的二进制代码位数 C. 存储单元的个数 D. 机器指令的位数 6. 寄存器间接寻址方式中,操作数处在____。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7. 微程序控制器中,机器指令与微指令的关系是____。 A. 每一条机器指令由一条微指令来执行 B. 每一条机器指令由一段微指令编写的微程序来解释执行 C. 每一条机器指令组成的程序可由一条微指令来执行 D. 一条微指令由若干条机器指令组成 8. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是_ ____。

A.11001011 B.11010110 C.11000001 D.11001001 9. 若用GB作计算机主存容量的计量单位,1GB等于_ ____字节。 A.210 B.220 C.230 D.240 10. DRAM与SRAM相比,_ ____特点是不正确的。 A.集成度高 B.成本低 C.速度快 D.需要刷新 11. 微指令编译法中,控制字段每位代表一个微命令时,采用的是。 A.直接控制法 B. 字段直接编译法 C. 字段间接编译法 D. 常数源字段 12. 有关cache存储器的叙述是错误的。 A. 它介于CPU与主存之间 B. 它保存的字块是主存相应字块的一个副本 C.它的每一块要有一个标记指明其映像的主存块号 D.它的全部管理通过硬、软件系统实现 13. 有关流水线的叙述中,不正确的是。 A.流水线计算机中,一条指令执行过程分成时间上大致相等的几个阶段 B.同一条指令的不同阶段由计算机不同的部件同时执行着 C. 流水线的级数就等于指令所分的阶段数 D. 不同指令的不同阶段由计算机不同的部件重叠执行着 14. 与水平微指令相比,下面属于垂直微指令特点的是。 A.并行操作能力强 B. 只完成一、两个微操作 C. 用户难以掌握 D. 微指令字长较长,微程序短 15. 按连接部件不同划分,__ ____是指CPU、主存、I/O设备各大部件之间的信息传输 线。 A. 片内总线 B. 系统总线 C. 通信总线 D. 测控总线 二、选择题(共20分,每小题1分) 1. 将下列不同进制数等式填写完整。 (1011.1)2=( )10,(21.8)16 =( )10 ,(11.25)10=( )16, (23/32)10=( )2,(23.75)10 =( )2 2. 设计算机字长8位,请正确填写下列等式。 X=-15/128,[X]补= (定点小数),[X]反=00110110 [X]移=

计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

电大【计算机组成原理】期末考试答案复习资料小抄

《计算机组成原理》期末复习资料一复习资料及试题汇编 一数据表示运算和运算器部件 1将十进制数107128和-52化成二进制数再写出各自的原码反码补码表示符号位和数值位共8位 解 107128 6BH80H 1101011B10000000B 01101011 –52 -34H –110100 原码 01101011 10110100 反码 01101011 11001011 补码 01101011 11001100 2判断下面的二元码的编码系统是有权还是无权码写出判断的推导过程 十进制数二元码的编码 0 0000 1 0111 2 0110 3 0101 4 0100 5 1011 6 1010 7 1001 8 1000

9 1111 解设4位二元吗每位分别为ABCD且假定其为有权码则 从4的编码0100可求得B的位权为4从8的编码1000可求得A的位权为8 从7的编码1001可求得D的位权为-1从6的编码1010可求得C的位权为-2 再用ABCD的位权分别为84-2-1来验证112359的编码值结果均正确所以该编码系统为有权码 3说明海明码纠错的实现原理为能发现并改正一位也能发现二位错校验位和数据位在位数上应满足什么关系 解 1 海明码是对多个数据位使用多个校验位的一种检错纠错编码方案它是对每个校验位采用偶校验规则计算校验位的值通过把每个数据位分配到几个不同的校验位的计算中去若任何一个数据位出错必将引起相关的几个校验位的值发生变化这样也就可以通过检查这些校验位取值的不同情况不仅可以发现是否出错还可以发现是哪一位出错从而提供了纠错检错的可能 2 设数据位为k校验位为r则应满足的关系是2r-1 kr 4什么叫二-十进制编码什么叫有权码和无权码够举出有权无权码的例子解 1 二-十进制编码通常是指用4位二进制码表示一位十进制数的编码方案 2 有权码是指4位二进制码中每一位都有确定的位权4位的位权之和代表该十进制的数值例如8421码从高到低4位二进制码的位权分别为8421无权码则相反4位二进制码中每一位都没有确定的位权只能用4位的总的状态组合关系来

计算机组成原理模拟试题

计算机组成原理 1.(45.75)10=(___________)16 2.若[X]补=1.0110,则[1/2X]补=___________。 3.若X补=1.1001,按舍入恒置1法舍去末位得__________。 4.运算器的核心部件是__________。 5.动态MOS存储器的刷新周期安排方式有____________、 _____________、_____________。 6.若地址码8位,按字节编址则访存空间可达___________,若地址码10位,则访存空间可达_____________,若地址码20位,则访存空间可达_____________。 7.CPU中用于控制的寄存器有_______________________、 __________________ 和_____________________三种;8.控制器的组成方式可分为______________________和微程序控制器两类。 9.按数据传送方式,外围接口可分为_________________和 __________________。 10.指令中的操作数一般可分为_______操作数和_______操作数。11.申请掌握使用总线的设备,被称为__________。 12.某CRT显示器,分辨率800列╳600行,如果工作在256色模式下,则至少需要_________字节的显示存储器。 选择题: 1、浮点加减中的对阶是() A.将较小的一个阶码调整到与较大的一个阶码相同 B.将较大的一个阶码调整到与较小的一个阶码相同 C.将被加数的阶码调整到与加数的阶码相同 D.将加数的阶码调整到与被加数的阶码相同 2、下列哪一个属于检错纠码() A. BCD码 B. ASCII码 C. 奇偶校验码 D. 8421码 3、指令格式可表示为()和地址码的形态 A.指令码 B. 操作码 C.微指令 D. 寄存器码 4、在不同速度的设备之间传送数据( )

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

电大计算机组成原理试题及答案参考

电大计算机组成原理试题及答案参考小抄 组成1 一、选择题(每小题选出一个最合适的答案,每小题2分,共20分) 1、若十进制数为37.25,则相应的二进制数是()。 (A)100110.01 (B)110101.01 (C)100101.1 (D)100101.01 2、若[x]反=1.1011,则x= (A)-0.0101 (B)-0.0100 (C)0.1011 (D)-0.1011 3、某机器字长16位,含一位数符,用补码表示,则定点小数所能表示的最小正数是()。 (A)2-15 (B)216 (C)2-1 (D)1-2-15 4、若采用双符号位补码运算,运算结果的符号位为10,则()。 (A)产生了负溢出(下溢)(B)产生了正溢出(上溢) (C)运算结果正确,为负数(D)运算结果正确,为正数 5、在用比较法进行补码一位乘法时,若相邻两位乘数yiyi+1为01时,完成的操作是()。 (A)无(B)原部分积+[X]补,右移一位 (C)原部分积+[-X]补,右移一位(D)原部分积+[Y]补,右移一位 6、堆栈指针SP的内容是()。 (A)栈顶地址(B)栈底地址(C)栈顶内容(D)栈底内容 7、在寄存器间接寻址方式中,操作数是从()。 (A)主存储器中读出(B)寄存器中读出 (C)磁盘中读出(D)CPU中读出 8、在微程序控制器中,一条机器指令的功能通常由()。 (A)一条微指令实现(B)一段微程序实现 (C)一个指令码实现(D)一个条件码实现 9、在串行传输时,被传输的数据() (A)在发送设备和接受设备中都是进行串行到并行的变换 (B)在发送设备和接受设备中都是进行并行到串行的变换 (C)发送设备进行串行到并行的变换,在接受设备中都是进行并行到串行的变换 (D)发送设备进行并行到串行的变换,在接受设备中都是进行串行到并行的变换 10、系统总线是指()。 (A)运算器、控制器和寄存器之间的信息传送线 (B)运算器、寄存器和主存之间的信息传送线 (C)运算器、寄存器和外围设备之间的信息传送线 (D)CPU、主存和外围设备之间的信息传送线 二、名词解释(每小题4分,共20分) 1.全相联映像 2.指令系统 3.指令周期、CPU周期 4.向量中断 5.微指令 三、改错题(在下列各小题的表述中均有错误,请改正。每小题3分,共12分) 1、在中央处理器中,运算器可以向控制器发出命令进行运算操作。 2、在单处理机总线中,相对CPU而言,地址线和数据线一般都为双向信号线 3、多重中断方式,是指CPU同时处理多个中断请求 4、在“半互锁”异步通信方式中,“请求”信号的撤消取决于“回答”信号的来到,而“请求”信号的撤消又导致“回答”信号的撤消

计算机组成原理样卷及参考答案

题号一二三四合计 分数 阅卷人 一、单选题(每题2分,共30分) 1 冯.诺依曼计算机结构的核心思想是:_____ 。 A 二进制运算 B 有存储信息的功能C运算速度快 D 存储程序控制 2 计算机硬件能够直接执行的只有_____ 。 A 机器语言 B 汇编语言 C 机器语言和汇编语言 D 各种高级语言 3 零的原码可以用哪个代码来表示:_____ 。 A 11111111 B 10000000 C 01111111 D 1100000 4 某数在计算机中用8421码表示为0111 1000 1001 ,其真值为_____。 A 789 B 789H C 1929 D 11110001001B 5目前在小型和微型计算机里最普遍采用的字符编码是_____。 A BCD码 B 十六进制代码 C AS CⅠⅠ码 D海明码

6 当-1<x<0时,【x】原=:______。 A 1-x B x C 2+x D (2-2-n) -︱x ︳ 7 执行一条一地址的加法指令需要访问主存______次。 A 1 B 2 C 3 D 4 8 在寄存器间接寻址中,操作数应在______中。 A 寄存器 B 堆栈栈顶 C 累加器 D 主存单元 9 在串行进位的并行加法器中,影响加法器运算速度的关键因素是:______。 A 门电路的级延迟 B 元器件速度C进位传递延迟 D 各位加法器速度的不同 10 运算器虽由许多部件组成,但核心部件是______。 A 算术逻辑运算单元 B 多路开关 C 数据总线D累加寄存器 11在浮点数编码表示中______在机器中不出现,是隐含的。 A. 阶码 B.符号 C 尾数 D 基数

(完整版)计算机组成原理期末考试试题及答案

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.___C___可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指_B_____。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第___B___种说法是正确的。 A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是___C___。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是___C___。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理小抄西邮版

数字计算机主要组成部分: ? 1.运算器 ? 2.存储器 ? 3.控制器 ? 4.适配器与输入输出设备 控制器的基本任务,就是按照计算程序所排的指令序列,先从存储器取出一条指令放到控制器中,对该指令的操作码由译码器进行分析判别,然后根据指令性质,执行这条指令,进行相应的操作。接着从存储器取出第二条指令,在执行这第二条指令。每取出一条指令,控制器中的指令计数器就加1,从而为取下一条指令做好准备,这也就是指令为什么在存储器中顺序存放的原因。 指令和数据统统放在内存中,从形式上看它们都是二进制数码。一般来讲,在取指周期中从内存读出的信息是指令流,它流向控制器;而执行周期中从内存读出的信息流是数据流,它由内存流向运算器。 计算机软件一般分为两大类:一类叫系统程序,一类叫应用程序 浮点加减运算的操作过程大体分为四步: (1) 0 操作数检查 浮点加减运算过程比定点运算过程复杂。如果判知两个操作数x或y中有一个数为0,即可得知运算结果而没有必要再进行后续的一系列操作以节省运算时间。 (2) 比较阶码大小并完成对阶 两浮点数进行加减,首先要看两数的阶码是否相同。若二数阶码相同表示小数点是对齐的,可以进行尾数的加减运算;若二数阶码不同表示小数点位置没有对齐,此时必须使二数阶码相同这个过程叫作对阶。在对阶时总是使小阶向大阶看齐,即小阶的尾数向右移位(相当于小数点左移) ,每右移一位其阶码加1,直到阶码相等 (3) 尾数求和运算 对阶结束后,即可进行尾数的求和运算。不论加法运算还是减法运算,都按加法进行操作,其方法与定点加减法运算完全一样。 (4) 结果规格化 在浮点加减运算时,尾数求和的结果也可以得到01.ф…ф或10.ф…ф,即两符号位不等,这在定点加减法运算中称为溢出,是不允许的。但在浮点运算中,它表明尾数求和结果的绝对值大于1,向左破坏了规格化。此时将运算结果右移以实现规格化表示称为向右规格化。规则是:尾数右移1位阶码加1。当尾数不是1.M时需向左规格化。 (5) 舍入处理 在对阶或向右规格化时尾数要向右移位,这样被右移的尾数的低位部分会被丢掉,从而造成一定误差,因此要进行舍入处理。简单的舍入方法有两种:一种是"0舍1入"法。另一种是"恒置一"法。 在IEEE754标准中,舍入处理提供四种可选方法: 就近舍入其实质就是通常所说的“四舍五入”。 朝0舍入即朝数轴原点方向舍入,就是简单的截尾。这种方法容易导致误差积累。 朝+∞舍入对正数来说,只要多余位不全为0则向最低有效位进1;对负数来说则是简单的截尾。 朝-∞舍入处理方法正好与朝+∞舍入情况相反。对正数来说,只要多余位不全为0则简单截尾;对负数来说,向最低有效位进1。 SRAM(静态RAM:Static RAM)

计算机组成原理试题(DOC)

计算机组成原理试卷1 一、选择题(共20分,每题1分) 1.CPU响应中断的时间是_ C _____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。 2.下列说法中___c___是正确的。 A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存; C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存; D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。 3.垂直型微指令的特点是___c___。 A.微指令格式垂直表示;B.控制信号经过编码产生; C.采用微操作码;D.采用微指令码。 4.基址寻址方式中,操作数的有效地址是___A___。 A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。 5.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。 7.在运算器中不包含___D___。 A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。 8.计算机操作的最小单位时间是__A____。 A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。 9.用以指定待执行指令所在地址的是_C_____。 A.指令寄存器;B.数据计数器;C.程序计数器;pc D.累加器。 10.下列描述中____B__是正确的。 A.控制器能理解、解释并执行所有的指令及存储结果; B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元; C.所有的数据运算都在CPU的控制器中完成; D.以上答案都正确。 11.总线通信中的同步控制是__B____。 A.只适合于CPU控制的方式;B.由统一时序控制的方式; C.只适合于外围设备控制的方式;D.只适合于主存。 12.一个16K×32位的存储器,其地址线和数据线的总和是B______。14+32=46 A.48;B.46;C.36;D.32。 13.某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是A______。1mb/2b=1024kb/2b=512k A.512K;B.1M;C.512KB;D.1MB。 14.以下__B____是错误的。(输入输出4) A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序的入口地址; C.中断向量法可以提高识别中断源的速度; D.软件查询法和硬件法都能找到中断服务程序的入口地址。 15.浮点数的表示范围和精度取决于__C____ 。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数; C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。

计算机组成原理试题库(含答案)

计算机组成原理试题 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C)。 A.64K B.32KB C.32K D.16KB 3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C)。 A.21 B.17 C.19 D.20 4.指令系统中采用不同寻址方式的目的主要是(C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度

5.寄存器间接寻址方式中,操作数处在(B)。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 6.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路 C.复杂指令计算机 D.超大规模集成电路 7.CPU响应中断的时间是_C_____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。8.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。10.浮点数的表示范围和精度取决于__C____。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;

计算机组成原理试题库集及答案

计算机组成原理试题库集及答案

第一章计算机系统概论 1. 什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要? 解:P3 计算机系统:由计算机硬件系统和软件系统组成的综合体。 计算机硬件:指计算机中的电子线路和物理装置。 计算机软件:计算机运行所需的程序及相关资料。 硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。 5. 冯?诺依曼计算机的特点是什么? 解:冯?诺依曼计算机的特点是:P8 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按地址访问; 指令和数据均用二进制表示; 指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置; 指令在存储器中顺序存放,通常自动顺序取出执行; 机器以运算器为中心(原始冯?诺依曼机)。 7. 解释下列概念: 主机、CPU、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、存储容量、机器字长、指令字长。 解:P9-10 主机:是计算机硬件的主体部分,由CPU和主存储器MM合成为主机。 CPU:中央处理器,是计算机硬件的核心部件,由运算器和控制器组成;(早期的运算器和控制器不在同一芯片上,现在的CPU内除含有运算器和控制器外还集成了CACHE)。 主存:计算机中存放正在运行的程序和数据的存储器,为计算机的主要工作存储器,可随机存取;由存储体、各种逻辑部件及控制电路组成。 存储单元:可存放一个机器字并具有特定存储地址的存储单位。 存储元件:存储一位二进制信息的物理元件,是存储器中最小的存储单位,又叫存储基元或存储元,不能单独存取。 存储字:一个存储单元所存二进制代码的逻辑单位。 存储字长:一个存储单元所存二进制代码的位数。 存储容量:存储器中可存二进制代码的总量;(通常主、辅存容量分开描述)。 机器字长:指CPU一次能处理的二进制数据的位数,通常与CPU的寄存器位数有关。 指令字长:一条指令的二进制代码位数。 8. 解释下列英文缩写的中文含义:

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理小抄完美修订2栏版(知识点多,都是重点)

定点数:约定机器中的所有数据的小数点位置是固定不变的。 浮点数:数的范围和精度分别表示,小数点的位置随比例因子的不同而在一定范围可以自动浮动 的数。 浮点数的规格化表示:为了提高数据的表示精度,使其变成这一要求的表示形式;为了使同一个 浮点数的表示是唯一的。 单总线结构:所有部件都连接到同一总线上,数据可以在任何两个寄存器之间或者在任一个寄存 器和ALU之间传送。优点控制电路比较简单,缺点操作速度较慢。 双总线结构:两个操作数同时加到ALU运算,只需一次操作控制即可得出运算结果。 三总线结构:ALU两个输入端分别由两条总线供给,而ALU输出则与第三条总线相连,其特点是操 作时间块。 多级存储器体系结构:为了让存储器同时满足容量大、速度快、成本低。 高速缓冲存储器:简称cache,是计算机系统中一个高速小容量半导体存储器,作用:为了提高 计算机的处理速度。 主存储器:用来存放计算机运行期间的大量程序和数据。 外存储器:是大容量辅助存储器,如:磁盘、磁带、光盘存储器,其特点是存储容量大,成本低。主存的性能指标:①存储容量:一个存储器中可以容纳的存储单元总数,反映存储空间的大小; ②存取时间:存储器访问时间,指一次读操作 命令发出到该操作完成,将数据读出到数据总 线上所经历的时间;③存储周期:连续启动两 次读操作所需间隔的最小时间;④存储器带宽:单位时间里存储器所存取的信息量,是衡量数 据传输速率的重要技术指标。 SRAM双译码方式:采用二级译码:将地址分成x 向、y向两部分,第一级进行x向和y向的独立 译码,然后在存储阵列中完成第二季的交叉译 码。 SRAM的优缺点:存取速度快,但存储容量不如DRAM大。D RAM的优缺点:存储容量极大,但需要定期刷新。D与S的不同:①增加了行 地址锁存器和列地址锁存器;②增加了刷新计 数器和相应的控制电路;③S的存储元是一个 具有两个稳定状态的触发器,D的存储元是由 一个MOS晶体管和电容器组成的记忆电路。动态存储器为什么需要定时刷新? DRAM存储位元是基于电容器上的电荷量存储,这个电荷量随着时间和温度而减少,因此必须定期地刷新,以保证它们原来记忆的正确信息。刷新方法有:集中式和分散式刷新。 ROM:只读存储器,分为掩膜ROM和可编程ROM两类。计算机系统中使用cache存储器的目的是什么?主存与cache的地址映射有哪几种方式,优缺点? Cache是一种高速缓冲存储器,是为了解决CPU和主存之间速度不匹配而采用的一项重要技术,为了提高CPU访问存储器的平均速度。 ①全相联映射方式,优:cache 空间利用率高、 命中率高。缺:相联存储器的比较器电路复杂,工作速度较慢;只适用于小容量 cache。②直接映射方式,优:比较电路简单,工作速度快;适用于较大容量的 cache,缺:cache中的块冲突较多,块的替换较频繁;cache 空间利用率不高,命中率也不高。③组相联映射方式,组相联方式的优点介于全相联方式和直接方式之间,缺点也不如后二者突出,是一种比较平衡的方法。 虚拟存储器:只是一个容量非常大的存储器逻辑模型,不是任何实际的物理存储器,构造虚拟内 存的目的是扩大主存储器的存储空间并能自行 管理和调度。 虚地址/逻辑地址:用户编制程序时使用的地址,对应的存储空间称为虚存空间或逻辑地址空间。实地址/物理地址:计算机物理内存的访问地址,其对应的存储空间为物理存储空间或主存空间。再定位:程序进行虚地址到实地址转换的过程。 指令:计算机执行某种操作的命令。 机器指令:介于微指令与宏指令之间,每一条指令可完成一个独立的算术运算或逻辑运算操作。指令系统:一台计算机中所有机器指令的集合。 系列计算机:指基本指令系统相同、基本体系结构相同的一系列计算机。 CISC:即复杂指令系统计算机,其指令系统多达几百条。RISC:精简指令系统计算机。 指令格式:指令字用二进制代码表示的结构形式,由操作码字段和地址码字段组成。 指令字:机器指令的二进制代码序列。 指令字长度:一个指令字中包含二进制代码的位数。机器字长:计算机能直接处理的二进制数据的位数,它决定了计算机的运算精度。单字长指令:指令字字长度等于机器字长的指令。 等字长指令结构:在一个指令系统中,各种指令字 长度总是相等的。 RR型指令:访问寄存器的指令格式;SS型指令:访 问内存的指令格式;RS型指令:既访问寄存器 有访问内存的指令格式。 寻址方式:采用地址指定方式时,形成操作数或指 令地址的方式。寻址方式分为指令寻址方式(顺 序和跳跃寻址方式)和数据寻址方式。 一个完善的指令系统包括哪些类型的指令? 数据处理、数据存储、数据传送、程序控制 四大类指令,具体有数据传送类、算术运算 类、逻辑运算类、程序控制类、程序运算类、 输入输出类、字符串类、系统控制类指令。 精简指令系统的特点:①选取使用频率最高的一些 简单指令,指令条数少;②指令长度固定,指 令格式种类少,寻址方式种类少;③只有取数/ 存数指令访问存储器,其余指令的操作都在寄 存器之间进行。 CPU的四项基本功能:①指令控制:程序的顺序控 制;②操作控制;③时间控制:对各种操作实 施时间上的定时;④数据加工:对数据进行算 术运算和逻辑运算处理。 CPU的基本组成部件及其功能:①控制器:由程序 计数器、指令寄存器、指令译码器、时序产生 器和操作控制器组成。功能:a从指令cache 中取出一条指令,并指出下一条指令在指令 cache中的位置;b对指令进行译码或测试,并 产生相应的操作控制信号,以便启动规定的动 作;c指挥并控制CPU、数据cache和输入/输 出设备之间数据流动的方向;②运算器:由算 术逻辑单元(ALU)、通用寄存器、数据缓冲寄 存器DR和状态条件寄存器PSW组成,是数据加 工处理部件。功能:a执行所有的算术运算;b 执行所有逻辑运算,并进行逻辑测试。 CPU周期(机器周期):内存中读取一个指令字的最 短时间。 时钟周期:节拍脉冲或T周期,它是处理操作的最 基本单位。 指令周期:取出并执行一条指令的时间。 时序信号的作用和体制:计算机的协调动作需要时 间标志,而时间标志则是用时序信号来体现的。 体制:电位-脉冲制。 控制方式:同步、异步、联合控制方式。 微程序控制的基本思想:仿照通常的接替程序的方 法,把操作控制信号编成所谓的“微指令”存 放到一个只读存储器里,当机器运行时,一条 有一条的读出这些微指令,从而产生全机所需 要的各种操作控制信号,使相应的部件执行所 规定的操作。 微命令:控制部件通过控制线向执行部件发出的各 种控制指令。 微操作:执行部件接受微命令后所进行的各种操作。 相容(斥)性微操作:指(不能)在同一个CPU 周期内可以并行执行的微操作。 微指令:在机器的一个CPU周期中,一组实现一定 操作功能的微命令的组合。 微程序:一条机器指令的功能是许多条微指令组成 的序列来实现的,这个微指令序列通常叫做微 程序。 微指令周期:读出微指令的时间加上执行该微指令 的时间。 水平型微指令:一次能定义并执行多个微命令的微 指令。 垂直型微指令:微指令中设置微指令操作码字段采 用那个微操作码编译法,由微操作码规定微指 令的功能。 微程序指令控制器的组成:①控制存储器:用来存 放现实全部指令系统的微程序;②微指令寄存 器:用来存放由控制存储器读出的一条微指令 信息;③地址转移逻辑:承担自动完成修改微 地址的任务。 机器指令与微指令的关系:①一条机器指令所完成 的操作划分成若干条微指令来完成,由微指令 进行解释和执行;②从指令与微指令,程序与 微程序,地址与微地址的一一对应关系来看, 前者与内存储器有关,后者与控制存储器有关; ③每个CPU周期对应一条微指令。 总线:构成计算机系统的互联机构,多个系统功能 部件之间进行数据传送的公共通路。 内部总线:CPU内部连接各寄存器及运算部件之间的 总线。 系统总线:CPU同计算机系统的其他高速功能部件相 互连接的总线。 I/O总线:中、低速I/O设备之间相互连接的总线。 总线带宽:指总线本身所能达到的最高传输速率。 总线仲裁:为解决多个主设备同时竞争总线控制权 的问题,使用总线仲裁部件,以某种方式选择 其中一个主设备做总线下一次主方。 系统总线:CPU同计算机系统其他高速功能部件之间 互相连接的总线。 总线定时:指事件出现在总线上的时序关系。 总线的特性:物理、功能、电气、时间特性。 中断向量:当CPU相应中断时,由硬件直接产生一 个固定的地址,有向量地址指出每个中断源设 备写的中断服务入口。 DMA方式:一种在数据交换过程中完全有硬件(DMA 控制器)实现外设与内存直接交换数据的工作 方式。 单总线结构:容易扩展成多CPU系统;多总线结构: 体现了高、中、低速设备连接到不同的总线上 同时进行工作,以提高总线的效率和吞吐量, 而且处理器结构的变化不影响高速总线。 整个总线分成四个部分:数据传送总线、仲裁总线、 中断和同步总线、公用线。 简述串行和并行传送的特点,系统总线上的信息传 递采用什么方式? 当信息采用串行传送时,只有一条传输线,且 采用脉冲传送。用并行方式传送二进制信息 时,对每个数据位都要一条传输线,系统总线 上的信息传送采用并行方式。 接口/适配器:实现高速CPU与低速外设之间工作速 度上的匹配和同步,并完成计算机和外设之间 的所有数据传送和控制。功能:控制、缓冲、 状态、转换、整理、程序中断。 仲裁策略:采用优先级或公平策略。 (集中式仲裁)链式查询方式特点:总线授权信号 BG串行地从一个I/O接口传送到下一个I/O接 口;链式查询是通过接口的优先级排队电路来 实现的。计数定时查询方式特点:可以方便地 改变优先次序,但需要以增加线数为代价。独 立请求方式:优点:响应时间快、对优先次序 的控制相当灵活。 总线一次信息传送过程分为哪几个阶段?为何要对 信息传递过程制定定时协议?在同步定时协议和异 步定时协议中,事件在总线上出现的时刻各是如何 确定的? 分为五个阶段:请求总线,总线仲裁,寻址, 信息传送,状态返回。为了同步主方,从方的 操作必须制订定时协议。在同步协议中出现在总 线上的时刻由总线时钟信号来确定,在异步中, 后一事件出现在总线上的时刻取决于前一事件 的出现。 外设与计算机系统总线相连接为什么需要适配器? 它保证了外设能用计算机系统特征所需要的 形式发送或接收信息,它使得外设与计算机系统 并行协调工作。 同步定时:协议中,事件出现在总线上的时刻由总 线时钟信号来确定,所以总线中包含时钟信号 线。特点:适用于总线长度较短、各功能模块 存取时间比较接近的情况,这是因为同步方式 对任何两个功能模块的通信都给予同样的时间 安排。 异步定时:协议中后一事件出现在总线上的时刻取 决于前一事件的出现,即建立在应答式或互锁 机制基础上。优点:总线周期长度可变,不把响 应时间强加到功能模块上,因而允许快速和慢 速的功能模块都能连接到同一总线上。但以增 加总线复杂性和成本为代价。

相关文档
相关文档 最新文档