数字锁相环的参数设计及其应用
卢屹;张新军;等
【期刊名称】《通信技术》
【年(卷),期】2001(000)009
【摘要】数字锁相环路(DPLL)是数字相干解调技术的核心。根据锁相环理论,分析了在最小等效噪声带宽、最小相位均方误差以及最短锁定时间三种意义上的参数优化设计方案,并给出了简明的、具有一定工程指导意义的结果。该结果在应用了Intel公司解调芯片STEL-2105的系统中获得了具体应用。
【总页数】3页(12-14)
【关键词】数字锁相环;等效噪声带宽;参数设计
【作者】卢屹;张新军;等
【作者单位】上海交通大学移动通信实验室,上海200030
【正文语种】英文
【中图分类】TN7
【相关文献】
1.单同步坐标系软件锁相环控制器参数设计 [J], 夏泽中; 冯林; 王友阳; 黄刚
2.高动态环境下三阶锁相环参数设计及性能仿真 [J], 田甜; 崔超; 程立明
3.拉曼激光光学锁相环参数设计及仿真 [J], 李丁; 马慧娟; 茹宁; 王宇
4.一种数字锁相环的参数设计方法 [J], 季仲梅; 仵国锋; 朱世磊
5.全数字硬件化锁相环参数分析与设计 [J], 刘亚静; 范瑜
以上内容为文献基本信息,获取文献全文请下载