文档库 最新最全的文档下载
当前位置:文档库 › 计算机组成原理本科生期末试题一

计算机组成原理本科生期末试题一

计算机组成原理本科生期末试题一
计算机组成原理本科生期末试题一

本科生期末试卷(一)

一、选择题(每小题1分,共15分)

1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于()计算机。

A 并行

B 冯·诺依曼

C 智能

D 串行

2某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为()。

A -(231-1)

B -(230-1)

C -(231+1)

D -(230+1)

3以下有关运算器的描述,()是正确的。

A 只做加法运算

B 只做算术运算

C 算术运算与逻辑运算

D 只做逻辑运算

4 EEPROM是指()。

A 读写存储器

B 只读存储器

C 闪速存储器

D 电擦除可编程只读存储器

5常用的虚拟存储系统由()两级存储器组成,其中辅存是大容量的磁表面存储器。

A cache-主存

B 主存-辅存

C cache-辅存

D 通用寄存器-cache

6 RISC访内指令中,操作数的物理位置一般安排在()。

A 栈顶和次栈顶

B 两个主存单元

C 一个主存单元和一个通用寄存器

D 两个通用寄存器

7当前的CPU由()组成。

A 控制器

B 控制器、运算器、cache

C 运算器、主存

D 控制器、ALU、主存

8流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是()。

A 具备同等水平

B 不具备同等水平

C 小于前者

D 大于前者

9在集中式总线仲裁中,()方式响应时间最快。

A 独立请求

B 计数器定时查询

C 菊花链

10 CPU中跟踪指令后继地址的寄存器是()。

A 地址寄存器

B 指令计数器

C 程序计数器

D 指令寄存器

11从信息流的传输速度来看,()系统工作效率最低。

A 单总线

B 双总线

C 三总线

D 多总线

12单级中断系统中,CPU一旦响应中断,立即关闭()标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。

A 中断允许

B 中断请求

C 中断屏蔽

D DMA请求

13安腾处理机的典型指令格式为()位。

A 32位

B 64位

C 41位

D 48位

14下面操作中应该由特权指令完成的是()。

A 设置定时器的初值

B 从用户模式切换到管理员模式

C 开定时器中断

D 关中断

15下列各项中,不属于安腾体系结构基本特征的是()。

A 超长指令字

B 显式并行指令计算

C 推断执行

D 超线程

二、填空题(每小题2分,共20分)

1字符信息是符号数据,属于处理()领域的问题,国际上采用的字符系统是七单位的()码。

2按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值()加上一个固定的偏移值()。

3双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用()并行技术,后者采用()并行技术。

4虚拟存储器分为页式、()式、()式三种。

5安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的()字段,它们用于指定()2个源操作数和1个目标操作数的地址。

6 CPU从内存取出一条指令并执行该指令的时间称为(),它常用若干个()来表示。

7安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个()和8个()。

8衡量总线性能的重要指标是(),它定义为总线本身所能达到的最高传输速率,单位是()。

9 DMA控制器按其结构,分为()DMA控制器和()DMA控制器。前者适用于高速设备,后者适用于慢速设备。

10 64位处理机的两种典型体系结构是()和()。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。

三、简答题(每小题8分,共16分)

1 CPU中有哪几类主要寄存器,用一句话回答其功能。

2指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。

四、计算题(10分)

设x=-15,y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积x×y,并用十进制数乘法进行验证。

五、证明题(12分)

用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。

六、分析题(12分)

图1所示的系统中,A、B、C、D四个设备构成单级中断结构,它要求CPU在执行完当前指令时转向对中断请求进行服务。现假设:

① T

DC

为查询链中每个设备的延迟时间;

② T

A 、T

B

、T

C

、T

D

分别为设备A、B、C、D的服务程序所需的执行时间;

③ T

S 、T

R

分别为保存现场和恢复现场所需的时间;

④主存工作周期为T

M

⑤中断批准机构在确认一个新中断之前,先要让即将被中断的程序的一条指令执行完毕。

试问:在确保请求服务的四个设备都不会丢失信息的条件下,中断饱和的最小时间是多少?中断极限频率是多少?

七、设计题(15分)某计算机有图2所示的功能部件,其中M为主存,指令和数据均存放在其中,MDR为

主存数据寄存器,MAR为主存地址寄存器,R

0~R

3

为通用寄存器,IR为指令寄存器,PC为程序计数器(具

有自动加1功能),C、D为暂存寄存器,ALU为算术逻辑单元,移位器可左移、右移、直通传送。⑴将所有功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。⑵画出“ADD R1,

(R2)”指令周期流程图。该指令的含义是将R

1中的数与(R

2

)指示的主存单元中的数相加,相加的结果

直通传送至R

1

中。⑶若另外增加一个指令存贮器,修改数据通路,画出⑵的指令周期流程图。

本科生期末试卷(二)

一、选择题(每小题1分,共15分)

1冯·诺依曼机工作的基本方式的特点是()。

A 多指令流单数据流

B 按地址访问并顺序执行指令

C 堆栈操作

D 存贮器按内容选择地址

2在机器数()中,零的表示形式是唯一的。

A 原码

B 补码

C 移码

D 反码

3在定点二进制运算器中,减法运算一般通过()来实现。

A 原码运算的二进制减法器

B 补码运算的二进制减法器

C 原码运算的十进制加法器

D 补码运算的二进制加法器

4某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是()。

A 0—64M

B B 0—32MB

C 0—32M

D 0—64M

5主存贮器和CPU之间增加cache的目的是()。

A 解决CPU和主存之间的速度匹配问题

B 扩大主存贮器容量

C 扩大CPU中通用寄存器的数量

D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量

6单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用()。

A 堆栈寻址方式

B 立即寻址方式

C 隐含寻址方式

D 间接寻址方式

7同步控制是()。

A 只适用于CPU控制的方式

B 只适用于外围设备控制的方式

C 由统一时序信号控制的方式

D 所有指令执行时间都相同的方式

8描述PCI总线中基本概念不正确的句子是()。

A PCI总线是一个与处理器无关的高速外围设备

B PCI总线的基本传输机制是猝发式传送

C PCI设备一定是主设备

D 系统中只允许有一条PCI总线

9 CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为()。

A 512K

B B 1MB

C 256KB

D 2MB

10为了便于实现多级中断,保存现场信息最有效的办法是采用()。

A 通用寄存器

B 堆栈

C 存储器

D 外存

11特权指令是由()执行的机器指令。

A 中断程序

B 用户程序

C 操作系统核心程序

D I/O程序

12虚拟存储技术主要解决存储器的()问题。

A 速度

B 扩大存储容量

C 成本

D 前三者兼顾

13引入多道程序的目的在于()。

A 充分利用CPU,减少等待CPU时间

B 提高实时响应速度

C 有利于代码共享,减少主辅存信息交换量

D 充分利用存储器

14 64位双核安腾处理机采用了()技术。

A 流水

B 时间并行

C 资源重复

D 流水+资源重复

15在安腾处理机中,控制推测技术主要用于解决()问题。

A 中断服务

B 与取数指令有关的控制相关

C 与转移指令有关的控制相关

D 与存数指令有关的控制相关

二、填空题(每小题2分,共20分)

1在计算机术语中,将ALU控制器和()存储器合在一起称为()。

2数的真值变成机器码可采用原码表示法,反码表示法,()表示法,()表示法。

3广泛使用的()和()都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。

4反映主存速度指标的三个术语是存取时间、()和()。

5形成指令地址的方法称为指令寻址,通常是()寻址,遇到转移指令时()寻址。

6 CPU从()取出一条指令并执行这条指令的时间和称为()。

7 RISC指令系统的最大特点是:只有()指令和()指令访问存储器,其余指令的操作均在寄存器之间进行。

8微型机的标准总线,从带宽132MB/S的32位()总线发展到64位的()总线。

9 IA-32表示()公司的()位处理机体系结构。

10安腾体系机构采用显示并行指令计算技术,在指令中设计了()字段,用以指明哪些指令可以()执行。

三、简答题(每小题8分,共16分)

1简述64位安腾处理机的体系结构主要特点。

2画出分布式仲裁器的逻辑示意图。

四、计算题(10分)

已知x=-0.01111,y=+0.11001,求:

① [x]

补,[-x]

,[y]

,[-y]

② x+y,x-y,判断加减运算是否溢出。

五、设计题(12分)

用2M×8位的SRAM芯片,设计8M×32位的SRAM存储器。

六、分析题(12分)

参见图1,这是一个二维中断系统,请问:

①在中断情况下,CPU和设备的优先级如何考虑?请按降序排列各设备的中断优先级。

②若CPU现执行设备C的中断服务程序,IM

2,IM

1

,IM

的状态是什么?如果CPU执行设备H的中断

服务程序,IM

2,IM

1

,IM

的状态又是什么?

③每一级的IM能否对某个优先级的个别设备单独进行屏蔽?如果不能,采取什么方法可达到目的?

④若设备C一提出中断请求,CPU立即进行响应,如何调整才能满足此要求?

七、设计题(15分)图2所示为双总线结构机器的数据通路,IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存(受R/W#信号控制),AR为地址寄存器,DR为数据缓冲寄存器,ALU由加、减控制信号决定完成何种操作,控制信号G控制的是一个门电路。另外,线上标注有小圈表示有控制信号,例中

y i 表示y寄存器的输入控制信号,R

1o

为寄存器R

1

的输出控制信号,未标字符的线为直通线,不受控制。

①“ADD R2,R0”指令完成(R

)+(R

2

)→R

的功能操作,画出其指令周期流程图,假设该指令的地址

已放入PC中。并在流程图每一个CPU周期右边列出相应的微操作控制信号序列。

②若将(取指周期)缩短为一个CPU周期,请先画出修改数据通路,然后画出指令周期流程图。

本科生期末试卷(三)

一、选择题(每小题1分,共15分)

1下列数中最小的数是()。

A (101001)

2 B (52)

8

C (101001)

BCD

D (233)

16

2某DRAM芯片,其存储容量为512×8位,该芯片的地址线和数据线的数目是()。

A 8,512

B 512,8

C 18,8

D 19,8

3在下面描述的汇编语言基本概念中,不正确的表述是()。

A 对程序员的训练要求来说,需要硬件知识

B 汇编语言对机器的依赖性高

C 用汇编语言编写程序的难度比高级语言小

D 汇编语言编写的程序执行速度比高级语言慢4交叉存储器实质上是一种多模块存储器,它用()方式执行多个独立的读写操作。

A 流水

B 资源重复

C 顺序

D 资源共享

5寄存器间接寻址方式中,操作数在()。

A 通用寄存器

B 主存单元

C 程序计数器

D 堆栈

6机器指令与微指令之间的关系是()。

A 用若干条微指令实现一条机器指令

B 用若干条机器指令实现一条微指令

C 用一条微指令实现一条机器指令

D 用一条机器指令实现一条微指令

7描述多媒体CPU基本概念中,不正确的是()。

A 多媒体CPU是带有MMX技术的处理器

B MMX是一种多媒体扩展结构

C MMX指令集是一种多指令流多数据流的并行处理指令

D 多媒体CPU是以超标量结构为基础的CISC机器

8在集中式总线仲裁中,()方式对电路故障最敏感。

A 菊花链

B 独立请求

C 计数器定时查询

9流水线中造成控制相关的原因是执行()指令而引起。

A 条件转移

B 访内

C 算逻

D 无条件转移

10 PCI总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的是()。

A 采用同步定时协议

B 采用分布式仲裁策略

C 具有自动配置能力

D 适合于低成本的小系统

11下面陈述中,不属于外围设备三个基本组成部分的是()。

A 存储介质

B 驱动装置

C 控制电路

D 计数器

12中断处理过程中,()项是由硬件完成。

A 关中断

B 开中断

C 保存CPU 现场

D 恢复CPU 现场

13 IEEE1394是一种高速串行I/O 标准接口。以下选项中,( )项不属于IEEE1394的协议集。

A 业务层

B 链路层

C 物理层

D 串行总线管理

14 下面陈述中,( )项属于存储管理部件MMU 的职能。

A 分区式存储管理

B 交换技术

C 分页技术

15 64位的安腾处理机设置了四类执行单元。下面陈述中,( )项不属于安腾的执行单元。

A 浮点执行单元

B 存储器执行单元

C 转移执行单元

D 定点执行单元

二、填空题(每小题2分,共20分)

1 定点32位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是( )。

2 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为( )。

3 浮点加、减法运算的步骤是( )、( )、( )、( )、( )。

4 某计算机字长32位,其存储容量为64MB ,若按字编址,它的存储系统的地址线至少需要( )条。

5 一个组相联映射的Cache ,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共( )位,其中主存字块标记应为( )位,组地址应为( )位,Cache 地址共( )位。

6 CPU 从主存取出一条指令并执行该指令的时间叫( ),它通常包含若干个( ),而后者又包含若干个( )。

7 某中断系统中,每抽取一个输入数据就要中断CPU 一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。该中断处理需要X 秒。另一方面,缓冲区内每存储N 个数据,主程序就将其取出进行处理,这种处理需要Y 秒,因此该系统可以跟踪到每秒( )次中断请求。

8 在计算机系统中,多个系统部件之间信息传送的公共通路称为( )。就其所传送信息的性质而言,在公共通路上传送的信息包括( )、( )、( )。

9 在虚存系统中,通常采用页表保护、段表保护和键保护方法实现( )保护。

10 安腾体系结构采用推测技术,利用( )推测方法和( )推测方法提高指令执行的并行度。

三、简答题(每小题8分,共16分)

1 列表比较CISC 处理机和RISC 处理机的特点。

2 简要列出64位的安腾处理机体系结构的主要特点。

四、计算题(12分)

有两个浮点数N 1=2j1×S 1,N 2=2j2×S 2,其中阶码用4位移码、尾数用8位原码表示(含1位符号位)。

设j 1=(11)2,S 1=(+0.0110011)2,j 2=(-10)2,S 2=(+0.1101101)2,求N 1+N 2,写出运算步骤及结果。

五、设计题(12分)

机器字长32位,常规设计的物理存储空间≤32M,若将物理存储空间扩展到256M,请提出一种设计方案。

六、分析题(10分)某机的指令格式如下所示

X为寻址特征位:X=00:直接寻址;X=01:用变址寄存器R

X1寻址;X=10:用变址寄存器R

X2

寻址;X=11:

相对寻址

设(PC)=1234H,(RX1)=0037H,(RX2)=1122H(H代表十六进制数),请确定下列指令中的有效地址:

①4420H②2244H③1322H④3521H

七、分析设计题(15分)

图1为某机运算器框图,BUS

1~BUS

3

为3条总线,期于信号如a、h、LDR

~LDR

3

、S

~S

3

等均为电位或

脉冲控制信号。

①分析图中哪些是相容微操作信号?哪些是相斥微操作信号?

②采用微程序控制方式,请设计微指令格式,并列出各控制字段的编码表。

本科生期末试卷(四)

一、选择题(每小题1分,共15分)

1运算器的核心功能部件是()。

A 数据总线

B ALU

C 状态条件寄存器

D 通用寄存器

2某单片机字长32位,其存储容量为4MB。若按字编址,它的寻址范围是()。

A 1M

B 4MB

C 4M

D 1MB

3某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W#,该芯片的管脚引出线数目是()。

A 20

B 28

C 30

D 32

4双端口存储器所以能进行高速读/写操作,是因为采用()。

A 高速芯片

B 新型器件

C 流水技术

D 两套相互独立的读写电路

5单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用()。

A 堆栈寻址方式

B 立即寻址方式

C 隐含寻址方式

D 间接寻址方式

6为确定下一条微指令的地址,通常采用断定方式,其基本思想是()。

A 用程序计数器PC来产生后继微指令地址

B 用微程序计数器μPC来产生后继微指令地址

C 通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址

D 通过指令中指定一个专门字段来控制产生后继微指令地址

7微程序控制器中,机器指令与微指令的关系是()。

A 每一条机器指令由一条微指令来执行

B 每一条机器指令由一段用微指令编成的微程序来解释执行

C 一段机器指令组成的程序可由一条微指令来执行

D 一条微指令由若干条机器指令组成

8 CPU中跟踪指令后继地址的寄存器是()。

A 地址寄存器

B 程序计数器

C 指令寄存器

D 通用寄存器

9某寄存器中的数值为指令码,只有CPU的()才能识别它。

A 指令译码器

B 判断程序

C 微指令

D 时序信号

10为实现多级中断,保存现场信息最有效的方法是采用()。

A 通用寄存器

B 堆栈

C 主存

D 外存

11采用DMA方式传送数据时,每传送一个数据,就要占用一个()的时间。

A 指令周期

B 机器周期

C 存储周期

D 总线周期

12将IEEE1394串行标准接口与SCSI并行标准接口进行比较,指出下面陈述中不正确的项是()。

A 前者数据传输率高

B 前者数据传送的实时性好

C 前者使用6芯电缆,体积小

D 前者不具有热插拔能力

13下面陈述中,不属于虚存机制要解决的问题项是()。

A 调度问题

B 地址映射问题

C 替换与更新问题

D 扩大物理主存的存储容量和字长

14进程从运行状态转入就绪状态的可能原因是()。

A 被选中占有处理机时间

B 等待某一事件发生

C 等待的事件已发生

D 时间片已用完

15安腾处理机的一组指令中,可以并行执行的指令是()。

A Id8 r1=[r3]

B add r6=r8,r9

C SUB r3=r1,r4

D add r5=r3,r7

二、填空题(每小题2分,共20分)

1计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、()级、()级。

2十进制数在计算机内有两种表示形式:()形式和()形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。

3一个定点数由符号位和数值域两部分组成。按小数点位置不同,定点数有()和()两种表示方法。

4对存储器的要求是容量大、速度快、成本低,为了解决这三方面的矛盾,计算机采用多级存储体系结构,即()、()、()。

5高级的DRAM芯片增强了基本DRAM的功能,存取周期缩短至20ns以下。举出三种高级DRAM芯片,它们是()、()、()。

6一个较完善的指令系统,应当有()、()、()、()四大类指令。

7机器指令对四种类型的数据进行操作。这四种数据类型包括()型数据、()型数据、()型数据、()型数据。

8 CPU中保存当前正在执行的指令的寄存器是(),指示下一条指令地址的寄存器是(),保存算术逻辑运算结果的寄存器是()和()。

9虚存系统中,通常采用页表保护、段表保护和键保护以实现()保护。

10 安腾体系结构采用分支推断技术,将传统的( )分支结构转变为无分支的( )代码,避免了错误预测分支而付出的代价。

三、简答题(每小题8分,共16分)

1 PCI 总线中三种桥的名称是什么?简述其功能。

2 安腾处理机采用的6种增强并行性功能的技术措施是什么?

四、证明题(12分)设|x|﹤(2n -1),|y|﹤(2n -1),|x+y|﹤(2n -1) 求证:[x]补+[y]补=[x+y]补 (mod 2n+1)

五、计算题(10分) 设存储器容量为64M 字,字长为64位,模块数m=8,分别用顺序和交叉方式进行组织。存储周期T=100ns ,数据总线宽度为64位,总线传送周期 =50ns 。求:顺序存储器和交叉存储器的带宽各是多少?

六、分析题(12分) 一种二进制RS 型32位的指令结构如下:其中OP 为操作码字段,X 为寻址模式字段,D 为偏移量字段,其寻址模式定义为有效地址E 算法及说明列表如下: 请写出6种寻址方式的名称

七、设计题(15分)CPU 的数据通路如图1所示。运算器中R 0~R 3为通用寄存器,DR 为数据缓冲寄存器,

PSW 为状态字寄存器。D-cache 为数据存储器,I-cache 为指令存储器,PC 为程序计数器(具有加1功能),IR 为指令寄存器。单线箭头信号均为微操作控制信号(电位或脉冲),如LR 0表示读出R 0寄存器,SR 0表示

写入R 0寄存器。机器指令“LDA(R3),R0”实现的功能是:以(R3)的内容为数存单元地址,读出数存该单

元中数据至通用寄存器R0中。请画出该取数指令周期流程图,并在CPU 周期框外写出所需的微操作控制信号。(一个CPU 周期有T 1~T 4四个时钟信号,寄存器打入信号必须注明时钟序号)

本科生期末试卷(五)

一、选择题(每小题1分,共15分)

1某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位()。

A +(263-1)

B +(264-1)

C -(263-1)

D -(264-1)

2请从下面浮点运算器中的描述中选出两个描述正确的句子()。

A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。

B 阶码部件可实现加,减,乘,除四种运算。

C 阶码部件只进行阶码相加,相减和比较操作。

D 尾数部件只进行乘法和除法运算。

3存储单元是指()。

A 存放1个二进制信息位的存储元

B 存放1个机器字的所有存储元集合

C 存放1个字节的所有存储元集合

D 存放2个字节的所有存储元集合

4某机字长32位,存储容量1MB,若按字编址,它的寻址范围是()。

A 0—1M

B 0—512KB

C 0—56K

D 0—256KB

5用于对某个寄存器中操作数的寻址方式为()。

A 直接

B 间接

C 寄存器直接

D 寄存器间接

6程序控制类的指令功能是()。

A 进行算术运算和逻辑运算

B 进行主存与CPU之间的数据传送

C 进行CPU和I/O设备之间的数据传送

D 改变程序执行的顺序

7指令周期是指()。

A CPU从主存取出一条指令的时间

B CPU执行一条指令的时间

C CPU从主存取出一条指令加上执行一条指令的时间

D 时钟周期时间

8描述当代流行总线结构中基本概念不正确的句子是()。

A 当代流行的总线不是标准总线 C 系统中允许有一个这样的CPU模块

B 当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连

9 CRT的颜色为256色,则刷新存储器每个单元的字长是()。

A 256位

B 16位

C 8位

D 7位

10发生中断请求的条件是()。

A 一条指令执行结束

B 一次I/O操作结束

C 机器内部发生故障

D 一次DMA操作结束

11中断向量地址是()。

A 子程序入口地址

B 中断服务程序入口地址

C 中断服务程序入口地址指示器

D 例行程序入口地址

12 IEEE1394所以能实现数据传送的实时性,是因为()。

A 除异步传送外,还提供同步传送方式

B 提高了时钟频率

C 除优先权仲裁外,还提供均等仲裁,紧急仲裁两种总线仲裁方式

D 能够进行热插拔

13直接映射cache的主要优点是实现简单。这种方式的主要缺点是()。

A 它比其他cache映射方式价格更贵

B 如果使用中的2个或多个块映射到cache同一行,命中率则下降

C 它的存取时间大于其它cache映射方式

D cache中的块数随着主存容量增大而线性增加

14虚拟存储器中段页式存储管理方案的特性为()。

A 空间浪费大,存储共享不易,存储保护容易,不能动态连接

B 空间浪费小,存储共享容易,存储保护不易,不能动态连接

C 空间浪费大,存储共享不易,存储保护容易,能动态连接

D 空间浪费小,存储共享容易,存储保护容易,能动态连接

15安腾处理机的指令格式中,操作数寻址采用()。

A R-R-S型

B R-R-R型

C R-S-S型

D S-S-S型

二、填空题(每小题2分,共20分)

1 IEEE6754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位。则它所能表示的最大规格化正数为()。

2直接使用西文键盘输入汉字,进行处理,并显示打印汉字,要解决汉字的()、()和()三种不同用途的编码。

3数的真值变成机器码时有四种表示方法,即()表示法,()表示法,()表示法,()表示法。

4主存储器的技术指标有(),(),(),()。

5 cache和主存构成了(),全由()来实现。

6根据通道的工作方式,通道分为()通道和()通道两种类型。

7 SCSI是()I/O标准接口,IEEE1394是()I/O标准接口。

8 某系统总线的一个存取周期最快为3个总线时钟周期,总线在一个总线周期中可以存取32位数据。如总线的时钟频率为8.33MHz ,则总线的带宽是( )。

9 操作系统是计算机硬件资源管理器,其主要管理功能有( )管理、( )管理和( )管理。

10 安腾处理机采用VLIW 技术,编译器经过优化,将多条能并行执行的指令合并成一个具有( )的超长指令字,控制多个独立的( )同时工作。

三、简答题(每小题8分,共16分) 1 画图说明现代计算机系统的层次结构。2 简述水平型微指令和垂直型微指令的特点。

四、计算题(10分) CPU 执行一段程序时,cache 完成存取的次数为2420次,主存完成的次数为80次,已知cache 存储周期为40ns ,主存存储周期为200ns ,求cache/主存系统的效率和平均访问时间。

五、设计题(12分) 某机器单字长指令为32位,共有40条指令,通用寄存器有128个,主存最大寻址空间为64M 。寻址方式有立即寻址、直接寻址、寄存器寻址、寄存器间接寻址、基值寻址、相对寻址六种。请设计指令格式,并做必要说明。

六、证明题(12分) 一条机器指令的指令周期包括取指(IF )、译码(ID )、执行(EX )、写回(WB )四个过程段,每个过程段1个时钟周期T 完成。先段定机器指令采用以下三种方式执行:①非流水线(顺序)方式,②标量流水线方式,③超标量流水线方式。请画出三种方式的时空图,证明流水计算机比非流水计算机具有更高的吞吐率。

七、设计题(15分) CPU 的数据通路如图1所示。运算器中R 0~R 3为通用寄存器,DR 为数据缓冲寄存器,

PSW 为状态字寄存器。D-cache 为数据存储器,I-cache 为指令存储器,PC 为程序计数器(具有加1功能),IR 为指令寄存器。单线箭头信号均为微操作控制信号(电位或脉冲),如LR 0表示读出R 0寄存器,SR 0表示

写入R 0寄存器。机器指令“STO R1,(R2)”实现的功能是:将寄存器R1中的数据写入到以(R2)为地址的

数存单元中。请画出该存数指令周期流程图,并在CPU 周期框外写出所需的微操作控制信号。(一个CPU 周期含T 1~T 4四个时钟信号,寄存器打入信号必须注明时钟序号)

本科生期末试卷(六)

一、选择题(每小题1分,共15分)

1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于()计算机。

A 并行

B 冯·诺依曼

C 智能

D 串行

2某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为()。

A -(231-1)

B -(230-1)

C -(231+1)

D -(230+1)

3以下有关运算器的描述,()是正确的。

A 只做加法运算

B 只做算术运算

C 算术运算与逻辑运算

D 只做逻辑运算

4 EEPROM是指()。

A 读写存储器

B 只读存储器

C 闪速存储器

D 电擦除可编程只读存储器

5常用的虚拟存储系统由()两级存储器组成,其中辅存是大容量的磁表面存储器。

A cache-主存

B 主存-辅存

C cache-辅存

D 通用寄存器-cache

6 RISC访内指令中,操作数的物理位置一般安排在()。

A 栈顶和次栈顶

B 两个主存单元

C 一个主存单元和一个通用寄存器

D 两个通用寄存器

7当前的CPU由()组成。

A 控制器

B 控制器、运算器、cache

C 运算器、主存

D 控制器、ALU、主存

8流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是()。

A 具备同等水平

B 不具备同等水平

C 小于前者

D 大于前者

9在集中式总线仲裁中,()方式响应时间最快。

A 独立请求

B 计数器定时查询

C 菊花链

10 CPU中跟踪指令后继地址的寄存器是()。

A 地址寄存器

B 指令计数器

C 程序计数器

D 指令寄存器

11从信息流的传输速度来看,()系统工作效率最低。

A 单总线

B 双总线

C 三总线

D 多总线

12单级中断系统中,CPU一旦响应中断,立即关闭()标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。

A 中断允许

B 中断请求

C 中断屏蔽

D DMA请求

13安腾处理机的典型指令格式为()位。

A 32位

B 64位

C 41位

D 48位

14下面操作中应该由特权指令完成的是()。

A 设置定时器的初值 B从用户模式切换到管理员模式 C 开定时器中断 D 关中断

15下列各项中,不属于安腾体系结构基本特征的是()。

A 超长指令字

B 显式并行指令计算

C 推断执行

D 超线程

二、填空题(每小题2分,共20分)

1字符信息是符号数据,属于处理()领域的问题,国际上采用的字符系统是七单位的()码。

2按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值()加上一个固定的偏移值()。

3双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用()并行技术,后者采用()并行技术。

4虚拟存储器分为页式、()式、()式三种。

5安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的()字段,它们用于指定()2个源操作数和1个目标操作数的地址。

6 CPU从内存取出一条指令并执行该指令的时间称为(),它常用若干个()来表示。

7安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个()和8个()。

8衡量总线性能的重要指标是(),它定义为总线本身所能达到的最高传输速率,单位是()。

9 DMA控制器按其结构,分为()DMA控制器和()DMA控制器。前者适用于高速设备,后者适用于慢速设备。

10 64位处理机的两种典型体系结构是()和()。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。

三、简答题(每小题8分,共16分)

1简要总结一下,采用哪几种技术手段可以加快存储系统的访问速度?

2一台机器的指令系统有哪几类典型指令?列出其名称。

四、证明题(10分)

求证:[-y]

补=-[y]

(mod 2n+1)

五、设计题(12分)

现给定与门、或门、异或门三种芯片,其中与门、或门的延迟时间为20ms,异或门的延迟时间为60ns。

⑴请写出一位全加器(FA)的真值表和逻辑表达式,画出FA的逻辑图。

⑵画出32位行波进位加法器/减法器的逻辑图。注:画出最低2位和最高2位(含溢出电路)

⑶计算一次加法所用的总时间。

六、计算题(12分)

某计算机的存储系统由cache、主存和磁盘构成。cache的访问时间为15ns;如果被访问的单元在主存中但不在cache中,需要用60ns的时间将其装入cache,然后再进行访问;如果被访问的单元不在主存中,则需要10ms的时间将其从磁盘中读入主存,然后再装入cache中并开始访问。若cache的命中率为90%,主存的命中率为60%,求该系统中访问一个字的平均时间。

七、设计题(15分)

CPU的数据通路如图1所示。运算器中R

0~R

3

为通用寄存器,DR为数据缓冲寄存器,PSW为状态字寄存

器。D-cache为数据存储器,I-cache为指令存储器,PC为程序计数器(具有加1功能),IR为指令寄存

器。单线箭头信号均为微操作控制信号(电位或脉冲),如LR

0表示读出R

寄存器,SR

表示写入R

寄存器。

机器指令“ADD R2,R0”实现的功能是:将寄存器R2和R0中的数据进行相加,求和结果打入到寄存器R0中。请画出该加法指令的指令周期流程图,并在CPU周期框外写出所需的微操作控制信号。(一个CPU

周期含T

1~T

4

四个时钟信号,寄存器打入信号必须注明时钟序号)

本科生期末试卷(七)一、选择题(每小题1分,共15分)

1冯·诺依曼机工作的基本方式的特点是()。

A 多指令流单数据流

B 按地址访问并顺序执行指令 C堆栈操作 D 存贮器按内容选择地址

2在机器数()中,零的表示形式是唯一的。

A 原码

B 补码

C 移码

D 反码

3在定点二进制运算器中,减法运算一般通过()来实现。

A 原码运算的二进制减法器

B 补码运算的二进制减法器

C 原码运算的十进制加法器

D 补码运算的二进制加法器

4某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是()。

A 0-64M

B B 0-32MB

C 0-32M

D 0-64M

5主存贮器和CPU之间增加cache的目的是()。

A 解决CPU和主存之间的速度匹配问题

B 扩大主存贮器容量

C 扩大CPU中通用寄存器的数量

D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量

6单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用()。

A 堆栈寻址方式

B 立即寻址方式

C 隐含寻址方式

D 间接寻址方式

7同步控制是()。

A 只适用于CPU控制的方式

B 只适用于外围设备控制的方式

C 由统一时序信号控制的方式

D 所有指令执行时间都相同的方式

8描述PCI总线中基本概念不正确的句子是()。

A PCI总线是一个与处理器无关的高速外围设备

B PCI总线的基本传输机制是猝发式传送

C PCI设备一定是主设备

D 系统中只允许有一条PCI总线

9 CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为()。

A 512K

B B 1MB

C 256KB

D 2MB

10为了便于实现多级中断,保存现场信息最有效的办法是采用()。

A 通用寄存器

B 堆栈

C 存储器

D 外存

11特权指令是由()执行的机器指令。

A 中断程序

B 用户程序

C 操作系统核心程序

D I/O程序

12虚拟存储技术主要解决存储器的()问题。

A 速度

B 扩大存储容量

C 成本

D 前三者兼顾

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理期末试题

第一章计算机系统概论 计算机的硬件是由有形的电子器件等构成的,它包括运算器、存储器、控制器、适配器、输入输出设备。早起将运算器和控制器合在一起称为CPU(中央处理器)。目前的CPU包含了存储器,因此称为中央处理器。存储程序并按地址顺序执行,这是冯·诺依曼型计算机的工作原理,也是CPU自动工作的关键。 计算机系统是一个有硬件、软件组成的多级层次结构,它通常由微程序级、一般程序级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。 习题:4冯·诺依曼型计算机的主要设计思想是什么?它包括那些主要组成部分? 主要设计思想是:存储程序通用电子计算机方案,主要组成部分有:运算器、逻辑控制装置、存储器、输入和输出设备 5什么是存储容量?什么是单元地址?什么是数据字?什么是指令字? 存储器所有存储单元的总数称为存储器的存储容量。每个存储单元都有编号,称为单元地址。如果某字代表要处理的数据,称为数据字。如果某字为一条指令,称为指令字 7指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 每一个基本操作称为一条指令,而解算某一问题的一串指令序列,称为程序 第二章运算方法和运算器 按 对阶操作。

直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的输入编码、汉字内码、子模码等三种不同用途的编码。 1第三章 内部存储器 CPU 能直接访问内存(cache 、主 存) 双端口存储器和多模块交叉存储器属于并行存储器结构。 cache 是一种高速缓冲存储器,是为了解决CPU 和主存之间速度不匹配而采用的一项重要的硬件技术,并且发展为多级cache 体系,指令cache 与数据cache 分设体 系。要求cache 的命中率接近于1 适度地兼顾了二者的优点又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想,因而得到了普遍采用。 习题: 1设有一个具有20位地址和32位字长的存储器,问: (1)该存储器能存储多少个字节的信息? (2)如果存储器由512K ×8位SRAM 芯片组成,需要多少片; (3)需要多少位地址做芯片选择? (1)字节M 4832*220= (2)片84*28 *51232*1024==K K (3)1位地址作芯片选择 2 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问: (1) 若每个内存条16M ×64位,共需几个内存条? (2)每个内存条共有多少DRAM 芯片? (3)主存共需多少DRAM 芯片?CPU 如何选

2019年《计算机组成原理》试卷一

《计算机组成原理》试卷一 一.选择题(每小题1分,共20分) 1. 我国在______年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于 ______年完成。b5E2RGbCAP A. 1946,1958 B. 1950,1968 C. 1958,1961 D. 1959,1965 2. 目前大多数集成电路生产中,所采用的基本材料为______。 A. 单晶硅 B. 非晶硅 C. 锑化钼 D. 硫化镉 3. 下列数中最大的数是______。 A. (100110001)2 B. (227)8 C. (98)16 D. (152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 用32位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是______。 A. 0≤│N|≤1-2-32 B. 0≤│N|≤1-2-31p1EanqFDPw C. 0≤│N|≤1-2-30 D. 0≤│N|≤1-2-29DXDiTa9E3d 6. 定点运算器用来进行______。 A. 十进制数加法运算 B. 定点数运算 C. 浮点数运算 D. 即进行定点数运算也进行浮点数运算 7. 某SRAM芯片,其存储容量为64ⅹ16位,该芯片的地址线和数据线数目为______。 A. 64,16 B. 16,64 C. 64,8 D. 16,6RTCrpUDGiT 8. 闪速存储器称为______。 A. 光盘 B. 固态盘 C. 硬盘 D. 软盘 9. 二地址指令中,操作数的物理位置不可安排在______。 A. 栈顶和次栈顶 B. 两个主存单元 C. 一个主存和一个寄存器 D. 两个寄存器 10. 堆栈寻址方式中,设A为累加寄存器,SP为堆栈指示器,Msp为SP 指示器的栈顶单元,如果操作的动作是:(A)→Msp,(SP)-1→SP,那么出栈操作的动作为: A. (Msp)→A,(SP)+1→SP B. (SP)+1→SP,(Msp)→A C. (SP)-1→SP,(Msp)→A D. (Msp)→A,(SP)-1→SP 11. 中央处理器(CPU)是指______。 A. 运算器 B. 控制器 C. 运算器. 控制器和cache D. 运算器、控制器和主存储器 12. 指令寄存器的作用是______。 A. 保存当前指令的地址 B. 保存当前正在执行的指令 C. 保存下一条指令 D. 保存上一条指令 13. 下面描述的RISC机器基本概念中正确的表达是______。 A. RISC机器不一定是流水CPU B. RISC机器一定是流水CPU C. RISC机器有复杂的指令系统

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

计算机组成原理 试卷含答案

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/ 补考/重修课程 计算机组成原理考核试题 出卷人:毛禄广 课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D 一、单选题(30分,每题2分) 1. 算术逻辑单元的简称为()B A、CPU。 B、ALU。 C、CU。 D、MAR。 2. EPROM是指()D A.读写存储器 B.只读存储器 C.闪速存储器 D.可擦除可编程只读存储器 3. 异步通信的应答方式不包括()D A、不互锁 B、半互锁 C、全互锁 D、以上都不包括 4. 三种集中式总线仲裁中,______方式对电路故障最敏感。A A、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确 5. 下面说法正确的是:()B A、存储系统层次结构主要体现在缓存-主存层次上; B、缓存-主存层次主要解决CPU和主存速度不匹配的问题; C、主存和缓存之间的数据调动对程序员也是不透明的; D、主存和辅存之间的数据调动由硬件单独完成。 6. 动态RAM的刷新不包括( ) D A、集中刷新 B、分散刷新 C、异步刷新 D、同步刷新 7. 关于程序查询方式、中断方式、DMA方式说法错误的是()D A、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高; B、中断方式进一步提高了CPU的工作效率; C、三者中DMA方式中CPU的工作效率最高; D、以上都不正确。 第 1 页共5 页 8. 发生中断请求的条件不包括()D A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 9. DMA的数据传送过程不包括()A A、初始化 B、预处理 C、数据传送 D、后处理 10. 下列数中最大的数为()B A.(10010101)2 B.(227)8 C.(96)8 D.(143)5 11. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()B A +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255D.2+127 -223 12. 定点运算中,现代计算机都采用_______做加减法运算。()B A、原码 B、补码 C、反码 D、移码 13._________中乘积的符号位在运算过程中自然形成。()C A、原码一位乘 B、原码两位乘 C、补码一位乘 D、以上都不是 14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()C A、一定成立 B、不一定成立 C、不能成立 D、以上都不正确 15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。()A A、17 B、16 C、15 D、18 二、填空题(共10分,每题1分) 1.总线控制分为判优控制和________。(通信控制) 2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。(同步通信) 3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。(缓冲存 储器) 4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。(动态RAM) 5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方 式和I/O处理机方式。(DMA方式) 6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。(传 送指令) 7.浮点数由阶码和________两部分组成。(尾数) 8.二进制数-0.1101的补码为__________。(10011) 9._______是补码一位乘中乘数符号为负时的方法。(校正法)

(完整版)计算机组成原理期末考试试题及答案

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.___C___可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指_B_____。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第___B___种说法是正确的。 A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是___C___。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是___C___。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

计算机组成原理试题及答案 (1)#精选.

计算机组成原理试题及答案 一、填空(12分) 1.某浮点数基值为2,阶符1位,阶码3位,数符1位,尾数7位,阶码 和尾数均用补码表示,尾数采用规格化形式,用十进制数写出它所能表示的最大正数,非0最小正数,最大负数,最小负数。 2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提 供,指令提供;而在变址寻址中,变址寄存器提供,指令提供。 3.影响流水线性能的因素主要反映在和 两个方面。 4.设机器数字长为16位(含1位符号位)。若1次移位需10ns,一次加 法需10ns,则补码除法需时间,补码BOOTH算法最多需要时间。 5.CPU从主存取出一条指令并执行该指令的时间 叫,它通常包含若干个,而后者又包含若干个。组成多级时序系统。 二、名词解释(8分) 1.微程序控制 2.存储器带宽 3.RISC 4.中断隐指令及功能

三、简答(18分) 1. 完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。 2. 设主存容量为1MB,Cache容量为16KB,每字块有16个字,每字32位。 (1)若Cache采用直接相联映像,求出主存地址字段中各段的位数。 (2)若Cache采用四路组相联映像,求出主存地址字段中各段的位数。 3. 某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。

4. 某机主存容量为4M ×16位,且存储字长等于指令字长,若该机的指令系统具备120种操作。操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。 (1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围; (3)一次间址的寻址范围; (4)相对寻址的寻址范围。 四、(6分) 设阶码取3位,尾数取6位(均不包括符号位),按浮点补码运算规则 计算 [25169?] + [24)16 11 (-?] 五、画出DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。(8分)

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理试题集

1.数字电子计算机的主要特点是存储容量大、(运算速度快),(运算精度高)。 2.计算机各组成部件相互连接方式,从早期的以(存储器)为中心,发展到现在以(运算器)为中心。 3.指令寄存器寄存的是(C ) A、下一条要执行的指令 B、已执行完了的指令 C 、正在执行的指令D、要转移的指令 4.衡量计算机的性能指标主要有哪些(答主要的三项指标),并说明为什么? 解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。 5,决定指令执行顺序的寄存器是(PC),而记录指令执行结果的状态的寄存器是(状态字寄存器) 6.最早提出“存储程序程序”概念的是(A ) A、Babbage B、V.Neumann C、Pascal D、Bell 7.如何理解计算机组成和计算机体系结构? 8.第一台电子计算机(ENIAC)是于1946年交付使用。 9.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个采用(隐含)寻址方法。 10.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于()。 11.用n+1位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0﹤﹦N );用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是() 1. CPU包括()两部分。 A、ALU和累加器 B、ALU和控制器 C、运算器和控制器 D、ALU和主存储器 C 2. 计算机运算速度的单位是()。 A、MTBF B、MIPS C、MHZ D、MB B 3. 若十六进数微AC.B,则其十进制数为()。 A、254.54 B、2763 C、172.6875 D、172.625 C 4. 若十进制数据为137.5则其八进制数为()。 A、89.8 B、211.4 C、211.5 D、1011111.101

计算机组成原理期末考试

计算机组成原理试题 一、选择题 ( c )1、在下列四句话中,最能准确反映计算机主要功能的是下面哪项。 A.计算机可以存储大量信息 B.计算机能代替人的脑力劳动 C.计算机是一种信息处理机 D.计算机可实现高速运算 ( c )2、计算机硬件能直接执行的只能是下面哪项。 A.符号语言 B.汇编语言 C.机器语言 D.机器语言和汇编语言 ( c )3、运算器的核心部件是下面哪项。 A.数据总线 B.数据选择器 C.算术逻辑运算部件 D.累加寄存器 ( c )4、对于存储器主要作用,下面哪项说法正确。 A.存放程序 B.存放数据 C.存放程序和数据 D.存放微程序 ( c )5、至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是下面哪项。 A.节约元件 B.运算速度快 C.物理器件性能决定 D.信息处理方便( a )6、CPU中有若干寄存器,其中存放存储器中数据的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.数据寄存器 D.指令寄存器(d?)7、CPU中有若干寄存器,其中存放机器指令的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.指令寄存器 D.数据寄存器 ( c )8、CPU中有若干寄存器,存放CPU将要执行的下一条指令地址的寄存器是下面哪项。 A.地址寄存器 B.数据寄存器 C.程序计数器 D.指令寄存器 (c)9、CPU中程序状态寄存器中的各个状态标志位是依据下面哪项来置位的。 A.CPU已执行的指令 B.CPU将要执行的指令 C.算术逻辑部件上次的运算结果 D.累加器中的数据 ( b )10、为协调计算机各部件的工作,需要下面哪项来提供统一的时钟。 A.总线缓冲器 B.时钟发生器 C.总线控制器 D.操作命令发生器 ( c )11、下列各种数制的数中最小的数是下面哪项。 A.(101001)2 B.(52)8 C.(101001)BCD D.(233)H ( d )12、下列各种数制的数中最大的数是下面哪项。 A.(1001011)2 B.75 C.(112)8 D.(4F)H ( b )13、将十进制数15/2表示成二进制浮点规格化数(阶符1位,阶码2位,数符1位,尾数4位)是下面哪项。 A.01101110 B.01101111 C.01111111 D.11111111

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试 《计算机组成原理》考试试卷(A卷) 学院课程名称考试日期 姓名专业学号 一、选择题(本大题共15小题,每小题2分,共30分)) 1、完整的计算机系统应包括_______。 A.CPU和主存B.外部设备和主机 C.主机和实用程序D.配套的硬件系统和软件系统 2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。 A.硬件B.软件C.固件D.辅助存储器 3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。 A.指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。 A.00111 1100010 B.00101 0001000 C.01000 0010001 D.发生溢出 5、下列关于RISC的叙述中,错误的是_______。 A.RISC普遍采用微程序控制器 B.RISC大多数指令在一个时钟周期内完成 C.RISC的内部通用寄存器数量相对CISC多 D.RISC的指令数、寻址方式和指令格式种类相对CISC少 6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。 A.Cache B.ROM C.EPROM D.CMOS 7、相对于微程序控制器,硬布线控制器的特点是_______。 A.指令执行速度慢,指令功能的修改和扩展容易 B.指令执行速度慢,指令功能的修改和扩展困难 C.指令执行速度快,指令功能的修改和扩展容易 D.指令执行速度快,指令功能的修改和扩展困难 8、下列有关RAM和ROM的叙述中,正确的是_______。 ① RAM是易失性存储器,ROM是非易失性存储器 ② RAM和ROM都是采用随机存取方式进行信息访问 ③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新 A.仅①②B.仅②③C.仅①②③D.仅②③④

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理试题

计算机组成原理试题(A) 教学中心名称考点成绩 专业、班级姓名学号 一、填空题(每空1分,共10分) 1.计算机中的信息可分为两类,它们是信息和信息。 2.第二代电子数字计算机所用的基本器件是。 3.设X=-9/16,[X]补= 。 4.运算器中的核心部件是。 5.浮点表示法中,阶码决定浮点数的,尾数决定浮点数的。 6.CPU中PC的主要功能是。 7.按照信息的传送格式,接口可分为和两大类。 二、选择题(每小题2分,共20分) 1. 某主存储器按字节编址,地址线数目为16,这个存储器的容量为 . A 16K×16位B.32K×8位、C.64K ×8位 2.采用DMA方式传送数据时,每传送一个数据就要占用的时间。 A一个指令周期B.一个存储周期C.一个机器周期 3. Cache是。 A.主存的一部分 B.为扩大存储容量而设置的 C.为提高存储系统的速度而设置的 4.操作控制器的功能是。 A产生操作控制信号,以解释并执行指令 B、产生时序信号C.对指令泽码 5.中断响应时,保存PC并更新PC的内容,主要是为了. A.提高处理机的速度 B.能进入中断处理程字并能正确返回原程序 C.便于编制中断处理程序 6.计算机辅助设计是指。 A.CAD B.CAI C.CAT 7.某机字长32位,内存容量为4MW,若按字节编址,其寻址范围为. A.0~4M B。0~16M C.0~32M 8.在磁盘存储器中,与转速无关的技术指标是。 A.存储密度B.平均等待时间C.数据传输率 9.设指令中的形式地址为以相对寻址时,操作数的有效地址E=. A.(D)B.(PC)+D C.(R)+D

10.计算机中,执行部件接控制部件的命令所作的不可再分的操作称为. A.微命令B.微操作C操作 三.判断改错题(每小题2分,共10分。正确,在括号内打√;错误,则打×并更正) 1.磁盘存储器是一种随机存取存储器。() 2.零地址指令就是没有操作数的指令。() 3.时序发生器是控制器的主要部件之一。() 4.设X=10110110,采奇校验时,其校验位C=1。() 5.中断处理过程中,保存现场必须在中断服务之后进行。() 四.简答题(每小题10分,共40分) 1.CPU由哪些主要部件组成?说明各部件的作用。 2.试述高速缓冲存储器的基本设计思想和特点。 3.主机与外部设备间为什么要设置接口? 4.为什么说取指令是公操作?在取指令阶段,CPU主要完成哪些操作? 五.计算题(共10 分) 1.设X=0.0101,Y=-0.1101,用双符号补码计算X+Y=?和X-Y=?并判断其结果是否溢出。(5分) 2. 设X=8C3E(H),Y=B6DF(H),Z=54D2(H)。求X∧Y⊕Z=? (5分) 七.设计题(10分) 某机字长16 位,主存按字编址,容量为8MW,请用如下RAM芯片为该机设计一个主存。 A A0 07 1.地址线和数据线各有多少根? 2.共用多少这种芯片? 3.画出其组成框图,并正确标出各信号线。

《计算机组成原理》期末考试试题及答案

武汉大学计算机学院 2007-2008学年第一学期2006级《计算机组成原理》 期末考试试题A卷答案 __ 学号_______ 班级 ____ _____ 姓名__ _________ 成绩_____ ___ 1.(16分)一浮点数,阶码部分为q位,尾数部分为p位,各包含一位符号位,均用补码表示;该浮点数所能表示的最大正数、最小正数、最大负数和最小负数分别是多少? 解: 2.在一个具有四体低位多体交叉的存储器中,如果处理器的访存地址为以下十进制。求该存储器比单体存储器的平均访问速率提高多少?(忽略初启时的延迟) (1)1、2、3、…… 32 (10分) (2)2、4、6、…… 32 (10分) 解:设存储器的访问周期为T。 (1)四体低位多体交叉的存储器访问的情况如下: 1、2、3 所需时间= T ; 4、5、6、7 所需时间= T ; 8、9、10、11 所需时间= T ; 12、13、14、15 所需时间= T ; 16、17、18、19 所需时间= T ; 20、21、22、23 所需时间= T ; 24、25、26、27 所需时间= T ; 28、29、30、31 所需时间= T ; 32 所需时间= T ; 四体低位多体交叉的存储器访问所需时间=9T; 单体存储器访问所需时间=32T; 所以平均访问速率提高:32/9倍

(2)四体低位多体交叉的存储器访问的情况如下: 2 所需时间= T ; 4、6 所需时间= T ; 8、10 所需时间= T ; 12、14 所需时间= T ; 16、18 所需时间= T ; 20、22 所需时间= T ; 24、26 所需时间= T ; 28、30 所需时间= T ; 32 所需时间= T ; 四体低位多体交叉的存储器访问所需时间= 9T; 单体存储器访问所需时间=16T; 所以平均访问速率提高:16/9倍 3.(20分)假定指令格式如下: 其中: D/I为直接/间接寻址标志,D/I=0表示直接寻址,D/I=1表示间接寻址。 Bit10=1:变址寄存器I寻址; 设有关寄存器的内容为(I)=063215Q 试计算下列指令的有效地址。(Q表示八进制) (1) 152301Q (2) 140011Q 解: (1) 152301Q=1 101 010 011 000 001 因为Bitl0(I)=1,故为变址寄存器寻址,EA=(I)+A=063215+301=063516Q。 (3) 140011Q=1 100 000 000 001 001 因为D/I=0,故为直接寻址,EA=A=011Q。 4. 已知某运算器的基本结构如图所示,它具有+(加)、-(减)、和M(传送)三种操作。 (1) 写出图中1~12表示的运算器操作的微命令;(6分) (2) 设计适合此运算器的微指令格式;(6分) (3) 指令DDA的功能是计算R1、R2和R3三个寄存器的和,若进位C=0,则R1+R2→R2;若进位C=1,则R1+R2+R3→R2,画出指令DDA的微程序流程图,并列出微操作序列(取指令流程不写,取指令微指令安排在0号单元中);(6分) (4)设下址地址为5位,将微程序流程图安排在1~3号单元里;(6分)

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理试卷与答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同

6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的 时间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间 d)主存中读取一个数据字的平均时间 10.程序控制类指令的功能是______。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送

计算机组成原理期末考试试卷及答案(1)

计算机组成原理期末考试试卷(1) 一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。 A. 11001011 B. 11010110 C. 11000001 D. 11001001 2.在定点二进制运算器中,减法运算一般通过______ 来实现。 A. 补码运算的二进制加法器 B. 补码运算的二进制减法器 C. 补码运算的十进制加法器 D. 原码运算的二进制减法器 3.下列关于虚拟存储器的说法,正确的是____。 A. 提高了主存储器的存取速度 B. 扩大了主存储器的存储空间,并能进行自动管理和调度 C. 提高了外存储器的存取速度 D. 程序执行时,利用硬件完成地址映射 4.下列说法正确的是____。 A. 存储周期就是存储器读出或写入的时间 B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取 C. 双端口存储器在左右端口地址码不同时会发生读/写冲突 D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式 5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用____寻址方式。 A. 堆栈 B. 立即 C. 隐含 D. 间接 6.指令系统中采用不同寻址方式的目的主要是______ 。 A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度 C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是____。 A. 指令长度固定,指令种类少 B. 寻址方式种类尽量少,指令功能尽可能强 C. 增加寄存器的数目,以尽量减少访存的次数 D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令

相关文档
相关文档 最新文档